JP6629239B2 - 駆動チップ、駆動基板及びそのテスト方法、表示装置 - Google Patents
駆動チップ、駆動基板及びそのテスト方法、表示装置 Download PDFInfo
- Publication number
- JP6629239B2 JP6629239B2 JP2016567904A JP2016567904A JP6629239B2 JP 6629239 B2 JP6629239 B2 JP 6629239B2 JP 2016567904 A JP2016567904 A JP 2016567904A JP 2016567904 A JP2016567904 A JP 2016567904A JP 6629239 B2 JP6629239 B2 JP 6629239B2
- Authority
- JP
- Japan
- Prior art keywords
- test
- chip
- terminal
- drive
- internal interface
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000000758 substrate Substances 0.000 title claims description 26
- 238000010998 test method Methods 0.000 title claims description 15
- 238000012360 testing method Methods 0.000 claims description 246
- 230000000670 limiting effect Effects 0.000 claims description 7
- 230000003796 beauty Effects 0.000 claims 1
- 238000000034 method Methods 0.000 description 17
- 238000010586 diagram Methods 0.000 description 11
- 238000001514 detection method Methods 0.000 description 7
- 239000004973 liquid crystal related substance Substances 0.000 description 7
- 238000004519 manufacturing process Methods 0.000 description 4
- 230000007547 defect Effects 0.000 description 2
- 238000012938 design process Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 238000011895 specific detection Methods 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/1306—Details
- G02F1/1309—Repairing; Testing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/006—Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/13306—Circuit arrangements or driving methods for the control of single liquid crystal cells
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Optics & Photonics (AREA)
- Mathematical Physics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Tests Of Electronic Circuits (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Testing Electric Properties And Detecting Electric Faults (AREA)
Description
図3は、図2bに示す駆動チップのそれぞれのユニットの具体的構成模式図である。図に示すように、入力ユニット10は、第一のスイッチングS1を含めてもよく、その一方の端がテスト信号入力端子Vtestに接続し、他方の端がテストユニット30に接続する。第一のスイッチングS1をオンにするときに、テスト信号入力端子Vtestから入力した信号をテストユニット30に伝送してもよい。この入力ユニット10は、さらに電流制限抵抗Rを含めてもよく、電流制限抵抗Rにより、テスト信号入力端子Vtestからテストユニット30または第一の内部インターフェースI/O1に入力する電流を低減してもよく、テスト信号入力端子Vtestから入力された電流が大きすぎることによるニット30の内部のデバイスまたは第一の内部インターフェースI/O1が焼かれることを避ける。
図4は、図3の基礎上で駆動回路および制御スイッチングを設ける駆動チップの構成模式図である。実施例一の基礎上で、図4に示すように、テスト回路01は、さらに、前記第一の内部インターフェースI/O1と第一のスイッチングS1及び第一のテストスイッチングSc1の共通端との間、前記第二の内部インターフェースI/O2と第二のスイッチングS2及び第二のテストスイッチングSc2の共通端との間、及び第三の内部インターフェースI/O3と隣接する二つの直列に接続するテストスイッチング(即ち、第一のテストスイッチングSc1と第二のテストスイッチングSc2)の共通端との間にそれぞれに設ける複数の制御スイッチングを含めて、第一の内部インターフェースI/O1、第二の内部インターフェースI/O2、及び第三の内部インターフェースI/O3までの接続のオンオフをそれぞれに制御するのに用いる。
実施例二(または実施例一)の基礎上で、図4に示すように、この駆動チップICは、さらに駆動回路02を含み、それがそれぞれにテスト信号出力端子Vo、制御駆動信号端子DR、イネーブル信号端子EN、および給電電圧端子VDDに接続し、イネーブル信号端子ENとテスト信号出力端子Voとの制御の下、給電電圧端子VDDの電圧を制御駆動信号端子DRに伝送するのに用いる。制御駆動信号端子DRは、この駆動チップICが動作状態に入るを指示する始動信号を駆動チップICに提供するの用いる。本発明の実施例では、例示として制限ではなく、給電電圧端子VDDからハイレベルを入力する。
図6は、図5に示す駆動基板における二つの駆動チップの接続構成模式図である。図に示すように、駆動基板30は少なくとも二つの駆動チップを含めてもよく、それらがそれぞれに第一の駆動チップIC1と第二の駆動チップIC2である。駆動基板30はさらに否定論理和ゲート31とインバータ32を含めてもよい。
S202、テスト信号入力端子Vtestにテスト信号を入力する。
S203、テスト信号出力端子Voから第一の電圧を出力すると、前記駆動基板上の駆動チップICにおける少なくとも二つの内部インターフェース301の間にショートが発生し、テスト信号出力端子Voから第二の電圧を出力すると、前記駆動基板上の駆動チップICの内部インターフェース301の間にショートが発生しなく、その中、上記第一の電圧が第二の電圧より大きい。前記のように、第一の電圧がハイレベルであり、第二の電圧がローレベルである。
図12に示すように、上記ショート検出方法が以下を含めてもよい。
上記ショート検出方法が図13に示すように、以下を含めてもよい。
11 制御回路基板
20 出力ユニット
30 駆動基板
30 テストユニット
31 否定論理和ゲート
32 インバータ
100 インターフェース
301 内部インターフェース
302 外部インターフェース
Claims (16)
- テスト信号を受信するように構成されたテスト信号入力端子と、
第一の内部インターフェースと、
第二の内部インターフェースと、
出力信号を出力するように構成されたテスト信号出力端子と、
イネーブル信号を受信するように構成されたイネーブル信号端子と、
電源電圧を受け取るように構成された給電電圧端子と、
制御駆動信号端子と、
前記第一の内部インターフェースと前記第二の内部インターフェースとの間の短絡を検出するように構成されたテスト回路と、
前記テスト信号出力端子、前記制御駆動信号端子、前記イネーブル信号端子および前記給電電圧端子にそれぞれ接続された駆動回路と、を備え、
その中、前記テスト回路は入力ユニット及びテストユニットを含み、前記入力ユニットは前記テスト信号入力端子、前記テストユニット、及び前記第一の内部インターフェースそれぞれに接続し、オン状態で、前記テスト信号入力端子から入力した前記テスト信号を前記テストユニット及び前記第一の内部インターフェースに伝送するように構成され、前記テストユニットは、前記第二の内部インターフェース、及び前記テスト信号出力端子それぞれに接続し、オフ状態で、前記入力ユニットにより出力された信号が前記テストユニットから前記テスト信号出力端子および前記第二の内部インターフェースに出力されることを妨げるように構成され、
その中、前記駆動回路は、前記イネーブル信号と前記出力信号との制御の下で、前記給電電圧端子の電源電圧を前記制御駆動信号端子に伝送するように構成される、駆動チップ。 - 出力ユニットをさらに含み、前記出力ユニットが前記テスト信号出力端子と前記第二の内部インターフェースとの間にあり、オン状態で、前記第二の内部インターフェースでの電圧または前記テストユニットにより出力される信号を前記テスト信号出力端子に出力するのに用いる、請求項1に記載の駆動チップ。
- 前記入力ユニットは、第一のスイッチを含めて、その一方の端が前記テスト信号入力端子に接続し、他方の端が前記テストユニットに接続する、請求項1に記載の駆動チップ。
- 前記入力ユニットは、第一のスイッチを含めて、その一方の端が前記テスト信号入力端子に接続し、他方の端が前記テストユニットに接続する、請求項2に記載の駆動チップ。
- 前記出力ユニットは、第二のスイッチを含めて、その一方の端が前記テスト信号出力端子に接続し、他方の端が前記テストユニットに接続する、請求項4に記載の駆動チップ。
- 前記テストユニットは、相互に直列に接続する少なくとも二つのテストスイッチを含めて、前記第一のスイッチが前記テストスイッチにより前記第二のスイッチと直列に接続し、隣接する二つの直列に接続するテストスイッチごとの共通端は、一つの第三の内部インターフェースを接続する、請求項5に記載の駆動チップ。
- 前記入力ユニットは、前記テスト信号入力端子と前記第一のスイッチとの間に設ける電流制限抵抗をさらに含む、請求項3または4に記載の駆動チップ。
- 前記テスト回路は、前記第一の内部インターフェースと前記第一のスイッチ及びこの第一のスイッチに直列に接続するテストスイッチの共通端との間、前記第二の内部インターフェースと前記第二のスイッチ及びこの第二のスイッチに直列に接続するテストスイッチの共通端との間、及び前記第三の内部インターフェースと前記隣接する二つの直列に接続するテストスイッチの共通端との間にそれぞれに設ける複数の制御スイッチをさらに含めて、前記第一の内部インターフェース、前記第二の内部インターフェース、及び前記第三の内部インターフェースまでの接続のオンオフをそれぞれに制御するのに用いる、請求項6に記載の駆動チップ。
- 前記駆動回路は、第一のトランジスタと第二のトランジスタを含めて、その中、前記第一のトランジスタのゲートが前記イネーブル信号端子に接続し、第一の電極が前記テスト信号出力端子に接続し、第二の電極が前記第二のトランジスタのゲートに接続し、前記第二のトランジスタの第一の電極が前記給電電圧端子に接続し、第二の電極が前記制御駆動信号端子に接続し、前記第一のトランジスタがN型またはP型トランジスタであって、前記第二のトランジスタがP型トランジスタである、請求項1に記載の駆動チップ。
- 少なくとも一つの請求項1〜9のいずれか1項に記載の駆動チップ、および駆動基板の係合位置にある外部インターフェースを含めて、
その中、それぞれの前記駆動チップの一つの内部インターフェースは一つの対応する前記外部インターフェースに接続する、前記駆動基板。 - 前記少なくとも一つの駆動チップは、第一の駆動チップと第二の駆動チップとを含めて、前記駆動基板は否定論理和ゲートとインバータをさらに含めて、その中、前記否定論理和ゲートの第一の入力端子が第一の駆動チップのテスト信号出力端子に接続し、第二の入力端子が第二の駆動チップのテスト信号出力端子に接続し、出力端子が前記インバータの入力端子に接続し、前記インバータの出力端子が前記駆動基板のフィードバック信号出力端子に接続する、請求項10に記載の駆動基板。
- 請求項10または11に記載の駆動基板をテストするためのテスト方法であって、
入力ユニットをオンにすることと、
テストユニットをオフにすることと、
テスト信号入力端子にテスト信号を入力することと、
前記テスト信号出力端子から第一の電圧が出力されたことに応じて、前記第一の内部インターフェースと前記第二の内部インターフェースが互いに短絡していると判定することと、
前記テスト信号出力端子から前記第一の電圧より小さい第二の電圧が出力されたことに応じて、前記第一の内部インターフェースと前記第二の内部インターフェースが短絡していないと判定することと、を備える、テスト方法。 - 前記少なくとも一つの駆動チップが第一の駆動チップと第二の駆動チップを含み、前記第一の駆動チップと第二の駆動チップがともに出力ユニットを含む前記テスト方法であって、
前記第一の駆動チップの出力ユニット、前記第二の駆動チップの入力ユニットをオンにすることと、
前記第一の駆動チップの入力ユニット、前記第二の駆動チップの出力ユニットをオフにすることと、
前記第二の駆動チップのテスト信号入力端子にテスト信号を入力することと、
前記第一の駆動チップのテスト信号出力端子から第一の電圧が出力されたことに応じて、前記第一の駆動チップに接続する外部インターフェースと前記第二の駆動チップに接続する外部インターフェースが互いに短絡していると判定することと、を備える、または、
前記第二の駆動チップの出力ユニット、前記第一の駆動チップの入力ユニットをオンにすることと、
前記第二の駆動チップの入力ユニット、前記第一の駆動チップの出力ユニットをオフにすることと、
前記第一の駆動チップのテスト信号入力端子にテスト信号を入力することと、
前記第二の駆動チップのテスト信号出力端子から前記第一の電圧が出力されたことに応じて、前記第一の駆動チップに接続する外部インターフェースと前記第二の駆動チップに接続する外部インターフェースが互いに短絡していると判定することと、を備える、請求項12に記載のテスト方法。 - 前記駆動基板の駆動チップの上に駆動回路を含む前記テスト方法であって、
前記テスト信号出力端子から前記第二の電圧を出力すると、前記駆動回路が前記給電電圧端子の電圧を前記制御駆動信号端子に伝送すること
をさらに備える、請求項12に記載のテスト方法。 - 前記第一の電圧がハイレベルであり、前記第二の電圧がローレベルである、請求項12に記載のテスト方法。
- 請求項10に記載の駆動基板を備える、表示装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510179895.4 | 2015-04-16 | ||
CN201510179895.4A CN104732947B (zh) | 2015-04-16 | 2015-04-16 | 一种驱动芯片、驱动板及其测试方法、显示装置 |
PCT/CN2015/086761 WO2016165248A1 (zh) | 2015-04-16 | 2015-08-12 | 一种驱动芯片、驱动板及其测试方法、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018512557A JP2018512557A (ja) | 2018-05-17 |
JP6629239B2 true JP6629239B2 (ja) | 2020-01-15 |
Family
ID=53456789
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016567904A Expired - Fee Related JP6629239B2 (ja) | 2015-04-16 | 2015-08-12 | 駆動チップ、駆動基板及びそのテスト方法、表示装置 |
Country Status (6)
Country | Link |
---|---|
US (1) | US9810932B2 (ja) |
EP (1) | EP3285250B1 (ja) |
JP (1) | JP6629239B2 (ja) |
KR (1) | KR101836760B1 (ja) |
CN (1) | CN104732947B (ja) |
WO (1) | WO2016165248A1 (ja) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104732947B (zh) * | 2015-04-16 | 2017-02-22 | 京东方科技集团股份有限公司 | 一种驱动芯片、驱动板及其测试方法、显示装置 |
CN107907777B (zh) * | 2017-10-27 | 2020-07-31 | 广东美的厨房电器制造有限公司 | 一种短路检测电路及方法、控制电路 |
CN107728395B (zh) * | 2017-10-31 | 2020-07-03 | 京东方科技集团股份有限公司 | 阵列基板、显示装置、数据线不良的检测装置及检测方法 |
CN108364597B (zh) * | 2018-02-23 | 2021-03-09 | 京东方科技集团股份有限公司 | 阵列基板及其显示异常的确定方法、显示面板和显示装置 |
CN109116179B (zh) * | 2018-09-17 | 2021-08-20 | 歌尔股份有限公司 | 手柄功能测试电路及手柄功能测试装置 |
CN109738750B (zh) * | 2019-01-08 | 2021-05-18 | 京东方科技集团股份有限公司 | 芯片、芯片组件及其测试方法、显示组件 |
CN109872666B (zh) * | 2019-02-28 | 2022-05-17 | 昆山龙腾光电股份有限公司 | 显示装置的点灯测试装置、点灯测试系统及点灯测试方法 |
US11038345B2 (en) * | 2019-03-25 | 2021-06-15 | Nxp B.V. | Over-voltage tolerant analog test bus |
CN110246443B (zh) * | 2019-06-18 | 2021-12-10 | 京东方科技集团股份有限公司 | 阵列基板及其测试方法 |
CN111402770B (zh) * | 2020-04-21 | 2022-05-24 | 昆山龙腾光电股份有限公司 | 显示装置的测试装置 |
CN112071247B (zh) * | 2020-09-28 | 2023-08-22 | 京东方科技集团股份有限公司 | 一种测试电路、测试方法及显示装置 |
CN112549079A (zh) * | 2020-12-11 | 2021-03-26 | 深圳市越疆科技有限公司 | 协作机械臂驱动控制器板的测试设备 |
CN114265802A (zh) * | 2021-12-21 | 2022-04-01 | 京东方科技集团股份有限公司 | 调试装置、调试方法和调试系统 |
Family Cites Families (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4183460A (en) * | 1977-12-23 | 1980-01-15 | Burroughs Corporation | In-situ test and diagnostic circuitry and method for CML chips |
US5127009A (en) * | 1989-08-29 | 1992-06-30 | Genrad, Inc. | Method and apparatus for circuit board testing with controlled backdrive stress |
JPH05282898A (ja) * | 1992-03-30 | 1993-10-29 | Hitachi Ltd | 半導体記憶装置 |
JPH08105947A (ja) * | 1994-10-06 | 1996-04-23 | Canon Inc | Ic回路 |
US7028819B2 (en) * | 1996-02-21 | 2006-04-18 | Hitachi, Ltd. | Device and method for supplying power to a vehicle, semi-conductor circuit device for use in the same and collective wiring device for a vehicle or an automobile |
WO1996026570A1 (fr) * | 1995-02-21 | 1996-08-29 | Hitachi, Ltd. | Appareil et procede de fourniture d'electricite a un vehicule, dispositif a circuits semiconducteurs a utiliser dans ledit appareil et dispositif de cablage commun pour une automobile ou un autre vehicule |
US6017354A (en) * | 1996-08-15 | 2000-01-25 | Stryker Corporation | Integrated system for powered surgical tools |
JPH11163062A (ja) * | 1997-11-27 | 1999-06-18 | Toshiba Corp | 半導体装置及びウエハーテスト方法 |
JP4689078B2 (ja) * | 2001-05-31 | 2011-05-25 | パナソニック株式会社 | プラズマディスプレイ装置 |
WO2003091977A1 (en) * | 2002-04-26 | 2003-11-06 | Toshiba Matsushita Display Technology Co., Ltd. | Driver circuit of el display panel |
JP4006304B2 (ja) * | 2002-09-10 | 2007-11-14 | 株式会社 日立ディスプレイズ | 画像表示装置 |
JP4262996B2 (ja) * | 2003-02-14 | 2009-05-13 | パナソニック株式会社 | 半導体装置 |
JP4190976B2 (ja) * | 2003-08-07 | 2008-12-03 | 株式会社ルネサステクノロジ | 断線及び短絡検出回路 |
JP4864300B2 (ja) * | 2004-08-06 | 2012-02-01 | 東芝モバイルディスプレイ株式会社 | 表示装置、表示装置の検査方法、及び、表示装置の検査装置 |
JP2006139167A (ja) * | 2004-11-15 | 2006-06-01 | Seiko Epson Corp | 電気光学装置、電気光学装置の検査方法及び電子機器 |
TWI334029B (en) * | 2005-03-25 | 2010-12-01 | Hon Hai Prec Ind Co Ltd | A tester for open or short of cable |
JP2007333823A (ja) * | 2006-06-13 | 2007-12-27 | Sony Corp | 液晶表示装置および液晶表示装置の検査方法 |
JP5140999B2 (ja) * | 2006-11-22 | 2013-02-13 | カシオ計算機株式会社 | 液晶表示装置 |
CN101369404A (zh) * | 2008-06-13 | 2009-02-18 | 黄山市英赛特实业有限公司 | 一种lcd屏的检测装置及检测方法 |
KR101102358B1 (ko) * | 2009-11-30 | 2012-01-05 | 주식회사 실리콘웍스 | 디스플레이 패널 구동 회로 및 그의 구동 방법 |
KR101183485B1 (ko) * | 2010-02-18 | 2012-09-24 | 주식회사 디엠비테크놀로지 | 파워 스위치의 단락 검출회로 |
JP4724249B2 (ja) * | 2010-03-25 | 2011-07-13 | 東芝モバイルディスプレイ株式会社 | 液晶表示装置及びその検査方法 |
CN102213738A (zh) * | 2010-04-09 | 2011-10-12 | 鸿富锦精密工业(深圳)有限公司 | 电器设备短路测试装置 |
CN103063975A (zh) * | 2012-12-26 | 2013-04-24 | 成都市中州半导体科技有限公司 | 一种开/短路测试系统及方法 |
CN103926496B (zh) * | 2013-01-10 | 2017-07-28 | 上海东软载波微电子有限公司 | 触摸屏模组的测试装置和方法以及触摸屏模组 |
KR102047830B1 (ko) * | 2013-01-29 | 2019-12-02 | 엘지디스플레이 주식회사 | 액정표시장치와 그의 점등 검사방법 |
US9207278B2 (en) * | 2013-03-22 | 2015-12-08 | Texas Instruments Incorporated | Testing integrated circuit packaging for shorts |
US9799779B2 (en) * | 2013-11-08 | 2017-10-24 | The Board Of Trustees Of The University Of Illinois | Systems and methods for photovoltaic string protection |
TWI511437B (zh) * | 2013-12-27 | 2015-12-01 | Ind Tech Res Inst | 功率元件驅動器失效檢測裝置及其檢測方法 |
CN104732947B (zh) * | 2015-04-16 | 2017-02-22 | 京东方科技集团股份有限公司 | 一种驱动芯片、驱动板及其测试方法、显示装置 |
-
2015
- 2015-04-16 CN CN201510179895.4A patent/CN104732947B/zh not_active Expired - Fee Related
- 2015-08-12 WO PCT/CN2015/086761 patent/WO2016165248A1/zh active Application Filing
- 2015-08-12 US US14/913,323 patent/US9810932B2/en active Active
- 2015-08-12 KR KR1020167031535A patent/KR101836760B1/ko active IP Right Grant
- 2015-08-12 JP JP2016567904A patent/JP6629239B2/ja not_active Expired - Fee Related
- 2015-08-12 EP EP15832668.6A patent/EP3285250B1/en not_active Not-in-force
Also Published As
Publication number | Publication date |
---|---|
US9810932B2 (en) | 2017-11-07 |
CN104732947A (zh) | 2015-06-24 |
EP3285250A4 (en) | 2018-11-21 |
CN104732947B (zh) | 2017-02-22 |
KR20160148578A (ko) | 2016-12-26 |
US20170059897A1 (en) | 2017-03-02 |
EP3285250A1 (en) | 2018-02-21 |
WO2016165248A1 (zh) | 2016-10-20 |
EP3285250B1 (en) | 2021-03-10 |
JP2018512557A (ja) | 2018-05-17 |
KR101836760B1 (ko) | 2018-03-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6629239B2 (ja) | 駆動チップ、駆動基板及びそのテスト方法、表示装置 | |
US9983727B2 (en) | Array substrate, method for driving the array substrate, display panel and display device | |
US10553176B2 (en) | Display drive circuit, display device and method for driving the same | |
US9886879B2 (en) | Liquid crystal display and method for testing liquid crystal display | |
US20200343270A1 (en) | Array substrate and display panel | |
US11070047B2 (en) | Overcurrent protection driving circuit and display apparatus | |
US9830874B2 (en) | Electronic device having smaller number of drive chips | |
US20190027104A1 (en) | Clock signal output circuit and liquid crystal display device | |
US11605360B2 (en) | Circuit and method for preventing screen flickering, drive circuit for display panel, and display apparatus | |
US10672675B2 (en) | Circuit and method for testing gate lines of array substrate | |
KR20160143743A (ko) | 디스플레이 구동 회로, 어레이 기판, 및 터치 디스플레이 디바이스 | |
KR20150078157A (ko) | 표시 장치의 전압 발생 제어 방법 및 이를 수행하는 표시 장치 | |
TWI512380B (zh) | 顯示裝置和其操作方法 | |
CN110992861A (zh) | 显示面板以及显示装置 | |
WO2017197979A1 (zh) | 有机电致发光显示面板、老化测试装置、方法及显示装置 | |
US9740349B2 (en) | Touch driving apparatus, touch driving method and touch display system | |
JP2006215562A (ja) | 液晶表示装置の駆動装置及びこれを備えた液晶表示装置 | |
US20140375620A1 (en) | Display apparatus and source driver thereof | |
CN105813365B (zh) | 一种静电保护电路、显示面板及显示装置 | |
CN104183222B (zh) | 显示装置 | |
CN110806667B (zh) | 显示面板、显示面板的数据线的修复方法和液晶显示装置 | |
TW201636977A (zh) | 顯示面板、檢測電路與其檢測方法 | |
CN205793589U (zh) | 一种静电保护电路、显示面板及显示装置 | |
US10211821B2 (en) | Clock signal transmission circuit and driving method thereof, gate driving circuit, and display device | |
US11295693B2 (en) | Gate driving circuit, current adjusting method thereof and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180801 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190717 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190722 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191023 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20191111 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20191204 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6629239 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |