Nothing Special   »   [go: up one dir, main page]

JP5633224B2 - Optical semiconductor device and driving method thereof - Google Patents

Optical semiconductor device and driving method thereof Download PDF

Info

Publication number
JP5633224B2
JP5633224B2 JP2010165167A JP2010165167A JP5633224B2 JP 5633224 B2 JP5633224 B2 JP 5633224B2 JP 2010165167 A JP2010165167 A JP 2010165167A JP 2010165167 A JP2010165167 A JP 2010165167A JP 5633224 B2 JP5633224 B2 JP 5633224B2
Authority
JP
Japan
Prior art keywords
impurity region
impurity
optical waveguide
semiconductor layer
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2010165167A
Other languages
Japanese (ja)
Other versions
JP2012027199A (en
Inventor
臼杵 達哉
達哉 臼杵
輝雄 倉橋
輝雄 倉橋
関口 茂昭
茂昭 関口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2010165167A priority Critical patent/JP5633224B2/en
Publication of JP2012027199A publication Critical patent/JP2012027199A/en
Application granted granted Critical
Publication of JP5633224B2 publication Critical patent/JP5633224B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Optical Modulation, Optical Deflection, Nonlinear Optics, Optical Demodulation, Optical Logic Elements (AREA)

Description

本発明は、光半導体装置及びその駆動方法に関する。   The present invention relates to an optical semiconductor device and a driving method thereof.

近時、シリコン材料を用いた光位相シフタやマッハツェンダ型の光変調器が提案されている(非特許文献1〜4)。   Recently, optical phase shifters and Mach-Zehnder type optical modulators using silicon materials have been proposed (Non-Patent Documents 1 to 4).

マッハツェンダ型の光変調器は、光を2つに分岐させて再び合波させるときの干渉条件によって光のオン・オフ等を行う光変調器である。   The Mach-Zehnder type optical modulator is an optical modulator that turns light on and off according to interference conditions when the light is split into two and multiplexed again.

提案されている技術においては、I型の光導波路の一方の側部にP型の半導体層が設けられ、I型の光導波路の他方の側部にN型の半導体層が設けられ、PIN構造(PINダイオード)が用いられている。   In the proposed technique, a P-type semiconductor layer is provided on one side of an I-type optical waveguide, and an N-type semiconductor layer is provided on the other side of the I-type optical waveguide, and a PIN structure is provided. (PIN diode) is used.

かかるPIN構造に順方向バイアスを印加すると、光導波路にキャリアが注入される。光導波路にキャリアが注入されると、光導波路においてキャリアプラズマ効果が生じ、光導波路における光の屈折率が変化する。光導波路における光の屈折率が変化すると、光導波路を進行する光の波長が変化するため、光導波路を進行する過程で光の位相を変化させることができる。   When a forward bias is applied to such a PIN structure, carriers are injected into the optical waveguide. When carriers are injected into the optical waveguide, a carrier plasma effect occurs in the optical waveguide, and the refractive index of light in the optical waveguide changes. When the refractive index of light in the optical waveguide changes, the wavelength of the light traveling through the optical waveguide changes, so that the phase of the light can be changed in the course of traveling through the optical waveguide.

S.J. Spector et al., “CMOS-compatible dual-output silicon modulator for analog signal processing”, Optics Express, Vol. 16, No. 15, pp. 11027-11031 (2008)S.J.Spector et al., “CMOS-compatible dual-output silicon modulator for analog signal processing”, Optics Express, Vol. 16, No. 15, pp. 11027-11031 (2008) William M. J. Green et al., “Ultra-compact, low RF power, 10 Gb/s silicon Mach-Zehnder modulator”, Optics Express, Vol. 15, No. 25, pp. 17106-17113 (2007)William M. J. Green et al., “Ultra-compact, low RF power, 10 Gb / s silicon Mach-Zehnder modulator”, Optics Express, Vol. 15, No. 25, pp. 17106-17113 (2007) F. Gan et al., “Compact, Low-Power, High-Speed Silicon Electro-Optic Modulator”, Conference on Laser and Electro-optics 2007, CTuQ6 (2007)F. Gan et al., “Compact, Low-Power, High-Speed Silicon Electro-Optic Modulator”, Conference on Laser and Electro-optics 2007, CTuQ6 (2007) S.J. Spector et al., “Compact Carrier Injection Based Mach-Zehnder Modulator in Silicon”, OSA/IPNRA 2007, ITuE5 (2007)S.J.Spector et al., “Compact Carrier Injection Based Mach-Zehnder Modulator in Silicon”, OSA / IPNRA 2007, ITuE5 (2007)

しかしながら、提案されている技術では、PINダイオードの容量が比較的大きいため、CR時定数が大きく、必ずしも良好な高周波特性を得ることができない。   However, in the proposed technology, since the capacitance of the PIN diode is relatively large, the CR time constant is large, and it is not always possible to obtain good high frequency characteristics.

本発明の目的は、高周波特性の良好な光半導体装置及びその製造方法を提供することにある。   An object of the present invention is to provide an optical semiconductor device having good high-frequency characteristics and a method for manufacturing the same.

実施形態の一観点によれば、基板上に形成された真性半導体の半導体層と、前記半導体層の一部である第1の光導波路と、前記半導体層の他の一部であり、前記第1の光導波路の第1の側に、前記第1の光導波路と並行するように形成された第2の光導波路と、前記第1の光導波路の前記第1の側の反対の第2の側における前記半導体層に形成され、第1導電型の不純物が導入された第1の不純物領域と、前記第1の光導波路の前記第1の側における前記半導体層に形成され、第1導電型と反対の第2導電型の不純物が導入された第2の不純物領域と、前記第2の光導波路の前記第2の側における前記半導体層に形成され、第1導電型の不純物が導入され、前記第2の不純物領域に接続された第3の不純物領域と、前記第2の光導波路の前記第1の側における前記半導体層に形成され、第2導電型の不純物が導入された第4の不純物領域と、前記第2の不純物領域の一部である第1の下部電極と、少なくとも前記第1の下部電極上に形成された第1の絶縁膜と、前記第1の絶縁膜上に形成された第1の上部電極とを有する第1のキャパシタと、前記第1の上部電極の下方領域の一部における前記半導体層に形成され、第2導電型の不純物が導入された第5の不純物領域と、前記第4の不純物領域の一部である第2の下部電極と、少なくとも前記第2の下部電極上に形成された第2の絶縁膜と、前記第2の絶縁膜上に形成された第2の上部電極とを有する第2のキャパシタと、前記第2の上部電極の下方領域の一部における前記半導体層に形成され、第1導電型の不純物が導入された第6の不純物領域とを有する光半導体装置が提供される。   According to one aspect of the embodiment, an intrinsic semiconductor layer formed on a substrate, a first optical waveguide that is a part of the semiconductor layer, and another part of the semiconductor layer, A second optical waveguide formed on the first side of the first optical waveguide so as to be parallel to the first optical waveguide; and a second optical waveguide opposite to the first side of the first optical waveguide. A first impurity region formed in the semiconductor layer on the side and doped with an impurity of a first conductivity type; and formed in the semiconductor layer on the first side of the first optical waveguide; A second impurity region into which a second conductivity type impurity opposite to the first impurity region is introduced, and the semiconductor layer on the second side of the second optical waveguide, wherein the first conductivity type impurity is introduced, A third impurity region connected to the second impurity region, and the second optical waveguide A fourth impurity region formed in the semiconductor layer on the first side and doped with an impurity of a second conductivity type; a first lower electrode which is a part of the second impurity region; and at least the first A first capacitor having a first insulating film formed on the lower electrode and a first upper electrode formed on the first insulating film; and a region under the first upper electrode. A fifth impurity region formed in a part of the semiconductor layer and doped with a second conductivity type impurity; a second lower electrode which is a part of the fourth impurity region; and at least the second A second capacitor having a second insulating film formed on the lower electrode and a second upper electrode formed on the second insulating film; and a region under the second upper electrode. Formed in the semiconductor layer in the first portion and introduced with a first conductivity type impurity An optical semiconductor device is provided having 6 an impurity region of.

実施形態の他の観点によれば、基板上に形成された真性半導体の半導体層と、前記半導体層の一部である第1の光導波路と、前記半導体層の他の一部であり、前記第1の光導波路の第1の側に、前記第1の光導波路と並行するように形成された第2の光導波路と、前記第1の光導波路の前記第1の側の反対の第2の側における前記半導体層に形成され、第1導電型の不純物が導入された第1の不純物領域と、前記第1の光導波路の前記第1の側における前記半導体層に形成され、第1導電型と反対の第2導電型の不純物が導入された第2の不純物領域と、前記第2の光導波路の前記第2の側における前記半導体層に形成され、第1導電型の不純物が導入され、前記第2の不純物領域に接続された第3の不純物領域と、前記第2の光導波路の前記第1の側における前記半導体層に形成され、第2導電型の不純物が導入された第4の不純物領域と、前記第1の不純物領域の一部である第1の下部電極と、少なくとも前記第1の下部電極上に形成された第1の絶縁膜と、前記第1の絶縁膜上に形成された第1の上部電極とを有する第1のキャパシタと、前記第1の下部電極の前記第2の側における前記半導体層に形成され、前記第1の不純物領域より低い不純物濃度で第1導電型の不純物が導入された第5の不純物領域と、前記第4の不純物領域の一部である第2の下部電極と、少なくとも前記第2の下部電極上に形成された第2の絶縁膜と、前記第2の絶縁膜上に形成された第2の上部電極とを有する第2のキャパシタと、前記第2の下部電極の前記第1の側における前記半導体層に形成され、前記第4の不純物領域より低い不純物濃度で第2導電型の不純物が導入された第6の不純物領域とを有する光半導体装置が提供される。   According to another aspect of the embodiment, an intrinsic semiconductor layer formed on a substrate, a first optical waveguide that is a part of the semiconductor layer, and another part of the semiconductor layer, A second optical waveguide formed on the first side of the first optical waveguide so as to be parallel to the first optical waveguide; and a second optical waveguide opposite to the first side of the first optical waveguide. A first impurity region formed in the semiconductor layer on the first side and doped with an impurity of a first conductivity type; and formed in the semiconductor layer on the first side of the first optical waveguide, A second impurity region doped with an impurity of a second conductivity type opposite to the mold and the semiconductor layer on the second side of the second optical waveguide, and the impurity of the first conductivity type is introduced; , A third impurity region connected to the second impurity region, and the front of the second optical waveguide A fourth impurity region formed in the semiconductor layer on the first side and doped with an impurity of a second conductivity type; a first lower electrode which is a part of the first impurity region; and at least the first A first capacitor having a first insulating film formed on the first lower electrode; a first upper electrode formed on the first insulating film; and the first capacitor of the first lower electrode. A fifth impurity region formed in the semiconductor layer on the second side and doped with a first conductivity type impurity at an impurity concentration lower than that of the first impurity region; and a part of the fourth impurity region. A second capacitor having a second lower electrode, at least a second insulating film formed on the second lower electrode, and a second upper electrode formed on the second insulating film; Forming the semiconductor layer on the first side of the second lower electrode. Is, the optical semiconductor device is provided having a sixth impurity region of the fourth of the second conductivity type with a lower impurity concentration than the impurity regions of the impurity is introduced.

実施形態の更に他の観点によれば、基板上に形成された真性半導体の半導体層と;前記半導体層の一部である第1の光導波路と;前記半導体層の他の一部であり、前記第1の光導波路の第1の側に、前記第1の光導波路と並行するように形成された第2の光導波路と;前記第1の光導波路の前記第1の側の反対の第2の側における前記半導体層に形成され、第1導電型の不純物が導入された第1の不純物領域と;前記第1の光導波路の前記第1の側における前記半導体層に形成され、第1導電型と反対の第2導電型の不純物が導入された第2の不純物領域と;前記第2の光導波路の前記第2の側における前記半導体層に形成され、第1導電型の不純物が導入され、前記第2の不純物領域に接続された第3の不純物領域と;前記第2の光導波路の前記第1の側における前記半導体層に形成され、第2導電型の不純物が導入された第4の不純物領域と;前記第2の不純物領域の一部である第1の下部電極と、少なくとも前記第1の下部電極上に形成された第1の絶縁膜と、前記第1の絶縁膜上に形成された第1の上部電極とを有する第1のキャパシタと;前記第1の上部電極の下方領域の一部における前記半導体層に形成され、第2導電型の不純物が導入された第5の不純物領域と;前記第4の不純物領域の一部である第2の下部電極と、少なくとも前記第2の下部電極上に形成された第2の絶縁膜と、前記第2の絶縁膜上に形成された第2の上部電極とを有する第2のキャパシタと;前記第2の上部電極の下方領域の一部における前記半導体層に形成され、第1導電型の不純物が導入された第6の不純物領域と、前記第5の不純物領域の前記第2の側における前記第1の不純物領域に接続された第1の電極と、前記第2の不純物領域及び前記第3の不純物領域に接続された第2の電極と、前記第6の不純物領域の前記第1の側における前記第4の不純物領域に接続された第3の電極とを有する光半導体装置の駆動方法であって、前記第1の電極を第1の電位に接続し、前記第3の電極を前記第1の電位より低い第2の電位に接続し、前記第1の上部電極を前記第1の電位より低く、前記第2の電位より高い第3の電位に接続し、前記第2の上部電極を前記第3の電位より低く、前記第2の電位より高い第4の電位に接続し、前記第3の電位以下、前記第4の電位以上の範囲内において変化する入力信号を前記第2の電極に印加することを特徴とする光半導体装置の駆動方法が提供される。   According to still another aspect of the embodiment, an intrinsic semiconductor semiconductor layer formed on a substrate; a first optical waveguide that is part of the semiconductor layer; and another part of the semiconductor layer; A second optical waveguide formed on the first side of the first optical waveguide so as to be parallel to the first optical waveguide; and a second optical waveguide opposite to the first side of the first optical waveguide; A first impurity region formed in the semiconductor layer on the second side and doped with an impurity of a first conductivity type; formed in the semiconductor layer on the first side of the first optical waveguide; A second impurity region doped with an impurity of a second conductivity type opposite to the conductivity type; and formed in the semiconductor layer on the second side of the second optical waveguide, wherein the impurity of the first conductivity type is introduced A third impurity region connected to the second impurity region; and the second optical waveguide A fourth impurity region formed in the semiconductor layer on the first side and doped with an impurity of a second conductivity type; a first lower electrode that is part of the second impurity region; and at least the A first capacitor having a first insulating film formed on the first lower electrode and a first upper electrode formed on the first insulating film; below the first upper electrode A fifth impurity region formed in the semiconductor layer in a part of the region and doped with an impurity of the second conductivity type; a second lower electrode which is a part of the fourth impurity region; and at least the first A second capacitor having a second insulating film formed on the second lower electrode and a second upper electrode formed on the second insulating film; a region below the second upper electrode Formed in the semiconductor layer in a part of the first conductivity type impurity introduced The sixth impurity region, the first electrode connected to the first impurity region on the second side of the fifth impurity region, the second impurity region and the third impurity A method for driving an optical semiconductor device, comprising: a second electrode connected to a region; and a third electrode connected to the fourth impurity region on the first side of the sixth impurity region. , Connecting the first electrode to a first potential, connecting the third electrode to a second potential lower than the first potential, and lowering the first upper electrode below the first potential. , Connected to a third potential higher than the second potential, and connected the second upper electrode to a fourth potential lower than the third potential and higher than the second potential, Apply an input signal that changes within a range below the fourth potential and above the fourth potential to the second electrode An optical semiconductor device driving method is provided.

実施形態の更に他の観点によれば、基板上に形成された真性半導体の半導体層と、前記半導体層の一部である第1の光導波路と、前記半導体層の他の一部であり、前記第1の光導波路の第1の側に、前記第1の光導波路と並行するように形成された第2の光導波路と、前記第1の光導波路の前記第1の側の反対の第2の側における前記半導体層に形成され、第1導電型の不純物が導入された第1の不純物領域と、前記第1の光導波路の前記第1の側における前記半導体層に形成され、第1導電型と反対の第2導電型の不純物が導入された第2の不純物領域と、前記第2の光導波路の前記第2の側における前記半導体層に形成され、第1導電型の不純物が導入され、前記第2の不純物領域に接続された第3の不純物領域と、前記第2の光導波路の前記第1の側における前記半導体層に形成され、第2導電型の不純物が導入された第4の不純物領域と、前記第1の不純物領域の一部である第1の下部電極と、少なくとも前記第1の下部電極上に形成された第1の絶縁膜と、前記第1の絶縁膜上に形成された第1の上部電極とを有する第1のキャパシタと、前記第1の下部電極の前記第2の側における前記半導体層に形成され、前記第1の不純物領域より低い不純物濃度で第1導電型の不純物が導入された第5の不純物領域と、前記第4の不純物領域の一部である第2の下部電極と、少なくとも前記第2の下部電極上に形成された第2の絶縁膜と、前記第2の絶縁膜上に形成された第2の上部電極とを有する第2のキャパシタと、前記第2の下部電極の前記第1の側における前記半導体層に形成され、前記第4の不純物領域より低い不純物濃度で第2導電型の不純物が導入された第6の不純物領域とを有する光半導体装置の駆動方法であって、前記第1の電極を第1の電位に接続し、前記第3の電極を前記第1の電位より低い第2の電位に接続し、前記第1の上部電極を第3の電位に接続し、前記第2の上部電極を第4の電位に接続し、前記第1の電位以下、前記第2の電位以上の範囲内において変化する入力信号を前記第2の電極に印加することを特徴とする光半導体装置の駆動方法が提供される。   According to still another aspect of the embodiment, an intrinsic semiconductor layer formed on a substrate, a first optical waveguide that is a part of the semiconductor layer, and another part of the semiconductor layer, A second optical waveguide formed on the first side of the first optical waveguide so as to be parallel to the first optical waveguide; and a second optical waveguide opposite to the first side of the first optical waveguide. A first impurity region formed in the semiconductor layer on the second side and doped with an impurity of a first conductivity type; and formed in the semiconductor layer on the first side of the first optical waveguide; A second impurity region into which an impurity of a second conductivity type opposite to the conductivity type is introduced, and the semiconductor layer on the second side of the second optical waveguide are formed, and the impurity of the first conductivity type is introduced. A third impurity region connected to the second impurity region, and the second optical waveguide A fourth impurity region formed in the semiconductor layer on the first side and doped with a second conductivity type impurity; a first lower electrode which is a part of the first impurity region; and at least the A first capacitor having a first insulating film formed on the first lower electrode; a first upper electrode formed on the first insulating film; and the first capacitor on the first lower electrode. A fifth impurity region formed in the semiconductor layer on the second side and doped with an impurity of the first conductivity type at an impurity concentration lower than that of the first impurity region; and a part of the fourth impurity region. A second capacitor having a second lower electrode, at least a second insulating film formed on the second lower electrode, and a second upper electrode formed on the second insulating film And the semiconductor layer on the first side of the second lower electrode And a sixth impurity region formed and doped with an impurity of a second conductivity type at an impurity concentration lower than that of the fourth impurity region, wherein the first electrode is connected to the first electrode. The third electrode is connected to a second potential lower than the first potential, the first upper electrode is connected to a third potential, and the second upper electrode is connected to the second potential. 4 is provided, and an input signal that changes within a range equal to or lower than the first potential and equal to or higher than the second potential is applied to the second electrode. Is done.

開示の光半導体装置及びその製造方法によれば、真性半導体の半導体層の一部である第1の光導波路と、第1の光導波路の第1の側に形成された第2の光導波路とが設けられている。第1の光導波路の第2の側における半導体層には、第1導電型の第1の不純物領域が形成され、第1の光導波路の第1の側における半導体層には、第2導電型の第2の不純物領域が形成されている。第1の不純物領域の一部である第1の下部電極と、第1の下部電極上に形成された第1の絶縁膜と、第1の絶縁膜上に形成された第1の上部電極とにより第1のキャパシタが形成されている。第2の光導波路の第2の側における半導体層には、第1導電型の第3の不純物領域が形成され、第1の光導波路の第1の側における半導体層には、第2導電型の第4の不純物領域が形成されている。第4の不純物領域の一部である第2の下部電極と、第2の下部電極上に形成された第2の絶縁膜と、第2の絶縁膜上に形成された第2の上部電極とにより第2のキャパシタが形成されている。また、第1のキャパシタの第1の上部電極の下方領域における半導体層に第2導電型の第5の不純物領域が形成されており、第1のキャパシタの第1の上部電極に電圧を印加した際に、第5の不純物領域に反転層が形成され、第5の不純物領域が抵抗層となる。また、第2のキャパシタの第2の上部電極の下方領域における半導体層に第1導電型の第6の不純物領域が形成されており、第2のキャパシタの第2の上部電極に電圧を印加した際に、第6の不純物領域に反転層が形成され、第6の不純物領域が抵抗層となる。このため、配線の引き回しを行うことなく、キャパシタや抵抗を各々のPIN構造に直接接続し得る。従って、高周波特性の良好な光半導体装置を提供することができる。   According to the disclosed optical semiconductor device and the manufacturing method thereof, the first optical waveguide that is a part of the semiconductor layer of the intrinsic semiconductor, the second optical waveguide formed on the first side of the first optical waveguide, Is provided. The first impurity region of the first conductivity type is formed in the semiconductor layer on the second side of the first optical waveguide, and the second conductivity type is formed in the semiconductor layer on the first side of the first optical waveguide. The second impurity region is formed. A first lower electrode that is a part of the first impurity region; a first insulating film formed on the first lower electrode; and a first upper electrode formed on the first insulating film; Thus, a first capacitor is formed. A third impurity region of the first conductivity type is formed in the semiconductor layer on the second side of the second optical waveguide, and the second conductivity type is formed in the semiconductor layer on the first side of the first optical waveguide. The fourth impurity region is formed. A second lower electrode which is a part of the fourth impurity region; a second insulating film formed on the second lower electrode; and a second upper electrode formed on the second insulating film; Thus, a second capacitor is formed. The fifth impurity region of the second conductivity type is formed in the semiconductor layer in the region below the first upper electrode of the first capacitor, and a voltage is applied to the first upper electrode of the first capacitor. At this time, an inversion layer is formed in the fifth impurity region, and the fifth impurity region becomes a resistance layer. The sixth impurity region of the first conductivity type is formed in the semiconductor layer in the region below the second upper electrode of the second capacitor, and a voltage is applied to the second upper electrode of the second capacitor. At this time, an inversion layer is formed in the sixth impurity region, and the sixth impurity region becomes a resistance layer. For this reason, a capacitor and a resistor can be directly connected to each PIN structure without performing wiring. Therefore, it is possible to provide an optical semiconductor device with good high frequency characteristics.

第1実施形態による光半導体装置を示す断面図である。It is sectional drawing which shows the optical semiconductor device by 1st Embodiment. 第1実施形態による光半導体装置を示す平面図である。1 is a plan view showing an optical semiconductor device according to a first embodiment. 第1実施形態による光半導体装置の一部を拡大して示した平面図である。It is the top view which expanded and showed a part of optical semiconductor device by 1st Embodiment. 第1実施形態による光半導体装置を示す斜視図(その1)である。It is a perspective view (the 1) which shows the optical semiconductor device by 1st Embodiment. 第1実施形態による光半導体装置を示す斜視図(その2)である。It is a perspective view (the 2) which shows the optical semiconductor device by 1st Embodiment. 第1実施形態による光半導体装置の製造方法を示す工程断面図(その1)である。It is process sectional drawing (the 1) which shows the manufacturing method of the optical semiconductor device by 1st Embodiment. 第1実施形態による光半導体装置の製造方法を示す工程断面図(その2)である。FIG. 9 is a process cross-sectional view (part 2) illustrating the method for manufacturing the optical semiconductor device according to the first embodiment; 第1実施形態による光半導体装置の製造方法を示す工程断面図(その3)である。It is process sectional drawing (the 3) which shows the manufacturing method of the optical semiconductor device by 1st Embodiment. 第1実施形態による光半導体装置の製造方法を示す工程断面図(その4)である。FIG. 11 is a process cross-sectional view (part 4) illustrating the method for manufacturing the optical semiconductor device according to the first embodiment; 第1実施形態による光半導体装置の製造方法を示す工程断面図(その5)である。It is process sectional drawing (the 5) which shows the manufacturing method of the optical semiconductor device by 1st Embodiment. 第1実施形態による光半導体装置の製造方法を示す工程断面図(その6)である。It is process sectional drawing (the 6) which shows the manufacturing method of the optical semiconductor device by 1st Embodiment. 第1実施形態による光半導体装置の製造方法を示す工程断面図(その7)である。It is process sectional drawing (the 7) which shows the manufacturing method of the optical semiconductor device by 1st Embodiment. 第1実施形態による光半導体装置の製造方法を示す工程断面図(その8)である。It is process sectional drawing (the 8) which shows the manufacturing method of the optical semiconductor device by 1st Embodiment. 第2実施形態による光半導体装置を示す断面図である。It is sectional drawing which shows the optical semiconductor device by 2nd Embodiment. 第2実施形態による光半導体装置の製造方法を示す工程断面図(その1)である。It is process sectional drawing (the 1) which shows the manufacturing method of the optical semiconductor device by 2nd Embodiment. 第2実施形態による光半導体装置の製造方法を示す工程断面図(その2)である。It is process sectional drawing (the 2) which shows the manufacturing method of the optical semiconductor device by 2nd Embodiment. 第2実施形態の変形例による光半導体装置を示す断面図である。It is sectional drawing which shows the optical semiconductor device by the modification of 2nd Embodiment. 等価回路を示す図である。It is a figure which shows an equivalent circuit.

図18(a)は、2つのPIN構造を有するマッハツェンダ型の光変調器の等価回路を示す図である。   FIG. 18A is a diagram illustrating an equivalent circuit of a Mach-Zehnder type optical modulator having two PIN structures.

PINダイオードの容量が比較的大きいため、CR時定数が比較的大きく、必ずしも良好な高周波特性が得られない。   Since the capacitance of the PIN diode is relatively large, the CR time constant is relatively large, and good high frequency characteristics cannot always be obtained.

高周波特性を向上するためには、図18(b)に示すように、キャパシタや抵抗を付加することが考えられる(非特許文献3参照)。   In order to improve the high frequency characteristics, it is conceivable to add a capacitor or a resistor as shown in FIG. 18B (see Non-Patent Document 3).

しかしながら、単にキャパシタや抵抗を付加した場合には、キャパシタや抵抗を接続するための配線の引き回しにより寄生容量が大きくなってしまい、良好な高周波特性を得ることは困難である。   However, when a capacitor or a resistor is simply added, the parasitic capacitance increases due to the wiring for connecting the capacitor and the resistor, and it is difficult to obtain good high-frequency characteristics.

[第1実施形態]
第1実施形態による光半導体装置及びその製造方法並びにその駆動方法を図1乃至図13を用いて説明する。
[First Embodiment]
The optical semiconductor device according to the first embodiment, the manufacturing method thereof, and the driving method thereof will be described with reference to FIGS.

(光半導体装置)
まず、本実施形態による光半導体装置について図1乃至図3を用いて説明する。図1は、本実施形態による光半導体装置を示す断面図である。図2は、本実施形態による光半導体装置を示す平面図である。図3は、本実施形態による光半導体装置の一部を拡大して示した平面図である。図4は、本実施形態による光半導体装置を示す斜視図である。図1は、図2及び図3のA−A′線断面に対応している。
(Optical semiconductor device)
First, the optical semiconductor device according to the present embodiment will be explained with reference to FIGS. FIG. 1 is a sectional view of the optical semiconductor device according to the present embodiment. FIG. 2 is a plan view of the optical semiconductor device according to the present embodiment. FIG. 3 is an enlarged plan view showing a part of the optical semiconductor device according to the present embodiment. FIG. 4 is a perspective view showing the optical semiconductor device according to the present embodiment. FIG. 1 corresponds to a cross section taken along the line AA ′ of FIGS. 2 and 3.

なお、本実施形態では、光半導体装置としてマッハツェンダ型の光変調器を例に説明するが、光変調器に限定されるものではなく、様々な光半導体装置に適用することが可能である。   In the present embodiment, a Mach-Zehnder type optical modulator will be described as an example of an optical semiconductor device, but the present invention is not limited to the optical modulator, and can be applied to various optical semiconductor devices.

半導体基板10上には、絶縁膜12を介して半導体層14が形成されている。ここでは、例えば、シリコン基板10上に埋め込み酸化膜12を介してシリコン層14が形成されたSOI基板が用いられている。絶縁膜12の膜厚は、例えば2〜3μm程度とする。絶縁膜12の膜厚が十分に厚く設定されているため、半導体基板10と半導体層14との間の静電容量は十分に小さく抑制される。   A semiconductor layer 14 is formed on the semiconductor substrate 10 via an insulating film 12. Here, for example, an SOI substrate in which a silicon layer 14 is formed on a silicon substrate 10 via a buried oxide film 12 is used. The thickness of the insulating film 12 is, for example, about 2 to 3 μm. Since the thickness of the insulating film 12 is set to be sufficiently thick, the capacitance between the semiconductor substrate 10 and the semiconductor layer 14 is suppressed to be sufficiently small.

半導体層14は、図1に示すようにリブ型に加工されており、これにより、図2に示すように、複数の光導波路18a〜18fが形成されている。半導体層14のうちの厚さが厚くなっている部分(リブ部)が、光導波路18a〜18fとなっている。   The semiconductor layer 14 is processed into a rib shape as shown in FIG. 1, thereby forming a plurality of optical waveguides 18 a to 18 f as shown in FIG. 2. The portions (rib portions) where the thickness of the semiconductor layer 14 is thick become optical waveguides 18a to 18f.

光導波路(アーム導波路)18a、18bの高さ、即ち、図1における光導波路18a、18bの紙面上下方向の寸法は、例えば250nm程度とする。光導波路18a、18bの幅、即ち、図1における光導波路18a、18bの紙面左右方向の寸法は、例えば500nm程度とする。半導体層14のうちの厚さが薄くなっている部分の厚さは、例えば50nm程度とする。光導波路18a、18bは、図1における紙面左右方向に延在している。光導波路18c〜18fの高さ及び幅は、光導波路18a、18bと同様に設定されている。   The height of the optical waveguides (arm waveguides) 18a and 18b, that is, the vertical dimension of the optical waveguides 18a and 18b in FIG. 1 is, for example, about 250 nm. The width of the optical waveguides 18a and 18b, that is, the dimension of the optical waveguides 18a and 18b in FIG. The thickness of the thinned portion of the semiconductor layer 14 is, for example, about 50 nm. The optical waveguides 18a and 18b extend in the left-right direction in FIG. The height and width of the optical waveguides 18c to 18f are set similarly to the optical waveguides 18a and 18b.

入射用の光導波路18c、18dは、半導体基板10上に設けられた光分波器11に接続されている。入射光(被変調光)は、光分波器11により2つに分岐され、光分波器11の2つの出力ポートから出力される。被変調光としては、例えば連続光(CW:Continuous Wave)が用いられる。   The incident optical waveguides 18 c and 18 d are connected to the optical demultiplexer 11 provided on the semiconductor substrate 10. Incident light (modulated light) is branched into two by the optical demultiplexer 11 and output from two output ports of the optical demultiplexer 11. As the modulated light, for example, continuous light (CW: Continuous Wave) is used.

光分波器11の2つの出力ポートには、それぞれ導波路18a、18bの入力ポートが接続されている。導波路18a、18bの出力ポートは、光合波器13に接続されている。   The two output ports of the optical demultiplexer 11 are connected to the input ports of the waveguides 18a and 18b, respectively. Output ports of the waveguides 18 a and 18 b are connected to the optical multiplexer 13.

光合波器13は、導波路18a、18bから与えられる光を合波し、出射用の光導波路18e、18fに出力するものである。光合波器13としては、例えば分岐比50:50の光カプラを用いることができる。光合波器13は、光導波路18e、18fに変調信号を相補的に出力し得る。   The optical multiplexer 13 multiplexes the light provided from the waveguides 18a and 18b and outputs it to the output optical waveguides 18e and 18f. For example, an optical coupler having a branching ratio of 50:50 can be used as the optical multiplexer 13. The optical multiplexer 13 can output modulation signals to the optical waveguides 18e and 18f in a complementary manner.

光導波路18a、18bのアームの長さ、即ち、図2の紙面左右方向における光導波路18a、18bの寸法は、例えば1mm程度とする。光導波路18a〜18fにはドーパント不純物が導入されていない。光導波路18a〜18fは、真性半導体、即ち、I(Intrinsic)型の半導体により形成されている。   The lengths of the arms of the optical waveguides 18a and 18b, that is, the dimensions of the optical waveguides 18a and 18b in the left-right direction in FIG. Dopant impurities are not introduced into the optical waveguides 18a to 18f. The optical waveguides 18a to 18f are formed of intrinsic semiconductors, that is, I (Intrinsic) type semiconductors.

光導波路18aの一方の側、即ち、図1の紙面左側における半導体層14には、P型の不純物領域(P不純物領域)19、20が形成されている。不純物領域19、20は、光導波路18aと並行するように形成されている。不純物領域19、20は、N型の不純物領域25が形成される所定領域を除く領域に形成されている。不純物領域19と不純物領域20とは、所定間隔を隔てて形成されている。不純物領域19と不純物領域20との間隔は、例えば200nm程度とする。 P-type impurity regions (P + impurity regions) 19 and 20 are formed in the semiconductor layer 14 on one side of the optical waveguide 18a, that is, on the left side in FIG. The impurity regions 19 and 20 are formed in parallel with the optical waveguide 18a. The impurity regions 19 and 20 are formed in regions excluding a predetermined region where the N-type impurity region 25 is formed. The impurity region 19 and the impurity region 20 are formed at a predetermined interval. The distance between the impurity region 19 and the impurity region 20 is, for example, about 200 nm.

光導波路18aの他方の側、即ち、図1の紙面右側における半導体層14には、N型の不純物領域(N不純物領域)21が形成されている。 An N-type impurity region (N + impurity region) 21 is formed in the semiconductor layer 14 on the other side of the optical waveguide 18a, that is, on the right side in FIG.

P型の不純物領域20とN型の不純物領域21との間の領域の半導体層14は、真性半導体の領域14aとなっている。   The semiconductor layer 14 in the region between the P-type impurity region 20 and the N-type impurity region 21 is an intrinsic semiconductor region 14a.

P型の不純物領域19、20と、I型の光導波路18aと、N型の不純物領域21とにより、PIN構造(PINダイオード)16aが形成されている。   The P-type impurity regions 19 and 20, the I-type optical waveguide 18a, and the N-type impurity region 21 form a PIN structure (PIN diode) 16a.

P型の不純物領域19とP型の不純物領域20との間には、N型の不純物領域25が形成されている。不純物領域25は、キャパシタ32aの上部電極30aに所定電圧を印加した際に反転層が形成されて、抵抗層として機能するものである。図1の紙面左右方向における不純物領域25の寸法は、例えば200nm程度とする。不純物領域25は、光導波路18aと並行するように形成されている。   An N-type impurity region 25 is formed between the P-type impurity region 19 and the P-type impurity region 20. The impurity region 25 functions as a resistance layer by forming an inversion layer when a predetermined voltage is applied to the upper electrode 30a of the capacitor 32a. The dimension of the impurity region 25 in the left-right direction in FIG. 1 is about 200 nm, for example. The impurity region 25 is formed in parallel with the optical waveguide 18a.

キャパシタ32aの上部電極30aに所定電圧を印加した際における抵抗層25の抵抗値は、例えば100〜500Ω程度とする。   The resistance value of the resistance layer 25 when a predetermined voltage is applied to the upper electrode 30a of the capacitor 32a is, for example, about 100 to 500Ω.

PIN構造16aに流れる電流は、光導波路長1μm当たり10μA程度であるため、反転層を形成することにより得られる電気抵抗であっても特段の問題はない。   Since the current flowing through the PIN structure 16a is about 10 μA per 1 μm of the optical waveguide length, there is no particular problem even with the electric resistance obtained by forming the inversion layer.

反転層を流れる電流は電圧に対して飽和特性を有するため、反転層のチャネル長を適宜設定することにより、抵抗層の微分抵抗をPINダイオード16aの微分抵抗の10〜100倍程度に設定することが可能である。   Since the current flowing through the inversion layer has saturation characteristics with respect to voltage, the differential resistance of the resistance layer is set to about 10 to 100 times the differential resistance of the PIN diode 16a by appropriately setting the channel length of the inversion layer. Is possible.

なお、抵抗層25の抵抗値は、100〜500Ωに限定されるものではない。所望の高周波特性が得られるように抵抗層25の抵抗値を適宜設定しうる。抵抗層25の抵抗値は、不純物領域25に導入するN型のドーパント不純物の濃度や、キャパシタ32aの上部電極30aに印加する電圧値等を適宜設定することにより調整し得る。   The resistance value of the resistance layer 25 is not limited to 100 to 500Ω. The resistance value of the resistance layer 25 can be appropriately set so as to obtain a desired high frequency characteristic. The resistance value of the resistance layer 25 can be adjusted by appropriately setting the concentration of the N-type dopant impurity introduced into the impurity region 25, the voltage value applied to the upper electrode 30a of the capacitor 32a, and the like.

不純物領域19、20上及び不純物領域25上には、絶縁膜(誘電体膜)28を介して、上部電極30aが形成されている。絶縁膜28は、例えばシリコン酸化膜により形成されている。絶縁膜28の膜厚は、例えば3〜10nm程度とする。ここでは、絶縁膜28の膜厚を、例えば3nm程度とする。上部電極30aは、例えば、P型のドーパント不純物が導入されたポリシリコン膜により形成されている。上部電極30aは、光導波路18aと並行するように形成されている。図1の紙面左右方向における上部電極30aの寸法は、例えば600nm程度とする。上部電極30aと不純物領域20aとが重なり合っている領域の紙面左右方向の寸法は、例えば500nm程度とする。   On the impurity regions 19 and 20 and the impurity region 25, an upper electrode 30a is formed via an insulating film (dielectric film) 28. The insulating film 28 is made of, for example, a silicon oxide film. The thickness of the insulating film 28 is, for example, about 3 to 10 nm. Here, the film thickness of the insulating film 28 is, for example, about 3 nm. The upper electrode 30a is formed of, for example, a polysilicon film into which a P-type dopant impurity is introduced. The upper electrode 30a is formed in parallel with the optical waveguide 18a. The dimension of the upper electrode 30a in the left-right direction in FIG. 1 is about 600 nm, for example. The dimension in the left-right direction on the paper surface of the region where the upper electrode 30a and the impurity region 20a overlap is about 500 nm, for example.

不純物領域20の一部である下部電極と、絶縁膜(誘電体膜)28と、上部電極30aとにより、キャパシタ(MOSキャパシタ)32aが形成されている。キャパシタ32aの静電容量は、PINダイオード16aの容量の10分の1〜100分の1程度とすることが好ましい。ここでは、キャパシタ32aの静電容量を、例えば0.1〜0.5pF程度とする。   A capacitor (MOS capacitor) 32a is formed by the lower electrode, which is part of the impurity region 20, the insulating film (dielectric film) 28, and the upper electrode 30a. The capacitance of the capacitor 32a is preferably about 1/10 to 1/100 of the capacitance of the PIN diode 16a. Here, the capacitance of the capacitor 32a is, for example, about 0.1 to 0.5 pF.

なお、キャパシタ32aの静電容量は0.1〜0.5pFに限定されるものではない。所望の高周波特性が得られるようにキャパシタ32aの静電容量を適宜設定すればよい。キャパシタ32aの静電容量は、不純物領域20と上部電極30aとの対向面積や、誘電体膜28の膜厚、材料等を適宜設定することにより調整し得る。   Note that the capacitance of the capacitor 32a is not limited to 0.1 to 0.5 pF. What is necessary is just to set the electrostatic capacitance of the capacitor 32a suitably so that a desired high frequency characteristic may be acquired. The capacitance of the capacitor 32a can be adjusted by appropriately setting the facing area between the impurity region 20 and the upper electrode 30a, the thickness of the dielectric film 28, the material, and the like.

また、ここでは、不純物領域19の一部と上部電極30aとが重なり合っている場合を例に説明したが、不純物領域19の一部と上部電極30aとが重なり合っていなくてもよい。   Further, here, a case where a part of the impurity region 19 and the upper electrode 30a overlap is described as an example, but a part of the impurity region 19 and the upper electrode 30a may not overlap.

キャパシタ32aは、PIN構造16aのCR時定数を低減するためのものである。PIN構造16aのCR時定数を低減するためには、アノードとなる不純物領域20にキャパシタ32aを直接接続することが好ましい。このため、本実施形態では、不純物領域20の一部がキャパシタ32aの下部電極を兼ねるようにしており、不純物領域20の一部とキャパシタ32aの上部電極30aの一部とが重なり合っている。   The capacitor 32a is for reducing the CR time constant of the PIN structure 16a. In order to reduce the CR time constant of the PIN structure 16a, it is preferable to connect the capacitor 32a directly to the impurity region 20 serving as the anode. For this reason, in this embodiment, a part of the impurity region 20 also serves as the lower electrode of the capacitor 32a, and a part of the impurity region 20 and a part of the upper electrode 30a of the capacitor 32a overlap each other.

不純物領域25の導電型は、不純物領域19,20の導電型と反対であるため、キャパシタ32aの上部電極30aにバイアスを印加していない状態においては、不純物領域25は極めて高抵抗な状態となる。本実施形態では、キャパシタ32aの上部電極30aに所定のバイアス電圧を印加することにより、不純物領域25に反転層を形成し、不純物領域25の抵抗値を所望の抵抗値に設定する。キャパシタ32aの上部電極30aに所定のバイアス電圧を印加した際に、不純物領域25に反転層が形成されるよう、不純物領域25は上部電極30aの下方領域に位置させることが好ましい。   Since the conductivity type of impurity region 25 is opposite to the conductivity type of impurity regions 19 and 20, impurity region 25 is in a very high resistance state when no bias is applied to upper electrode 30a of capacitor 32a. . In this embodiment, by applying a predetermined bias voltage to the upper electrode 30a of the capacitor 32a, an inversion layer is formed in the impurity region 25, and the resistance value of the impurity region 25 is set to a desired resistance value. It is preferable that the impurity region 25 is located in a region below the upper electrode 30a so that an inversion layer is formed in the impurity region 25 when a predetermined bias voltage is applied to the upper electrode 30a of the capacitor 32a.

微細化を図るためには、図1の紙面左右方向における上部電極30aの寸法を比較的小さく設定することが好ましい。微細化を図りつつ、キャパシタ32aの静電容量を十分に確保すべく、不純物領域25の長手方向における中心線の位置は、キャパシタ32aの上部電極30aの長手方向における中心線の位置に対して、図1における紙面左側に位置している。   In order to achieve miniaturization, it is preferable to set the size of the upper electrode 30a in the left-right direction in FIG. 1 to be relatively small. The position of the center line in the longitudinal direction of the impurity region 25 is set to the position of the center line in the longitudinal direction of the upper electrode 30a of the capacitor 32a in order to sufficiently secure the capacitance of the capacitor 32a while miniaturizing. It is located on the left side in FIG.

光導波路18bの一方の側、即ち、図1の紙面左側における半導体層14には、P型の不純物領域(P不純物領域)22が形成されている。不純物領域22は、光導波路18bと並行するように形成されている。 A P-type impurity region (P + impurity region) 22 is formed in the semiconductor layer 14 on one side of the optical waveguide 18b, that is, on the left side in FIG. The impurity region 22 is formed in parallel with the optical waveguide 18b.

光導波路18bの他方の側、即ち、図1の紙面右側における半導体層14には、N型の不純物領域(N不純物領域)23、24が形成されている。不純物領域23、24は、P型の不純物領域26が形成される所定領域を除く領域に形成されている。不純物領域23と不純物領域24とは、所定間隔を隔てて形成されている。不純物領域23と不純物領域24との間隔は、例えば200nm程度とする。 N-type impurity regions (N + impurity regions) 23 and 24 are formed on the semiconductor layer 14 on the other side of the optical waveguide 18b, that is, on the right side in FIG. The impurity regions 23 and 24 are formed in regions excluding a predetermined region where the P-type impurity region 26 is formed. The impurity region 23 and the impurity region 24 are formed at a predetermined interval. The distance between the impurity region 23 and the impurity region 24 is, for example, about 200 nm.

P型の不純物領域22とN型の不純物領域23との間の領域の半導体層14は、真性半導体の領域14bとなっている。   The semiconductor layer 14 in the region between the P-type impurity region 22 and the N-type impurity region 23 is an intrinsic semiconductor region 14b.

P型の不純物領域22と、I型の光導波路18bと、N型の不純物領域23、24とにより、PIN構造(PINダイオード)16bが形成されている。   The P-type impurity region 22, the I-type optical waveguide 18b, and the N-type impurity regions 23 and 24 form a PIN structure (PIN diode) 16b.

N型の不純物領域23とN型の不純物領域24との間には、P型の不純物領域26が形成されている。不純物領域26は、キャパシタ32bの上部電極30bに所定電圧を印加した際に反転層が形成されて、抵抗層として機能するものである。図1の紙面左右方向における不純物領域26の寸法は、例えば200nm程度とする。不純物領域26は、光導波路18bと並行するように形成されている。   A P-type impurity region 26 is formed between the N-type impurity region 23 and the N-type impurity region 24. The impurity region 26 functions as a resistance layer by forming an inversion layer when a predetermined voltage is applied to the upper electrode 30b of the capacitor 32b. The dimension of the impurity region 26 in the left-right direction in FIG. 1 is about 200 nm, for example. The impurity region 26 is formed in parallel with the optical waveguide 18b.

キャパシタ32bの上部電極30bに所定電圧を印加した際における抵抗層26の抵抗値は、例えば100〜500Ω程度とする。   The resistance value of the resistance layer 26 when a predetermined voltage is applied to the upper electrode 30b of the capacitor 32b is, for example, about 100 to 500Ω.

PIN構造16bに流れる電流は、光導波路長1μm当たり10μA程度であるため、反転層を形成することにより得られる電気抵抗であっても特段の問題はない。   Since the current flowing through the PIN structure 16b is about 10 μA per 1 μm of the optical waveguide length, there is no particular problem even with the electric resistance obtained by forming the inversion layer.

反転層を流れる電流は電圧に対して飽和特性を有するため、反転層のチャネル長を適宜設定することにより、抵抗層の微分抵抗をPINダイオード16bの微分抵抗の10〜100倍程度に設定することが可能である。   Since the current flowing through the inversion layer has saturation characteristics with respect to voltage, the differential resistance of the resistance layer is set to about 10 to 100 times the differential resistance of the PIN diode 16b by appropriately setting the channel length of the inversion layer. Is possible.

なお、抵抗層26の抵抗値は、100〜500Ωに限定されるものではない。所望の高周波特性が得られるように抵抗層26の抵抗値を適宜設定しうる。抵抗層26の抵抗値は、不純物領域26に導入するN型のドーパント不純物の濃度や、キャパシタ32bの上部電極30bに印加する電圧値等を適宜設定することにより調整し得る。   The resistance value of the resistance layer 26 is not limited to 100 to 500Ω. The resistance value of the resistance layer 26 can be appropriately set so as to obtain a desired high frequency characteristic. The resistance value of the resistance layer 26 can be adjusted by appropriately setting the concentration of the N-type dopant impurity introduced into the impurity region 26, the voltage value applied to the upper electrode 30b of the capacitor 32b, and the like.

不純物領域23、24上及び不純物領域26上には、絶縁膜28を介して、上部電極30bが形成されている。上部電極30bは、例えば、N型のドーパント不純物が導入されたポリシリコン膜により形成されている。上部電極30bは、光導波路18bと並行するように形成されている。図1の紙面左右方向における上部電極30bの寸法は、例えば600nm程度とする。上部電極30bと不純物領域23とが重なり合っている領域の紙面左右方向の寸法は、例えば500nm程度とする。   An upper electrode 30 b is formed on the impurity regions 23 and 24 and the impurity region 26 with an insulating film 28 interposed therebetween. The upper electrode 30b is formed of, for example, a polysilicon film into which an N-type dopant impurity is introduced. The upper electrode 30b is formed in parallel with the optical waveguide 18b. The dimension of the upper electrode 30b in the left-right direction in FIG. 1 is about 600 nm, for example. The dimension in the left-right direction of the drawing of the region where the upper electrode 30b and the impurity region 23 overlap is about 500 nm, for example.

不純物領域23の一部である下部電極と、絶縁膜28と、上部電極30bとにより、キャパシタ32bが形成されている。キャパシタ32bの静電容量は、PINダイオード16bの容量の10分の1〜100分の1程度とすることが好ましい。ここでは、キャパシタ32bの静電容量を、例えば0.1〜0.5pF程度とする。   A capacitor 32b is formed by the lower electrode, which is part of the impurity region 23, the insulating film 28, and the upper electrode 30b. The capacitance of the capacitor 32b is preferably about 1/10 to 1/100 of the capacitance of the PIN diode 16b. Here, the capacitance of the capacitor 32b is, for example, about 0.1 to 0.5 pF.

なお、キャパシタ32bの静電容量は0.1〜0.5pFに限定されるものではない。所望の高周波特性が得られるようにキャパシタ32bの静電容量を適宜設定すればよい。キャパシタ32bの静電容量は、不純物領域23と上部電極30bとの対向面積や、誘電体膜28の膜厚、材料等を適宜設定することにより調整し得る。   Note that the capacitance of the capacitor 32b is not limited to 0.1 to 0.5 pF. What is necessary is just to set the electrostatic capacitance of the capacitor 32b suitably so that a desired high frequency characteristic may be acquired. The capacitance of the capacitor 32b can be adjusted by appropriately setting the facing area between the impurity region 23 and the upper electrode 30b, the thickness of the dielectric film 28, the material, and the like.

また、ここでは、不純物領域24の一部と上部電極30bとが重なり合っている場合を例に説明したが、不純物領域24の一部と上部電極30bとが重なり合っていなくてもよい。   Further, here, a case where a part of the impurity region 24 and the upper electrode 30b overlap is described as an example, but a part of the impurity region 24 and the upper electrode 30b may not overlap.

キャパシタ32bは、PIN構造16bのCR時定数を低減するためのものである。PIN構造16bのCR時定数を低減するためには、カソードとなる不純物領域23にキャパシタ32bを直接接続することが好ましい。このため、本実施形態では、不純物領域23の一部がキャパシタ32bの下部電極を兼ねるようにしており、不純物領域23の一部とキャパシタ32bの上部電極30bの一部とが重なり合っている。   The capacitor 32b is for reducing the CR time constant of the PIN structure 16b. In order to reduce the CR time constant of the PIN structure 16b, it is preferable to connect the capacitor 32b directly to the impurity region 23 serving as a cathode. For this reason, in this embodiment, a part of the impurity region 23 also serves as the lower electrode of the capacitor 32b, and a part of the impurity region 23 and a part of the upper electrode 30b of the capacitor 32b overlap each other.

不純物領域26の導電型は、不純物領域23,24の導電型と反対であるため、キャパシタ32bの上部電極30bにバイアスを印加していない状態においては、不純物領域26は極めて高抵抗な状態となる。本実施形態では、キャパシタ32bの上部電極30bに所定のバイアス電圧を印加することにより、不純物領域26に反転層を形成し、不純物領域26の抵抗値を所望の抵抗値に設定する。キャパシタ32bの上部電極30bに所定のバイアス電圧を印加した際に、不純物領域26に反転層が形成されるよう、不純物領域26は上部電極30bの下方領域に位置させることが好ましい。   Since the conductivity type of impurity region 26 is opposite to the conductivity type of impurity regions 23 and 24, impurity region 26 is in a very high resistance state when no bias is applied to upper electrode 30b of capacitor 32b. . In the present embodiment, an inversion layer is formed in the impurity region 26 by applying a predetermined bias voltage to the upper electrode 30b of the capacitor 32b, and the resistance value of the impurity region 26 is set to a desired resistance value. It is preferable that the impurity region 26 is located in a lower region of the upper electrode 30b so that an inversion layer is formed in the impurity region 26 when a predetermined bias voltage is applied to the upper electrode 30b of the capacitor 32b.

微細化を図るためには、図1の紙面左右方向における上部電極30bの寸法を比較的小さく設定することが好ましい。微細化を図りつつ、キャパシタ32bの静電容量を十分に確保すべく、不純物領域26の長手方向における中心線の位置は、キャパシタ32bの上部電極30bの長手方向における中心線の位置に対して、図1における紙面右側に位置している。   In order to achieve miniaturization, it is preferable to set the size of the upper electrode 30b in the horizontal direction in FIG. 1 to be relatively small. The position of the center line in the longitudinal direction of the impurity region 26 is set to the position of the center line in the longitudinal direction of the upper electrode 30b of the capacitor 32b in order to sufficiently secure the capacitance of the capacitor 32b while miniaturization is achieved. It is located on the right side in FIG.

キャパシタ32a、32bが形成された半導体層14上には、例えばシリコン酸化膜の層間絶縁膜34が形成されている。層間絶縁膜34の膜厚は、例えば1μm程度とする。   On the semiconductor layer 14 on which the capacitors 32a and 32b are formed, for example, an interlayer insulating film 34 of a silicon oxide film is formed. The film thickness of the interlayer insulating film 34 is, for example, about 1 μm.

層間絶縁膜34には、キャパシタ32a、32bの上部電極30a、30bにそれぞれ達する開口部36a、36bと、不純物領域19、24にそれぞれ達する開口部36c、36dと、不純物領域21,22に達する開口部36eとが形成されている。   In the interlayer insulating film 34, openings 36a and 36b reaching the upper electrodes 30a and 30b of the capacitors 32a and 32b, openings 36c and 36d reaching the impurity regions 19 and 24, and openings reaching the impurity regions 21 and 22, respectively. A portion 36e is formed.

コンタクトホール36a〜36eの底面には、例えばニッケルシリサイドのシリサイド膜38が形成されている。   For example, a silicide film 38 of nickel silicide is formed on the bottom surfaces of the contact holes 36a to 36e.

シリサイド膜38が形成された開口部36a〜36e内及び層間絶縁膜34上には、例えば、Ti膜とTiN膜との積層膜により形成された密着層40が形成されている。   In the openings 36a to 36e where the silicide film 38 is formed and on the interlayer insulating film 34, for example, an adhesion layer 40 formed by a laminated film of a Ti film and a TiN film is formed.

密着層40が形成された開口部36a〜36e内及び層間絶縁膜34上には、例えばアルミニウムの配線層(電極)42a〜42eがそれぞれ形成されている。配線層42aは、キャパシタ32aの上部電極30aに接続されている。配線層42bは、キャパシタ32bの上部電極30bに接続されている。配線層42cは、不純物領域19に接続されている。配線層42dは、不純物領域24に接続されている。配線層42eは、不純物領域21,22に接続されている。   For example, aluminum wiring layers (electrodes) 42a to 42e are formed in the openings 36a to 36e in which the adhesion layer 40 is formed and on the interlayer insulating film 34, respectively. The wiring layer 42a is connected to the upper electrode 30a of the capacitor 32a. The wiring layer 42b is connected to the upper electrode 30b of the capacitor 32b. The wiring layer 42 c is connected to the impurity region 19. The wiring layer 42 d is connected to the impurity region 24. The wiring layer 42 e is connected to the impurity regions 21 and 22.

こうして、本実施形態による光半導体装置が形成されている。   Thus, the optical semiconductor device according to the present embodiment is formed.

(光半導体装置の動作(その1))
次に、本実施形態による光半導体装置の動作(その1)について説明する。
(Operation of optical semiconductor device (1))
Next, the operation (part 1) of the optical semiconductor device according to the present embodiment will be explained.

ここでは、配線層42aを第1の直流バイアス線とし、配線層42bを第2の直流バイアス線とし、配線層42cを電源線とし、配線層42dを接地線とし、配線層42eを信号線とする場合を例に説明する。   Here, the wiring layer 42a is a first DC bias line, the wiring layer 42b is a second DC bias line, the wiring layer 42c is a power supply line, the wiring layer 42d is a ground line, and the wiring layer 42e is a signal line. An example of this will be described.

図4に示すように、電源線42cは、例えば電源電圧Vddに接続される。電源電圧Vddは、例えば2.4Vとする。 As shown in FIG. 4, the power supply line 42c is connected to the power supply voltage Vdd , for example. The power supply voltage V dd is, for example, 2.4V.

接地線42dは、例えばグラウンド(GND,0V)に接続される。   The ground line 42d is connected to, for example, the ground (GND, 0V).

第1の直流バイアス線42aは、例えば第1のバイアス電圧Vbias1に接続される。第1のバイアス電圧Vbias1は、電源電圧Vddより低く、第2の直流バイアス線42bに印加される第2のバイアス電圧Vbias2より高い。第1のバイアス線42aに印加される第1のバイアス電圧Vbias1は、キャパシタ32aの上部電極30aの下方領域に位置する不純物領域25において反転層が形成され、不純物領域25が所望の抵抗値を有する抵抗層となるように設定される。第1のバイアス電圧Vbias1は、例えば2Vとする。このようなバイアス電圧Vbias1を印加すると、キャパシタ32aの上部電極30aの下方領域に位置する不純物領域25において反転層が形成され、不純物領域25は所望の抵抗値を有する抵抗層として機能し得る。 The first DC bias line 42a is connected to the first bias voltage Vbias1 , for example. The first bias voltage V bias1 is lower than the power supply voltage V dd, higher than the second bias voltage V bias2 applied to the second DC bias line 42b. The first bias voltage V bias1 applied to the first bias line 42a has an inversion layer formed in the impurity region 25 located below the upper electrode 30a of the capacitor 32a, and the impurity region 25 has a desired resistance value. It is set to be a resistive layer having. The first bias voltage V bias1 is 2 V, for example. When such a bias voltage V bias1 is applied, an inversion layer is formed in the impurity region 25 located below the upper electrode 30a of the capacitor 32a, and the impurity region 25 can function as a resistance layer having a desired resistance value.

第2の直流バイアス線42bは、例えば第2のバイアス電圧Vbias2に接続される。第2のバイアス電圧Vbias2は、第1のバイアス電圧Vbias1より低く、グラウンド(GND)の電位より高い。ここでは、第2のバイアス電圧Vbias2を例えば0.4Vとする。第2のバイアス線42bに印加される第2のバイアス電圧Vbias2は、キャパシタ32bの上部電極30bの下方領域に位置する不純物領域26において反転層が形成され、不純物領域26が所望の抵抗値を有する抵抗層となるように設定される。 The second DC bias line 42b is connected to the second bias voltage Vbias2 , for example. The second bias voltage V bias2 is lower than the first bias voltage V bias1, higher than the potential of ground (GND). Here, the second bias voltage V bias2 is set to 0.4 V, for example. The second bias voltage V bias2 applied to the second bias line 42b is such that an inversion layer is formed in the impurity region 26 located below the upper electrode 30b of the capacitor 32b, and the impurity region 26 has a desired resistance value. It is set to be a resistive layer having.

本実施形態において、PIN構造16a、16bにキャパシタ32a、32bのみならず抵抗層25、26をも接続するのは、回路のバランスを確保するためである。即ち、PINダイオード16aのアノードに対して、単にキャパシタ32aを直列に接続した場合には、回路のバランスが崩れてしまい、所望の電気的特性が得られない。また、PINダイオード16bのカソードに対して、単にキャパシタ32bを直列に接続した場合には、回路のバランスが崩れてしまい、所望の電気的特性が得られない。回路のバランスを確保するためには、キャパシタ32a、32bのみならず電気抵抗をも接続することが好ましい。このような理由により、本実施形態では、キャパシタ32a、32bのみならず抵抗層25,26をも形成している。   In the present embodiment, not only the capacitors 32a and 32b but also the resistance layers 25 and 26 are connected to the PIN structures 16a and 16b in order to ensure the balance of the circuit. That is, when the capacitor 32a is simply connected in series with the anode of the PIN diode 16a, the balance of the circuit is lost and desired electrical characteristics cannot be obtained. Further, when the capacitor 32b is simply connected in series with the cathode of the PIN diode 16b, the balance of the circuit is lost and desired electrical characteristics cannot be obtained. In order to ensure the balance of the circuit, it is preferable to connect not only the capacitors 32a and 32b but also an electrical resistance. For this reason, in this embodiment, not only the capacitors 32a and 32b but also the resistance layers 25 and 26 are formed.

なお、バイアス電圧Vbias1は、2Vに限定されるものではない。バイアス電圧Vbias1を印加した際に、不純物領域25において所望の抵抗値が得られるように、バイアス電圧Vbias1を適宜設定すればよい。 The bias voltage V bias1 is not limited to 2V. Upon application of a bias voltage V bias1, so that a desired resistance value in the impurity region 25 is obtained, it may be set as appropriate bias voltage V bias1.

また、バイアス電圧Vbias2は、0.4Vに限定されるものではない。バイアス電圧Vbias2を印加した際に、不純物領域26において所望の抵抗値が得られるように、バイアス電圧Vbias2を適宜設定すればよい。 Also, the bias voltage V bias2 is not limited to 0.4V. Upon application of a bias voltage V bias2, as desired resistance value in the impurity region 26 is obtained, it may be set as appropriate bias voltage V bias2.

信号線42eには、入力信号電圧Vsignalが印加される。 An input signal voltage V signal is applied to the signal line 42e.

入力信号電圧Vsignalとしては、例えば高周波(RF、Radio Frequency)のロジック信号が用いられる。 As the input signal voltage V signal , for example, a high frequency (RF) radio signal is used.

入力信号電圧Vsignalは、例えば1.2Vの直流成分に、±0.5Vの交流成分が重畳されたものとする。 For example, the input signal voltage V signal is obtained by superimposing a ± 0.5 V AC component on a 1.2 V DC component.

入力信号のデータが1のとき、即ち、入力信号が“H(High)”レベルの際における入力信号電圧Vsignalは、例えば1.7V程度となる。電源電圧Vddが例えば2.4Vであり、入力信号電圧Vsignalが例えば1.7Vである場合、不純物領域24と不純物領域22との電位差は1.7Vとなる。抵抗層26において生ずる電圧降下が例えば0.85V程度である場合、PIN構造16bには例えば0.85V程度の順方向バイアスが印加される。PIN構造16bに十分な大きさの順方向バイアスが印加されるため、光導波路18bに十分なキャリア(電子、正孔)が注入される。光導波路18b内にキャリアが注入されると、キャリアプラズマ効果により、光導波路18bにおいて光の屈折率が減少し、光導波路18bを進行する光信号の位相が第1の方向にシフトする。従って、入力信号が“H”レベルの際には、光導波路18bを進行する光信号の位相が第1の方向にシフトする。一方、不純物領域21と不純物領域19との電位差は、例えば0.7Vとなる。抵抗層25において生ずる電圧降下が例えば0.2V程度である場合、PIN構造16aには例えば0.5V程度の順方向バイアスが印加される。PIN構造16aに印加される順方向バイアスが比較的小さいため、光導波路18aには十分なキャリアが注入されず、光導波路18aにおいて生ずるキャリアプラズマ効果は減少する。従って、入力信号が“H”レベルの際には、光導波路18aにおいては屈折率が増加し、光導波路18aを進行する光信号の位相は、光導波路18bにおける位相シフトの方向である第1の方向と反対の第2の方向にシフトする。 When the data of the input signal is 1, that is, when the input signal is at the “H (High)” level, the input signal voltage V signal is, for example, about 1.7V. When the power supply voltage V dd is, for example, 2.4 V and the input signal voltage V signal is, for example, 1.7 V, the potential difference between the impurity region 24 and the impurity region 22 is 1.7 V. When the voltage drop generated in the resistance layer 26 is about 0.85V, for example, a forward bias of about 0.85V is applied to the PIN structure 16b. Since a sufficiently large forward bias is applied to the PIN structure 16b, sufficient carriers (electrons and holes) are injected into the optical waveguide 18b. When carriers are injected into the optical waveguide 18b, the refractive index of light decreases in the optical waveguide 18b due to the carrier plasma effect, and the phase of the optical signal traveling through the optical waveguide 18b shifts in the first direction. Therefore, when the input signal is at the “H” level, the phase of the optical signal traveling through the optical waveguide 18b is shifted in the first direction. On the other hand, the potential difference between the impurity region 21 and the impurity region 19 is, for example, 0.7V. When the voltage drop generated in the resistance layer 25 is about 0.2V, for example, a forward bias of about 0.5V is applied to the PIN structure 16a. Since the forward bias applied to the PIN structure 16a is relatively small, sufficient carriers are not injected into the optical waveguide 18a, and the carrier plasma effect generated in the optical waveguide 18a is reduced. Therefore, when the input signal is at the “H” level, the refractive index increases in the optical waveguide 18a, and the phase of the optical signal traveling through the optical waveguide 18a is the first phase shift direction in the optical waveguide 18b. Shift in a second direction opposite the direction.

入力信号のデータが0のとき、即ち、入力信号が“L(Low)”レベルの際における入力信号電圧Vsignalは、例えば0.7V程度となる。電源電圧Vddが例えば2.4Vであり、入力信号電圧Vsignalが例えば0.7Vである場合、不純物領域21と不純物領域19との電位差は1.7Vとなる。抵抗層25において生ずる電圧降下が例えば0.85V程度である場合、PIN構造16aには例えば0.85V程度の順方向バイアスが印加される。PIN構造16aに十分な大きさの順方向バイアスが印加されるため、光導波路18aには十分なキャリアが注入される。光導波路18a内にキャリアが注入されると、キャリアプラズマ効果により、光導波路18aにおいて光の屈折率が減少し、光導波路18aを進行する光信号の位相が第1の方向にシフトする。従って、入力信号が“L”レベルの際には、光導波路18aを進行する光信号の位相が第1の方向にシフトする。一方、不純物領域22と不純物領域24との電位差は例えば0.7Vとなる。抵抗層26において生ずる電圧降下が例えば0.2V程度である場合、PIN構造16bには例えば0.5V程度の順方向バイアスが印加される。PIN構造16bに印加される順方向バイアスが小さいため、光導波路18bには十分なキャリアが注入されず、光導波路18bにおいて生ずるキャリアプラズマ効果は減少する。従って、入力信号が“L”レベルの際には、光導波路18bにおいては屈折率が増加し、光導波路18bを進行する光信号の位相は、光導波路18aにおける位相シフトの方向である第1の方向と反対の第2の方向にシフトする。 When the data of the input signal is 0, that is, when the input signal is at “L (Low)” level, the input signal voltage V signal is about 0.7V, for example. When the power supply voltage V dd is, for example, 2.4 V and the input signal voltage V signal is, for example, 0.7 V, the potential difference between the impurity region 21 and the impurity region 19 is 1.7 V. When the voltage drop generated in the resistance layer 25 is about 0.85V, for example, a forward bias of about 0.85V is applied to the PIN structure 16a. Since a sufficiently large forward bias is applied to the PIN structure 16a, sufficient carriers are injected into the optical waveguide 18a. When carriers are injected into the optical waveguide 18a, the refractive index of light in the optical waveguide 18a decreases due to the carrier plasma effect, and the phase of the optical signal traveling through the optical waveguide 18a shifts in the first direction. Therefore, when the input signal is at the “L” level, the phase of the optical signal traveling through the optical waveguide 18a is shifted in the first direction. On the other hand, the potential difference between the impurity region 22 and the impurity region 24 is, for example, 0.7V. When the voltage drop generated in the resistance layer 26 is about 0.2V, for example, a forward bias of about 0.5V is applied to the PIN structure 16b. Since the forward bias applied to the PIN structure 16b is small, sufficient carriers are not injected into the optical waveguide 18b, and the carrier plasma effect generated in the optical waveguide 18b is reduced. Therefore, when the input signal is at the “L” level, the refractive index increases in the optical waveguide 18b, and the phase of the optical signal traveling through the optical waveguide 18b is the first phase shift direction in the optical waveguide 18a. Shift in a second direction opposite the direction.

このように、光導波路18aを進行する光信号の位相のシフト方向と、光導波路18bを進行する光信号の位相のシフト方向とが互いに逆方向となるため、光導波路を1つだけの場合と比較して、アーム長が2分の1となる。   As described above, the phase shift direction of the optical signal traveling through the optical waveguide 18a and the phase shift direction of the optical signal traveling through the optical waveguide 18b are opposite to each other. In comparison, the arm length is halved.

なお、入力信号電圧Vsignalの交流成分は±0.5Vに限定されるものではない。所望の位相シフト量が得られるように、入力信号電圧Vsignalの交流成分の大きさを適宜設定すればよい。 The AC component of the input signal voltage V signal is not limited to ± 0.5V. What is necessary is just to set the magnitude | size of the alternating current component of input signal voltage Vsignal suitably so that a desired phase shift amount may be obtained.

(光半導体装置の動作(その2))
次に、本実施形態による光半導体装置の動作(その2)について図5を用いて説明する。図5は、本実施形態による光半導体装置を示す斜視図(その2)である。
(Operation of optical semiconductor device (part 2))
Next, the operation (part 2) of the optical semiconductor device according to the present embodiment will be explained with reference to FIG. FIG. 5 is a perspective view (part 2) of the optical semiconductor device according to the present embodiment.

ここでは、配線層42cを第1の直流バイアス線とし、配線層42dを第2の直流バイアス線とし、配線層42aを電源線とし、配線層42dを接地線とし、配線層42eを信号線とする場合を例に説明する。   Here, the wiring layer 42c is a first DC bias line, the wiring layer 42d is a second DC bias line, the wiring layer 42a is a power supply line, the wiring layer 42d is a ground line, and the wiring layer 42e is a signal line. An example of this will be described.

電源線42aは、例えば電源電圧Vddに接続される。電源電圧Vddは、第1のバイアス電圧Vbias1より低く、グラウンド(GND,0V)の電位より高い。電源電圧Vddは、例えば1.6Vとする。 The power supply line 42a is connected to the power supply voltage Vdd , for example. The power supply voltage V dd is lower than the first bias voltage V bias1 and higher than the potential of the ground (GND, 0 V). The power supply voltage V dd is set to 1.6 V, for example.

接地線42bは、例えばグラウンドに接続される。グラウンドの電位は、電源電圧Vddより低く、第2のバイアス電圧Vbias2より高い。 The ground line 42b is connected to the ground, for example. The ground potential is lower than the power supply voltage V dd and higher than the second bias voltage V bias2 .

第1の直流バイアス線42cは、例えば第1のバイアス電圧Vbias1に接続される。第1のバイアス電圧Vbias1は、電源電圧Vddより高い。第1の直流バイアス線42cに印加される第1のバイアス電圧Vbias1は、キャパシタ32aの上部電極30aの下方領域に位置する不純物領域25において反転層が形成され、不純物領域25が所望の抵抗値を有する抵抗層となるように設定される。第1のバイアス電圧Vbias1は、例えば2Vとする。このような第1のバイアス電圧Vbias1を印加すると、キャパシタ32aの上部電極30aの下方領域に位置する不純物領域25において反転層が形成され、不純物領域25は所望の抵抗値を有する抵抗層として機能し得る。 The first DC bias line 42c is connected to the first bias voltage Vbias1 , for example. The first bias voltage V bias1 is higher than the power supply voltage V dd . The first bias voltage Vbias1 applied to the first DC bias line 42c is such that an inversion layer is formed in the impurity region 25 located below the upper electrode 30a of the capacitor 32a, and the impurity region 25 has a desired resistance value. It is set to be a resistance layer having The first bias voltage V bias1 is 2 V, for example. When such a first bias voltage V bias1 is applied, an inversion layer is formed in the impurity region 25 located below the upper electrode 30a of the capacitor 32a, and the impurity region 25 functions as a resistance layer having a desired resistance value. Can do.

第2の直流バイアス線42dは、例えば第2のバイアス電圧Vbias2に接続される。第2のバイアス電圧Vbias2は、グラウンドの電位より低い。第2の直流バイアス線42dに印加される第2のバイアス電圧Vbias2は、キャパシタ32bの上部電極30bの下方領域に位置する不純物領域26において反転層が形成され、不純物領域26が所望の抵抗値を有する抵抗層となるように設定される。第2のバイアス電圧Vbias2は、例えば−0.4Vとする。このような第2のバイアス電圧Vbias2を印加すると、キャパシタ32bの上部電極30bの下方領域に位置する不純物領域26において反転層が形成され、不純物領域26は所望の抵抗値を有する抵抗層として機能し得る。 The second DC bias line 42d is connected to the second bias voltage Vbias2 , for example. The second bias voltage V bias2 is lower than the ground potential. The second bias voltage V bias2 applied to the second DC bias line 42d has an inversion layer formed in the impurity region 26 located below the upper electrode 30b of the capacitor 32b, and the impurity region 26 has a desired resistance value. It is set to be a resistance layer having The second bias voltage V bias2 is set to, for example, −0.4V. When such a second bias voltage V bias2 is applied, an inversion layer is formed in the impurity region 26 located below the upper electrode 30b of the capacitor 32b, and the impurity region 26 functions as a resistance layer having a desired resistance value. Can do.

なお、バイアス電圧Vbias1は、2Vに限定されるものではない。バイアス電圧Vbias1を印加した際に、不純物領域25において所望の抵抗値が得られるように、バイアス電圧Vbias1を適宜設定すればよい。 The bias voltage V bias1 is not limited to 2V. Upon application of a bias voltage V bias1, so that a desired resistance value in the impurity region 25 is obtained, it may be set as appropriate bias voltage V bias1.

また、バイアス電圧Vbias2は、−0.4Vに限定されるものではない。バイアス電圧Vbias2を印加した際に、不純物領域26において所望の抵抗値が得られるように、バイアス電圧Vbias2を適宜設定すればよい。 Further, the bias voltage V bias2 is not limited to −0.4V. Upon application of a bias voltage V bias2, as desired resistance value in the impurity region 26 is obtained, it may be set as appropriate bias voltage V bias2.

信号線42eには、入力信号電圧Vsignalが印加される。 An input signal voltage V signal is applied to the signal line 42e.

入力信号電圧Vsignalを信号線42eに印加するための回路としては、例えば、図4に示すようなPMOSトランジスタTr1とNMOSトランジスタTr2とを有するCMOSインバータ回路68が用いられる。 As a circuit for applying the input signal voltage V signal to the signal line 42e, for example, a CMOS inverter circuit 68 having a PMOS transistor Tr1 and an NMOS transistor Tr2 as shown in FIG. 4 is used.

CMOSインバータ68に入力されるデータ信号Vinとしては、例えば高周波(RF)のロジック信号が用いられる。 The data signal V in input to the CMOS inverter 68, for example, a logic signal of radio frequency (RF) is used.

入力データ信号Vinのデータが1のとき、即ち、入力データ信号が“H(High)”レベルの際における入力信号電圧Vsignalは、例えば0V程度となる。第1のバイアス電圧Vbias1が例えば2Vであり、入力信号電圧Vsignalが例えば0Vである場合、不純物領域19と不純物領域21との電位差は2Vとなる。抵抗層25において生ずる電圧降下が例えば1.15V程度である場合、PIN構造16aには例えば0.85V程度の順方向バイアスが印加される。PIN構造16aに十分な大きさの順方向バイアスが印加されるため、光導波路18aにキャリアが注入される。光導波路18a内にキャリアが注入されると、キャリアプラズマ効果により、光導波路18aにおいて光の屈折率が減少し、光導波路18aを進行する光信号の位相が第1の方向にシフトする。従って、入力信号が“H”レベルの際には、光導波路18aを進行する光信号の位相が第1の方向にシフトする。一方、第2のバイアス電圧Vbias2が例えば−0.4Vである場合、不純物領域22と不純物領域24との電位差は0.4Vとなる。抵抗層26において生ずる電圧降下が例えば0.1V程度である場合、PIN構造16bには例えば0.3V程度の順方向バイアスが印加される。PIN構造16bに印加される順方向バイアスが小さいため、光導波路18bには十分なキャリアが注入されず、光導波路18bにおいて生ずるキャリアプラズマ効果は減少する。従って、入力データ信号が“H”レベルの際には、光導波路18bにおいては屈折率が増大し、光導波路18bを進行する光信号の位相は、光導波路18aにおける位相シフトの方向である第1の方向と反対の第2の方向にシフトする。 When the data of the input data signal V in is 1, i.e., the input signal voltage V signal at the time of the input data signal is "H (High)" level is, for example, about 0V. When the first bias voltage V bias1 is, for example, 2V and the input signal voltage V signal is, for example, 0V, the potential difference between the impurity region 19 and the impurity region 21 is 2V. When the voltage drop generated in the resistance layer 25 is, for example, about 1.15V, a forward bias of, for example, about 0.85V is applied to the PIN structure 16a. Since a sufficiently large forward bias is applied to the PIN structure 16a, carriers are injected into the optical waveguide 18a. When carriers are injected into the optical waveguide 18a, the refractive index of light in the optical waveguide 18a decreases due to the carrier plasma effect, and the phase of the optical signal traveling through the optical waveguide 18a shifts in the first direction. Therefore, when the input signal is at the “H” level, the phase of the optical signal traveling through the optical waveguide 18a is shifted in the first direction. On the other hand, when the second bias voltage V bias2 is −0.4V, for example, the potential difference between the impurity region 22 and the impurity region 24 is 0.4V. When the voltage drop generated in the resistance layer 26 is about 0.1V, for example, a forward bias of about 0.3V is applied to the PIN structure 16b. Since the forward bias applied to the PIN structure 16b is small, sufficient carriers are not injected into the optical waveguide 18b, and the carrier plasma effect generated in the optical waveguide 18b is reduced. Accordingly, when the input data signal is at the “H” level, the refractive index increases in the optical waveguide 18b, and the phase of the optical signal traveling through the optical waveguide 18b is the first phase shift direction in the optical waveguide 18a. Shift in a second direction opposite to the direction of.

入力データ信号のデータが0のとき、即ち、入力データ信号が“L(Low)”レベルの際における入力信号電圧Vsignalは、例えば1.6V程度となる。第2のバイアス電圧Vbiasが例えば−0.4Vであり、入力信号電圧Vsignalが例えば1.6Vである場合、不純物領域22と不純物領域24との電位差は2Vとなる。抵抗層26において生ずる電圧降下が例えば1.15V程度である場合、PIN構造16bには例えば0.85V程度の順方向バイアスが印加される。PIN構造16bに十分な大きさの順方向バイアスが印加されるため、光導波路18bに注入されるキャリアが増大する。光導波路18b内にキャリアが注入されると、キャリアプラズマ効果により、光導波路18bにおいて光の屈折率が減少し、光導波路18bを進行する光信号の位相が第1の方向にシフトする。従って、入力信号が“L”レベルの際には、光導波路18bを進行する光信号の位相が第1の方向にシフトする。一方、不純物領域19と不純物領域21との電位差は例えば0.4Vとなる。抵抗層25において生ずる電圧降下が例えば0.1V程度である場合、PIN構造16aには例えば0.3V程度の順方向バイアスが印加される。PIN構造16aに印加される順方向バイアスが小さいため、光導波路18aに注入されるキャリアが減少し、光導波路18aにおいて生ずるキャリアプラズマ効果は減少する。従って、入力信号が“L”レベルの際には、光導波路18aにおいては屈折率が増大し、光導波路18aを進行する光信号の位相は、光導波路18bにおける位相シフトの方向である第1の方向と反対の第2の方向にシフトする。 When the data of the input data signal is 0, that is, when the input data signal is at the “L (Low)” level, the input signal voltage V signal is about 1.6 V, for example. When the second bias voltage V bias is −0.4 V, for example, and the input signal voltage V signal is 1.6 V, for example, the potential difference between the impurity region 22 and the impurity region 24 is 2 V. When the voltage drop generated in the resistance layer 26 is, for example, about 1.15V, a forward bias of, for example, about 0.85V is applied to the PIN structure 16b. Since a sufficiently large forward bias is applied to the PIN structure 16b, the number of carriers injected into the optical waveguide 18b increases. When carriers are injected into the optical waveguide 18b, the refractive index of light decreases in the optical waveguide 18b due to the carrier plasma effect, and the phase of the optical signal traveling through the optical waveguide 18b shifts in the first direction. Therefore, when the input signal is at the “L” level, the phase of the optical signal traveling through the optical waveguide 18b is shifted in the first direction. On the other hand, the potential difference between the impurity region 19 and the impurity region 21 is, for example, 0.4V. When the voltage drop generated in the resistance layer 25 is about 0.1V, for example, a forward bias of about 0.3V is applied to the PIN structure 16a. Since the forward bias applied to the PIN structure 16a is small, carriers injected into the optical waveguide 18a are reduced, and the carrier plasma effect generated in the optical waveguide 18a is reduced. Therefore, when the input signal is at the “L” level, the refractive index increases in the optical waveguide 18a, and the phase of the optical signal traveling through the optical waveguide 18a is the first phase shift direction in the optical waveguide 18b. Shift in a second direction opposite the direction.

このように、光導波路18aを進行する光信号の位相のシフト方向と、光導波路18bを進行する光信号の位相のシフト方向とが互いに逆方向となるため、光導波路を1つだけの場合と比較して、アーム長が2分の1となる。   As described above, the phase shift direction of the optical signal traveling through the optical waveguide 18a and the phase shift direction of the optical signal traveling through the optical waveguide 18b are opposite to each other. In comparison, the arm length is halved.

なお、入力信号電圧Vsignalは上記に限定されるものではない。所望の位相シフト量が得られるように、入力信号電圧Vsignalを適宜設定すればよい。 Note that the input signal voltage V signal is not limited to the above. The input signal voltage V signal may be appropriately set so that a desired phase shift amount can be obtained.

本実施形態による光半導体装置では、PIN構造16aのアノードを形成する不純物領域20の一部と、絶縁膜28と、上部電極30aとにより、キャパシタ32aが形成されている。また、PIN構造16bのカソードを形成する不純物領域23の一部と、絶縁膜28と、上部電極30bとにより、キャパシタ32bが形成されている。また、本実施形態による光半導体装置では、キャパシタ32a、32bの上部電極30a、32bの下方領域にそれぞれ形成された不純物領域25,26により抵抗層が形成される。従って、本実施形態では、配線の引き回しを行うことなくキャパシタ32a、32bや抵抗層25,26をPIN構造16a、16bに接続し得る。従って、本実施形態によれば、高周波特性の良好な光半導体装置を提供することができる。   In the optical semiconductor device according to the present embodiment, a capacitor 32a is formed by a part of the impurity region 20 forming the anode of the PIN structure 16a, the insulating film 28, and the upper electrode 30a. A capacitor 32b is formed by a part of the impurity region 23 forming the cathode of the PIN structure 16b, the insulating film 28, and the upper electrode 30b. In the optical semiconductor device according to the present embodiment, the resistance layer is formed by the impurity regions 25 and 26 formed in the regions below the upper electrodes 30a and 32b of the capacitors 32a and 32b, respectively. Therefore, in the present embodiment, the capacitors 32a and 32b and the resistance layers 25 and 26 can be connected to the PIN structures 16a and 16b without performing wiring. Therefore, according to the present embodiment, an optical semiconductor device with good high-frequency characteristics can be provided.

(光半導体装置の製造方法)
次に、本実施形態による光半導体装置の製造方法について図6乃至図13を用いて説明する。図6乃至図13は、本実施形態による光半導体装置の製造方法を示す工程断面図である。
(Manufacturing method of optical semiconductor device)
Next, the method for fabricating the optical semiconductor device according to the present embodiment will be explained with reference to FIGS. 6 to 13 are process cross-sectional views illustrating the method of manufacturing the optical semiconductor device according to the present embodiment.

まず、半導体基板10上に絶縁膜(埋込酸化膜)12を介して半導体層14が形成されたSOI(Silicon On Insulator)15を用意する(図6(a)参照)。半導体基板10としては、例えばシリコン基板が用いられている。絶縁膜12としては、例えば膜厚2〜3μm程度のシリコン酸化膜が形成されている。半導体層14としては、I(Intrinsic)型、即ち、真性半導体のシリコン層14が形成されている。シリコン層14の厚さは、例えば膜厚250nm程度とする。   First, an SOI (Silicon On Insulator) 15 in which a semiconductor layer 14 is formed on a semiconductor substrate 10 via an insulating film (buried oxide film) 12 is prepared (see FIG. 6A). For example, a silicon substrate is used as the semiconductor substrate 10. As the insulating film 12, for example, a silicon oxide film having a film thickness of about 2 to 3 μm is formed. As the semiconductor layer 14, an I (Intrinsic) type, ie, intrinsic semiconductor silicon layer 14 is formed. The thickness of the silicon layer 14 is, for example, about 250 nm.

次に、全面に、例えばスピンコート法により、フォトレジスト膜44を形成する。   Next, a photoresist film 44 is formed on the entire surface by, eg, spin coating.

次に、フォトリソグラフィ技術を用い、フォトレジスト膜44を光導波路18a〜18f(図2参照)の平面形状にパターニングする。   Next, the photoresist film 44 is patterned into a planar shape of the optical waveguides 18a to 18f (see FIG. 2) by using a photolithography technique.

次に、フォトレジスト膜44をマスクとし、半導体層14を異方性エッチングする。この際、フォトレジスト膜44により覆われていない部分の半導体層14の厚さが例えば50nm程度となるまで、半導体層14をエッチングする。   Next, the semiconductor layer 14 is anisotropically etched using the photoresist film 44 as a mask. At this time, the semiconductor layer 14 is etched until the thickness of the portion of the semiconductor layer 14 not covered with the photoresist film 44 becomes, for example, about 50 nm.

こうして、リブ型の光導波路18a〜18fが形成される(図2,図6(b)参照)。   In this way, rib-type optical waveguides 18a to 18f are formed (see FIGS. 2 and 6B).

光導波路18a、18bの幅、即ち、図6(b)における光導波路18a、18bの紙面左右方向の寸法は、例えば500nm程度とする。光導波路18a、18bの高さ、即ち、図6(b)における光導波路18a、18bの紙面上下方向の寸法は、例えば250nm程度とする。光導波路18a、18bは、図6(b)における紙面垂直方向に延在するように形成される。光導波路18a、18bを除く部分の半導体層14の厚さは、例えば50nm程度とする。光導波路18c〜18fの幅及び高さも、光導波路18a、18bと同様とする。   The width of the optical waveguides 18a and 18b, that is, the dimension in the horizontal direction of the optical waveguides 18a and 18b in FIG. 6B is, for example, about 500 nm. The height of the optical waveguides 18a and 18b, that is, the vertical dimension of the optical waveguides 18a and 18b in FIG. 6B is about 250 nm, for example. The optical waveguides 18a and 18b are formed so as to extend in the direction perpendicular to the paper surface in FIG. The thickness of the semiconductor layer 14 excluding the optical waveguides 18a and 18b is, for example, about 50 nm. The width and height of the optical waveguides 18c to 18f are the same as those of the optical waveguides 18a and 18b.

この後、例えばアッシングにより、フォトレジスト膜44を除去する。   Thereafter, the photoresist film 44 is removed by, for example, ashing.

次に、全面に、例えばスピンコート法により、フォトレジスト膜46を形成する。   Next, a photoresist film 46 is formed on the entire surface by, eg, spin coating.

次に、フォトリソグラフィ技術を用い、フォトレジスト膜46をパターニングする。これにより、P型の不純物領域19,20,22を形成するための開口部48a〜48cがフォトレジスト膜46に形成される。   Next, the photoresist film 46 is patterned using a photolithography technique. As a result, openings 48 a to 48 c for forming the P-type impurity regions 19, 20 and 22 are formed in the photoresist film 46.

次に、例えばイオン注入法により、フォトレジスト膜46をマスクとして、P型のドーパント不純物を半導体層14に導入することにより、P型の不純物領域(P型不純物領域)19,20,22を形成する。(図7(a)参照)。イオン注入条件は、以下の通りとする。P型のドーパント不純物としては、例えばボロンを用いる。P型の不純物領域19,20,22における不純物濃度は、例えば1×1019cm−3程度とする。不純物領域20は、光導波路18aの一方の側における半導体層14内に、光導波路18aと並行するように形成される。不純物領域19は、不純物領域20から所定の間隔を隔てて、光導波路18aと並行するように形成される。不純物領域19と不純物領域20との間の寸法は、例えば200nm程度とする。不純物領域22は、光導波路18bの一方の側における半導体層14内に、光導波路18bと並行するように形成される。 Next, by introducing a P-type dopant impurity into the semiconductor layer 14 using, for example, an ion implantation method using the photoresist film 46 as a mask, the P-type impurity regions (P + -type impurity regions) 19, 20 and 22 are formed. Form. (See FIG. 7 (a)). The ion implantation conditions are as follows. For example, boron is used as the P-type dopant impurity. The impurity concentration in the P-type impurity regions 19, 20, 22 is, for example, about 1 × 10 19 cm −3 . The impurity region 20 is formed in the semiconductor layer 14 on one side of the optical waveguide 18a so as to be parallel to the optical waveguide 18a. The impurity region 19 is formed to be parallel to the optical waveguide 18a with a predetermined interval from the impurity region 20. The dimension between the impurity region 19 and the impurity region 20 is, for example, about 200 nm. The impurity region 22 is formed in the semiconductor layer 14 on one side of the optical waveguide 18b so as to be parallel to the optical waveguide 18b.

この後、例えばアッシングにより、フォトレジスト膜46を除去する。   Thereafter, the photoresist film 46 is removed by, for example, ashing.

次に、全面に、例えばスピンコート法により、フォトレジスト膜50を形成する。   Next, a photoresist film 50 is formed on the entire surface by, eg, spin coating.

次に、フォトリソグラフィ技術を用い、フォトレジスト膜50をパターニングする。これにより、不純物領域21,23,24を形成するための開口部52a、52b,52cがフォトレジスト膜50に形成される。   Next, the photoresist film 50 is patterned using a photolithography technique. As a result, openings 52 a, 52 b, 52 c for forming the impurity regions 21, 23, 24 are formed in the photoresist film 50.

次に、例えばイオン注入法により、フォトレジスト膜50をマスクとして、N型のドーパント不純物を半導体層14に導入することにより、N型の不純物領域(N型不純物領域)21,23,24を形成する(図7(b)参照)。イオン注入条件は、以下の通りとする。N型のドーパント不純物としては、例えばリンを用いる。不純物領域21,23,24における不純物濃度は、1×1019cm−3程度とする。不純物領域21は、光導波路18aの他方の側における半導体層14内に、光導波路18aと並行するように形成される。不純物領域23は、光導波路18bの他方の側における半導体層14内に、光導波路18bと並行するように形成される。不純物領域24は、不純物領域23から所定の間隔を隔てて、光導波路18bと並行するように形成される。不純物領域23と不純物領域24との間の寸法は、例えば200nm程度とする。 Next, N-type impurity regions (N + -type impurity regions) 21, 23, 24 are formed by introducing N-type dopant impurities into the semiconductor layer 14 using, for example, an ion implantation method using the photoresist film 50 as a mask. It forms (refer FIG.7 (b)). The ion implantation conditions are as follows. For example, phosphorus is used as the N-type dopant impurity. The impurity concentration in the impurity regions 21, 23, 24 is about 1 × 10 19 cm −3 . The impurity region 21 is formed in the semiconductor layer 14 on the other side of the optical waveguide 18a so as to be parallel to the optical waveguide 18a. The impurity region 23 is formed in the semiconductor layer 14 on the other side of the optical waveguide 18b so as to be parallel to the optical waveguide 18b. The impurity region 24 is formed so as to be parallel to the optical waveguide 18b at a predetermined interval from the impurity region 23. The dimension between the impurity region 23 and the impurity region 24 is, for example, about 200 nm.

この後、例えばアッシングにより、フォトレジスト膜50を除去する。   Thereafter, the photoresist film 50 is removed by, for example, ashing.

次に、全面に、例えばスピンコート法により、フォトレジスト膜54を形成する。   Next, a photoresist film 54 is formed on the entire surface by, eg, spin coating.

次に、フォトリソグラフィ技術を用い、フォトレジスト膜54をパターニングする。これにより、不純物領域26を形成するための開口部55がフォトレジスト膜54に形成される。   Next, the photoresist film 54 is patterned using a photolithography technique. Thereby, an opening 55 for forming the impurity region 26 is formed in the photoresist film 54.

次に、例えばイオン注入法により、フォトレジスト膜54をマスクとして、P型のドーパント不純物を半導体層14に導入することにより、P型の不純物領域(抵抗層)26を形成する(図8(a)参照)。イオン注入条件は、以下の通りとする。ドーパント不純物としては、例えばボロンを用いる。不純物領域26における不純物濃度は、例えば5×1017cm−3程度とする。不純物領域26は、不純物領域23と不純物領域24との間に、光導波路18bと並行するように形成される。図8(a)の紙面左右方向における不純物領域26の寸法は、例えば200nm程度とする。 Next, a P-type impurity region (resistance layer) 26 is formed by introducing a P-type dopant impurity into the semiconductor layer 14 using, for example, an ion implantation method using the photoresist film 54 as a mask (FIG. 8A). )reference). The ion implantation conditions are as follows. For example, boron is used as the dopant impurity. The impurity concentration in the impurity region 26 is, for example, about 5 × 10 17 cm −3 . The impurity region 26 is formed between the impurity region 23 and the impurity region 24 so as to be parallel to the optical waveguide 18b. The dimension of the impurity region 26 in the left-right direction in FIG. 8A is about 200 nm, for example.

この後、例えばアッシングにより、フォトレジスト膜54を除去する。   Thereafter, the photoresist film 54 is removed by, for example, ashing.

次に、全面に、例えばスピンコート法により、フォトレジスト膜56を形成する。   Next, a photoresist film 56 is formed on the entire surface by, eg, spin coating.

次に、フォトリソグラフィ技術を用い、フォトレジスト膜56をパターニングする。これにより、不純物領域25を形成するための開口部57がフォトレジスト膜56に形成される。   Next, the photoresist film 56 is patterned using a photolithography technique. Thereby, an opening 57 for forming the impurity region 25 is formed in the photoresist film 56.

次に、例えばイオン注入法により、フォトレジスト膜56をマスクとして、N型のドーパント不純物を半導体層14に導入することにより、N型の不純物領域(抵抗層)25を形成する(図8(b)参照)。イオン注入条件は、以下の通りとする。ドーパント不純物としては、例えばリンを用いる。不純物領域25における不純物濃度は、例えば5×1017cm−3程度とする。不純物領域25は、不純物領域19と不純物領域20との間に、光導波路18aと並行するように形成される。図8(b)の紙面左右方向における不純物領域25の寸法は、例えば200nm程度とする。 Next, an N-type impurity region (resistance layer) 25 is formed by introducing an N-type dopant impurity into the semiconductor layer 14 using, for example, an ion implantation method using the photoresist film 56 as a mask (FIG. 8B). )reference). The ion implantation conditions are as follows. For example, phosphorus is used as the dopant impurity. The impurity concentration in the impurity region 25 is, for example, about 5 × 10 17 cm −3 . The impurity region 25 is formed between the impurity region 19 and the impurity region 20 so as to be parallel to the optical waveguide 18a. The dimension of the impurity region 25 in the left-right direction in FIG. 8B is about 200 nm, for example.

この後、例えばアッシングにより、フォトレジスト膜56を除去する。   Thereafter, the photoresist film 56 is removed by, for example, ashing.

次に、図9(a)に示すように、例えば熱酸化法により、シリコン酸化膜の絶縁膜28を形成する。成膜温度は、例えば900℃程度とする。絶縁膜28の膜厚は、例えば3〜10nm程度とする。ここでは、絶縁膜28の膜厚を、例えば3nm程度とする。   Next, as shown in FIG. 9A, an insulating film 28 made of a silicon oxide film is formed by, eg, thermal oxidation. The film forming temperature is about 900 ° C., for example. The thickness of the insulating film 28 is, for example, about 3 to 10 nm. Here, the film thickness of the insulating film 28 is, for example, about 3 nm.

次に、例えばCVD(Chemical Vapor Deposition、化学気相堆積)法により、ポリシリコン膜30を形成する(図9(b)参照)。ポリシリコン膜30の膜厚は、例えば150nm程度とする。   Next, a polysilicon film 30 is formed by, for example, a CVD (Chemical Vapor Deposition) method (see FIG. 9B). The film thickness of the polysilicon film 30 is, eg, about 150 nm.

次に、全面に、例えばスピンコート法により、フォトレジスト膜58を形成する。   Next, a photoresist film 58 is formed on the entire surface by, eg, spin coating.

次に、フォトリソグラフィ技術を用い、フォトレジスト膜58をパターニングする。これにより、ポリシリコン膜30にP型のドーパント不純物を導入するための開口部60がフォトレジスト膜58に形成される。   Next, the photoresist film 58 is patterned by using a photolithography technique. Thereby, an opening 60 for introducing a P-type dopant impurity into the polysilicon film 30 is formed in the photoresist film 58.

次に、フォトレジスト膜58をマスクとして、例えばイオン注入法により、ポリシリコン膜30にP型のドーパント不純物を導入する(図10(a)参照)。ドーパント不純物としては、例えばボロンを用いる。こうして、ポリシリコン膜30の一部がP形のポリシリコン膜30aとなる。P型のポリシリコン膜30aにおける不純物濃度は、例えば1×1020cm−3程度とする。 Next, using the photoresist film 58 as a mask, a P-type dopant impurity is introduced into the polysilicon film 30 by, eg, ion implantation (see FIG. 10A). For example, boron is used as the dopant impurity. Thus, part of the polysilicon film 30 becomes a P-type polysilicon film 30a. The impurity concentration in the P-type polysilicon film 30a is, for example, about 1 × 10 20 cm −3 .

次に、全面に、例えばスピンコート法により、フォトレジスト膜62を形成する。   Next, a photoresist film 62 is formed on the entire surface by, eg, spin coating.

次に、フォトリソグラフィ技術を用い、フォトレジスト膜62をパターニングする。これにより、ポリシリコン膜30にN型のドーパント不純物を導入するための開口部64がフォトレジスト膜62に形成される。   Next, the photoresist film 62 is patterned using a photolithography technique. As a result, an opening 64 for introducing an N-type dopant impurity into the polysilicon film 30 is formed in the photoresist film 62.

次に、フォトレジスト膜62をマスクとして、例えばイオン注入法により、ポリシリコン膜30にN型のドーパント不純物を導入する(図10(b)参照)。ドーパント不純物としては、例えばリンを用いる。こうして、ポリシリコン膜30の一部がN形のポリシリコン膜30bとなる。N型のポリシリコン膜30bにおける不純物濃度は、例えば1×1020cm−3程度とする。 Next, using the photoresist film 62 as a mask, an N-type dopant impurity is introduced into the polysilicon film 30 by, eg, ion implantation (see FIG. 10B). For example, phosphorus is used as the dopant impurity. Thus, a part of the polysilicon film 30 becomes an N-type polysilicon film 30b. The impurity concentration in the N-type polysilicon film 30b is, for example, about 1 × 10 20 cm −3 .

次に、全面に、例えばスピンコート法により、フォトレジスト膜66を形成する。   Next, a photoresist film 66 is formed on the entire surface by, eg, spin coating.

次に、フォトリソグラフィ技術を用い、キャパシタ32a、32bの上部電極30a、32bの平面形状にフォトレジスト膜66をパターニングする。   Next, the photoresist film 66 is patterned into a planar shape of the upper electrodes 30a and 32b of the capacitors 32a and 32b by using a photolithography technique.

次に、フォトレジスト膜66をマスクとして、ポリシリコン膜30を異方性エッチングする(図11(a)参照)。これにより、P型のポリシリコンの上部電極30aと、N型のポリシリコンの上部電極30bとが形成される。上部電極30a、30bは、光導波路18a、18bとそれぞれ並行するように形成される。   Next, the polysilicon film 30 is anisotropically etched using the photoresist film 66 as a mask (see FIG. 11A). As a result, an upper electrode 30a made of P-type polysilicon and an upper electrode 30b made of N-type polysilicon are formed. The upper electrodes 30a and 30b are formed in parallel with the optical waveguides 18a and 18b, respectively.

この後、例えばアッシングにより、フォトレジスト膜66を除去する。   Thereafter, the photoresist film 66 is removed by, for example, ashing.

こうして、不純物領域20の一部である下部電極と、絶縁膜28と、上部電極30aとを有するキャパシタ32aが形成される。キャパシタ32aの上部電極30aと不純物領域20とが重なっている領域の、図10の紙面左右方向における寸法は、例えば500nm程度とする。   Thus, a capacitor 32a having a lower electrode, which is a part of the impurity region 20, the insulating film 28, and the upper electrode 30a is formed. The size of the region where the upper electrode 30a of the capacitor 32a and the impurity region 20 overlap is about 500 nm, for example, in the left-right direction in FIG.

また、不純物領域23の一部である下部電極と、絶縁膜28と、上部電極30bとを有するキャパシタ32bが形成される。キャパシタ32bの上部電極30bと不純物領域23とが重なっている領域の、図10の紙面左右方向における寸法は、例えば500nm程度とする。   In addition, a capacitor 32b having a lower electrode that is a part of the impurity region 23, an insulating film 28, and an upper electrode 30b is formed. The dimension of the region where the upper electrode 30b of the capacitor 32b and the impurity region 23 overlap is about 500 nm, for example, in the left-right direction in FIG.

次に、図11(b)に示すように、全面に、例えばCVD法により、膜厚1μm程度のシリコン酸化膜の層間絶縁膜34を形成する。   Next, as shown in FIG. 11B, a silicon oxide interlayer insulating film 34 having a thickness of about 1 μm is formed on the entire surface by, eg, CVD.

次に、フォトリソグラフィ技術を用い、キャパシタ32a、32bの上部電極30a、30bにそれぞれ達する開口部36a、36bと、不純物領域19、24にそれぞれ達する開口部36c、36dと、不純物領域21,22に達する開口部36eとを、層間絶縁膜34に形成する(図12(a)参照)。開口部36a〜36eは、それぞれ光導波路18a、18bと並行するように形成される。   Next, the openings 36a and 36b reaching the upper electrodes 30a and 30b of the capacitors 32a and 32b, the openings 36c and 36d reaching the impurity regions 19 and 24, respectively, and the impurity regions 21 and 22 using the photolithography technique. The reaching opening 36e is formed in the interlayer insulating film 34 (see FIG. 12A). The openings 36a to 36e are formed in parallel with the optical waveguides 18a and 18b, respectively.

次に、全面に、例えばスパッタリング法により、ニッケル膜(図示せず)を形成する。   Next, a nickel film (not shown) is formed on the entire surface by, eg, sputtering.

次に、熱処理を行うことにより、ニッケル膜と半導体層14とを反応させる。これにより、ニッケル膜中のニッケルと半導体層14中のシリコンとが反応し、ニッケルシリサイドのシリサイド膜38が形成される。   Next, the nickel film and the semiconductor layer 14 are reacted by performing heat treatment. As a result, nickel in the nickel film and silicon in the semiconductor layer 14 react to form a silicide film 38 of nickel silicide.

次に、例えばウエットエッチングにより、未反応のニッケル膜を除去する。こうして、開口部36a〜36eの底面に、シリサイド膜38がそれぞれ形成される(図12(b)参照)。   Next, the unreacted nickel film is removed by, for example, wet etching. Thus, silicide films 38 are respectively formed on the bottom surfaces of the openings 36a to 36e (see FIG. 12B).

次に、全面に、例えばスパッタリング法により、膜厚2nmのTi膜を形成する。   Next, a Ti film having a thickness of 2 nm is formed on the entire surface by, eg, sputtering.

次に、全面に、例えばスパッタリング法により、膜厚2nmのTiN膜を形成する。こうして、Ti膜とTiN膜との積層膜により形成された密着層40が、開口部36a〜36e内及び層間絶縁膜34上に形成される。   Next, a 2 nm-thick TiN film is formed on the entire surface by, eg, sputtering. Thus, the adhesion layer 40 formed by the laminated film of the Ti film and the TiN film is formed in the openings 36 a to 36 e and on the interlayer insulating film 34.

次に、全面に、例えばスパッタリング法により、膜厚200nmのアルミニウム膜を形成する。   Next, an aluminum film having a thickness of 200 nm is formed on the entire surface by, eg, sputtering.

次に、フォトリソグラフィ技術を用い、アルミニウム膜及び密着層40をパターニングする。こうして、例えばアルミニウムの配線層(電極)42a〜42eが、開口部36a〜36e内及び層間絶縁膜34上に形成される(図13参照)。   Next, the aluminum film and the adhesion layer 40 are patterned using a photolithography technique. Thus, for example, aluminum wiring layers (electrodes) 42a to 42e are formed in the openings 36a to 36e and on the interlayer insulating film 34 (see FIG. 13).

こうして、本実施形態による光半導体装置が形成される。   Thus, the optical semiconductor device according to the present embodiment is formed.

[第2実施形態]
第2実施形態による光半導体装置及びその製造方法について図14乃至図16を用いて説明する。図1乃至図13に示す第1実施形態による光半導体装置等と同一の構成要素には、同一の符号を付して説明を省略または簡潔にする。
[Second Embodiment]
The optical semiconductor device and the manufacturing method thereof according to the second embodiment will be described with reference to FIGS. The same components as those of the optical semiconductor device according to the first embodiment shown in FIGS. 1 to 13 are denoted by the same reference numerals, and description thereof is omitted or simplified.

(光半導体装置)
まず、本実施形態による光半導体装置について図14を用いて説明する。図14は、本実施形態による光半導体装置を示す断面図である。
(Optical semiconductor device)
First, the optical semiconductor device according to the present embodiment will be explained with reference to FIG. FIG. 14 is a sectional view of the optical semiconductor device according to the present embodiment.

本実施形態による光半導体装置は、抵抗層25aがP型の不純物領域により形成されており、抵抗層26aがN型の不純物領域により形成されていることに主な特徴がある。   The optical semiconductor device according to the present embodiment is mainly characterized in that the resistance layer 25a is formed of a P-type impurity region and the resistance layer 26a is formed of an N-type impurity region.

図14に示すように、P型の不純物領域(P不純物領域)19とP型の不純物領域(P不純物領域)20との間には、P型のドーパント不純物が低濃度に導入された不純物領域(P不純物領域)25aが形成されている。不純物領域25aにおけるP型のドーパント不純物の濃度は、不純物領域19,20におけるP型のドーパント不純物の濃度より低く設定されている。従って、不純物領域25aにおけるキャリア濃度は、不純物領域19,20におけるキャリア濃度より低くなっている。 As shown in FIG. 14, between the P-type impurity region (P + impurity region) 19 and the P-type impurity region (P + impurity region) 20, a P-type dopant impurity is introduced at a low concentration. Impurity region (P - impurity region) 25a is formed. The concentration of the P-type dopant impurity in the impurity region 25 a is set lower than the concentration of the P-type dopant impurity in the impurity regions 19 and 20. Therefore, the carrier concentration in the impurity region 25 a is lower than the carrier concentration in the impurity regions 19 and 20.

N型の不純物領域(N不純物領域)23とN型の不純物領域(N不純物領域)24との間には、N型のドーパント不純物が低濃度に導入された不純物領域(N不純物領域)26aが形成されている。不純物領域26aにおけるN型のドーパント不純物の濃度は、不純物領域23,24におけるN型のドーパント不純物の濃度より低く設定されている。従って、不純物領域26aにおけるキャリア濃度は、不純物領域23,24におけるキャリア濃度より低くなっている。 Between the N-type impurity region (N + impurity region) 23 and the N-type impurity region (N + impurity region) 24, an impurity region (N impurity region) into which an N-type dopant impurity is introduced at a low concentration ) 26a is formed. The concentration of the N-type dopant impurity in the impurity region 26 a is set lower than the concentration of the N-type dopant impurity in the impurity regions 23 and 24. Therefore, the carrier concentration in the impurity region 26 a is lower than the carrier concentration in the impurity regions 23 and 24.

不純物領域25aにおける抵抗値は、例えば100〜500Ω程度とする。   The resistance value in the impurity region 25a is, for example, about 100 to 500Ω.

不純物領域26aにおける抵抗値は、例えば100〜500Ω程度とする。   The resistance value in the impurity region 26a is, for example, about 100 to 500Ω.

不純物領域19,20に導入するP型のドーパント不純物としては、例えばボロンを用いる。不純物領域19,20におけるP型のドーパント不純物の濃度は、例えば1×1019cm−3程度とする。 For example, boron is used as the P-type dopant impurity introduced into the impurity regions 19 and 20. The concentration of the P-type dopant impurity in the impurity regions 19 and 20 is, for example, about 1 × 10 19 cm −3 .

不純物領域25aに導入するP型のドーパント不純物としては、例えばボロンを用いる。不純物領域25aにおけるP型のドーパント不純物の濃度は、例えば1×1017cm−3程度とする。 For example, boron is used as the P-type dopant impurity to be introduced into the impurity region 25a. The concentration of the P-type dopant impurity in the impurity region 25a is, for example, about 1 × 10 17 cm −3 .

不純物領域23,24に導入するN型のドーパント不純物としては、例えばリンを用いる。不純物領域23,24におけるN型のドーパント不純物の濃度は、例えば1×1019cm−3程度とする。 For example, phosphorus is used as the N-type dopant impurity to be introduced into the impurity regions 23 and 24. The concentration of the N-type dopant impurity in the impurity regions 23 and 24 is, for example, about 1 × 10 19 cm −3 .

不純物領域26aに導入するN型のドーパント不純物としては、例えばリンを用いる。不純物領域26aにおけるN型のドーパント不純物の濃度は、例えば1×1017cm−3程度とする。 For example, phosphorus is used as the N-type dopant impurity to be introduced into the impurity region 26a. The concentration of the N-type dopant impurity in the impurity region 26a is, for example, about 1 × 10 17 cm −3 .

なお、不純物領域25aにおけるドーパント不純物の濃度は、上記に限定されるものではない。不純物領域25aにおいて所望の電気抵抗が得られるように、適宜設定することができる。   Note that the concentration of the dopant impurity in the impurity region 25a is not limited to the above. It can be set as appropriate so that a desired electrical resistance can be obtained in the impurity region 25a.

また、不純物領域26aにおけるドーパント不純物の濃度は、上記に限定されるものではない。不純物領域26aにおいて所望の電気抵抗が得られるように、適宜設定することができる。   The concentration of the dopant impurity in the impurity region 26a is not limited to the above. It can be set as appropriate so that a desired electric resistance can be obtained in the impurity region 26a.

また、不純物領域25aの抵抗値は、100〜500Ωに限定されるものではない。所望の高周波特性が得られるように、不純物領域25aの抵抗値を適宜設定すればよい。   Further, the resistance value of the impurity region 25a is not limited to 100 to 500Ω. What is necessary is just to set the resistance value of the impurity region 25a suitably so that a desired high frequency characteristic may be acquired.

また、不純物領域26aの抵抗値は、100〜500Ωに限定されるものではない。所望の高周波特性が得られるように、不純物領域26aの抵抗値を適宜設定すればよい。   Further, the resistance value of the impurity region 26a is not limited to 100 to 500Ω. What is necessary is just to set the resistance value of the impurity region 26a suitably so that a desired high frequency characteristic may be acquired.

本実施形態では、抵抗層25aとしてP型の不純物領域が用いられているため、抵抗層25aに反転層を形成するためのバイアス電圧をキャパシタ32aの上部電極30aに印加する必要がない。このため、配線層42aと配線層42cとを電気的に短絡してもよい。   In the present embodiment, since a P-type impurity region is used as the resistance layer 25a, it is not necessary to apply a bias voltage for forming an inversion layer in the resistance layer 25a to the upper electrode 30a of the capacitor 32a. For this reason, you may electrically short-circuit the wiring layer 42a and the wiring layer 42c.

また、本実施形態では、抵抗層26aとしてN型の不純物領域が用いられているため、抵抗層26aに反転層を形成するためのバイアス電圧をキャパシタ32bの上部電極30bに印加する必要がない。このため、配線層42bと配線層42dとを電気的に短絡してもよい。   In the present embodiment, since an N-type impurity region is used as the resistance layer 26a, it is not necessary to apply a bias voltage for forming an inversion layer in the resistance layer 26a to the upper electrode 30b of the capacitor 32b. For this reason, the wiring layer 42b and the wiring layer 42d may be electrically short-circuited.

この場合、信号電圧は配線層42eに印加される。配線層42eに印加する信号としては、ロジック信号を用いる。配線層42eに印加する信号電圧の振幅の大きさは、例えば電源電圧の大きさ以下とする。   In this case, the signal voltage is applied to the wiring layer 42e. A logic signal is used as a signal applied to the wiring layer 42e. The amplitude of the signal voltage applied to the wiring layer 42e is, for example, not more than the magnitude of the power supply voltage.

このように、抵抗層25aがP型の不純物領域により形成されており、抵抗層26aがN型の不純物領域により形成されていてもよい。   Thus, the resistance layer 25a may be formed of a P-type impurity region, and the resistance layer 26a may be formed of an N-type impurity region.

(光半導体装置の製造方法)
次に、本実施形態による光半導体装置の製造方法について図15及び図16を用いて説明する。図15及び図16は、本実施形態による光半導体装置の製造方法を示す工程断面図である。
(Manufacturing method of optical semiconductor device)
Next, the method for fabricating the optical semiconductor device according to the present embodiment will be explained with reference to FIGS. 15 and 16 are process cross-sectional views illustrating the method for manufacturing the optical semiconductor device according to the present embodiment.

まず、SOI基板16を用意する工程からN型の不純物領域21,23,24を形成する工程までは、図6(a)乃至図7(b)に示す第1実施形態による光半導体装置の製造方法と同様であるので、説明を省略する。   First, from the step of preparing the SOI substrate 16 to the step of forming the N-type impurity regions 21, 23, 24, the optical semiconductor device according to the first embodiment shown in FIGS. 6A to 7B is manufactured. Since it is the same as the method, description is abbreviate | omitted.

次に、全面に、例えばスピンコート法により、フォトレジスト膜54を形成する。   Next, a photoresist film 54 is formed on the entire surface by, eg, spin coating.

次に、フォトリソグラフィ技術を用い、フォトレジスト膜54をパターニングする。これにより、不純物領域26aを形成するための開口部55がフォトレジスト膜54に形成される。   Next, the photoresist film 54 is patterned using a photolithography technique. Thereby, an opening 55 for forming the impurity region 26 a is formed in the photoresist film 54.

次に、例えばイオン注入法により、フォトレジスト膜54をマスクとして、N型のドーパント不純物を半導体層14に導入することにより、N型の不純物領域(N不純物領域、抵抗層)26aを形成する(図15(a)参照)。イオン注入条件は、以下の通りとする。ドーパント不純物としては、例えばリンを用いる。N型の不純物領域26aの不純物濃度は、例えば1×1017cm−3程度とする。N型の不純物領域26aに導入するN型のドーパント不純物の濃度は、N型の不純物領域23,24に導入するN型のドーパント不純物の濃度より低く設定される。N型の不純物領域26aのキャリア濃度は、N型の不純物領域23,24のキャリア濃度より低く設定される。不純物領域26aは、不純物領域23と不純物領域24との間に、光導波路18bと並行するように形成される。図15(a)の紙面左右方向における不純物領域26aの寸法は、例えば200nm程度とする。 Next, an N-type impurity region (N - impurity region, resistance layer) 26a is formed by introducing an N-type dopant impurity into the semiconductor layer 14 using, for example, an ion implantation method using the photoresist film 54 as a mask. (See FIG. 15 (a)). The ion implantation conditions are as follows. For example, phosphorus is used as the dopant impurity. The impurity concentration of the N-type impurity region 26a is, for example, about 1 × 10 17 cm −3 . The concentration of the N-type dopant impurity introduced into the N-type impurity region 26 a is set lower than the concentration of the N-type dopant impurity introduced into the N-type impurity regions 23 and 24. The carrier concentration of the N-type impurity region 26 a is set lower than the carrier concentration of the N-type impurity regions 23 and 24. The impurity region 26a is formed between the impurity region 23 and the impurity region 24 so as to be parallel to the optical waveguide 18b. The dimension of the impurity region 26a in the left-right direction in FIG. 15A is, for example, about 200 nm.

この後、例えばアッシングにより、フォトレジスト膜54を除去する。   Thereafter, the photoresist film 54 is removed by, for example, ashing.

次に、全面に、例えばスピンコート法により、フォトレジスト膜56を形成する。   Next, a photoresist film 56 is formed on the entire surface by, eg, spin coating.

次に、フォトリソグラフィ技術を用い、フォトレジスト膜56をパターニングする。これにより、不純物領域25aを形成するための開口部57がフォトレジスト膜56に形成される。   Next, the photoresist film 56 is patterned using a photolithography technique. Thus, an opening 57 for forming the impurity region 25a is formed in the photoresist film 56.

次に、例えばイオン注入法により、フォトレジスト膜56をマスクとして、P型のドーパント不純物を半導体層14に導入することにより、P型の不純物領域(P不純物領域、抵抗層)25aを形成する(図15(b)参照)。イオン注入条件は、以下の通りとする。ドーパント不純物としては、例えばボロンを用いる。P型の不純物領域25aの不純物濃度は、例えば1×1017cm−3程度とする。P型の不純物領域25aに導入するP型のドーパント不純物の濃度は、P型の不純物領域19,20に導入するP型のドーパント不純物の濃度より低く設定される。P型の不純物領域25aのキャリア濃度は、P型の不純物領域19,20のキャリア濃度より低く設定される。不純物領域25aは、不純物領域19と不純物領域20との間に、光導波路18aと並行するように形成される。図15(b)の紙面左右方向における不純物領域25aの寸法は、例えば200nm程度とする。 Next, a P-type impurity region (P - impurity region, resistance layer) 25a is formed by introducing a P-type dopant impurity into the semiconductor layer 14 using, for example, an ion implantation method using the photoresist film 56 as a mask. (See FIG. 15 (b)). The ion implantation conditions are as follows. For example, boron is used as the dopant impurity. The impurity concentration of the P-type impurity region 25a is, for example, about 1 × 10 17 cm −3 . The concentration of the P-type dopant impurity introduced into the P-type impurity region 25a is set lower than the concentration of the P-type dopant impurity introduced into the P-type impurity regions 19 and 20. The carrier concentration of the P-type impurity region 25a is set lower than the carrier concentration of the P-type impurity regions 19 and 20. The impurity region 25a is formed between the impurity region 19 and the impurity region 20 so as to be parallel to the optical waveguide 18a. The dimension of the impurity region 25a in the left-right direction in FIG. 15B is about 200 nm, for example.

この後、例えばアッシングにより、フォトレジスト膜56を除去する。   Thereafter, the photoresist film 56 is removed by, for example, ashing.

この後の光半導体装置の製造方法は、図9(a)乃至図13に示す第1実施形態による光半導体装置の製造方法を同様であるため、説明を省略する。   The subsequent manufacturing method of the optical semiconductor device is the same as the manufacturing method of the optical semiconductor device according to the first embodiment shown in FIGS.

こうして本実施形態による光半導体装置が製造される(図16参照)。   Thus, the optical semiconductor device according to the present embodiment is manufactured (see FIG. 16).

(変形例)
次に、本実施形態による光半導体装置の変形例について図17を用いて説明する。図17は、本変形例による光半導体装置を示す断面図である。
(Modification)
Next, a modification of the optical semiconductor device according to the present embodiment will be explained with reference to FIG. FIG. 17 is a cross-sectional view showing an optical semiconductor device according to this modification.

本変形例による光半導体装置は、抵抗層25a、26aが、キャパシタ32a、32bの上部電極30a、30bの下方領域の外側に位置していることに主な特徴がある。   The optical semiconductor device according to this modification is mainly characterized in that the resistance layers 25a and 26a are located outside the regions below the upper electrodes 30a and 30b of the capacitors 32a and 32b.

図17に示すように、抵抗層25aは、キャパシタ32aの上部電極30aの下方領域の外側に位置している。   As shown in FIG. 17, the resistance layer 25a is located outside the region below the upper electrode 30a of the capacitor 32a.

また、抵抗層26aは、キャパシタ32の上部電極30の下方領域の外側に位置している。   In addition, the resistance layer 26 a is located outside the region below the upper electrode 30 of the capacitor 32.

キャパシタ32aと不純物領域20との間に抵抗層25aを配した場合には、良好な高周波特性が得られない。   When the resistance layer 25a is arranged between the capacitor 32a and the impurity region 20, good high frequency characteristics cannot be obtained.

従って、キャパシタ32aの上部電極30aの下方領域の外側に不純物領域25aを位置させる場合には、キャパシタ32aと不純物領域20との間ではなく、キャパシタ32aと不純物領域19との間に位置させることが好ましい。   Therefore, when the impurity region 25a is positioned outside the region below the upper electrode 30a of the capacitor 32a, it is not positioned between the capacitor 32a and the impurity region 20, but between the capacitor 32a and the impurity region 19. preferable.

従って、本実施形態では、キャパシタ32aの上部電極30aに対して、図17の紙面左側、即ち、不純物領域19側に、抵抗層25aが形成されている。   Therefore, in the present embodiment, the resistance layer 25a is formed on the left side in FIG. 17, that is, on the impurity region 19 side with respect to the upper electrode 30a of the capacitor 32a.

また、キャパシタ32bと不純物領域23との間に抵抗層26aを配した場合には、良好な高周波特性が得られない。   In addition, when the resistance layer 26a is disposed between the capacitor 32b and the impurity region 23, good high frequency characteristics cannot be obtained.

従って、キャパシタ32bの上部電極30bの下方領域の外側に不純物領域26aを位置させる場合には、キャパシタ32bと不純物領域23との間ではなく、キャパシタ32bと不純物領域24との間に位置させることが好ましい。   Therefore, when the impurity region 26a is located outside the region below the upper electrode 30b of the capacitor 32b, it is not between the capacitor 32b and the impurity region 23 but between the capacitor 32b and the impurity region 24. preferable.

従って、本実施形態では、キャパシタ32bの上部電極30bに対して、図17の紙面右側、即ち、不純物領域24側に、抵抗層26aが形成されている。   Therefore, in the present embodiment, the resistance layer 26a is formed on the right side of FIG. 17, that is, on the impurity region 24 side with respect to the upper electrode 30b of the capacitor 32b.

このように、キャパシタ32a、32bの上部電極30a、30bの下方領域の外側に不純物領域25a、26aを配してもよい。   As described above, the impurity regions 25a and 26a may be arranged outside the regions below the upper electrodes 30a and 30b of the capacitors 32a and 32b.

[変形実施形態]
上記実施形態に限らず種々の変形が可能である。
[Modified Embodiment]
The present invention is not limited to the above embodiment, and various modifications are possible.

例えば、上記実施形態では、半導体層14の材料としてシリコン層を用いる場合を例に説明したが、半導体層14はシリコン層に限定されるものではない。例えば、半導体層14として、ゲルマニウム層等の間接遷移型の半導体層等を用いてもよい。   For example, in the above embodiment, the case where a silicon layer is used as the material of the semiconductor layer 14 has been described as an example, but the semiconductor layer 14 is not limited to the silicon layer. For example, an indirect transition type semiconductor layer such as a germanium layer may be used as the semiconductor layer 14.

また、上記実施形態では、絶縁膜28としてシリコン酸化膜を用いたが、絶縁膜28はシリコン酸化膜に限定されるものではない。例えば、絶縁膜28として、Hf酸化膜等を用いてもよい。また、絶縁膜28として、シリコン窒化膜等を用いてもよい。   In the above embodiment, a silicon oxide film is used as the insulating film 28. However, the insulating film 28 is not limited to a silicon oxide film. For example, an Hf oxide film or the like may be used as the insulating film 28. Further, as the insulating film 28, a silicon nitride film or the like may be used.

また、上記実施形態では、光導波路18a〜18fをリブ型に加工する場合を例に説明したが、これに限定されるものではなく、光導波路18a〜18fを他の形状に加工してもよい。   Moreover, although the said embodiment demonstrated to the example the case where the optical waveguides 18a-18f were processed into a rib type, it is not limited to this, You may process the optical waveguides 18a-18f into another shape. .

また、上記実施形態では、光半導体装置を光変調器として動作させる場合を例に説明したが、光変調器に限定されるものではなく、光スイッチとして動作させてもよい。   In the above embodiment, the case where the optical semiconductor device is operated as an optical modulator has been described as an example. However, the optical semiconductor device is not limited to the optical modulator, and may be operated as an optical switch.

上記実施形態に関し、更に以下の付記を開示する。   Regarding the above embodiment, the following additional notes are disclosed.

(付記1)
基板上に形成された真性半導体の半導体層と、
前記半導体層の一部である第1の光導波路と、
前記半導体層の他の一部であり、前記第1の光導波路の第1の側に、前記第1の光導波路と並行するように形成された第2の光導波路と、
前記第1の光導波路の前記第1の側の反対の第2の側における前記半導体層に形成され、第1導電型の不純物が導入された第1の不純物領域と、
前記第1の光導波路の前記第1の側における前記半導体層に形成され、第1導電型と反対の第2導電型の不純物が導入された第2の不純物領域と、
前記第2の光導波路の前記第2の側における前記半導体層に形成され、第1導電型の不純物が導入され、前記第2の不純物領域に接続された第3の不純物領域と、
前記第2の光導波路の前記第1の側における前記半導体層に形成され、第2導電型の不純物が導入された第4の不純物領域と、
前記第2の不純物領域の一部である第1の下部電極と、少なくとも前記第1の下部電極上に形成された第1の絶縁膜と、前記第1の絶縁膜上に形成された第1の上部電極とを有する第1のキャパシタと、
前記第1の上部電極の下方領域の一部における前記半導体層に形成され、第2導電型の不純物が導入された第5の不純物領域と、
前記第4の不純物領域の一部である第2の下部電極と、少なくとも前記第2の下部電極上に形成された第2の絶縁膜と、前記第2の絶縁膜上に形成された第2の上部電極とを有する第2のキャパシタと、
前記第2の上部電極の下方領域の一部における前記半導体層に形成され、第1導電型の不純物が導入された第6の不純物領域と
を有することを特徴とする光半導体装置。
(Appendix 1)
An intrinsic semiconductor layer formed on a substrate;
A first optical waveguide that is part of the semiconductor layer;
A second optical waveguide that is another part of the semiconductor layer and is formed on the first side of the first optical waveguide so as to be parallel to the first optical waveguide;
A first impurity region formed in the semiconductor layer on the second side opposite to the first side of the first optical waveguide and doped with a first conductivity type impurity;
A second impurity region formed in the semiconductor layer on the first side of the first optical waveguide and introduced with an impurity of a second conductivity type opposite to the first conductivity type;
A third impurity region formed in the semiconductor layer on the second side of the second optical waveguide, introduced with a first conductivity type impurity, and connected to the second impurity region;
A fourth impurity region formed in the semiconductor layer on the first side of the second optical waveguide and doped with a second conductivity type impurity;
A first lower electrode which is a part of the second impurity region; a first insulating film formed on at least the first lower electrode; and a first formed on the first insulating film. A first capacitor having a plurality of upper electrodes;
A fifth impurity region formed in the semiconductor layer in a part of the lower region of the first upper electrode and introduced with a second conductivity type impurity;
A second lower electrode which is a part of the fourth impurity region; a second insulating film formed on at least the second lower electrode; and a second insulating film formed on the second insulating film. A second capacitor having a top electrode of
An optical semiconductor device comprising: a sixth impurity region formed in the semiconductor layer in a part of a lower region of the second upper electrode and doped with a first conductivity type impurity.

(付記2)
基板上に形成された真性半導体の半導体層と、
前記半導体層の一部である第1の光導波路と、
前記半導体層の他の一部であり、前記第1の光導波路の第1の側に、前記第1の光導波路と並行するように形成された第2の光導波路と、
前記第1の光導波路の前記第1の側の反対の第2の側における前記半導体層に形成され、第1導電型の不純物が導入された第1の不純物領域と、
前記第1の光導波路の前記第1の側における前記半導体層に形成され、第1導電型と反対の第2導電型の不純物が導入された第2の不純物領域と、
前記第2の光導波路の前記第2の側における前記半導体層に形成され、第1導電型の不純物が導入され、前記第2の不純物領域に接続された第3の不純物領域と、
前記第2の光導波路の前記第1の側における前記半導体層に形成され、第2導電型の不純物が導入された第4の不純物領域と、
前記第1の不純物領域の一部である第1の下部電極と、少なくとも前記第1の下部電極上に形成された第1の絶縁膜と、前記第1の絶縁膜上に形成された第1の上部電極とを有する第1のキャパシタと、
前記第1の下部電極の前記第2の側における前記半導体層に形成され、前記第1の不純物領域より低い不純物濃度で第1導電型の不純物が導入された第5の不純物領域と、
前記第4の不純物領域の一部である第2の下部電極と、少なくとも前記第2の下部電極上に形成された第2の絶縁膜と、前記第2の絶縁膜上に形成された第2の上部電極とを有する第2のキャパシタと、
前記第2の下部電極の前記第1の側における前記半導体層に形成され、前記第4の不純物領域より低い不純物濃度で第2導電型の不純物が導入された第6の不純物領域と
を有することを特徴とする光半導体装置。
(Appendix 2)
An intrinsic semiconductor layer formed on a substrate;
A first optical waveguide that is part of the semiconductor layer;
A second optical waveguide that is another part of the semiconductor layer and is formed on the first side of the first optical waveguide so as to be parallel to the first optical waveguide;
A first impurity region formed in the semiconductor layer on the second side opposite to the first side of the first optical waveguide and doped with a first conductivity type impurity;
A second impurity region formed in the semiconductor layer on the first side of the first optical waveguide and introduced with an impurity of a second conductivity type opposite to the first conductivity type;
A third impurity region formed in the semiconductor layer on the second side of the second optical waveguide, introduced with a first conductivity type impurity, and connected to the second impurity region;
A fourth impurity region formed in the semiconductor layer on the first side of the second optical waveguide and doped with a second conductivity type impurity;
A first lower electrode which is a part of the first impurity region; at least a first insulating film formed on the first lower electrode; and a first insulating film formed on the first insulating film. A first capacitor having a plurality of upper electrodes;
A fifth impurity region formed in the semiconductor layer on the second side of the first lower electrode and doped with an impurity of a first conductivity type at a lower impurity concentration than the first impurity region;
A second lower electrode which is a part of the fourth impurity region; a second insulating film formed on at least the second lower electrode; and a second insulating film formed on the second insulating film. A second capacitor having a top electrode of
And a sixth impurity region formed in the semiconductor layer on the first side of the second lower electrode and doped with an impurity of a second conductivity type at an impurity concentration lower than that of the fourth impurity region. An optical semiconductor device.

(付記3)
請求項1又は2記載の光半導体装置において、
前記第1の上部電極、前記第2の上部電極、前記第5の不純物領域及び前記第6の不純物領域は、前記第1の光導波路及び前記第2の光導波路と並行するように形成されている
ことを特徴とする光半導体装置。
(Appendix 3)
The optical semiconductor device according to claim 1 or 2,
The first upper electrode, the second upper electrode, the fifth impurity region, and the sixth impurity region are formed in parallel with the first optical waveguide and the second optical waveguide. An optical semiconductor device characterized by comprising:

(付記4)
請求項1乃至3のいずれかに記載の光半導体装置において、
前記半導体層は、シリコン層又はゲルマニウム層である
ことを特徴とする光半導体装置。
(Appendix 4)
The optical semiconductor device according to any one of claims 1 to 3,
The optical semiconductor device, wherein the semiconductor layer is a silicon layer or a germanium layer.

(付記5)
基板上に形成された真性半導体の半導体層と;前記半導体層の一部である第1の光導波路と;前記半導体層の他の一部であり、前記第1の光導波路の第1の側に、前記第1の光導波路と並行するように形成された第2の光導波路と;前記第1の光導波路の前記第1の側の反対の第2の側における前記半導体層に形成され、第1導電型の不純物が導入された第1の不純物領域と;前記第1の光導波路の前記第1の側における前記半導体層に形成され、第1導電型と反対の第2導電型の不純物が導入された第2の不純物領域と;前記第2の光導波路の前記第2の側における前記半導体層に形成され、第1導電型の不純物が導入され、前記第2の不純物領域に接続された第3の不純物領域と;前記第2の光導波路の前記第1の側における前記半導体層に形成され、第2導電型の不純物が導入された第4の不純物領域と;前記第2の不純物領域の一部である第1の下部電極と、少なくとも前記第1の下部電極上に形成された第1の絶縁膜と、前記第1の絶縁膜上に形成された第1の上部電極とを有する第1のキャパシタと;前記第1の上部電極の下方領域の一部における前記半導体層に形成され、第2導電型の不純物が導入された第5の不純物領域と;前記第4の不純物領域の一部である第2の下部電極と、少なくとも前記第2の下部電極上に形成された第2の絶縁膜と、前記第2の絶縁膜上に形成された第2の上部電極とを有する第2のキャパシタと;前記第2の上部電極の下方領域の一部における前記半導体層に形成され、第1導電型の不純物が導入された第6の不純物領域と、前記第5の不純物領域の前記第2の側における前記第1の不純物領域に接続された第1の電極と、前記第2の不純物領域及び前記第3の不純物領域に接続された第2の電極と、前記第6の不純物領域の前記第1の側における前記第4の不純物領域に接続された第3の電極とを有する光半導体装置の駆動方法であって、
前記第1の電極を第1の電位に接続し、前記第3の電極を前記第1の電位より低い第2の電位に接続し、前記第1の上部電極を前記第1の電位より低く、前記第2の電位より高い第3の電位に接続し、前記第2の上部電極を前記第3の電位より低く、前記第2の電位より高い第4の電位に接続し、前記第3の電位以下、前記第4の電位以上の範囲内において変化する入力信号を前記第2の電極に印加する
ことを特徴とする光半導体装置の駆動方法。
(Appendix 5)
An intrinsic semiconductor layer formed on the substrate; a first optical waveguide that is part of the semiconductor layer; and another part of the semiconductor layer that is a first side of the first optical waveguide. A second optical waveguide formed parallel to the first optical waveguide; and formed on the semiconductor layer on the second side opposite to the first side of the first optical waveguide; A first impurity region doped with an impurity of a first conductivity type; an impurity of a second conductivity type formed in the semiconductor layer on the first side of the first optical waveguide and opposite to the first conductivity type A second impurity region into which is introduced; and formed in the semiconductor layer on the second side of the second optical waveguide, wherein a first conductivity type impurity is introduced and connected to the second impurity region. A third impurity region; and the semiconductor on the first side of the second optical waveguide A fourth impurity region doped with an impurity of the second conductivity type; a first lower electrode which is a part of the second impurity region; and at least formed on the first lower electrode. A first capacitor having a first insulating film and a first upper electrode formed on the first insulating film; the semiconductor layer in a part of a lower region of the first upper electrode; A fifth impurity region formed and doped with an impurity of the second conductivity type; a second lower electrode which is a part of the fourth impurity region; and at least formed on the second lower electrode A second capacitor having a second insulating film and a second upper electrode formed on the second insulating film; formed on the semiconductor layer in a part of a lower region of the second upper electrode; A sixth impurity region doped with an impurity of the first conductivity type; A first electrode connected to the first impurity region on the second side of the impurity region; a second electrode connected to the second impurity region and the third impurity region; And a third electrode connected to the fourth impurity region on the first side of the sixth impurity region.
Connecting the first electrode to a first potential, connecting the third electrode to a second potential lower than the first potential, and lowering the first upper electrode below the first potential; A third potential higher than the second potential, the second upper electrode connected to a fourth potential lower than the third potential and higher than the second potential, and the third potential; Hereinafter, an input signal that changes in a range equal to or higher than the fourth potential is applied to the second electrode. A method for driving an optical semiconductor device, comprising:

(付記6)
基板上に形成された真性半導体の半導体層と、前記半導体層の一部である第1の光導波路と、前記半導体層の他の一部であり、前記第1の光導波路の第1の側に、前記第1の光導波路と並行するように形成された第2の光導波路と、前記第1の光導波路の前記第1の側の反対の第2の側における前記半導体層に形成され、第1導電型の不純物が導入された第1の不純物領域と、前記第1の光導波路の前記第1の側における前記半導体層に形成され、第1導電型と反対の第2導電型の不純物が導入された第2の不純物領域と、前記第2の光導波路の前記第2の側における前記半導体層に形成され、第1導電型の不純物が導入され、前記第2の不純物領域に接続された第3の不純物領域と、前記第2の光導波路の前記第1の側における前記半導体層に形成され、第2導電型の不純物が導入された第4の不純物領域と、前記第1の不純物領域の一部である第1の下部電極と、少なくとも前記第1の下部電極上に形成された第1の絶縁膜と、前記第1の絶縁膜上に形成された第1の上部電極とを有する第1のキャパシタと、前記第1の下部電極の前記第2の側における前記半導体層に形成され、前記第1の不純物領域より低い不純物濃度で第1導電型の不純物が導入された第5の不純物領域と、前記第4の不純物領域の一部である第2の下部電極と、少なくとも前記第2の下部電極上に形成された第2の絶縁膜と、前記第2の絶縁膜上に形成された第2の上部電極とを有する第2のキャパシタと、前記第2の下部電極の前記第1の側における前記半導体層に形成され、前記第4の不純物領域より低い不純物濃度で第2導電型の不純物が導入された第6の不純物領域とを有する光半導体装置の駆動方法であって、
前記第1の電極を第1の電位に接続し、前記第3の電極を前記第1の電位より低い第2の電位に接続し、前記第1の上部電極を第3の電位に接続し、前記第2の上部電極を第4の電位に接続し、前記第1の電位以下、前記第2の電位以上の範囲内において変化する入力信号を前記第2の電極に印加する
ことを特徴とする光半導体装置の駆動方法。
(Appendix 6)
An intrinsic semiconductor layer formed on the substrate; a first optical waveguide that is part of the semiconductor layer; and another part of the semiconductor layer that is a first side of the first optical waveguide. A second optical waveguide formed so as to be parallel to the first optical waveguide, and the semiconductor layer on the second side opposite to the first side of the first optical waveguide, A first impurity region doped with a first conductivity type impurity and a second conductivity type impurity formed in the semiconductor layer on the first side of the first optical waveguide and opposite to the first conductivity type; Is formed in the semiconductor layer on the second side of the second optical waveguide, the first conductivity type impurity is introduced, and is connected to the second impurity region. A third impurity region and the semiconductor on the first side of the second optical waveguide A fourth impurity region doped with an impurity of a second conductivity type, a first lower electrode that is a part of the first impurity region, and at least formed on the first lower electrode. A first capacitor having a first insulating film and a first upper electrode formed on the first insulating film; and the semiconductor layer on the second side of the first lower electrode. A fifth impurity region formed and doped with an impurity of a first conductivity type at an impurity concentration lower than that of the first impurity region; a second lower electrode that is a part of the fourth impurity region; and at least A second capacitor having a second insulating film formed on the second lower electrode; a second upper electrode formed on the second insulating film; and a second capacitor formed on the second lower electrode. The fourth impurity region formed in the semiconductor layer on the first side; Ri a sixth driving method for an optical semiconductor device having an impurity region of an impurity of the second conductivity type is introduced at a low impurity concentration,
Connecting the first electrode to a first potential, connecting the third electrode to a second potential lower than the first potential, connecting the first upper electrode to a third potential; The second upper electrode is connected to a fourth potential, and an input signal that changes within a range equal to or lower than the first potential and equal to or higher than the second potential is applied to the second electrode. Driving method of optical semiconductor device.

(付記7)
基板上に形成された真性半導体の半導体層をエッチングすることにより、前記半導体層の一部に第1の光導波路を形成し、前記第1の光導波路の第1の側における前記半導体層の他の一部に、前記第1の光導波路と並行するように第2の光導波路を形成する工程と、
前記第1の光導波路の前記第1の側の反対の第2の側における前記半導体層のうちの、第1の所定領域を除く領域に、第1導電型の不純物を導入することにより、第1の不純物領域を形成し、前記第2の光導波路の前記第2の側における前記半導体層に、第1導電型の不純物を導入することにより、第2の不純物領域を形成する工程と、
前記第1の光導波路の前記第1の側における前記半導体層に、第2導電型の不純物を導入することにより、第3の不純物領域を形成し、前記第2の光導波路の前記第1の側における前記半導体層のうちの、第2の所定領域を除く領域に、第2導電型の不純物を導入することにより、第4の不純物領域を形成する工程と、
前記第1の所定領域における前記半導体層に第2導電型の不純物を導入することにより、第5の不純物領域を形成する工程と、
前記第2の所定領域における前記半導体層に第1導電型の不純物を導入することにより、第6の不純物領域を形成する工程と、
前記第1の不純物領域及び前記第5の不純物領域上に第1の絶縁膜を介して第1の上部電極を形成することにより、前記第1の不純物領域の一部である第1の下部電極と、前記第1の絶縁膜と、前記第1の上部電極とを有する第1のキャパシタを形成し、前記第4の不純物領域及び前記第6の不純物領域上に第2の絶縁膜を介して第2の上部電極を形成することにより、前記第4の不純物領域の一部である第2の下部電極と、前記第2の絶縁膜と、前記第2の上部電極とを有する第2のキャパシタを形成する工程と
を有することを特徴とする光半導体装置の製造方法。
(Appendix 7)
By etching the intrinsic semiconductor layer formed on the substrate, a first optical waveguide is formed in a part of the semiconductor layer, and other than the semiconductor layer on the first side of the first optical waveguide. Forming a second optical waveguide in parallel with the first optical waveguide in a part of
By introducing a first conductivity type impurity into a region excluding the first predetermined region of the semiconductor layer on the second side opposite to the first side of the first optical waveguide, Forming a first impurity region, and introducing a first conductivity type impurity into the semiconductor layer on the second side of the second optical waveguide, thereby forming a second impurity region;
A third impurity region is formed by introducing an impurity of a second conductivity type into the semiconductor layer on the first side of the first optical waveguide, and the first impurity of the second optical waveguide is formed. A step of forming a fourth impurity region by introducing a second conductivity type impurity into a region of the semiconductor layer on the side excluding the second predetermined region;
Forming a fifth impurity region by introducing a second conductivity type impurity into the semiconductor layer in the first predetermined region;
Forming a sixth impurity region by introducing a first conductivity type impurity into the semiconductor layer in the second predetermined region;
Forming a first upper electrode on the first impurity region and the fifth impurity region via a first insulating film, thereby forming a first lower electrode which is a part of the first impurity region; A first capacitor having the first insulating film and the first upper electrode is formed, and a second insulating film is disposed on the fourth impurity region and the sixth impurity region via the second insulating film. By forming a second upper electrode, a second capacitor having a second lower electrode that is a part of the fourth impurity region, the second insulating film, and the second upper electrode And a method of manufacturing an optical semiconductor device.

(付記8)
基板上に形成された真性半導体の半導体層をエッチングすることにより、前記半導体層の一部に第1の光導波路を形成し、前記第1の光導波路の第1の側における前記半導体層の他の一部に、前記第1の光導波路と並行するように第2の光導波路を形成する工程と、
前記第1の光導波路の前記第1の側の反対の第2の側における前記半導体層のうちの、第1の所定領域を除く領域に、第1導電型の不純物を導入することにより、第1の不純物領域を形成し、前記第2の光導波路の前記第2の側における前記半導体層に、第1導電型の不純物を導入することにより、第2の不純物領域を形成する工程と、
前記第1の光導波路の前記第1の側における前記半導体層に、第2導電型の不純物を導入することにより、第3の不純物領域を形成し、前記第2の光導波路の前記第1の側における前記半導体層のうちの、第2の所定領域を除く領域に、第2導電型の不純物を導入することにより、第4の不純物領域を形成する工程と、
前記第1の所定領域における前記半導体層に第1導電型の不純物を導入することにより、前記第1の不純物領域より不純物濃度が低い第5の不純物領域を形成する工程と、
前記第2の所定領域における前記半導体層に第2導電型の不純物を導入することにより、前記第4の不純物領域より不純物濃度が低い第6の不純物領域を形成する工程と、
前記第5の不純物領域の前記第1の側の前記第1の不純物領域上に第1の絶縁膜を介して第1の上部電極を形成することにより、前記第1の不純物領域の一部である第1の下部電極と、前記第1の絶縁膜と、前記第1の上部電極とを有する第1のキャパシタを形成し、前記第6の不純物領域の前記第2の側の前記第4の不純物領域上に第2の絶縁膜を介して第2の上部電極を形成することにより、前記第4の不純物領域の一部である第2の下部電極と、前記第2の絶縁膜と、前記第2の上部電極とを有する第2のキャパシタを形成する工程と
を有することを特徴とする光半導体装置の製造方法。
(Appendix 8)
By etching the intrinsic semiconductor layer formed on the substrate, a first optical waveguide is formed in a part of the semiconductor layer, and other than the semiconductor layer on the first side of the first optical waveguide. Forming a second optical waveguide in parallel with the first optical waveguide in a part of
By introducing a first conductivity type impurity into a region excluding the first predetermined region of the semiconductor layer on the second side opposite to the first side of the first optical waveguide, Forming a first impurity region, and introducing a first conductivity type impurity into the semiconductor layer on the second side of the second optical waveguide, thereby forming a second impurity region;
A third impurity region is formed by introducing an impurity of a second conductivity type into the semiconductor layer on the first side of the first optical waveguide, and the first impurity of the second optical waveguide is formed. A step of forming a fourth impurity region by introducing a second conductivity type impurity into a region of the semiconductor layer on the side excluding the second predetermined region;
Forming a fifth impurity region having an impurity concentration lower than that of the first impurity region by introducing a first conductivity type impurity into the semiconductor layer in the first predetermined region;
Forming a sixth impurity region having an impurity concentration lower than that of the fourth impurity region by introducing a second conductivity type impurity into the semiconductor layer in the second predetermined region;
A first upper electrode is formed on the first impurity region on the first side of the fifth impurity region with a first insulating film interposed therebetween, whereby a part of the first impurity region is formed. Forming a first capacitor having a first lower electrode, the first insulating film, and the first upper electrode; and forming the fourth capacitor on the second side of the sixth impurity region. By forming a second upper electrode over the impurity region via a second insulating film, a second lower electrode which is a part of the fourth impurity region, the second insulating film, Forming a second capacitor having a second upper electrode. A method for manufacturing an optical semiconductor device, comprising:

(付記9)
請求項7又は8記載の光半導体装置の製造方法において、
前記第5の不純物領域を形成する工程では、前記第5の不純物領域を前記第1の光導波路と並行するように形成し、
前記第6の不純物領域を形成する工程では、前記第6の不純物領域を前記第2の光導波路と並行するように形成し、
前記第1のキャパシタ及び前記第2のキャパシタを形成する工程では、前記第1の上部電極を前記第1の光導波路と並行するように形成し、前記第2の上部電極を前記第2の光導波路と並行するように形成する
ことを特徴とする光半導体装置の製造方法。
(Appendix 9)
In the manufacturing method of the optical semiconductor device according to claim 7 or 8,
In the step of forming the fifth impurity region, the fifth impurity region is formed in parallel with the first optical waveguide,
In the step of forming the sixth impurity region, the sixth impurity region is formed in parallel with the second optical waveguide,
In the step of forming the first capacitor and the second capacitor, the first upper electrode is formed so as to be parallel to the first optical waveguide, and the second upper electrode is formed as the second light guide. An optical semiconductor device manufacturing method, wherein the optical semiconductor device is formed in parallel with a waveguide.

(付記10)
請求項7乃至9のいずれかに記載の光半導体装置の製造方法において、
前記半導体層は、シリコン層又はゲルマニウム層である
ことを特徴とする光半導体装置の製造方法。
(Appendix 10)
In the manufacturing method of the optical semiconductor device according to any one of claims 7 to 9,
The method for manufacturing an optical semiconductor device, wherein the semiconductor layer is a silicon layer or a germanium layer.

10…半導体基板、シリコン基板
12…絶縁膜、埋め込み絶縁膜
14…半導体層、シリコン層
14a、14b…I型半導体
15…SOI基板
16a、16b…PIN構造、PINダイオード
18a〜18f…光導波路
19…P型不純物領域
20…P型不純物領域
21…N型不純物領域
22…P型不純物領域
23…N型不純物領域
24…N型不純物領域
25…N型不純物領域
25a…P型不純物領域
26…P型不純物領域
26a…N型不純物領域
28…絶縁膜
30…ポリシリコン膜
30a…P型のポリシリコン膜、上部電極
30b…N型のポリシリコン膜、上部電極
32a、30b…キャパシタ
34…層間絶縁膜
36a〜36e…開口部
38…シリサイド膜
40…密着層
42a〜42e…配線層、電極
44…フォトレジスト膜
46…フォトレジスト膜
48a〜48c…開口部
50…フォトレジスト膜
52a〜52c…開口部
54…フォトレジスト膜
55…開口部
56…フォトレジスト膜
57…開口部
58…フォトレジスト膜
60…開口部
62…フォトレジスト膜
64…開口部
66…フォトレジスト膜
DESCRIPTION OF SYMBOLS 10 ... Semiconductor substrate, silicon substrate 12 ... Insulating film, buried insulating film 14 ... Semiconductor layer, silicon layers 14a, 14b ... I-type semiconductor 15 ... SOI substrates 16a, 16b ... PIN structure, PIN diodes 18a-18f ... Optical waveguide 19 ... P-type impurity region 20 ... P-type impurity region 21 ... N-type impurity region 22 ... P-type impurity region 23 ... N-type impurity region 24 ... N-type impurity region 25 ... N-type impurity region 25a ... P-type impurity region 26 ... P-type Impurity region 26a ... N-type impurity region 28 ... insulating film 30 ... polysilicon film 30a ... P-type polysilicon film, upper electrode 30b ... N-type polysilicon film, upper electrodes 32a, 30b ... capacitor 34 ... interlayer insulating film 36a ... 36e ... opening 38 ... silicide film 40 ... adhesion layers 42a to 42e ... wiring layer, electrode 44 ... photoresist film 46 ... photoresist Film 48a-48c ... opening 50 ... photoresist film 52a-52c ... opening 54 ... photoresist film 55 ... opening 56 ... photoresist film 57 ... opening 58 ... photoresist film 60 ... opening 62 ... photoresist Film 64 ... opening 66 ... photoresist film

Claims (6)

基板上に形成された真性半導体の半導体層と、
前記半導体層の一部である第1の光導波路と、
前記半導体層の他の一部であり、前記第1の光導波路の第1の側に、前記第1の光導波路と並行するように形成された第2の光導波路と、
前記第1の光導波路の前記第1の側の反対の第2の側における前記半導体層に形成され、第1導電型の不純物が導入された第1の不純物領域と、
前記第1の光導波路の前記第1の側における前記半導体層に形成され、第1導電型と反対の第2導電型の不純物が導入された第2の不純物領域と、
前記第2の光導波路の前記第2の側における前記半導体層に形成され、第1導電型の不純物が導入され、前記第2の不純物領域に接続された第3の不純物領域と、
前記第2の光導波路の前記第1の側における前記半導体層に形成され、第2導電型の不純物が導入された第4の不純物領域と、
前記第1の不純物領域の一部である第1の下部電極と、少なくとも前記第1の下部電極上に形成された第1の絶縁膜と、前記第1の絶縁膜上に形成された第1の上部電極とを有する第1のキャパシタと、
前記第1の上部電極の下方領域の一部における前記半導体層に形成され、第2導電型の不純物が導入された第5の不純物領域と、
前記第4の不純物領域の一部である第2の下部電極と、少なくとも前記第2の下部電極上に形成された第2の絶縁膜と、前記第2の絶縁膜上に形成された第2の上部電極とを有する第2のキャパシタと、
前記第2の上部電極の下方領域の一部における前記半導体層に形成され、第1導電型の不純物が導入された第6の不純物領域と
前記第5の不純物領域の前記第2の側における前記第1の不純物領域に接続された第1の電極と、
前記第2の不純物領域及び前記第3の不純物領域に接続された第2の電極と、
前記第6の不純物領域の前記第1の側における前記第4の不純物領域に接続された第3の電極と
を有することを特徴とする光半導体装置。
An intrinsic semiconductor layer formed on a substrate;
A first optical waveguide that is part of the semiconductor layer;
A second optical waveguide that is another part of the semiconductor layer and is formed on the first side of the first optical waveguide so as to be parallel to the first optical waveguide;
A first impurity region formed in the semiconductor layer on the second side opposite to the first side of the first optical waveguide and doped with a first conductivity type impurity;
A second impurity region formed in the semiconductor layer on the first side of the first optical waveguide and introduced with an impurity of a second conductivity type opposite to the first conductivity type;
A third impurity region formed in the semiconductor layer on the second side of the second optical waveguide, introduced with a first conductivity type impurity, and connected to the second impurity region;
A fourth impurity region formed in the semiconductor layer on the first side of the second optical waveguide and doped with a second conductivity type impurity;
A first lower electrode which is a part of the first impurity region ; at least a first insulating film formed on the first lower electrode; and a first insulating film formed on the first insulating film. A first capacitor having a plurality of upper electrodes;
A fifth impurity region formed in the semiconductor layer in a part of the lower region of the first upper electrode and introduced with a second conductivity type impurity;
A second lower electrode which is a part of the fourth impurity region; a second insulating film formed on at least the second lower electrode; and a second insulating film formed on the second insulating film. A second capacitor having a top electrode of
A sixth impurity region formed in the semiconductor layer in a part of the lower region of the second upper electrode and doped with an impurity of the first conductivity type ;
A first electrode connected to the first impurity region on the second side of the fifth impurity region;
A second electrode connected to the second impurity region and the third impurity region;
An optical semiconductor device comprising: a third electrode connected to the fourth impurity region on the first side of the sixth impurity region .
基板上に形成された真性半導体の半導体層と、
前記半導体層の一部である第1の光導波路と、
前記半導体層の他の一部であり、前記第1の光導波路の第1の側に、前記第1の光導波路と並行するように形成された第2の光導波路と、
前記第1の光導波路の前記第1の側の反対の第2の側における前記半導体層に形成され、第1導電型の不純物が導入された第1の不純物領域と、
前記第1の光導波路の前記第1の側における前記半導体層に形成され、第1導電型と反対の第2導電型の不純物が導入された第2の不純物領域と、
前記第2の光導波路の前記第2の側における前記半導体層に形成され、第1導電型の不純物が導入され、前記第2の不純物領域に接続された第3の不純物領域と、
前記第2の光導波路の前記第1の側における前記半導体層に形成され、第2導電型の不純物が導入された第4の不純物領域と、
前記第1の不純物領域の一部である第1の下部電極と、少なくとも前記第1の下部電極上に形成された第1の絶縁膜と、前記第1の絶縁膜上に形成された第1の上部電極とを有する第1のキャパシタと、
前記第1の下部電極の前記第2の側における前記半導体層に形成され、前記第1の不純物領域より低い不純物濃度で第1導電型の不純物が導入された第5の不純物領域と、
前記第4の不純物領域の一部である第2の下部電極と、少なくとも前記第2の下部電極上に形成された第2の絶縁膜と、前記第2の絶縁膜上に形成された第2の上部電極とを有する第2のキャパシタと、
前記第2の下部電極の前記第1の側における前記半導体層に形成され、前記第4の不純物領域より低い不純物濃度で第2導電型の不純物が導入された第6の不純物領域と
前記第5の不純物領域の前記第2の側における前記第1の不純物領域に接続された第1の電極と、
前記第2の不純物領域及び前記第3の不純物領域に接続された第2の電極と、
前記第6の不純物領域の前記第1の側における前記第4の不純物領域に接続された第3の電極と
を有することを特徴とする光半導体装置。
An intrinsic semiconductor layer formed on a substrate;
A first optical waveguide that is part of the semiconductor layer;
A second optical waveguide that is another part of the semiconductor layer and is formed on the first side of the first optical waveguide so as to be parallel to the first optical waveguide;
A first impurity region formed in the semiconductor layer on the second side opposite to the first side of the first optical waveguide and doped with a first conductivity type impurity;
A second impurity region formed in the semiconductor layer on the first side of the first optical waveguide and introduced with an impurity of a second conductivity type opposite to the first conductivity type;
A third impurity region formed in the semiconductor layer on the second side of the second optical waveguide, introduced with a first conductivity type impurity, and connected to the second impurity region;
A fourth impurity region formed in the semiconductor layer on the first side of the second optical waveguide and doped with a second conductivity type impurity;
A first lower electrode which is a part of the first impurity region; at least a first insulating film formed on the first lower electrode; and a first insulating film formed on the first insulating film. A first capacitor having a plurality of upper electrodes;
A fifth impurity region formed in the semiconductor layer on the second side of the first lower electrode and doped with an impurity of a first conductivity type at a lower impurity concentration than the first impurity region;
A second lower electrode which is a part of the fourth impurity region; a second insulating film formed on at least the second lower electrode; and a second insulating film formed on the second insulating film. A second capacitor having a top electrode of
A sixth impurity region formed in the semiconductor layer on the first side of the second lower electrode and doped with a second conductivity type impurity at a lower impurity concentration than the fourth impurity region ;
A first electrode connected to the first impurity region on the second side of the fifth impurity region;
A second electrode connected to the second impurity region and the third impurity region;
An optical semiconductor device comprising: a third electrode connected to the fourth impurity region on the first side of the sixth impurity region .
請求項1又は2記載の光半導体装置において、
前記第1の上部電極、前記第2の上部電極、前記第5の不純物領域及び前記第6の不純物領域は、前記第1の光導波路及び前記第2の光導波路と並行するように形成されている
ことを特徴とする光半導体装置。
The optical semiconductor device according to claim 1 or 2,
The first upper electrode, the second upper electrode, the fifth impurity region, and the sixth impurity region are formed in parallel with the first optical waveguide and the second optical waveguide. An optical semiconductor device characterized by comprising:
請求項1乃至3のいずれか1項に記載の光半導体装置において、
前記半導体層は、シリコン層又はゲルマニウム層である
ことを特徴とする光半導体装置。
The optical semiconductor device according to any one of claims 1 to 3,
The optical semiconductor device, wherein the semiconductor layer is a silicon layer or a germanium layer.
基板上に形成された真性半導体の半導体層と;前記半導体層の一部である第1の光導波路と;前記半導体層の他の一部であり、前記第1の光導波路の第1の側に、前記第1の光導波路と並行するように形成された第2の光導波路と;前記第1の光導波路の前記第1の側の反対の第2の側における前記半導体層に形成され、第1導電型の不純物が導入された第1の不純物領域と;前記第1の光導波路の前記第1の側における前記半導体層に形成され、第1導電型と反対の第2導電型の不純物が導入された第2の不純物領域と;前記第2の光導波路の前記第2の側における前記半導体層に形成され、第1導電型の不純物が導入され、前記第2の不純物領域に接続された第3の不純物領域と;前記第2の光導波路の前記第1の側における前記半導体層に形成され、第2導電型の不純物が導入された第4の不純物領域と;前記第1の不純物領域の一部である第1の下部電極と、少なくとも前記第1の下部電極上に形成された第1の絶縁膜と、前記第1の絶縁膜上に形成された第1の上部電極とを有する第1のキャパシタと;前記第1の上部電極の下方領域の一部における前記半導体層に形成され、第2導電型の不純物が導入された第5の不純物領域と;前記第4の不純物領域の一部である第2の下部電極と、少なくとも前記第2の下部電極上に形成された第2の絶縁膜と、前記第2の絶縁膜上に形成された第2の上部電極とを有する第2のキャパシタと;前記第2の上部電極の下方領域の一部における前記半導体層に形成され、第1導電型の不純物が導入された第6の不純物領域と、前記第5の不純物領域の前記第2の側における前記第1の不純物領域に接続された第1の電極と、前記第2の不純物領域及び前記第3の不純物領域に接続された第2の電極と、前記第6の不純物領域の前記第1の側における前記第4の不純物領域に接続された第3の電極とを有する光半導体装置の駆動方法であって、
前記第1の電極を第1の電位に接続し、前記第3の電極を前記第1の電位より低い第2の電位に接続し、前記第1の上部電極を前記第1の電位より低く、前記第2の電位より高い第3の電位に接続し、前記第2の上部電極を前記第3の電位より低く、前記第2の電位より高い第4の電位に接続し、入力信号を前記第2の電極に印加する
ことを特徴とする光半導体装置の駆動方法。
An intrinsic semiconductor layer formed on the substrate; a first optical waveguide that is part of the semiconductor layer; and another part of the semiconductor layer that is a first side of the first optical waveguide. A second optical waveguide formed parallel to the first optical waveguide; and formed on the semiconductor layer on the second side opposite to the first side of the first optical waveguide; A first impurity region doped with an impurity of a first conductivity type; an impurity of a second conductivity type formed in the semiconductor layer on the first side of the first optical waveguide and opposite to the first conductivity type A second impurity region into which is introduced; and formed in the semiconductor layer on the second side of the second optical waveguide, wherein a first conductivity type impurity is introduced and connected to the second impurity region. A third impurity region; and the semiconductor on the first side of the second optical waveguide Is formed, the impurity of the second conductivity type fourth impurity regions and introduced; the first lower electrode is a part of the first impurity regions, it is formed on at least the first on the lower electrode A first capacitor having a first insulating film and a first upper electrode formed on the first insulating film; the semiconductor layer in a part of a lower region of the first upper electrode; A fifth impurity region formed and doped with an impurity of the second conductivity type; a second lower electrode which is a part of the fourth impurity region; and at least formed on the second lower electrode A second capacitor having a second insulating film and a second upper electrode formed on the second insulating film; formed on the semiconductor layer in a part of a lower region of the second upper electrode; A sixth impurity region doped with an impurity of the first conductivity type; A first electrode connected to the first impurity region on the second side of the impurity region; a second electrode connected to the second impurity region and the third impurity region; And a third electrode connected to the fourth impurity region on the first side of the sixth impurity region.
Connecting the first electrode to a first potential, connecting the third electrode to a second potential lower than the first potential, and lowering the first upper electrode below the first potential; A third potential higher than the second potential, a second upper electrode connected to a fourth potential lower than the third potential and higher than the second potential, and an input signal A method for driving an optical semiconductor device, comprising: applying to the second electrode.
基板上に形成された真性半導体の半導体層と、前記半導体層の一部である第1の光導波路と、前記半導体層の他の一部であり、前記第1の光導波路の第1の側に、前記第1の光導波路と並行するように形成された第2の光導波路と、前記第1の光導波路の前記第1の側の反対の第2の側における前記半導体層に形成され、第1導電型の不純物が導入された第1の不純物領域と、前記第1の光導波路の前記第1の側における前記半導体層に形成され、第1導電型と反対の第2導電型の不純物が導入された第2の不純物領域と、前記第2の光導波路の前記第2の側における前記半導体層に形成され、第1導電型の不純物が導入され、前記第2の不純物領域に接続された第3の不純物領域と、前記第2の光導波路の前記第1の側における前記半導体層に形成され、第2導電型の不純物が導入された第4の不純物領域と、前記第1の不純物領域の一部である第1の下部電極と、少なくとも前記第1の下部電極上に形成された第1の絶縁膜と、前記第1の絶縁膜上に形成された第1の上部電極とを有する第1のキャパシタと、前記第1の下部電極の前記第2の側における前記半導体層に形成され、前記第1の不純物領域より低い不純物濃度で第1導電型の不純物が導入された第5の不純物領域と、前記第4の不純物領域の一部である第2の下部電極と、少なくとも前記第2の下部電極上に形成された第2の絶縁膜と、前記第2の絶縁膜上に形成された第2の上部電極とを有する第2のキャパシタと、前記第2の下部電極の前記第1の側における前記半導体層に形成され、前記第4の不純物領域より低い不純物濃度で第2導電型の不純物が導入された第6の不純物領域と、前記第5の不純物領域の前記第2の側における前記第1の不純物領域に接続された第1の電極と、前記第2の不純物領域及び前記第3の不純物領域に接続された第2の電極と、前記第6の不純物領域の前記第1の側における前記第4の不純物領域に接続された第3の電極とを有する光半導体装置の駆動方法であって、
前記第1の電極を第1の電位に接続し、前記第3の電極を前記第1の電位より低い第2の電位に接続し、前記第1の上部電極を第3の電位に接続し、前記第2の上部電極を第4の電位に接続し、入力信号を前記第2の電極に印加する
ことを特徴とする光半導体装置の駆動方法。
An intrinsic semiconductor layer formed on the substrate; a first optical waveguide that is part of the semiconductor layer; and another part of the semiconductor layer that is a first side of the first optical waveguide. A second optical waveguide formed so as to be parallel to the first optical waveguide, and the semiconductor layer on the second side opposite to the first side of the first optical waveguide, A first impurity region doped with a first conductivity type impurity and a second conductivity type impurity formed in the semiconductor layer on the first side of the first optical waveguide and opposite to the first conductivity type; Is formed in the semiconductor layer on the second side of the second optical waveguide, the first conductivity type impurity is introduced, and is connected to the second impurity region. A third impurity region and the semiconductor on the first side of the second optical waveguide A fourth impurity region doped with an impurity of a second conductivity type, a first lower electrode that is a part of the first impurity region, and at least formed on the first lower electrode. A first capacitor having a first insulating film and a first upper electrode formed on the first insulating film; and the semiconductor layer on the second side of the first lower electrode. A fifth impurity region formed and doped with an impurity of a first conductivity type at an impurity concentration lower than that of the first impurity region; a second lower electrode that is a part of the fourth impurity region; and at least A second capacitor having a second insulating film formed on the second lower electrode; a second upper electrode formed on the second insulating film; and a second capacitor formed on the second lower electrode. The fourth impurity region formed in the semiconductor layer on the first side; A sixth impurity region of a low impurity concentration of the second conductivity type impurity is introduced Ri, a first electrode connected to the first impurity region in said second side of said fifth impurity region of the A second electrode connected to the second impurity region and the third impurity region, and a third electrode connected to the fourth impurity region on the first side of the sixth impurity region. A method of driving an optical semiconductor device having an electrode ,
Connecting the first electrode to a first potential, connecting the third electrode to a second potential lower than the first potential, connecting the first upper electrode to a third potential; A method for driving an optical semiconductor device, comprising: connecting the second upper electrode to a fourth potential; and applying an input signal to the second electrode.
JP2010165167A 2010-07-22 2010-07-22 Optical semiconductor device and driving method thereof Expired - Fee Related JP5633224B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010165167A JP5633224B2 (en) 2010-07-22 2010-07-22 Optical semiconductor device and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010165167A JP5633224B2 (en) 2010-07-22 2010-07-22 Optical semiconductor device and driving method thereof

Publications (2)

Publication Number Publication Date
JP2012027199A JP2012027199A (en) 2012-02-09
JP5633224B2 true JP5633224B2 (en) 2014-12-03

Family

ID=45780200

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010165167A Expired - Fee Related JP5633224B2 (en) 2010-07-22 2010-07-22 Optical semiconductor device and driving method thereof

Country Status (1)

Country Link
JP (1) JP5633224B2 (en)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5747004B2 (en) 2012-08-22 2015-07-08 株式会社フジクラ Optical waveguide device
JP5702756B2 (en) * 2012-08-22 2015-04-15 株式会社フジクラ Optical waveguide device
JP5702757B2 (en) * 2012-08-22 2015-04-15 株式会社フジクラ Optical waveguide device
JP2014174306A (en) * 2013-03-08 2014-09-22 Nippon Telegr & Teleph Corp <Ntt> Optical waveguide structure
EP2980617B1 (en) * 2013-03-25 2020-07-29 Photonics Electronics Technology Research Association Optical end coupling type silicon optical integrated circuit
JP6295115B2 (en) * 2014-03-19 2018-03-14 富士通株式会社 Optical semiconductor device and manufacturing method thereof
JP6701830B2 (en) * 2016-03-11 2020-05-27 富士通株式会社 Modulator and Mach-Zehnder modulator
EP3432059B1 (en) * 2016-03-18 2020-12-09 Nippon Telegraph and Telephone Corporation Optical modulator
JP6781618B2 (en) * 2016-12-09 2020-11-04 日本電信電話株式会社 Light modulator

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2323450A (en) * 1997-03-20 1998-09-23 Secr Defence Optical modulator
FR2868171B1 (en) * 2004-03-29 2006-09-15 Univ Paris Sud HIGH FREQUENCY OPTOELECTRONIC MODULATOR INTEGRATED ON SILICON
US20110176762A1 (en) * 2008-11-13 2011-07-21 Junichi Fujikata Optical modulator and optical modulator fabrication method

Also Published As

Publication number Publication date
JP2012027199A (en) 2012-02-09

Similar Documents

Publication Publication Date Title
JP5633224B2 (en) Optical semiconductor device and driving method thereof
JP5577909B2 (en) Optical semiconductor device and manufacturing method thereof
US9893219B2 (en) Graphene photodetector and graphene optical modulator
US11886056B2 (en) Electro-optical modulator using waveguides with overlapping ridges
WO2014155450A1 (en) Silicon-based electro-optical modulation device
US9239506B2 (en) Dual static electro-optical phase shifter having two control terminals
US10996539B2 (en) Electro-optic modulator
JP2012053399A (en) Optical modulation element
JP6622228B2 (en) Optical modulator and manufacturing method thereof
JP6567541B2 (en) Electro-optic modulator device
EP3111571A1 (en) Detector remodulator
CN110824729A (en) MOS capacitive optical modulator with transparent conductive and low refractive index gates
JP2019008163A (en) Electroabsorption modulator
US20190285916A1 (en) Electroabsorption optical modulator
US20170082877A1 (en) Optical modulator and method for manufacturing same
US20160202504A1 (en) Electro-absorption optical modulation device and method of fabricating the same
JP6409299B2 (en) Optical modulation element and optical modulator
US10795189B2 (en) Electro-optical phase modulator
US10416382B2 (en) Semiconductor device
WO2014156480A1 (en) Optical modulator
TWI838953B (en) III-V/Si HYBRID MOS OPTICAL MODULATOR WITH A TRAVELING-WAVE ELECTRODE
JP2019132923A (en) Optical device
US20240337870A1 (en) Integration of advanced photonic materials in silicon photonic platform
JP2024541317A (en) III-V/Si hybrid MOS optical modulator with traveling wave electrodes

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20130507

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20131028

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140115

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140121

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140324

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140916

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140929

LAPS Cancellation because of no payment of annual fees