JP5617190B2 - 半導体装置の製造方法および半導体装置 - Google Patents
半導体装置の製造方法および半導体装置 Download PDFInfo
- Publication number
- JP5617190B2 JP5617190B2 JP2009124288A JP2009124288A JP5617190B2 JP 5617190 B2 JP5617190 B2 JP 5617190B2 JP 2009124288 A JP2009124288 A JP 2009124288A JP 2009124288 A JP2009124288 A JP 2009124288A JP 5617190 B2 JP5617190 B2 JP 5617190B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- gate
- trench
- semiconductor device
- contact
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 86
- 238000004519 manufacturing process Methods 0.000 title claims description 44
- 239000010410 layer Substances 0.000 claims description 167
- 238000005468 ion implantation Methods 0.000 claims description 31
- 238000000034 method Methods 0.000 claims description 31
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 31
- 229920005591 polysilicon Polymers 0.000 claims description 31
- 230000008569 process Effects 0.000 claims description 22
- 238000009792 diffusion process Methods 0.000 claims description 19
- 239000000758 substrate Substances 0.000 claims description 15
- 239000011229 interlayer Substances 0.000 claims description 13
- 230000001133 acceleration Effects 0.000 claims description 7
- 238000010438 heat treatment Methods 0.000 claims description 7
- 238000002955 isolation Methods 0.000 claims description 7
- 230000015572 biosynthetic process Effects 0.000 claims description 4
- 238000000151 deposition Methods 0.000 claims description 4
- 230000007547 defect Effects 0.000 claims description 3
- 230000008021 deposition Effects 0.000 claims description 3
- 239000012535 impurity Substances 0.000 claims 9
- 230000000149 penetrating effect Effects 0.000 claims 1
- 238000009751 slip forming Methods 0.000 claims 1
- 229910052796 boron Inorganic materials 0.000 description 22
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 13
- 238000005530 etching Methods 0.000 description 12
- 230000017525 heat dissipation Effects 0.000 description 12
- 238000000206 photolithography Methods 0.000 description 11
- 229920002120 photoresistant polymer Polymers 0.000 description 11
- -1 boron ions Chemical class 0.000 description 10
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 7
- 230000015556 catabolic process Effects 0.000 description 7
- 230000000694 effects Effects 0.000 description 7
- 229910052710 silicon Inorganic materials 0.000 description 7
- 239000010703 silicon Substances 0.000 description 7
- 238000004140 cleaning Methods 0.000 description 5
- 150000002500 ions Chemical class 0.000 description 5
- 238000004088 simulation Methods 0.000 description 5
- 230000003647 oxidation Effects 0.000 description 4
- 238000007254 oxidation reaction Methods 0.000 description 4
- 238000004904 shortening Methods 0.000 description 4
- 229910018125 Al-Si Inorganic materials 0.000 description 3
- 229910018520 Al—Si Inorganic materials 0.000 description 3
- 230000004888 barrier function Effects 0.000 description 3
- 239000005380 borophosphosilicate glass Substances 0.000 description 3
- 238000005229 chemical vapour deposition Methods 0.000 description 3
- 239000002131 composite material Substances 0.000 description 3
- 230000006378 damage Effects 0.000 description 3
- 239000007772 electrode material Substances 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 230000005855 radiation Effects 0.000 description 3
- 230000009467 reduction Effects 0.000 description 3
- 125000006850 spacer group Chemical group 0.000 description 3
- 230000008859 change Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000009826 distribution Methods 0.000 description 2
- 238000007689 inspection Methods 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 238000002161 passivation Methods 0.000 description 2
- 230000000737 periodic effect Effects 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- 229910052720 vanadium Inorganic materials 0.000 description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- BUGBHKTXTAQXES-UHFFFAOYSA-N Selenium Chemical compound [Se] BUGBHKTXTAQXES-UHFFFAOYSA-N 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000003213 activating effect Effects 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- HAYXDMNJJFVXCI-UHFFFAOYSA-N arsenic(5+) Chemical compound [As+5] HAYXDMNJJFVXCI-UHFFFAOYSA-N 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 238000000227 grinding Methods 0.000 description 1
- 230000020169 heat generation Effects 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 238000005224 laser annealing Methods 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 238000005036 potential barrier Methods 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 230000002441 reversible effect Effects 0.000 description 1
- 229910052711 selenium Inorganic materials 0.000 description 1
- 239000011669 selenium Substances 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 238000005728 strengthening Methods 0.000 description 1
- 239000002344 surface layer Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/739—Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
- H01L29/7393—Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
- H01L29/7395—Vertical transistors, e.g. vertical IGBT
- H01L29/7396—Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
- H01L29/7397—Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/30—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface
- H01L29/32—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface the imperfections being within the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66234—Bipolar junction transistors [BJT]
- H01L29/66325—Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
- H01L29/66333—Vertical insulated gate bipolar transistors
- H01L29/66348—Vertical insulated gate bipolar transistors with a recessed gate
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Electrodes Of Semiconductors (AREA)
Description
また、マスク合わせのずれを吸収するために設計マージンを大きくとると、トレンチピッチが大きくなり、前述のIE効果が弱まれる。また、独立な二枚のマスク分だけ、工程数が多くなり、工数増加によるコストアップ、あるいはハンドリングミスの発生割合の増加につながる。
本発明は以上の事情を鑑みてなされるもので、フォトマスク数を減らした簡素なプロセスにすることができたり、あるいは各種耐量が高く、あるいはオン電圧の低いIGBTの製造方法を提供する。
自己整合で形成した第1導電型エミッタ層と第2導電型コンタクト層にトレンチコンタクトを形成するとよい。
さらに、p+コンタクト層形成のために注入されたボロンイオンの活性化の手段が、熱拡散であり、前記p+コンタクト層が、前記第1と第2のトレンチの一方の外側の側壁から離間するように拡散させる工程であるとよい。
また、自己整合とすることで、マスク間の合わせ誤差を低減できる。その結果、各種耐量が向上し、あるいはオン電圧の低減が可能となる。
n-ドリフト層1となるn型のフロートゾーン(FZ)シリコンウェハーの第一の主面(以下、単に表面と呼ぶ)に、LOCOS酸化により分離用酸化膜2を選択的に形成する。シリコンウェハーは、他にもCZ,MCZ,あるいはエピタキシャル成長したウェハーでもかまわない。(図1)。
次に前記表面にトレンチエッチングマスク用の酸化膜を堆積し、フォトリソグラフィを実施してフォトレジスト30をパターンニングする(図2)。
つづいてフォトレジストを除去して酸化膜異方性エッチングを行い、トレンチエッチング用酸化膜マスクを形成する(図3)。
その後ゲート酸化膜3を、熱酸化あるいは堆積、あるいはこれらの組み合わせにて形成する。その厚さは、デバイス設計にもよるが、例えば100nmとする。ドープされたポリシリコン4を、トレンチ内部が完全に充填されるように堆積し、フォトリソグラフィを実施してフォトレジスト30をパターンニングする(図5)。
異方性エッチングでポリシリコンをエッチングして、ポリシリコンゲート部分を形成する。その後フォトレジストを除去し、ウェハーを洗浄する。次にフォトリソグラフィを実施してから、硼素イオン注入を行う。イオン注入の条件はデバイス設計に依存するが、例えば100keV、2.5×1013/cm2とする。続いてフォトレジストを除去し、ウェハーを洗浄する(図6)。
以上のイオン注入と拡散で、深さ0.2〜0.3μm、表面濃度1〜2×1020/cm3のn+エミッタ層6、深さ約0.5μmでピーク濃度3〜4×1019/cm3のp+コンタクト層7、および最長ジャンクション深さ2.05μmのpベース層5が形成される。そして、フォトレジストを除去する(図8)。
続いてフォトレジストを除去してウェハーを洗浄し、層間絶縁膜8をマスクとして、異方性エッチングでn+エミッタ層を貫通して、p+コンタクト層の中に到達するようにトレンチコンタクトを形成する。その深さは、例えば0.5μmとする。そこでウェハーを洗浄する(図11)。
ウェハーの表面にバックグラインドテープ35を貼り、裏面(第二の主面)をCMP(Chemical Mechanical Polishing)工程で研削し、ウェハーを薄くする。研削後のウェハーの厚さは、例えば120μmとする。続いて裏面にnフィールドストップ層9を形成するために、n型を示すイオン(例えばリンやセレン、プロトンなど)を注入する。さらにpコレクタ層10を形成するために硼素イオンを注入する。表面の前記バックグラインドテープをはがして、熱ドライブまたはレーザーアニールで、nフィールドストップ層9とpコレクタ層10を活性化させる。以上の手順により、裏面電極からの深さ0.2μmにおけるピーク濃度が3×1017/cm3で、pn接合深さXjが0.8〜0.9μmのpコレクタ層10と、厚さ6μmで、深さXj付近におけるピーク濃度が2.2×1015/cm3のnフィールドストップ層9が形成される。(図12)。
以上のような工程にすることで、プレーナーゲート部分の一部にトレンチゲート部分を形成し、プレーナーゲート部分の端部に自己整合させて、n+エミッタ層6とp+コンタクト層7を同一のマスクで形成することができる。その結果、この2層の形成に必要なマスクは1枚のみとなり、マスク数を削減することができる。また、関連する工程であるレジストの塗布、露光、現像、検査、レジストの除去等の詳細な工程郡が少なくなるので、トータルの工程数も減らすことができ、チップ単価といった製造コストを下げることが可能となる。さらに、自己整合とすることで、マスク間の合わせ誤差がなくなることから、プレーナーゲートもしくはトレンチゲート側壁における、ゲート閾値を決定するポイントのずれが解消される。その結果、閾値が安定し、ラッチアップ現象も生じ難くなる。また、飽和電流密度のばらつきも低減でき、短絡耐量が安定かつ向上させることができる。また、メサ部分の幅もさらに縮小できるので、トレンチピッチ(セルピッチ)を小さくし、オン電圧の低減、またはチップサイズシュリンクも可能となる。
なお、ポリシリコンまたはポリシリコンとゲート酸化膜3との複合で形成したゲートスタックの厚さを厚くすることが重要である。ゲートスタックの厚さを厚くすることで、p+コンタクト層7を形成するための硼素イオン注入の加速エネルギーを高くする場合に、第1主面側から注入された硼素イオンが前記ゲートスタックを貫通させないようにできる。さらに、前記p+コンタクト層7のイオン注入にて注入された硼素イオンの横方向の広がりが、ゲート閾値を決定しているpベース層5の横方向の広がりに影響を与えないようにする必要がある。一例として、p+コンタクト層を形成する硼素のイオン注入の加速エネルギーを150keVとする場合は、前記ゲートスタックの厚さを0.8μmか、またはそれ以上の厚さとする。
.0+3×104.7≒766nmである。したがってポリシリコンゲートスタックまたはポリシリコンと酸化膜の複合ゲートスタックの厚さは、800nm以上であることが望ましい。
前述のような高電圧VCEにおけるコレクタ電流の飽和電流密度は、IGBTの短絡耐量を決めるので、その低減は短絡耐量を向上させるために必要な事項である。しかし飽和電流密度の低減は、素子のオン電圧の増加にもつながるため、両者はトレードオフの関係にある。このトレードオフ特性について、本発明のPTG−IGBTは改善できることがわかった。以下にその詳細を記述する。
IGBTの短絡耐量は、半導体装置自体の耐量(つまりラッチアップ耐量)の他、電気的損失による発熱にも左右される。回路が短絡するとき、IGBTデバイス内部では、コレクタ・エミッタ間電圧と飽和電流(密度)の積で表される損失が発生し、その熱散逸の特性時間はマイクロ秒のオーダーである。しかしながら半導体装置を収納するケースから外部への放熱の特性時間は一般にミリ秒のオーダーであるため、短絡時に発生した熱は瞬時にデバイス内部に閉じ込められる。そのため、半導体装置内部で熱降伏(破壊)が発生する。したがって、半導体装置の短絡耐量は、前述のように最大許容電流密度(つまり飽和電流密度の大小)により決定される。一方で、仮にケースからの放熱の特性時間がマイクロ秒のオーダーにすることができる場合には、IGBTの短絡耐量は飽和電流密度ではなく、放熱の仕方に依存する。したがって、個々の状況に応じて、半導体装置の短絡耐量とオン電圧の関係、さらにはチップサイズとの関係を把握する必要がある。以下、場合分けをして考察する。
(2)短絡耐量が飽和電流密度に律速されていない場合
(2.1)保証動作温度がケースの放熱能力に律速している場合
(2.2)保証動作温度がケースの放熱能力に律速されていない場合
(1)短絡耐量が飽和電流密度に律速されている場合
従来例のIGBTとPTG−IGBTが同等の短絡耐量を確保するためには、PTG−IGBTと従来のIGBTとが同じ短絡(飽和)電流密度を持つ必要がある。しかしながら前記の図20のように、PTG−IGBTの飽和電流密度は従来例よりも高くなっている。そこで、図21に示すように、トレンチ部分を挟んでエミッタコンタクトが形成されている部分とは反対側のメサ部分において、ゲート酸化膜3よりも厚さの厚い分離用酸化膜2の領域を形成して、その長さ△Lを長くすれば、デバイス活性領域におけるチャネ
ル幅(総チャネル長ともいう。チャネル長さではない)、あるいはチャネル密度を小さくできるので、オン電圧をある程度維持した上で、飽和電流密度を下げることができる。表1に、前記の方法で飽和電流を調整(スケーリング)して一定にそろえたときの、デバイス構造と電気的特性のスケーリング結果を示す(二次元シミュレーション値)。
さらに、比較する三つのIGBTのオン電圧を1.75Vと固定して、再度スケーリングを行うと、各デバイスのトレンチピッチ、単位ゲート幅あたりの電流密度(二次元シミュレーション値)、デバイス面積は、表2のようになる。
スケーリングした後のPTG−IGBTと従来例について、定格電流を150Aとしたときの、ターンオフ損失(Eoff)とオン電圧(Von)のトレードオフ関係(二次元シミュレーション値)を、図22−2に示す。従来例のIGBTとPTG−IGBTの長チャネルデバイスは、ほぼ同じトレードオフ関係を有している。一方で、Von=1.75Vの場合をみると、短チャネルのPTG−IGBTは、Eoffが従来例よりも12%大きくなっている。
(2)短絡耐量が飽和電流密度に律速されていない場合
(2.1)保証動作温度がケースの放熱能力に律速している場合
ケースからの放熱の特性時間が半導体素子の熱散逸の特性時間よりも十分長い場合は、保証動作温度がケースの放熱能力に律速される。このような場合、素子のスケーリングを行うときには、素子の放熱面密度を一定にする必要がある。それには、PTG−IGBTの活性面積を従来のIGBTと同じであるとし、所定の動作電流密度(例えば150A/cm2)でのオン電圧を求め、PTG−IGBTの面積をオン電圧に比例してスケーリングすれば良い。定格電流を150Aとする従来例のIGBTの125℃におけるオン電圧を1.75Vと設定したときの、PTG−IGBTの構造パラメータおよび電気的特性のスケーリング結果を、表3で示す。
(2.2)保証動作温度がケースの放熱能力に律速されない場合
ケースからの放熱の特性時間を半導体素子の熱散逸の特性時間と同程度まで小さくできる場合は、保証動作温度がケースの放熱能力に律速されないので、PTG−IGBTのスケーリングは、動作電流密度に反比例して面積を調整すればよい。定格電流を150Aとする従来例のIGBTの125℃におけるオン電圧を1.75Vと設定し、そのとき動作電流密度を1とする場合の、PTG−IGBTの構造パラメータおよび電気的特性のスケーリング結果を、表4で示す。
n-ドリフト層1となるn-型のFZシリコンウエハーの第一の主面に、LOCOS酸化により分離用酸化膜2を選択的に形成し、フォトリソグラフィを実施しフォトレジストをパターンニングする。その後、pベース層5を形成するための硼素イオンを注入する。イオン注入の条件はデバイスの設計にも依存するが、たとえば、100keV、2.5×1013/cm2とする。その後、フォトレジストを除去し、ウエハを洗浄する(図27)。
その後、図2〜図5に示す工程を実施する(図29)。
異方性エッチングでポリシリコンをエッチングし、ポリシリコンゲート部分を形成する。その後フォトレジストを除去し、ウェハーを洗浄する。フォトリソグラフィを実施してから、ポリシリコンゲートの側壁に自己整合するように砒素イオン注入を実施する。その条件はデバイス設計にも依存するが、たとえば、120keV、4〜5×1015/cm2とする。続いて、硼素のイオン注入を実施する。その条件はデバイスの設計にも依存するが、たとえば、150keV、2〜3×1015/cm2とする。
その後は、図8〜13の工程を経て、最終的に図30のデバイス構造が完成する。
2 分離用LOCOS酸化膜
3 ゲート酸化膜
4 ドープされたポリシリコン
5 pベース層
6 n+エミッタ層
7 p+コンタクト層
8 層間絶縁膜
9 nフィールドストップ層
10 pコレクタ層
11 エミッタ電極
12 ゲート電極
13 パシベーション膜
14 コレクタ電極
15 コンタクトバリアメタル
16 p浮遊層
17 n型層
Claims (12)
- 第1導電型の半導体基板の表面に複数の第1トレンチを形成する第1トレンチ工程と、
該第1トレンチ工程の後に、前記半導体基板の表面と前記第1トレンチの側壁にゲート絶縁膜を形成し、続いて前記第1トレンチを埋め込むように前記半導体基板の表面にポリシリコンを形成し、続いて一部の隣り合う2本の前記第1トレンチの間の表面で前記ポリシリコンを開口してポリシリコン開口部を形成することで、該ポリシリコン開口部のポリシリコン端を、前記第1トレンチから所定の長さで離間させるトレンチゲート形成工程と、
該トレンチゲート形成工程の後に、前記ポリシリコンをマスクとして、前記ポリシリコン開口部に選択的に第2導電型の第1不純物をイオン注入する第1イオン注入工程と、
該第1イオン注入工程の後に、前記第1不純物を熱拡散させることにより、第2導電型ベース層を形成する拡散工程と、
該拡散工程の後に、前記ポリシリコンをマスクとして、異なる導電型の2種類の不純物について、第2導電型の該不純物の飛程が第1導電型の前記不純物の飛程よりも深くなるように、それぞれ所定の加速エネルギーでイオン注入することにより、第1導電型エミッタ層と、該エミッタ層よりも深い第2導電型コンタクト層を形成する第2イオン注入工程と、
該第2イオン注入工程の後に、層間絶縁膜を堆積する堆積工程と、
該堆積工程後に熱処理することにより、前記第2イオン注入工程で導入された格子欠陥を減少させる熱処理工程と、
前記ポリシリコン開口部よりも内側で前記層間絶縁膜を開口し、前記半導体基板の表面を露出してコンタクト開口部を形成するコンタクト開口工程と、
前記層間絶縁膜をマスクに、前記コンタクト開口部に露出する半導体基板表面をエッチングし、前記エミッタ層よりも深く、前記コンタクト層の内部に底面が位置するように第2のトレンチを形成するトレンチコンタクト形成工程と、を有することを特徴とする半導体装置の製造方法。 - 前記トレンチゲート形成工程の所定の長さが、前記第2イオン注入工程の前記2種類の不純物のイオン注入における横方向ストラグリングよりも長いことを特徴とする請求項1に記載の半導体装置の製造方法。
- 前記熱処理工程の処理温度が、前記拡散工程の拡散温度よりも低いことを特徴とする請求項1または2に記載の半導体装置の製造方法。
- 前記第2イオン注入工程で、前記イオン注入の前に、隣り合う前記第1トレンチに挟まれた領域のうち、前記ポリシリコン開口部を形成しないメサ部のポリシリコン膜上面に、前記隣り合う第1トレンチを跨ぐように選択的にレジストマスクを形成することを特徴とする請求項1〜3のいずれか一項に記載の半導体装置の製造方法。
- 前記第1トレンチ工程の前に、隣り合う前記第1トレンチに挟まれた領域のうち、前記ポリシリコン開口部を形成しないメサ部の表面に、LOCOS酸化により分離用酸化膜を形成するLOCOS工程を有することを特徴とする請求項1〜4のいずれか一項に記載の半導体装置の製造方法。
- 第1導電型のドリフト層を備える半導体基板と、
該半導体基板の第1の主面に選択的に形成された第2導電型ベース層と、
該ベース層の表面に選択的に形成され、該ベース層よりも高不純物濃度の第1導電型エミッタ層と、
該エミッタ層に接し、該エミッタ層よりも深く形成され、前記ベース層よりも高不純物濃度の第2導電型コンタクト層と、
前記半導体基板の第1の主面に形成され、前記ベース層に接するとともに前記ドリフト層に達し、かつ側壁が前記コンタクト層から離間するゲートトレンチと、
該ゲートトレンチの側壁と前記半導体基板の表面に連続して形成されたゲート絶縁膜と、
隣り合う2本の前記ゲートトレンチを跨ぐとともに該ゲートトレンチよりも外側表面に延在し、前記ゲート絶縁膜を介して前記ゲートトレンチを埋め込むように前記半導体基板の表面に形成されたポリシリコンからなるゲート電極と、
該ゲート電極を覆うように該ゲート電極の表面に形成された層間絶縁膜と、
該層間絶縁膜を介して前記ゲート電極と離間し、前記層間絶縁膜と前記エミッタ層を貫通し、前記コンタクト層の内部に底面が位置するトレンチコンタクトと、
該トレンチコンタクトを埋め込むように前記層間絶縁膜上部に形成され、前記エミッタ層および前記コンタクト層と接するエミッタ電極と、
前記半導体基板の第2の主面に形成された第2導電型コレクタ層と、
該コレクタ層の表面に形成され、該コレクタ層と接するコレクタ電極と、を有することを特徴とする半導体装置。 - 前記ゲート電極の外端から前記ゲートトレンチ側壁までの長さが、前記コンタクト層の横方向拡散長さよりも長いことを特徴とする請求項6に記載の半導体装置。
- 前記隣り合う2本のゲートトレンチに挟まれた領域のうち、表面が前記ゲート電極と前記ゲート絶縁膜で覆われたメサ部に、前記ゲートトレンチに接する第2導電型浮遊層を備えることを特徴とする請求項6または7に記載の半導体装置。
- 前記浮遊層が、前記メサ部の全体に形成されていることを特徴とする請求項8に記載の半導体装置。
- 前記浮遊層が、前記メサ部に選択的に形成されていることを特徴とする請求項8に記載の半導体装置。
- 前記浮遊層の不純物濃度および拡散深さが、前記ベース層と略同一であることを特徴とする請求項8〜10のいずれか一項に記載の半導体装置。
- 前記隣り合う2本のゲートトレンチに挟まれた領域のうち、表面を前記ゲート電極で覆われたメサ部に、前記ゲート絶縁膜より厚い分離用酸化膜を有することを特徴とする請求項6〜11のいずれか一項に記載の半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009124288A JP5617190B2 (ja) | 2009-05-22 | 2009-05-22 | 半導体装置の製造方法および半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009124288A JP5617190B2 (ja) | 2009-05-22 | 2009-05-22 | 半導体装置の製造方法および半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010272741A JP2010272741A (ja) | 2010-12-02 |
JP5617190B2 true JP5617190B2 (ja) | 2014-11-05 |
Family
ID=43420523
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009124288A Expired - Fee Related JP5617190B2 (ja) | 2009-05-22 | 2009-05-22 | 半導体装置の製造方法および半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5617190B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2019157817A1 (zh) * | 2018-02-13 | 2019-08-22 | 株洲中车时代电气股份有限公司 | 一种具有折叠型复合栅结构的igbt芯片 |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20150123165A1 (en) * | 2012-05-30 | 2015-05-07 | Kyushu Institute Of Technology | High-voltage insulated gate type power semiconductor device and method of manufacturing the same |
JP2014060336A (ja) | 2012-09-19 | 2014-04-03 | Toshiba Corp | 半導体装置 |
JP6700648B2 (ja) | 2012-10-18 | 2020-05-27 | 富士電機株式会社 | 半導体装置の製造方法 |
JP6182921B2 (ja) | 2013-03-21 | 2017-08-23 | 富士電機株式会社 | Mos型半導体装置 |
KR20160064194A (ko) * | 2013-12-10 | 2016-06-07 | 가부시키가이샤 아루박 | 절연 게이트 바이폴러 트랜지스터 및 그 제조 방법 |
DE112015000140B4 (de) | 2014-03-19 | 2024-10-02 | Fuji Electric Co., Ltd. | Halbleitervorrichtung |
JP6772495B2 (ja) * | 2016-03-16 | 2020-10-21 | 富士電機株式会社 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
CN108511521B (zh) * | 2018-02-13 | 2020-11-10 | 株洲中车时代半导体有限公司 | 一种具有含虚栅的复合栅结构的igbt芯片的制作方法 |
CN108428740B (zh) * | 2018-02-13 | 2020-09-04 | 株洲中车时代电气股份有限公司 | 一种具有含虚栅的复合栅结构的igbt芯片 |
CN108538910B (zh) * | 2018-02-13 | 2020-08-14 | 株洲中车时代电气股份有限公司 | 具有复合栅的igbt芯片 |
JP7002998B2 (ja) * | 2018-05-28 | 2022-01-20 | 株式会社日立製作所 | 半導体装置及びその製造方法、電力変換装置、3相モータシステム、自動車、並びに鉄道車両 |
CN111128725B (zh) * | 2018-10-30 | 2023-05-30 | 株洲中车时代半导体有限公司 | 一种igbt器件制备方法 |
CN109473475A (zh) * | 2018-12-26 | 2019-03-15 | 江苏中科君芯科技有限公司 | 能提高加工良率的igbt器件 |
GB2602663B (en) * | 2021-01-11 | 2024-09-04 | Mqsemi Ag | Semiconductor device |
CN113193039A (zh) * | 2021-04-09 | 2021-07-30 | 深圳深爱半导体股份有限公司 | 沟槽型igbt原胞结构制作方法和沟槽型igbt原胞结构 |
CN113611748A (zh) * | 2021-08-04 | 2021-11-05 | 济南市半导体元件实验所 | 具有沟槽结构的高压平面栅mos器件及其加工工艺 |
CN117577677A (zh) * | 2024-01-16 | 2024-02-20 | 淄博美林电子有限公司 | 一种具备双栅极结构的igbt芯片及其制备方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE69233105T2 (de) * | 1991-08-08 | 2004-05-06 | Kabushiki Kaisha Toshiba, Kawasaki | Bipolartransistor mit isoliertem Graben-Gate |
US5795793A (en) * | 1994-09-01 | 1998-08-18 | International Rectifier Corporation | Process for manufacture of MOS gated device with reduced mask count |
JP3976374B2 (ja) * | 1997-07-11 | 2007-09-19 | 三菱電機株式会社 | トレンチmosゲート構造を有する半導体装置及びその製造方法 |
-
2009
- 2009-05-22 JP JP2009124288A patent/JP5617190B2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2019157817A1 (zh) * | 2018-02-13 | 2019-08-22 | 株洲中车时代电气股份有限公司 | 一种具有折叠型复合栅结构的igbt芯片 |
Also Published As
Publication number | Publication date |
---|---|
JP2010272741A (ja) | 2010-12-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5617190B2 (ja) | 半導体装置の製造方法および半導体装置 | |
JP2018067744A (ja) | 半導体装置および半導体装置の製造方法 | |
JP5102411B2 (ja) | 半導体装置およびその製造方法 | |
US8697556B2 (en) | Transistor structure having a trench drain | |
US6376897B2 (en) | Lateral bipolar transistor formed on an insulating layer | |
JP2016131224A (ja) | 半導体装置 | |
US8691635B2 (en) | Fabrication method of semiconductor device | |
US10297683B2 (en) | Method of manufacturing a semiconductor device having two types of gate electrodes | |
JP2010062477A (ja) | トレンチ型半導体装置及びその製造方法 | |
US11239352B2 (en) | Self-aligned and robust IGBT devices | |
JP5616720B2 (ja) | 半導体装置およびその製造方法 | |
US20110068390A1 (en) | Semiconductor device and method for manufacturing same | |
JP2009043782A (ja) | 半導体装置及びその製造方法 | |
JP5087816B2 (ja) | 半導体装置およびその製造方法 | |
JP4725040B2 (ja) | Soiトレンチ横型igbt | |
JP2011176026A (ja) | 半導体素子の製造方法 | |
JPWO2008123491A1 (ja) | 電離衝突によるキャリア増倍を用いた半導体素子及びその作製方法 | |
JP2013251467A (ja) | 半導体装置および半導体装置の製造方法 | |
US8008719B2 (en) | Transistor structure having dual shield layers | |
JP2006237553A (ja) | 半導体装置およびその製造方法 | |
US20240088275A1 (en) | Semiconductor device and method of manufacturing the same | |
US8076724B2 (en) | Transistor structure having an active region and a dielectric platform region | |
KR101928253B1 (ko) | 전력 반도체 소자의 제조 방법 | |
CN117457709A (zh) | 一种半导体器件结构及其制备方法 | |
JP2023104023A (ja) | 半導体装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20110422 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20111212 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130815 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130820 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131017 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140527 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140722 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140819 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140901 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5617190 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |