Nothing Special   »   [go: up one dir, main page]

JP5490357B2 - 半導体記憶装置及びその制御方法 - Google Patents

半導体記憶装置及びその制御方法 Download PDF

Info

Publication number
JP5490357B2
JP5490357B2 JP2007097954A JP2007097954A JP5490357B2 JP 5490357 B2 JP5490357 B2 JP 5490357B2 JP 2007097954 A JP2007097954 A JP 2007097954A JP 2007097954 A JP2007097954 A JP 2007097954A JP 5490357 B2 JP5490357 B2 JP 5490357B2
Authority
JP
Japan
Prior art keywords
sense amplifier
circuit
semiconductor memory
memory device
sense
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2007097954A
Other languages
English (en)
Other versions
JP2008257788A (ja
Inventor
寧子 外村
誠志 片桐
幸雄 藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
PS4 Luxco SARL
Original Assignee
PS4 Luxco SARL
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by PS4 Luxco SARL filed Critical PS4 Luxco SARL
Priority to JP2007097954A priority Critical patent/JP5490357B2/ja
Priority to US12/053,395 priority patent/US8050124B2/en
Priority to CN2008100905766A priority patent/CN101281782B/zh
Publication of JP2008257788A publication Critical patent/JP2008257788A/ja
Application granted granted Critical
Publication of JP5490357B2 publication Critical patent/JP5490357B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • G11C7/08Control thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/005Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor comprising combined but independently operative RAM-ROM, RAM-PROM, RAM-EPROM cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1015Read-write modes for single port memories, i.e. having either a random port or a serial port
    • G11C7/1042Read-write modes for single port memories, i.e. having either a random port or a serial port using interleaving techniques, i.e. read-write of one part of the memory while preparing another part
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • G11C2013/0054Read is performed on a reference element, e.g. cell, and the reference sensed value is used to compare the sensed value of the selected cell

Landscapes

  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Dram (AREA)
  • Static Random-Access Memory (AREA)
  • Semiconductor Memories (AREA)

Description

本発明は半導体記憶装置及びその制御方法に関し、特に、非破壊読み出しが可能なメモリセルを有する半導体記憶装置及びその制御方法に関する。
現在、半導体記憶装置には種々のタイプのものが存在し、代表的な半導体記憶装置としてDRAM(Dynamic Random Access Memory)が挙げられる。DRAMの多くはクロック信号に同期してデータの入出力を行うシンクロナス型であり、7ns程度のサイクルでランダムアクセスが可能である。
しかしながら、DRAMは揮発性メモリであり、電源を切ると記憶データが失われてしまうため、プログラムや長期的に保存すべきデータの格納には適していない。また、電源投入中も、データを保持するためには定期的にリフレッシュ動作を行う必要があるため、消費電力の低減に限界があるとともに、コントローラによる複雑な制御が必要であるという課題を抱えている。
大容量の不揮発性半導体メモリとしては、フラッシュメモリが知られている。しかしながら、フラッシュメモリは、データの書き込みやデータの消去に大電流が必要であり、しかも、書き込み時間や消去時間が非常に長いというデメリットを有している。したがって、メインメモリとしてのDRAMを代替することは不適切である。その他、MRAM(Magnetoresistive Random Access Memory)やFRAM(Ferroelectric Random Access Memory)等の不揮発性メモリが提案されているが、DRAMと同等の記憶容量を得ることは困難である。
一方、DRAMに代わる半導体メモリとして、相変化材料を用いて記録を行うPRAM(Phase change Random Access Memory)が提案されている(特許文献1〜4参照)。PRAMは、記録層に含まれる相変化材料の相状態によってデータを記憶する。つまり、相変化材料は、結晶相における電気抵抗とアモルファス相における電気抵抗が大きく異なっていることから、これを利用してデータを記録することができる。
相状態の変化は、相変化材料に書き込み電流を流し、これにより相変化材料を加熱することによって行われる。一方、データの読み出しは、相変化材料に読み出し電流を流し、その抵抗値を測定することによって行われる。読み出し電流は、相変化を生じさせないよう、書き込み電流よりも十分小さな値に設定される。このため、PRAMは、DRAMと異なり非破壊読み出しが可能である。また、相変化材料の相状態は、高熱を印加しない限り変化しないことから、電源を切ってもデータが失われることはない。
特開2006−24355号公報 特開2005−158199号公報 特開2006−31795号公報 特開2006−294181号公報 特開平9−180464号公報
DRAMは電圧センス型の半導体記憶装置であることから、ビット線対に生じる電位差をセンスアンプで増幅することによりデータの読み出しが行われる。これに対し、PRAMは電流センス型の半導体記憶装置であることから、データ読み出しにおいては、メモリセルに読み出し電流を流すことによって保持内容を電位差に変換し、さらに、この電位差を増幅する必要がある。
このため、PRAMのセンスアンプは、DRAMのセンスアンプに比べて回路規模が非常に大きくなる。したがって、DRAMのようにビット線ごとにセンスアンプを設けることは現実的でなく、複数のビット線に対して1つのセンスアンプを共用する必要が生じる。より現実的には、複数のセルアレイに対して1つのセンスアンプを配置することが好適であると考えられる。
ところが、複数のビット線に対して1つのセンスアンプを共用すると、センスアンプからみたビット線容量が非常に大きくなるため、センス動作に時間がかかるという問題が生じてしまう。このため、データの読み出しサイクルがDRAMに比べて大幅に長くなり、DRAMとの互換性を保つことができなくなる。
このような問題は、PRAMだけでなく、センス動作に時間のかかる他のタイプの半導体記憶装置においても同様に生じる問題である。
したがって、本発明の目的は、データの読み出しを高速に行うことが可能な半導体記憶装置及びその制御方法を提供することである。
また、本発明の他の目的は、複数のビット線に対して1つのセンスアンプが共用された半導体記憶装置であって、データの読み出しを高速に行うことが可能な半導体記憶装置、並びに、その制御方法を提供することである。
また、本発明のさらに他の目的は、非破壊読み出しが可能なメモリセルを有する半導体記憶装置であって、データの読み出しを高速に行うことが可能な半導体記憶装置、並びに、その制御方法を提供することである。
本発明による半導体記憶装置は、非破壊読み出しが可能な複数のメモリセルと、前記複数のメモリセルに接続されたビット線と、いずれも前記ビット線に割り当てられ、前記メモリセルの保持内容を電位差に変換する変換回路及び前記電位差を増幅する増幅回路を含む第1及び第2のセンスアンプと、前記第1のセンスアンプの前記増幅回路による増幅動作の実行中に、前記第2のセンスアンプの前記変換回路による変換動作を実行させる制御回路とを備えることを特徴とする。
また、本発明による半導体記憶装置の制御方法は、非破壊読み出しが可能な複数のメモリセルと、前記複数のメモリセルに接続されたビット線と、いずれも前記ビット線に割り当てられ、前記メモリセルの保持内容を電位差に変換する変換回路及び前記電位差を増幅する増幅回路を含む第1及び第2のセンスアンプとを備える半導体記憶装置の制御方法であって、前記第1のセンスアンプの前記変換回路を用いて変換動作を行う第1のステップと、前記第1のセンスアンプの前記増幅回路を用いて増幅動作を行う第2のステップと、前記第2のセンスアンプの前記変換回路を用いて変換動作を行う第3のステップとを備え、前記第2及び第3のステップを並列に実行することを特徴とする。
メモリセルは、保持内容によって抵抗値が異なる可変抵抗素子を含んでいることが好ましい。この場合、変換回路は、選択されたメモリセルに読み出し電流を供給する読み出し電流供給部を含んでいることが好ましい。可変抵抗素子は、相変化材料を含んでいることが好ましい。
本発明によれば、同じビット線に対して複数のセンスアンプが割り当てられており、これらを並列に動作させていることから、データの読み出しを高速に行うことが可能となる。したがって、複数のビット線に対して1つのセンスアンプを共用する結果、センス動作に時間がかかる場合であっても、データの読み出しサイクルを短縮することが可能となる。このため、例えば、本発明をPRAMに適用すれば、DRAMとの互換性を確保することが可能となる。
以下、添付図面を参照しながら、本発明の好ましい実施の形態について詳細に説明する。
図1は、本発明の好ましい実施形態による半導体記憶装置の主要部の構成を示すブロック図である。本実施形態は、本発明をPRAMに適用した場合の一例を示している。
図1に示すように、本実施形態による半導体記憶装置は、複数のセルアレイCA1,CA2,CA3・・・と、これら複数のセルアレイCA1,CA2,CA3・・・に対して共通に割り当てられた第1及び第2のトランスファラインTRL1,TRL2と、トランスファラインTRL1,TRL2にそれぞれ接続された第1及び第2のセンスアンプSA1,SA2とを備えている。
セルアレイCA1,CA2,CA3・・・は、いずれも複数のワード線WL1〜WLmと、複数のビット線BL1〜BLnと、これらの交点に配置されたメモリセルMCによって構成されている。ワード線WL1〜WLmの選択は、ロウデコーダXDECによって行われ、ワード線WL1〜WLmのいずれか一つが活性状態とされる。また、ビット線BL1〜BLnは、対応するYスイッチYSWを介してグローバルビット線GBLに接続されている。
図2は、メモリセルMCの回路図である。
図2に示すように、メモリセルMCは相変化材料からなる相変化記憶素子PCと選択トランジスタTrによって構成され、これらがビット線BLとソース線VSSとの間に直列接続されている。
相変化記憶素子PCを構成する相変化材料としては、2以上の相状態を取り、且つ、相状態によって電気抵抗が異なる材料であれば特に制限されないが、いわゆるカルコゲナイド材料を選択することが好ましい。カルコゲナイド材料とは、ゲルマニウム(Ge)、アンチモン(Sb)、テルル(Te)、インジウム(In)、セレン(Se)等の元素を少なくとも一つ以上含む合金を指す。一例として、GaSb、InSb、InSe、SbTe、GeTe等の2元系元素、GeSbTe、InSbTe、GaSeTe、SnSbTe、InSbGe等の3元系元素、AgInSbTe、(GeSn)SbTe、GeSb(SeTe)、Te81Ge15Sb等の4元系元素が挙げられる。
カルコゲナイド材料を含む相変化材料は、アモルファス相(非晶質相)及び結晶相のいずれかの相状態をとることができ、アモルファス相では相対的に高抵抗状態、結晶相では相対的に低抵抗状態となる。
選択トランジスタTrは、NチャンネルMOSトランジスタによって構成され、そのゲート電極は対応するワード線WLに接続されている。これにより、ワード線WLが活性化すると、ビット線BLとソース線VSSとの間に相変化記憶素子PCが接続された状態となる。
相変化材料をアモルファス化(リセット)するためには、書き込み電流の印加によって相変化材料を融点以上の温度に加熱し、その後急速に冷却すればよい。一方、相変化材料を結晶化(セット)するためには、書き込み電流の印加によって相変化材料を結晶化温度以上、融点未満の温度に加熱し、その後徐々に冷却すればよい。このような書き込み電流の印加は、図示しない書き込み回路によって供給される。但し、データの書き込み動作は本発明に直接関係しないことから、データの書き込みに関連する説明は省略する。
一方、データの読み出しは、選択トランジスタTrをオンさせることによって相変化記憶素子PCをビット線BLに接続し、この状態で読み出し電流を流すことによって行われる。読み出し電流は、相変化を生じさせないよう、書き込み電流よりも十分小さな値に設定される。このため、メモリセルMCは、DRAMとは異なり、非破壊読み出しが可能である。また、相変化材料の相状態は、高熱を印加しない限り変化しないことから、電源を切ってもデータが失われることはない。データの読み出しに関連する回路及びその動作については、追って詳述する。
図1に戻って、トランスファスイッチTSWは、第1のトランスファラインTRL1に接続された第1のトランスファスイッチTSW1と、第2のトランスファラインTRL2に接続された第2のトランスファスイッチTSW2によって構成されている。これらトランスファスイッチTSW1,TSW2は、制御回路CTLより供給される転送信号S30に応答して排他的にオンする。したがって、選択されたメモリセルMCは、第1のトランスファスイッチTSW1がオンすれば第1のセンスアンプSA1に接続され、第2のトランスファスイッチTSW2がオンすれば第2のセンスアンプSA2に接続されることになる。
上述の通り、トランスファラインTRL1,TRL2は複数のセルアレイCA1,CA2,CA3・・・に対して共通に割り当てられており、したがって、第1及び第2のセンスアンプSA1,SA2も複数のセルアレイCA1,CA2,CA3・・・に対して共通に割り当てられる。つまり、複数のセルアレイCA1,CA2,CA3・・・に対して読み出し回路が2系統設けられていることになる。
DRAMのような一般的な半導体記憶装置では、センスアンプはビット線対ごとに割り当てられるため、センスアンプはセルアレイの内部に配置されることが多い。しかしながら、PRAMにおいては、データを読み出す場合、相変化記憶素子PCに読み出し電流を流すことによってメモリセルMCの保持内容を電位差に変換し、さらに、この電位差を増幅する必要がある。このため、PRAMのセンスアンプは、DRAMのセンスアンプに比べて回路規模が非常に大きくなる。このような理由から、本実施形態では、複数のセルアレイCA1,CA2,CA3・・・に対して、センスアンプSA1,SA2を共通に割り当てている。
図3は、第1のセンスアンプSA1の回路図である。
図3に示すように、第1のセンスアンプSA1は、変換回路100と増幅回路200によって構成されている。変換回路100は、メモリセルMCの保持内容を電位差に変換する回路であり、増幅回路200は、変換回路100によって生成された電位差を増幅する回路である。
図3に示すように、変換回路100は、内部ノードAと電源配線との間に並列に接続された読み出しトランジスタ101及びプリチャージトランジスタ102と、内部ノードAとグランド配線との間に接続されたリセットトランジスタ103とを備えている。
読み出しトランジスタ101は、Pチャンネル型のMOSトランジスタであり、ダイオード接続されたトランジスタ111及び電流制限回路120を介して、トランスファラインTRL1に読み出し電流を供給する役割を果たす。プリチャージトランジスタ102もPチャンネル型のMOSトランジスタであり、ダイオード接続されたトランジスタ112及び電流制限回路120を介して、トランスファラインTRL1をプリチャージする役割を果たす。これは、読み出し前の期間ではトランスファラインTRL1がグランドレベルまで低下しているため、読み出し可能なレベルまで速やかに電位を上昇させる必要があるからである。したがって、プリチャージトランジスタ102の電流供給能力は、読み出しトランジスタ101の電流供給能力よりも十分に高く設計される。
また、リセットトランジスタ103は、Nチャンネル型のMOSトランジスタであり、読み出し終了後にトランスファラインTRL1をグランドレベルまで低下させる役割を果たす。
プリチャージトランジスタ102のゲートには、プリチャージ信号S11が供給される。このため、プリチャージ信号S12が活性レベル(ローレベル)になると、トランスファラインTRL1は速やかにプリチャージされる。また、読み出しトランジスタ101とリセットトランジスタ103のゲートには、センス活性化信号S12が共通に供給される。このため、センス活性化信号S12が活性レベル(ローレベル)になると、トランスファラインTRL1には読み出し電流が供給され、非活性レベル(ハイレベル)になると、トランスファラインTRL1はグランドレベルに接続される。
一方、増幅回路200は、差動回路部210とラッチ部220と出力回路230とを備えている。
差動回路部210は、内部ノードAの電位と基準電位Vrefを比較する回路であり、センス活性化信号S11が活性レベルになると比較動作を実行し、内部ノードB,C間により大きな電位差を生じさせる。また、ラッチ部220は、差動回路部210の出力を保持する回路であり、ラッチ信号S13が活性レベル(ハイレベル)になると、ラッチ動作を実行する。さらに、出力回路230は、差動回路部210の出力に基づいてデータバスBUSを駆動する回路であり、ラッチ信号S13が活性レベルになると、出力動作を実行する。
以上が第1のセンスアンプSA1の回路構成である。第2のセンスアンプSA2については、変換回路100が第2のトランスファラインTRL2に接続される点、並びに、信号S11〜S13の代わりに信号S21〜S23が用いられる点を除き、図3に示した第1のセンスアンプSA1と同じ回路構成を有している。
図4は、第1のセンスアンプSA1の動作を説明するためのタイミング図である。
第1のセンスアンプSA1を用いたデータの読み出しを行う前の状態においては(時刻t1以前)、プリチャージ信号S11及びセンス活性化信号S12はいずれもハイレベルである。これによりリセットトランジスタ103がオンすることから、トランスファラインTRL1はグランドレベルに保たれる。
そして、時刻t1においてプリチャージ信号S11及びセンス活性化信号S12をローレベルに活性化させると、リセットトランジスタ103がオフし、読み出しトランジスタ101及びプリチャージトランジスタ102がオンすることから、トランスファラインTRL1がプリチャージされる。これにより、内部ノードAの電位は、基準電位Vref近傍まで上昇する。
次に、時刻t2において、所定の転送信号S30を活性化させる。これにより、読み出し対象となるセルアレイCAに対応した、第1のトランスファスイッチTSW1がオンする。その結果、センスアンプSA1からみたトランスファラインTRL1の容量が増大することから、内部ノードAの電位は急速に低下する。しかしながら、読み出しトランジスタ101及びプリチャージトランジスタ102がオンしていることから、プリチャージ動作が進行し、内部ノードAの電位は再び基準電位Vref近傍まで上昇する。
次に、プリチャージが完了する時刻t3において、プリチャージ信号S11をハイレベルに非活性化させる。センス活性化信号S12については活性状態を維持しておく。これにより、トランスファラインTRL1に供給される電流は、読み出しトランジスタ101を介した読み出し電流のみとなる。
このため、読み出し対象のメモリセルMCが高抵抗状態、つまり、相変化記憶素子PCがアモルファス状態(リセット状態)であれば、内部ノードAの電位は基準電位Vrefよりも高くなる。これに対し、読み出し対象のメモリセルMCが低抵抗状態、つまり、相変化記憶素子PCが結晶状態(セット状態)であれば、内部ノードAの電位は基準電位Vrefよりも低くなる。
このように、メモリセルMCの保持内容に応じて、内部ノードAと基準電位Vrefとの間には、所定の電位差が生じることになる。これに応じ、増幅回路200に含まれる差動回路部210は、内部ノードB,Cにより大きな電位差を生じさせる。
次に、時刻t4において、センス活性化信号S12をハイレベルに非活性化させるとともに、ラッチ信号S13をハイレベルに活性化させる。これにより、増幅回路200に含まれるラッチ部220は、内部ノードB,Cの一方を電源電位まで引き上げるとともに、他方をグランドレベルまで引き下げ、この状態を保持する。保持された情報は、出力回路230を介してデータバスBUSに出力される。
増幅回路200に含まれるラッチ部220が活性化した後は、読み出されたデータが保持されることから、メモリセルMCとセンスアンプSA1との接続は不要である。このため、時刻t4の直後である時刻t5において、転送信号S30を非活性化させる。
そして、データバスBUSを介したデータの読み出しが完了した後、時刻t6においてラッチ信号S13をローレベルに非活性化させる。これにより、各信号の状態は時刻t1以前の状態に戻ることから、同じセンスアンプSA1を用いた次の読み出し動作を開始することが可能となる。
以上がセンスアンプSA1の動作である。本実施形態においては、このようなセンスアンプが2系統備えられていることから、これら2つのセンスアンプを並列動作させることが可能である。
図5は、センスアンプSA1,SA2の並列動作を説明するための模式的なタイミング図である。
図5に示すように、センスアンプSA1,SA2の動作期間は、いずれもプリチャージ期間T1と変換期間T2と増幅期間T3によって構成される。
プリチャージ期間T1は、トランスファラインTRL1又はトランスファラインTRL2の電位をグランドレベルからプリチャージレベルまで引き上げる期間であり、図4に示した時刻t1〜t3の期間に相当する。したがって、この動作は変換回路100により実行される。
変換期間T2は、トランスファラインTRL1又はトランスファラインTRL2を介してメモリセルMCに読み出し電流を流すことによって、メモリセルの保持内容を電位差に変換する期間であり、図4に示した時刻t3〜t4の期間に相当する。したがって、この動作も変換回路100により実行される。
増幅期間T3は、内部ノードAの電位と基準電位Vrefとの電位差を増幅する期間であり、図4に示した時刻t4〜t6の期間に相当する。したがって、この動作は増幅回路200により実行される。
そして、本実施形態においては、一方のセンスアンプが増幅期間T3に入ると、他方のセンスアンプが読み出し動作を開始し、プリチャージ動作及び変換動作を実行することができる。つまり、一方のセンスアンプの読み出し動作の終了を待つことなく、並行して他方のセンスアンプを動作させることができる。
これは、本実施形態による半導体記憶装置がPRAMであり、非破壊読み出しが可能だからである。つまり、データの読み出しによって保持内容が破壊されるタイプの半導体記憶装置(例えばDRAM)では、読み出し動作を実行した後、リストアを行う必要があり、これら一連の動作を完了するまでは、同じビット線に繋がるメモリセルに対して読み出し動作を開始することができない。これに対し、PRAMのように非破壊読み出しが可能な半導体記憶装置であれば、リストアを行う必要がないことから、センス動作が完了した後は、同じビット線に繋がるメモリセルに対して読み出し動作を開始することが可能である。この点に着目して、本実施形態では、読み出し回路を2系統設けているのである。
これにより、読み出しサイクルは、実質的にプリチャージ期間T1と変換期間T2の和によって定義され、センスアンプを1系統しか設けない場合と比べて、増幅期間T3の分だけ読み出しサイクルを短縮することが可能となる。したがって、プリチャージ期間T1と変換期間T2の和を例えば7ns程度に抑えれば、DRAMと互換性を確保することが可能となる。
尚、特許文献5に記載された半導体記憶装置(DRAM)では、一対のビット線に対して2つのセンスアンプを配置しているが、DRAMはデータの読み出しによって保持内容が破壊されることから、リストアを含む一連の読み出し動作が完了する前に同一ビット線に繋がる他のメモリセルに対して読み出し動作を開始することはできない。
このように、本実施形態によれば、第1及び第2のセンスアンプSA1,SA2の並列動作が可能であることから、センスアンプからみた負荷容量が大きいためにプリチャージに時間がかかる場合であっても、読み出しサイクルを短縮することが可能となる。
図6は、図1に示した半導体記憶装置を単位回路として、これを複数個設けた例による半導体記憶装置のブロック図である。
図6に示すように、図1に示した半導体記憶装置を単位回路10とし、これを複数個設ける場合、シーケンシャルアクセス時においては、アクセスごとに異なる単位回路10が選択されるよう、構成することが好ましい。具体的には、1つの単位回路にj個のセルアレイが含まれ、これら単位回路がk個設けられているとすれば、シーケンシャルアクセス時において、図6に示すセルアレイCA1,CA2・・・CAjkの順でアクセスが行われるよう構成すればよい。このように構成すれば、シーケンシャルにアクセスされる場合には、同じ単位回路が連続してアクセスされることはない。
しかしながら、ランダムにアクセスされる場合には、同じ単位回路が連続してアクセスされる可能性があり、このようなケースにおいて、上述した2つのセンスアンプの並列動作が有効となる。このような観点からは、同じ単位回路が連続してアクセスされた場合に限り2つのセンスアンプを並列動作させ、それ以外の場合には、常に一方のセンスアンプ(例えば第1のセンスアンプSA1)を動作させることも可能である。
但し、同じ単位回路が連続してアクセスされた場合とそうでない場合とで動作が異なると、かえって制御が複雑となるおそれがある。これを考慮すれば、互いに位相の異なる2つのタイミング信号を用い、第1のタイミング信号に同期して第1のセンスアンプSA1を動作させ、第2のタイミング信号に同期して第2のセンスアンプSA2を動作させることが好ましい。この場合、模式図である図7に示すように、シーケンシャルアクセスが行われている場合であっても、隣り合う単位回路において第1及び第2のセンスアンプSA1,SA2が交互に動作することになる。図7においては、ハッチングがされたセンスアンプが動作するセンスアンプである。
図8は、制御回路CTLの一部分をより詳細に示すブロック図である。また、図9は、図8に示す制御回路CTLの動作を示すタイミング図である。
図8に示すように、制御回路CTLは、タイミング信号生成部310と、第1のセンスアンプ制御部311と、第2のセンスアンプ制御部312とを備えている。
タイミング信号生成部310は、一定の周期で活性化する原信号CYEと、原信号CYEが活性化するたびに反転する相補のサイクル信号CYC1,CYC2に基づいて、互いに位相の異なる第1及び第2のタイミング信号REEN1,REEN2を生成する。
第1のタイミング信号REEN1は第1のセンスアンプ制御部311に供給され、これに同期して上述したプリチャージ信号S11、センス活性化信号S12及びラッチ信号S13を生成する。同様に、第2のタイミング信号REEN2は第2のセンスアンプ制御部312に供給され、これに同期してプリチャージ信号S21、センス活性化信号S22及びラッチ信号S23を生成する。
このように、互いに位相の異なる第1及び第2のタイミング信号REEN1,REEN2に同期して第1及び第2のセンスアンプSA1,SA2を制御すれば、同じ単位回路が連続してアクセスされたか否かを判断する必要がなくなることから、回路構成をより簡素化することが可能となる。
以上、本発明の好ましい実施形態について説明したが、本発明は、上記の実施形態に限定されることなく、本発明の主旨を逸脱しない範囲で種々の変更が可能であり、それらも本発明の範囲内に包含されるものであることはいうまでもない。
例えば、上記実施形態は本発明をPRAMに適用した場合を例に説明したが、本発明の適用対象がこれに限定されるものではなく、他の種類の半導体記憶装置に適用することも可能である。したがって、メモリセルMCに含まれる相変化記憶素子PCの代わりに、非破壊読み出しが可能な他の可変抵抗素子を用いても構わない。また、メモリセルが不揮発性であることも必須でなく、揮発性であっても構わない。
また、上記実施形態では、2つのセンスアンプSA1,SA2を並列動作させているが、3つ以上のセンスアンプを並列に使用することも可能である。図10は、3つのセンスアンプSA1〜SA3を並列に使用することが好適なケースを説明するための図である。図10に示すように、増幅期間T3がプリチャージ期間T1と変換期間T2の和よりも長い場合には、2つのセンスアンプでは、読み出しサイクルをプリチャージ期間T1と変換期間T2の和によって定義することができなくなる。このような場合には、図10に示すように、3つ以上のセンスアンプSA1〜SA3を並列に使用すれば、読み出しサイクルをプリチャージ期間T1と変換期間T2の和によって定義することが可能となる。
本発明の好ましい実施形態による半導体記憶装置の主要部の構成を示すブロック図である。 メモリセルMCの回路図である。 第1のセンスアンプSA1の回路図である。 第1のセンスアンプSA1の動作を説明するためのタイミング図である。 センスアンプSA1,SA2の並列動作を説明するための模式的なタイミング図である。 単位回路10を複数個設けた例による半導体記憶装置のブロック図である。 シーケンシャルアクセス時において、第1及び第2のセンスアンプSA1,SA2が交互に動作する様子を説明するための模式図である。 制御回路CTLの一部分をより詳細に示すブロック図である。 図8に示す制御回路CTLの動作を示すタイミング図である。 センスアンプSA1〜SA3の並列動作を説明するための模式的なタイミング図である。
符号の説明
10 単位回路
100 変換回路
101 読み出しトランジスタ
102 プリチャージトランジスタ
103 リセットトランジスタ
111,112 トランジスタ
120 電流制限回路
200 増幅回路
210 差動回路部
220 ラッチ部
230 出力回路
310 タイミング信号生成部
311 第1のセンスアンプ制御部
312 第2のセンスアンプ制御部
A,B,C 内部ノード
BL ビット線
BUS データバス
CA セルアレイ
CTL 制御回路
GBL グローバルビット線
MC メモリセル
PC 相変化記憶素子
SA1 第1のセンスアンプ
SA2 第2のセンスアンプ
Tr 選択トランジスタ
TRL1 第1のトランスファライン
TRL2 第2のトランスファライン
TSW1 第1のトランスファスイッチ
TSW2 第2のトランスファスイッチ
WL ワード線
XDEC ロウデコーダ
YSW Yスイッチ

Claims (11)

  1. 非破壊読み出しが可能な複数のメモリセルと、
    前記複数のメモリセルに接続されたビット線と、
    いずれも前記ビット線に割り当てられ、前記メモリセルの保持内容を電位差に変換する変換回路及び前記電位差を増幅する増幅回路を含む第1及び第2のセンスアンプと、
    前記第1のセンスアンプの前記増幅回路による増幅動作の実行中に、前記第2のセンスアンプの前記変換回路による変換動作を実行させる制御回路とを備えることを特徴とする半導体記憶装置。
  2. 複数の前記ビット線に対して共通に割り当てられた第1及び第2のトランスファラインをさらに備え、
    前記第1のトランスファラインは前記第1のセンスアンプに接続され、前記第2のトランスファラインは前記第2のセンスアンプに接続されていることを特徴とする請求項1に記載の半導体記憶装置。
  3. 前記第1及び第2のトランスファラインは、複数のセルアレイに対して共通に割り当てられていることを特徴とする請求項2に記載の半導体記憶装置。
  4. 前記変換回路は、対応するトランスファラインをプリチャージするプリチャージトランジスタを含んでいることを特徴とする請求項2又は3に記載の半導体記憶装置。
  5. 前記メモリセルは、前記保持内容によって抵抗値が異なる可変抵抗素子を含んでいることを特徴とする請求項1乃至4のいずれか一項に記載の半導体記憶装置。
  6. 前記変換回路は、選択された前記メモリセルに読み出し電流を供給する読み出しトランジスタを含んでいることを特徴とする請求項5に記載の半導体記憶装置。
  7. 前記可変抵抗素子は、相変化材料を含んでいることを特徴とする請求項5又は6に記載の半導体記憶装置。
  8. 前記制御回路は、互いに位相の異なる第1及び第2のタイミング信号を生成するタイミング信号生成部と、前記第1のタイミング信号に同期して前記第1のセンスアンプを制御する第1のセンスアンプ制御部と、前記第2のタイミング信号に同期して前記第2のセンスアンプを制御する第2のセンスアンプ制御部とを含むことを特徴とする請求項2乃至7のいずれか一項に記載の半導体記憶装置。
  9. 非破壊読み出しが可能な複数のメモリセルと、
    前記複数のメモリセルに接続されたビット線と、
    いずれも前記ビット線に割り当てられ、前記メモリセルの保持内容を電位差に変換する変換回路及び前記電位差を増幅する増幅回路を含む第1及び第2のセンスアンプと、
    前記第1のセンスアンプの前記増幅回路による増幅動作の実行中に、前記第2のセンスアンプの前記変換回路による変換動作を実行させる制御回路と、を備え、
    前記制御回路は、互いに位相の異なる第1及び第2のタイミング信号を生成するタイミング信号生成部と、前記第1のタイミング信号に同期して前記第1のセンスアンプを制御する第1のセンスアンプ制御部と、前記第2のタイミング信号に同期して前記第2のセンスアンプを制御する第2のセンスアンプ制御部とを含むことを特徴とする半導体記憶装置。
  10. 非破壊読み出しが可能な複数のメモリセルと、前記複数のメモリセルに接続されたビット線と、いずれも前記ビット線に割り当てられ、前記メモリセルの保持内容を電位差に変換する変換回路及び前記電位差を増幅する増幅回路を含む第1及び第2のセンスアンプとを備える半導体記憶装置の制御方法であって、
    前記第1のセンスアンプの前記変換回路を用いて変換動作を行う第1のステップと、
    前記第1のセンスアンプの前記増幅回路を用いて増幅動作を行う第2のステップと、
    前記第2のセンスアンプの前記変換回路を用いて変換動作を行う第3のステップとを備え、
    前記第2及び第3のステップを並列に実行することを特徴とする半導体記憶装置の制御方法。
  11. 前記第2のセンスアンプの前記増幅回路を用いて増幅動作を行う第4のステップをさらに備え、
    前記第1及び第4のステップを並列に実行することを特徴とする請求項10に記載の半導体記憶装置の制御方法。
JP2007097954A 2007-04-04 2007-04-04 半導体記憶装置及びその制御方法 Expired - Fee Related JP5490357B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2007097954A JP5490357B2 (ja) 2007-04-04 2007-04-04 半導体記憶装置及びその制御方法
US12/053,395 US8050124B2 (en) 2007-04-04 2008-03-21 Semiconductor memory device and method with two sense amplifiers
CN2008100905766A CN101281782B (zh) 2007-04-04 2008-04-03 半导体存储器装置及其控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007097954A JP5490357B2 (ja) 2007-04-04 2007-04-04 半導体記憶装置及びその制御方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2014035393A Division JP5655169B2 (ja) 2014-02-26 2014-02-26 複数のセンスアンプ及びこれを備える半導体装置

Publications (2)

Publication Number Publication Date
JP2008257788A JP2008257788A (ja) 2008-10-23
JP5490357B2 true JP5490357B2 (ja) 2014-05-14

Family

ID=39826756

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007097954A Expired - Fee Related JP5490357B2 (ja) 2007-04-04 2007-04-04 半導体記憶装置及びその制御方法

Country Status (3)

Country Link
US (1) US8050124B2 (ja)
JP (1) JP5490357B2 (ja)
CN (1) CN101281782B (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008142732A1 (ja) * 2007-05-18 2008-11-27 Fujitsu Microelectronics Limited 半導体メモリ
US8873309B2 (en) * 2012-10-15 2014-10-28 Marvell World Trade Ltd. Apparatus and method for repairing resistive memories and increasing overall read sensitivity of sense amplifiers
KR20160075070A (ko) * 2014-12-19 2016-06-29 에스케이하이닉스 주식회사 반도체 메모리 장치
US9640256B1 (en) * 2016-05-26 2017-05-02 Nxp Usa, Inc. Nonvolatile static random access memory (NVSRAM) system having a static random access memory (SRAM) array and a resistive memory array

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970029816A (ko) 1995-11-20 1997-06-26 문정환 반도체 메모리 장치의 메모리 구동방법
JP4050839B2 (ja) * 1999-01-29 2008-02-20 松下電器産業株式会社 半導体記憶装置
JP2001167580A (ja) * 1999-12-07 2001-06-22 Toshiba Corp 半導体記憶装置
JP4667594B2 (ja) * 2000-12-25 2011-04-13 ルネサスエレクトロニクス株式会社 薄膜磁性体記憶装置
US6426905B1 (en) * 2001-02-07 2002-07-30 International Business Machines Corporation High speed DRAM local bit line sense amplifier
JP2004079002A (ja) * 2002-08-09 2004-03-11 Renesas Technology Corp 不揮発性記憶装置
JP4322645B2 (ja) 2003-11-28 2009-09-02 株式会社日立製作所 半導体集積回路装置
KR100587702B1 (ko) 2004-07-09 2006-06-08 삼성전자주식회사 피크 전류의 감소 특성을 갖는 상변화 메모리 장치 및그에 따른 데이터 라이팅 방법
JP2006031795A (ja) 2004-07-14 2006-02-02 Renesas Technology Corp 不揮発性半導体記憶装置
US7885131B2 (en) * 2005-02-08 2011-02-08 Nec Corporation Resistance change semiconductor memory device and method of reading data with a first and second switch circuit
JP4668668B2 (ja) 2005-04-14 2011-04-13 ルネサスエレクトロニクス株式会社 半導体装置
JP4890016B2 (ja) * 2005-03-16 2012-03-07 ルネサスエレクトロニクス株式会社 不揮発性半導体記憶装置
JP2006294182A (ja) * 2005-04-14 2006-10-26 Renesas Technology Corp 不揮発性半導体記憶装置
US7286429B1 (en) * 2006-04-24 2007-10-23 Taiwan Semiconductor Manufacturing Company, Ltd. High speed sensing amplifier for an MRAM cell

Also Published As

Publication number Publication date
US8050124B2 (en) 2011-11-01
CN101281782B (zh) 2013-12-18
JP2008257788A (ja) 2008-10-23
CN101281782A (zh) 2008-10-08
US20080247227A1 (en) 2008-10-09

Similar Documents

Publication Publication Date Title
JP4191211B2 (ja) 不揮発性メモリ及びその制御方法
US7283387B2 (en) Phase change random access memory device having variable drive voltage circuit
KR100674983B1 (ko) 구동전압 레벨을 변경할 수 있는 상 변화 메모리 장치
JP5607870B2 (ja) 電流センス回路及びこれを備えた半導体記憶装置
KR101435128B1 (ko) 저항체를 이용한 비휘발성 메모리 장치
JP4328796B2 (ja) 半導体記憶装置及びその書き込み制御方法
JP5474327B2 (ja) 半導体記憶装置及びこれを備えるデータ処理システム
KR20180097854A (ko) 메모리 장치 및 그 동작 방법
JP2006127747A (ja) 半導体メモリ装置とそのプログラミング方法
JP5490357B2 (ja) 半導体記憶装置及びその制御方法
JP5474313B2 (ja) 半導体記憶装置及びその制御方法
US7852666B2 (en) Nonvolatile memory using resistance material
KR20180068232A (ko) 메모리 장치 및 그 동작 방법
JP5655169B2 (ja) 複数のセンスアンプ及びこれを備える半導体装置
JP5413938B2 (ja) 半導体記憶装置及びその書き込み制御方法
US8116154B2 (en) Semiconductor memory device with a write control circuit commonly provided for a plurality of pages
JP5647722B2 (ja) 半導体装置
JP2014099240A (ja) 半導体記憶装置
KR20090016198A (ko) 상 변화 메모리 장치 및 그 동작방법

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100312

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20130730

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130822

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131008

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140107

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140128

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140226

R150 Certificate of patent or registration of utility model

Ref document number: 5490357

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees