JP5490357B2 - 半導体記憶装置及びその制御方法 - Google Patents
半導体記憶装置及びその制御方法 Download PDFInfo
- Publication number
- JP5490357B2 JP5490357B2 JP2007097954A JP2007097954A JP5490357B2 JP 5490357 B2 JP5490357 B2 JP 5490357B2 JP 2007097954 A JP2007097954 A JP 2007097954A JP 2007097954 A JP2007097954 A JP 2007097954A JP 5490357 B2 JP5490357 B2 JP 5490357B2
- Authority
- JP
- Japan
- Prior art keywords
- sense amplifier
- circuit
- semiconductor memory
- memory device
- sense
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
- G11C7/08—Control thereof
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/005—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor comprising combined but independently operative RAM-ROM, RAM-PROM, RAM-EPROM cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0004—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1015—Read-write modes for single port memories, i.e. having either a random port or a serial port
- G11C7/1042—Read-write modes for single port memories, i.e. having either a random port or a serial port using interleaving techniques, i.e. read-write of one part of the memory while preparing another part
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
- G11C2013/0054—Read is performed on a reference element, e.g. cell, and the reference sensed value is used to compare the sensed value of the selected cell
Landscapes
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
- Static Random-Access Memory (AREA)
- Semiconductor Memories (AREA)
Description
100 変換回路
101 読み出しトランジスタ
102 プリチャージトランジスタ
103 リセットトランジスタ
111,112 トランジスタ
120 電流制限回路
200 増幅回路
210 差動回路部
220 ラッチ部
230 出力回路
310 タイミング信号生成部
311 第1のセンスアンプ制御部
312 第2のセンスアンプ制御部
A,B,C 内部ノード
BL ビット線
BUS データバス
CA セルアレイ
CTL 制御回路
GBL グローバルビット線
MC メモリセル
PC 相変化記憶素子
SA1 第1のセンスアンプ
SA2 第2のセンスアンプ
Tr 選択トランジスタ
TRL1 第1のトランスファライン
TRL2 第2のトランスファライン
TSW1 第1のトランスファスイッチ
TSW2 第2のトランスファスイッチ
WL ワード線
XDEC ロウデコーダ
YSW Yスイッチ
Claims (11)
- 非破壊読み出しが可能な複数のメモリセルと、
前記複数のメモリセルに接続されたビット線と、
いずれも前記ビット線に割り当てられ、前記メモリセルの保持内容を電位差に変換する変換回路及び前記電位差を増幅する増幅回路を含む第1及び第2のセンスアンプと、
前記第1のセンスアンプの前記増幅回路による増幅動作の実行中に、前記第2のセンスアンプの前記変換回路による変換動作を実行させる制御回路とを備えることを特徴とする半導体記憶装置。 - 複数の前記ビット線に対して共通に割り当てられた第1及び第2のトランスファラインをさらに備え、
前記第1のトランスファラインは前記第1のセンスアンプに接続され、前記第2のトランスファラインは前記第2のセンスアンプに接続されていることを特徴とする請求項1に記載の半導体記憶装置。 - 前記第1及び第2のトランスファラインは、複数のセルアレイに対して共通に割り当てられていることを特徴とする請求項2に記載の半導体記憶装置。
- 前記変換回路は、対応するトランスファラインをプリチャージするプリチャージトランジスタを含んでいることを特徴とする請求項2又は3に記載の半導体記憶装置。
- 前記メモリセルは、前記保持内容によって抵抗値が異なる可変抵抗素子を含んでいることを特徴とする請求項1乃至4のいずれか一項に記載の半導体記憶装置。
- 前記変換回路は、選択された前記メモリセルに読み出し電流を供給する読み出しトランジスタを含んでいることを特徴とする請求項5に記載の半導体記憶装置。
- 前記可変抵抗素子は、相変化材料を含んでいることを特徴とする請求項5又は6に記載の半導体記憶装置。
- 前記制御回路は、互いに位相の異なる第1及び第2のタイミング信号を生成するタイミング信号生成部と、前記第1のタイミング信号に同期して前記第1のセンスアンプを制御する第1のセンスアンプ制御部と、前記第2のタイミング信号に同期して前記第2のセンスアンプを制御する第2のセンスアンプ制御部とを含むことを特徴とする請求項2乃至7のいずれか一項に記載の半導体記憶装置。
- 非破壊読み出しが可能な複数のメモリセルと、
前記複数のメモリセルに接続されたビット線と、
いずれも前記ビット線に割り当てられ、前記メモリセルの保持内容を電位差に変換する変換回路及び前記電位差を増幅する増幅回路を含む第1及び第2のセンスアンプと、
前記第1のセンスアンプの前記増幅回路による増幅動作の実行中に、前記第2のセンスアンプの前記変換回路による変換動作を実行させる制御回路と、を備え、
前記制御回路は、互いに位相の異なる第1及び第2のタイミング信号を生成するタイミング信号生成部と、前記第1のタイミング信号に同期して前記第1のセンスアンプを制御する第1のセンスアンプ制御部と、前記第2のタイミング信号に同期して前記第2のセンスアンプを制御する第2のセンスアンプ制御部とを含むことを特徴とする半導体記憶装置。 - 非破壊読み出しが可能な複数のメモリセルと、前記複数のメモリセルに接続されたビット線と、いずれも前記ビット線に割り当てられ、前記メモリセルの保持内容を電位差に変換する変換回路及び前記電位差を増幅する増幅回路を含む第1及び第2のセンスアンプとを備える半導体記憶装置の制御方法であって、
前記第1のセンスアンプの前記変換回路を用いて変換動作を行う第1のステップと、
前記第1のセンスアンプの前記増幅回路を用いて増幅動作を行う第2のステップと、
前記第2のセンスアンプの前記変換回路を用いて変換動作を行う第3のステップとを備え、
前記第2及び第3のステップを並列に実行することを特徴とする半導体記憶装置の制御方法。 - 前記第2のセンスアンプの前記増幅回路を用いて増幅動作を行う第4のステップをさらに備え、
前記第1及び第4のステップを並列に実行することを特徴とする請求項10に記載の半導体記憶装置の制御方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007097954A JP5490357B2 (ja) | 2007-04-04 | 2007-04-04 | 半導体記憶装置及びその制御方法 |
US12/053,395 US8050124B2 (en) | 2007-04-04 | 2008-03-21 | Semiconductor memory device and method with two sense amplifiers |
CN2008100905766A CN101281782B (zh) | 2007-04-04 | 2008-04-03 | 半导体存储器装置及其控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007097954A JP5490357B2 (ja) | 2007-04-04 | 2007-04-04 | 半導体記憶装置及びその制御方法 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014035393A Division JP5655169B2 (ja) | 2014-02-26 | 2014-02-26 | 複数のセンスアンプ及びこれを備える半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008257788A JP2008257788A (ja) | 2008-10-23 |
JP5490357B2 true JP5490357B2 (ja) | 2014-05-14 |
Family
ID=39826756
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007097954A Expired - Fee Related JP5490357B2 (ja) | 2007-04-04 | 2007-04-04 | 半導体記憶装置及びその制御方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8050124B2 (ja) |
JP (1) | JP5490357B2 (ja) |
CN (1) | CN101281782B (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2008142732A1 (ja) * | 2007-05-18 | 2008-11-27 | Fujitsu Microelectronics Limited | 半導体メモリ |
US8873309B2 (en) * | 2012-10-15 | 2014-10-28 | Marvell World Trade Ltd. | Apparatus and method for repairing resistive memories and increasing overall read sensitivity of sense amplifiers |
KR20160075070A (ko) * | 2014-12-19 | 2016-06-29 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 |
US9640256B1 (en) * | 2016-05-26 | 2017-05-02 | Nxp Usa, Inc. | Nonvolatile static random access memory (NVSRAM) system having a static random access memory (SRAM) array and a resistive memory array |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970029816A (ko) | 1995-11-20 | 1997-06-26 | 문정환 | 반도체 메모리 장치의 메모리 구동방법 |
JP4050839B2 (ja) * | 1999-01-29 | 2008-02-20 | 松下電器産業株式会社 | 半導体記憶装置 |
JP2001167580A (ja) * | 1999-12-07 | 2001-06-22 | Toshiba Corp | 半導体記憶装置 |
JP4667594B2 (ja) * | 2000-12-25 | 2011-04-13 | ルネサスエレクトロニクス株式会社 | 薄膜磁性体記憶装置 |
US6426905B1 (en) * | 2001-02-07 | 2002-07-30 | International Business Machines Corporation | High speed DRAM local bit line sense amplifier |
JP2004079002A (ja) * | 2002-08-09 | 2004-03-11 | Renesas Technology Corp | 不揮発性記憶装置 |
JP4322645B2 (ja) | 2003-11-28 | 2009-09-02 | 株式会社日立製作所 | 半導体集積回路装置 |
KR100587702B1 (ko) | 2004-07-09 | 2006-06-08 | 삼성전자주식회사 | 피크 전류의 감소 특성을 갖는 상변화 메모리 장치 및그에 따른 데이터 라이팅 방법 |
JP2006031795A (ja) | 2004-07-14 | 2006-02-02 | Renesas Technology Corp | 不揮発性半導体記憶装置 |
US7885131B2 (en) * | 2005-02-08 | 2011-02-08 | Nec Corporation | Resistance change semiconductor memory device and method of reading data with a first and second switch circuit |
JP4668668B2 (ja) | 2005-04-14 | 2011-04-13 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP4890016B2 (ja) * | 2005-03-16 | 2012-03-07 | ルネサスエレクトロニクス株式会社 | 不揮発性半導体記憶装置 |
JP2006294182A (ja) * | 2005-04-14 | 2006-10-26 | Renesas Technology Corp | 不揮発性半導体記憶装置 |
US7286429B1 (en) * | 2006-04-24 | 2007-10-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | High speed sensing amplifier for an MRAM cell |
-
2007
- 2007-04-04 JP JP2007097954A patent/JP5490357B2/ja not_active Expired - Fee Related
-
2008
- 2008-03-21 US US12/053,395 patent/US8050124B2/en not_active Expired - Fee Related
- 2008-04-03 CN CN2008100905766A patent/CN101281782B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US8050124B2 (en) | 2011-11-01 |
CN101281782B (zh) | 2013-12-18 |
JP2008257788A (ja) | 2008-10-23 |
CN101281782A (zh) | 2008-10-08 |
US20080247227A1 (en) | 2008-10-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4191211B2 (ja) | 不揮発性メモリ及びその制御方法 | |
US7283387B2 (en) | Phase change random access memory device having variable drive voltage circuit | |
KR100674983B1 (ko) | 구동전압 레벨을 변경할 수 있는 상 변화 메모리 장치 | |
JP5607870B2 (ja) | 電流センス回路及びこれを備えた半導体記憶装置 | |
KR101435128B1 (ko) | 저항체를 이용한 비휘발성 메모리 장치 | |
JP4328796B2 (ja) | 半導体記憶装置及びその書き込み制御方法 | |
JP5474327B2 (ja) | 半導体記憶装置及びこれを備えるデータ処理システム | |
KR20180097854A (ko) | 메모리 장치 및 그 동작 방법 | |
JP2006127747A (ja) | 半導体メモリ装置とそのプログラミング方法 | |
JP5490357B2 (ja) | 半導体記憶装置及びその制御方法 | |
JP5474313B2 (ja) | 半導体記憶装置及びその制御方法 | |
US7852666B2 (en) | Nonvolatile memory using resistance material | |
KR20180068232A (ko) | 메모리 장치 및 그 동작 방법 | |
JP5655169B2 (ja) | 複数のセンスアンプ及びこれを備える半導体装置 | |
JP5413938B2 (ja) | 半導体記憶装置及びその書き込み制御方法 | |
US8116154B2 (en) | Semiconductor memory device with a write control circuit commonly provided for a plurality of pages | |
JP5647722B2 (ja) | 半導体装置 | |
JP2014099240A (ja) | 半導体記憶装置 | |
KR20090016198A (ko) | 상 변화 메모리 장치 및 그 동작방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100312 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20130730 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130822 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131008 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140107 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140128 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140226 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5490357 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |