JP4828164B2 - Interposer and semiconductor device - Google Patents
Interposer and semiconductor device Download PDFInfo
- Publication number
- JP4828164B2 JP4828164B2 JP2005165801A JP2005165801A JP4828164B2 JP 4828164 B2 JP4828164 B2 JP 4828164B2 JP 2005165801 A JP2005165801 A JP 2005165801A JP 2005165801 A JP2005165801 A JP 2005165801A JP 4828164 B2 JP4828164 B2 JP 4828164B2
- Authority
- JP
- Japan
- Prior art keywords
- insulating substrate
- thermal
- island
- semiconductor device
- semiconductor chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 109
- 239000000758 substrate Substances 0.000 claims description 127
- 239000007767 bonding agent Substances 0.000 claims description 31
- 229910000679 solder Inorganic materials 0.000 claims description 22
- 239000007769 metal material Substances 0.000 claims description 19
- 230000008018 melting Effects 0.000 claims description 17
- 238000002844 melting Methods 0.000 claims description 17
- 229920005989 resin Polymers 0.000 claims description 6
- 239000011347 resin Substances 0.000 claims description 6
- 230000000694 effects Effects 0.000 description 10
- 230000000149 penetrating effect Effects 0.000 description 5
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 3
- 230000008602 contraction Effects 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- 239000003822 epoxy resin Substances 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 229920000647 polyepoxide Polymers 0.000 description 3
- 239000011521 glass Substances 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 230000001681 protective effect Effects 0.000 description 2
- 238000007789 sealing Methods 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
Landscapes
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
- Wire Bonding (AREA)
Description
この発明は、インタポーザおよびそのインタポーザを備える半導体装置に関する。 The present invention relates to an interposer and a semiconductor device including the interposer.
近年、半導体装置を配線基板上に高密度に実装するために、配線基板上への表面実装を可能とした表面実装型パッケージが多用されている。この表面実装型パッケージの代表的なものとして、たとえば、BGA(Ball Grid Array)が知られている。
BGAでは、インタポーザ上に半導体チップが搭載される。インタポーザは、ガラスエポキシ樹脂からなる絶縁性基板を備えている。絶縁性基板の一方面には、半導体チップが接合されるアイランドと、ボンディングワイヤによって半導体チップの表面上のパッドと電気接続される内部端子とが配置されている。また、絶縁性基板の他方面には、実装基板(プリント配線板)上のランド(電極)との電気接続のためのボール状の外部端子が整列して配置されている。そして、絶縁性基板には、その一方面と他方面との間を貫通するスルーホールが形成されている。スルーホールは、金属材料で埋め尽くされており、このスルーホール内の金属を介して、絶縁性基板の一方面上の内部端子と他方面上の外部端子とが電気的に接続されている。
In BGA, a semiconductor chip is mounted on an interposer. The interposer includes an insulating substrate made of glass epoxy resin. On one surface of the insulating substrate, an island to which the semiconductor chip is bonded and an internal terminal electrically connected to a pad on the surface of the semiconductor chip by a bonding wire are arranged. In addition, ball-like external terminals for electrical connection with lands (electrodes) on a mounting board (printed wiring board) are arranged in alignment on the other surface of the insulating substrate. And the through-hole which penetrates between the one surface and the other surface is formed in the insulating substrate. The through hole is filled with a metal material, and the internal terminal on one surface of the insulating substrate and the external terminal on the other surface are electrically connected via the metal in the through hole.
ところが、絶縁性基板の一方面上と他方面上とで構成が異なるため、半導体装置の周囲の温度が大きく変化すると、絶縁性基板の一方面と他方面との間で熱膨張差が生じ、これに起因して、絶縁性基板に反り(熱反り)を生じるおそれがある。
たとえば、パワーICが作り込まれた半導体チップは、その裏面(半導体基板の裏面)をグランドとして動作する。そのため、パワーICが作り込まれた半導体チップを備える半導体装置にBGAを採用する場合、アイランドと外部端子とを電気的に接続するとともに、導電性を有する接合剤(導電性接合剤)を用いて、半導体チップの裏面をアイランドに接合させなければならない。しかしながら、BGAが採用された半導体装置ではて、半導体チップをアイランドに接合させるための接合剤として、エポキシ樹脂系接着剤や絶縁ペーストなどの絶縁性接合剤を用いるのが一般的であり、現在のところ、はんだ接合剤のような導電性接合剤を用いたものは提供されていない。はんだ接合剤を用いた場合、リフローが必須となるが、そのリフロー時に、半導体チップが載置されたインタポーザが高温(たとえば、260℃程度)に加熱されると、絶縁性基板の一方面における熱膨張量と他方面における熱膨張量とに差が生じ、絶縁性基板に反りを生じてしまう。
However, since the configuration is different between the one surface and the other surface of the insulating substrate, when the temperature around the semiconductor device changes greatly, a difference in thermal expansion occurs between the one surface and the other surface of the insulating substrate, As a result, the insulating substrate may be warped (thermal warpage).
For example, a semiconductor chip in which a power IC is built operates with its back surface (back surface of the semiconductor substrate) as the ground. Therefore, when adopting BGA in a semiconductor device including a semiconductor chip in which a power IC is built, an island and an external terminal are electrically connected and a conductive bonding agent (conductive bonding agent) is used. The backside of the semiconductor chip must be bonded to the island. However, in a semiconductor device employing BGA, it is common to use an insulating bonding agent such as an epoxy resin adhesive or an insulating paste as a bonding agent for bonding a semiconductor chip to an island. However, there is no provision using a conductive bonding agent such as a solder bonding agent. When solder bonding agent is used, reflow is indispensable. When the interposer on which the semiconductor chip is placed is heated to a high temperature (for example, about 260 ° C.) during the reflow, A difference arises between the amount of expansion and the amount of thermal expansion on the other surface, causing the insulating substrate to warp.
そこで、この発明の目的は、絶縁性基板の熱反りの発生を防止することができるインタポーザおよびこれを備える半導体装置を提供することである。 SUMMARY OF THE INVENTION Accordingly, an object of the present invention is to provide an interposer that can prevent the occurrence of thermal warping of an insulating substrate and a semiconductor device including the interposer.
上記の目的を達成するための請求項1記載の発明は、半導体チップとともに半導体装置に備えられ、当該半導体装置の実装基板への実装時に、前記半導体チップと前記実装基板との間に介在されるインタポーザであって、絶縁性樹脂からなる絶縁性基板と、前記絶縁性基板の一方面上に形成され、前記半導体チップの裏面が接合剤を介して接合され、金属材料からなるアイランドと、前記絶縁性基板の前記一方面と反対側の他方面上において、前記アイランドに対して前記絶縁性基板を挟んでほぼ対向する位置に、前記アイランドと同じ大きさおよび平面形状で形成され、前記アイランドと同じ金属材料からなるサーマルパッドと、前記絶縁性基板の前記一方面と前記他方面との間を貫通して形成され、前記アイランドと前記サーマルパッドとを熱伝導可能に接続するサーマルビアとを含むことを特徴としている。 The invention described in claim 1 for achieving the above object is provided in a semiconductor device together with a semiconductor chip, and is interposed between the semiconductor chip and the mounting substrate when the semiconductor device is mounted on the mounting substrate. An interposer comprising an insulating substrate made of an insulating resin, an island made of a metal material formed on one surface of the insulating substrate, the back surface of the semiconductor chip being bonded via a bonding agent, and the insulating material on the other surface of the one surface opposite sex substrate, substantially opposing positions sandwiching the insulating substrate with respect to the island, being formed by the islands and the same size and planar shape, and said island a thermal pad made of the same metal material, the formed through between the one surface of the insulating substrate and the other surface, wherein said island thermal pad It is characterized in that it comprises a thermal via connected to a heat-conducting.
この構成によれば、絶縁性基板の一方面には、アイランドが配置され、その反対側の他方面には、アイランドと絶縁性基板を挟んでほぼ対向する位置にサーマルパッドが配置されている。そして、アイランドとサーマルパッドとは、絶縁性基板を貫通するサーマルビアにより熱伝導可能に接続されている。そのため、半導体装置の周囲の温度が急激に変化しても、絶縁性基板の一方面と他方面との間で温度(熱)の均衡を保つことができる。その結果、絶縁性基板の一方面と他方面との間に熱膨張差が生じることを防止することができ、絶縁性基板の熱反りの発生を防止することができる。 According to this configuration, the island is arranged on one surface of the insulating substrate, and the thermal pad is arranged on the other surface on the opposite side, at a position almost opposite to the island and the insulating substrate. The island and the thermal pad are connected so as to be able to conduct heat by a thermal via penetrating the insulating substrate. Therefore, even if the temperature around the semiconductor device changes abruptly, the temperature (heat) balance can be maintained between the one surface and the other surface of the insulating substrate. As a result, it is possible to prevent a difference in thermal expansion between the one surface and the other surface of the insulating substrate, and it is possible to prevent the thermal warpage of the insulating substrate.
とりわけ、サーマルパッドは、アイランドと同じ材料を用いて、アイランドと同じ厚みに形成されていることが好ましい。この場合、半導体装置の周囲の温度変化に対して、絶縁性基板の一方面と他方面との間で温度の均衡を保つことができるとともに、アイランドの熱膨張量/熱収縮量とサーマルパッドの熱膨張量/熱収縮量とを合わせることができる。そのため、絶縁性基板の一方面と他方面との間に熱膨張差が生じることをより確実に防止することができ、絶縁性基板の熱反りの発生を効果的に防止することができる。 Especially, thermal pad, using the same material as the island, it is preferably formed on the island and the same thickness. In this case, the temperature balance between the one surface and the other surface of the insulating substrate can be maintained with respect to the temperature change around the semiconductor device, and the thermal expansion amount / thermal contraction amount of the island and the thermal pad The amount of thermal expansion / the amount of heat shrinkage can be combined. Therefore, it is possible to more reliably prevent a difference in thermal expansion between the one surface and the other surface of the insulating substrate, and to effectively prevent the thermal warpage of the insulating substrate.
また、請求項2記載の発明は、請求項1記載のインタポーザにおいて、前記絶縁性基板の前記一方面上に形成され、前記半導体チップとの電気接続のための内部端子と、前記絶縁性基板の前記他方面上に形成され、前記実装基板上のランドとの電気接続のための外部端子と、前記絶縁性基板の前記一方面と前記他方面との間を貫通して形成され、前記内部端子と前記外部端子とを電気的に接続する端子間接続ビアとをさらに含むことを特徴としている。 According to a second aspect of the present invention, in the interposer according to the first aspect, an internal terminal formed on the one surface of the insulating substrate for electrical connection with the semiconductor chip, and the insulating substrate An external terminal formed on the other surface for electrical connection with the land on the mounting substrate, and formed between the one surface and the other surface of the insulating substrate, and the internal terminal And an inter-terminal connection via for electrically connecting the external terminal and the external terminal.
この構成によれば、絶縁性基板の一方面上の内部端子と他方面上の外部端子とが、端子間接続ビアによって電気的に接続されている。そのため、外部端子を実装基板上のランドに電気接続することにより、ランドと内部端子との電気的な接続を達成することができ、ひいてはランドと半導体チップとの電気的な接続を達成することができる。
また、請求項3記載の発明は、請求項2記載のインタポーザにおいて、前記サーマルパッド上に形成され、前記半導体装置が前記実装基板に実装された状態で、当該実装基板に当接するサーマルバンプをさらに含むことを特徴としている。
According to this configuration, the internal terminal on one surface of the insulating substrate and the external terminal on the other surface are electrically connected by the inter-terminal connection via. Therefore, by electrically connecting the external terminals to the lands on the mounting substrate, the electrical connection between the lands and the internal terminals can be achieved, and as a result, the electrical connection between the lands and the semiconductor chip can be achieved. it can.
According to a third aspect of the present invention, in the interposer according to the second aspect, the thermal bump formed on the thermal pad and contacting the mounting board in a state where the semiconductor device is mounted on the mounting board is further provided. It is characterized by including.
この構成によれば、半導体装置が実装基板に実装された状態で、サーマルパッド上に形成されたサーマルバンプが実装基板に当接する。そのため、サーマルパッドからサーマルバンプを介して実装基板に熱を逃がすことができる。その結果、半導体装置からの放熱性の向上を図ることができる。
また、請求項4記載の発明は、請求項3記載のインタポーザにおいて、前記アイランド、前記サーマルパッド、前記サーマルビアおよび前記サーマルバンプは、いずれも導電性を有しており、前記接合剤は、金属材料からなり、前記サーマルバンプは、前記半導体装置が前記実装基板に実装された状態で、当該実装基板上のグランド端子に当接し、前記サーマルパッドと前記アイランドとは、同じ厚さを有することを特徴としている。
According to this configuration, the thermal bump formed on the thermal pad comes into contact with the mounting substrate in a state where the semiconductor device is mounted on the mounting substrate. Therefore, heat can be released from the thermal pad to the mounting substrate via the thermal bump. As a result, the heat dissipation from the semiconductor device can be improved.
According to a fourth aspect of the present invention, in the interposer according to the third aspect, the island, the thermal pad, the thermal via, and the thermal bump are all conductive, and the bonding agent is a metal made of a material, the thermal bump, in a state where the semiconductor device is mounted on the mounting substrate, into contact with the ground terminal on the mounting board, wherein a thermal pad and the island, having the same thickness It is characterized by.
この構成によれば、アイランド、サーマルパッド、サーマルビアおよびサーマルバンプがいずれも導電性を有し、かつ、接合剤が金属材料からなるので、半導体装置が実装基板に実装されて、サーマルバンプが実装基板上のグランド電極に接続されると、そのグランド電極と半導体チップの裏面とが、サーマルバンプ、サーマルパッド、サーマルビアおよびアイランドを介して電気的に接続される。そのため、半導体装置が実装基板に実装された状態で、半導体チップの裏面をグランド電位とすることができる。したがって、半導体チップとして、パワーICが作り込まれた半導体チップなど、半導体チップの裏面をグランドとするものを用いることができ、その場合に、半導体チップの良好な動作(たとえば、パワーICの動作)を確保することができる。 According to this configuration, since the island, the thermal pad, the thermal via, and the thermal bump are all conductive, and the bonding agent is made of a metal material, the semiconductor device is mounted on the mounting board, and the thermal bump is mounted. When connected to the ground electrode on the substrate, the ground electrode and the back surface of the semiconductor chip are electrically connected via thermal bumps, thermal pads, thermal vias, and islands. Therefore, the back surface of the semiconductor chip can be set to the ground potential in a state where the semiconductor device is mounted on the mounting substrate. Therefore, a semiconductor chip having a back surface of the semiconductor chip, such as a semiconductor chip in which a power IC is built, can be used, and in that case, the semiconductor chip operates well (for example, power IC operation). Can be secured.
また、請求項5記載の発明は、請求項4記載のインタポーザにおいて、前記接合剤は、高融点はんだであることを特徴としている。
ここで、高融点はんだとは、融点が260℃以上のはんだを言う。
この構成によれば、高融点はんだを用いて、半導体チップの裏面をアイランドに接合する場合、リフローが必要となるが、そのリフロー時に、半導体チップが載置されたインタポーザが260℃以上の高温に加熱されても、絶縁性基板の一方面と他方面との間で温度(熱)の均衡を保つことができる。その結果、絶縁性基板の一方面と他方面との間に熱膨張差が生じることを防止することができ、絶縁性基板の熱反りの発生を防止することができる。
According to a fifth aspect of the present invention, in the interposer according to the fourth aspect, the bonding agent is a high melting point solder.
Here, the high melting point solder means a solder having a melting point of 260 ° C. or higher.
According to this configuration, when the back surface of the semiconductor chip is bonded to the island using a high melting point solder, reflow is necessary. At the time of the reflow, the interposer on which the semiconductor chip is placed has a high temperature of 260 ° C. or higher. Even when heated, the balance of temperature (heat) can be maintained between one surface and the other surface of the insulating substrate. As a result, it is possible to prevent a difference in thermal expansion between the one surface and the other surface of the insulating substrate, and it is possible to prevent the thermal warpage of the insulating substrate.
また、請求項6記載の発明は、半導体装置において、半導体チップと、絶縁性樹脂からなる絶縁性基板と、前記絶縁性基板の一方面上に形成され、前記半導体チップの裏面が接合剤を介して接合され、金属材料からなるアイランドと、前記絶縁性基板の前記一方面と反対側の他方面上において、前記アイランドに対して前記絶縁性基板を挟んでほぼ対向する位置に、前記アイランドと同じ大きさおよび平面形状で形成され、前記アイランドと同じ金属材料からなるサーマルパッドと、前記絶縁性基板の前記一方面と前記他方面との間を貫通して形成され、前記アイランドと前記サーマルパッドとを熱伝導可能に接続するサーマルビアとを含むことを特徴としている。 According to a sixth aspect of the present invention, in the semiconductor device, the semiconductor chip, the insulating substrate made of an insulating resin, and one surface of the insulating substrate are formed, and the back surface of the semiconductor chip is interposed with a bonding agent. The island made of a metal material and the other side of the insulating substrate opposite to the one surface are substantially the same as the island at a position facing the island across the insulating substrate. A thermal pad made of the same metal material as the island and formed between the one surface and the other surface of the insulating substrate, and the island and the thermal pad. And a thermal via that connects the two in a thermally conductive manner.
この構成によれば、請求項1に関連して述べた効果と同様な効果を達成することができる。
また、請求項7記載の発明は、請求項6記載の半導体装置において、前記絶縁性基板の前記一方面上に形成され、前記半導体チップとの電気接続のための内部端子と、前記絶縁性基板の前記他方面上に形成され、前記半導体装置が実装される実装基板上のランドとの電気接続のための外部端子と、前記絶縁性基板の前記一方面と前記他方面との間を貫通して形成され、前記内部端子と前記外部端子とを電気的に接続する端子間接続ビアとをさらに含むことを特徴としている。
According to this configuration, an effect similar to the effect described in relation to claim 1 can be achieved.
According to a seventh aspect of the present invention, in the semiconductor device according to the sixth aspect, an internal terminal formed on the one surface of the insulating substrate for electrical connection with the semiconductor chip, and the insulating substrate An external terminal for electrical connection to a land on a mounting substrate on which the semiconductor device is mounted, and the first surface of the insulating substrate and the other surface are penetrated. And an inter-terminal connection via that electrically connects the internal terminal and the external terminal.
この構成によれば、請求項2に関連して述べた効果と同様な効果を達成することができる。
また、請求項8記載の発明は、請求項7記載の半導体装置において、前記サーマルパッド上に形成され、前記半導体装置が前記実装基板に実装された状態で、当該実装基板に当接するサーマルバンプをさらに含むことを特徴としている。
According to this configuration, an effect similar to the effect described in relation to claim 2 can be achieved.
According to an eighth aspect of the present invention, in the semiconductor device according to the seventh aspect, the thermal bump formed on the thermal pad and contacting the mounting substrate in a state where the semiconductor device is mounted on the mounting substrate. Furthermore, it is characterized by including.
この構成によれば、請求項3に関連して述べた効果と同様な効果を達成することができる。
また、請求項9記載の発明は、請求項8記載の半導体装置において、前記アイランド、前記サーマルパッド、前記サーマルビアおよび前記サーマルバンプは、いずれも導電性を有しており、前記接合剤は、金属材料からなり、前記サーマルバンプは、前記半導体装置が前記実装基板に実装された状態で、当該実装基板上のグランド端子に当接し、前記サーマルパッドと前記アイランドとは、同じ厚さを有することを特徴としている。
According to this configuration, an effect similar to the effect described in relation to
The invention according to
この構成によれば、請求項4に関連して述べた効果と同様な効果を達成することができる。
また、請求項10記載の発明は、請求項9記載の半導体装置において、前記接合剤は、高融点はんだであることを特徴としている。
ここで、高融点はんだとは、融点が260℃以上のはんだを言う。
According to this configuration, an effect similar to the effect described in relation to
According to a tenth aspect of the present invention, in the semiconductor device according to the ninth aspect, the bonding agent is a high melting point solder.
Here, the high melting point solder means a solder having a melting point of 260 ° C. or higher.
この構成によれば、請求項5に関連して述べた効果と同様な効果を達成することができる。
According to this configuration, an effect similar to the effect described in relation to
以下では、この発明の実施の形態を、添付図面を参照して詳細に説明する。
図1は、この発明の一実施形態に係る半導体装置の構成を図解的に示す断面図である。この半導体装置は、BGA(Ball Grid Array)が採用された半導体装置であり、半導体チップ1と、半導体チップ1が搭載されるインタポーザ2と、半導体チップ1およびインタポーザ2の半導体チップ1に対向する面を封止する封止樹脂3とを備えている。
Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.
FIG. 1 is a cross-sectional view schematically showing a configuration of a semiconductor device according to an embodiment of the present invention. This semiconductor device is a semiconductor device adopting a BGA (Ball Grid Array). The semiconductor chip 1, the interposer 2 on which the semiconductor chip 1 is mounted, and the semiconductor chip 1 and the surface of the interposer 2 facing the semiconductor chip 1. And a sealing
半導体チップ1の基体をなす半導体基板(たとえば、シリコン基板)には、たとえば、パワーICが作り込まれている。半導体チップ1の最表面は、表面保護膜で覆われており、その周縁部には、複数のパッド(図示せず)が表面保護膜から露出した状態に設けられている。
インタポーザ2は、絶縁性樹脂(たとえば、ガラスエポキシ樹脂)からなる絶縁性基板4を備えている。
For example, a power IC is formed in a semiconductor substrate (for example, a silicon substrate) that forms the base of the semiconductor chip 1. The outermost surface of the semiconductor chip 1 is covered with a surface protective film, and a plurality of pads (not shown) are provided on the periphery of the semiconductor chip 1 so as to be exposed from the surface protective film.
The interposer 2 includes an insulating
絶縁性基板4の一方面(上面)4Aには、その中央部に、平面視で半導体チップ1とほぼ同じサイズを有する矩形薄板状のアイランド5が形成されている。また、絶縁性基板4の一方面4Aには、アイランド5を取り囲む周縁部に、複数の内部端子6が形成されている。アイランド5および内部端子6は、たとえば、銅などの金属からなり、導電性を有している。
On one surface (upper surface) 4 </ b> A of the insulating
アイランド5には、たとえば、高融点はんだ(融点が260℃以上のはんだ)からなる接合剤7を介して、半導体チップ1の裏面が接合される。また、各内部端子6は、たとえば、金細線からなるボンディングワイヤ8を介して、半導体チップ1の表面の各パッドに接続(ワイヤボンディング)される。これにより、半導体チップ1は、その裏面(半導体基板の裏面)が接合剤7を介してアイランド5と電気的に接続され、内部回路(図示せず)がボンディングワイヤ8を介して内部端子6と電気的に接続される。
The back surface of the semiconductor chip 1 is bonded to the
一方、絶縁性基板4の他方面(下面)4Bには、その中央部(絶縁性基板4を挟んでアイランド5と対向する位置)に、アイランド5とほぼ同じ形状(平面形状および厚み)を有するサーマルパッド9が、アイランド5と同じ金属材料を用いて形成されている。そして、絶縁性基板4には、アイランド5とサーマルパッド9との間において、それらを熱伝導可能に接続するための複数のサーマルビア10が貫通して形成されている。サーマルビア10は、たとえば、絶縁性基板4を貫通するビアホールを形成し、このビアホール内を金属材料(たとえば、銅)で埋め尽くすことにより形成されている。これにより、アイランド5とサーマルパッド9とは、複数のサーマルビア10を介して、熱伝導可能に接続されるとともに、電気的にも接続されている。
On the other hand, the other surface (lower surface) 4B of the insulating
また、絶縁性基板4の他方面4Bには、サーマルパッド9を取り囲む周縁部に、実装基板(プリント配線板)11上のランド(電極)12との電気接続のための複数の外部端子13が設けられている。外部端子13は、たとえば、はんだなどの金属材料を用いてボール状に形成されており、絶縁性基板4を挟んで各内部端子6と対向する位置に1つずつ配置され、全体として、図2に示すように、絶縁性基板4の他方面4Bの周縁部に沿った四角枠状に整列して並んでいる。そして、外部端子13とそれに対向する内部端子6とは、絶縁性基板4を貫通する端子間接続ビア14によって電気的に接続されている。端子間接続ビア14は、たとえば、絶縁性基板4を貫通するビアホールを形成し、このビアホール内を金属材料(たとえば、銅)で埋め尽くすことにより形成されている。
A plurality of
さらに、絶縁性基板4の他方面4Bには、実装基板11上のグランド電極15との接続のための複数のサーマルバンプ16が設けられている。サーマルバンプ16は、たとえば、はんだなどの金属材料を用いてボール状に形成され、サーマルパッド9上に配置されている。
なお、絶縁性基板4の他方面4Bは、ソルダレジスト層17で覆われている。外部端子13およびサーマルバンプ16は、ソルダレジスト層17から一部が突出した状態に設けられている。
Furthermore, a plurality of
The
そして、この半導体装置は、絶縁性基板4の他方面4B側を実装基板11に対向させて、外部端子13を実装基板11上のランド12に接続することにより、実装基板11に対する表面実装が達成される。すなわち、絶縁性基板4の一方面4A上の内部端子6と他方面4B上の外部端子13とが、端子間接続ビア14によって電気的に接続されているので、外部端子13を実装基板11上のランド12に接続することにより、ランド12と内部端子6との電気的な接続を達成することができ、ひいてはランド12と半導体チップ1との電気的な接続を達成することができる。
In this semiconductor device, surface mounting on the mounting
さらに、この半導体装置が実装基板11に実装された状態で、サーマルバンプ16が実装基板11上のグランド電極15に接続されることにより、半導体チップ1の裏面が、高融点はんだからなる接合剤7、アイランド5、サーマルビア10、サーマルパッド9およびサーマルバンプ16を介してグランド電極15と電気的に接続される。これにより、半導体チップ1の裏面をグランド電位とすることができ、半導体チップ1の良好な動作(パワーICの動作)を確保することができる。
Further, the
このように、半導体チップ1の裏面を高融点はんだからなる接合剤7によってアイランド5に接合する構成では、接合剤7が有する導電性により、半導体チップ1の裏面とアイランド5との電気的な接続を達成することができる。ところが、高融点はんだからなる接合剤7を用いる場合、アイランド5上に接合剤7を配置し(ペースト状の高融点はんだを塗布し)、そのアイランド5上に半導体チップ1の裏面を接合した後に、接合剤7を溶融させるためのリフローが必要になる。このリフロー時には、半導体チップ1およびインタポーザ2が260℃以上の高温に加熱される。このとき、絶縁性基板4の一方面4Aと他方面4Bとの間における温度の不均衡が生じ、それによって絶縁性基板4の一方面4Aと他方面4Bとの間に熱膨張差が生じると、絶縁性基板4に熱反りを生じてしまう。
Thus, in the configuration in which the back surface of the semiconductor chip 1 is bonded to the
そこで、絶縁性基板4の他方面4Bには、アイランドと絶縁性基板を挟んでほぼ対向する位置にサーマルパッドが配置されている。そして、アイランド5とサーマルパッド9とは、絶縁性基板4を貫通するサーマルビア10によって、熱伝導可能に接続されている。そのため、リフロー時などに、半導体装置の周囲の温度が急激に変化しても、絶縁性基板4の一方面4Aと他方面4Bとの間で温度(熱)の均衡を保つことができる。その結果、絶縁性基板4の一方面4Aと他方面4Bとの間に熱膨張差が生じることを防止することができ、絶縁性基板4の熱反りの発生を防止することができる。
Therefore, a thermal pad is disposed on the
さらに、サーマルパッド9は、アイランド5と同じ金属材料を用いて、アイランド5と同じ形状に形成されているので、半導体装置の周囲の温度変化に対して、絶縁性基板4の一方面4Aと他方面4Bとの間で温度の均衡を保つことができるとともに、アイランド5の熱膨張量/熱収縮量とサーマルパッド9の熱膨張量/熱収縮量とを合わせることができる。そのため、絶縁性基板4の一方面4Aと他方面4Bとの間に熱膨張差が生じることをより確実に防止することができ、絶縁性基板4の熱反りの発生を効果的に防止することができる。
Further, since the
そのうえ、半導体装置が実装基板11に実装された状態では、サーマルパッド9上に形成されたサーマルバンプ16が実装基板11上のグランド電極15に接続されるので、サーマルパッド9の熱をサーマルバンプ16を介して実装基板11に逃がすことができる。
以上、この発明の一実施形態を説明したが、この発明は、他の形態で実施することもできる。たとえば、上述の実施形態では、アイランド5が平面視で半導体チップ1とほぼ同じサイズを有しているとしたが、アイランド5の平面視におけるサイズは、半導体チップ1の平面視におけるサイズよりも大きくてもよいし、逆に小さくてもよい。
In addition, when the semiconductor device is mounted on the mounting
Although one embodiment of the present invention has been described above, the present invention can be implemented in other forms. For example, in the above-described embodiment, the
また、接合剤7の一例として高融点はんだを取り上げたが、接合剤7は、導電性を有し、かつ、半導体チップ1の裏面をアイランド5に接合(接着)させることができるものであれば、たとえば、銀ペーストであってもよい。
さらにまた、上述の実施形態では、BGAが採用された半導体装置を取り上げたが、この発明は、絶縁性基板4の他方面4Bに複数のランド(薄板状の外部端子)が整列した、いわゆるLGA(Land Grid Array)が採用された半導体装置に適用されてもよい。また、BGAやLGAなどの表面実装型パッケージに限らず、実装基板に形成されたスルーホールに半導体装置のリードを挿入して、半導体装置の実装基板への実装が達成されるタイプの挿入型実装パッケージが採用された半導体装置に適用されてもよい。
Moreover, although the high melting point solder was taken up as an example of the
Furthermore, in the above-described embodiment, the semiconductor device adopting the BGA is taken up. However, the present invention is a so-called LGA in which a plurality of lands (thin plate-like external terminals) are aligned on the
その他、特許請求の範囲に記載された事項の範囲で種々の設計変更を施すことが可能である。 In addition, various design changes can be made within the scope of matters described in the claims.
1 半導体チップ
2 インタポーザ
4 絶縁性基板
4A 一方面
4B 他方面
5 アイランド
6 内部端子
7 接合剤
9 サーマルパッド
10 サーマルビア
11 実装基板
12 ランド
13 外部端子
14 端子間接続ビア
15 グランド電極
16 サーマルバンプ
DESCRIPTION OF SYMBOLS 1 Semiconductor chip 2
Claims (10)
絶縁性樹脂からなる絶縁性基板と、
前記絶縁性基板の一方面上に形成され、前記半導体チップの裏面が接合剤を介して接合され、金属材料からなるアイランドと、
前記絶縁性基板の前記一方面と反対側の他方面上において、前記アイランドに対して前記絶縁性基板を挟んでほぼ対向する位置に、前記アイランドと同じ大きさおよび平面形状で形成され、前記アイランドと同じ金属材料からなるサーマルパッドと、
前記絶縁性基板の前記一方面と前記他方面との間を貫通して形成され、前記アイランドと前記サーマルパッドとを熱伝導可能に接続するサーマルビアとを含むことを特徴とする、インタポーザ。 An interposer that is provided in a semiconductor device together with a semiconductor chip, and is interposed between the semiconductor chip and the mounting substrate when the semiconductor device is mounted on the mounting substrate,
An insulating substrate made of an insulating resin;
Formed on one surface of the insulating substrate, the back surface of the semiconductor chip is bonded via a bonding agent, and an island made of a metal material ,
Wherein the opposite side of the other surface on said one surface of the insulating substrate, the substantially opposing positions sandwiching the insulating substrate with respect to the island, being formed by the islands and the same size and planar shape, wherein A thermal pad made of the same metal material as the island ,
An interposer comprising thermal vias that are formed to penetrate between the one surface and the other surface of the insulating substrate and connect the island and the thermal pad so as to conduct heat.
前記絶縁性基板の前記他方面上に形成され、前記実装基板上のランドとの電気接続のための外部端子と、
前記絶縁性基板の前記一方面と前記他方面との間を貫通して形成され、前記内部端子と前記外部端子とを電気的に接続する端子間接続ビアとをさらに含むことを特徴とする、請求項1記載のインタポーザ。 Formed on the one surface of the insulating substrate, and internal terminals for electrical connection with the semiconductor chip;
Formed on the other surface of the insulating substrate, and external terminals for electrical connection with lands on the mounting substrate;
Characterized in that it further includes an inter-terminal connection via formed between the one surface and the other surface of the insulating substrate and electrically connecting the internal terminal and the external terminal. The interposer according to claim 1.
前記接合剤は、金属材料からなり、
前記サーマルバンプは、前記半導体装置が前記実装基板に実装された状態で、当該実装基板上のグランド端子に当接し、
前記サーマルパッドと前記アイランドとは、同じ厚さを有することを特徴とする、請求項3記載のインタポーザ。 The island, the thermal pad, the thermal via, and the thermal bump all have electrical conductivity,
The bonding agent is made of a metal material,
The thermal bump is in contact with a ground terminal on the mounting substrate in a state where the semiconductor device is mounted on the mounting substrate.
Wherein A thermal pad and the island, and having the same thickness, the interposer of claim 3, wherein.
絶縁性樹脂からなる絶縁性基板と、
前記絶縁性基板の一方面上に形成され、前記半導体チップの裏面が接合剤を介して接合され、金属材料からなるアイランドと、
前記絶縁性基板の前記一方面と反対側の他方面上において、前記アイランドに対して前記絶縁性基板を挟んでほぼ対向する位置に、前記アイランドと同じ大きさおよび平面形状で形成され、前記アイランドと同じ金属材料からなるサーマルパッドと、
前記絶縁性基板の前記一方面と前記他方面との間を貫通して形成され、前記アイランドと前記サーマルパッドとを熱伝導可能に接続するサーマルビアとを含むことを特徴とする、半導体装置。 A semiconductor chip;
An insulating substrate made of an insulating resin;
Formed on one surface of the insulating substrate, the back surface of the semiconductor chip is bonded via a bonding agent, and an island made of a metal material ,
Wherein the opposite side of the other surface on said one surface of the insulating substrate, the substantially opposing positions sandwiching the insulating substrate with respect to the island, being formed by the islands and the same size and planar shape, wherein A thermal pad made of the same metal material as the island ,
A semiconductor device comprising: a thermal via formed to penetrate between the one surface and the other surface of the insulating substrate and connecting the island and the thermal pad so as to allow heat conduction.
前記絶縁性基板の前記他方面上に形成され、前記半導体装置が実装される実装基板上のランドとの電気接続のための外部端子と、
前記絶縁性基板の前記一方面と前記他方面との間を貫通して形成され、前記内部端子と前記外部端子とを電気的に接続する端子間接続ビアとをさらに含むことを特徴とする、請求項6記載の半導体装置。 Formed on the one surface of the insulating substrate, and internal terminals for electrical connection with the semiconductor chip;
An external terminal formed on the other surface of the insulating substrate for electrical connection with a land on a mounting substrate on which the semiconductor device is mounted;
Characterized in that it further includes an inter-terminal connection via formed between the one surface and the other surface of the insulating substrate and electrically connecting the internal terminal and the external terminal. The semiconductor device according to claim 6.
前記接合剤は、金属材料からなり、
前記サーマルバンプは、前記半導体装置が前記実装基板に実装された状態で、当該実装基板上のグランド端子に当接し、
前記サーマルパッドと前記アイランドとは、同じ厚さを有することを特徴とする、請求項8記載の半導体装置。 The island, the thermal pad, the thermal via, and the thermal bump all have electrical conductivity,
The bonding agent is made of a metal material,
The thermal bump is in contact with a ground terminal on the mounting substrate in a state where the semiconductor device is mounted on the mounting substrate.
Wherein A thermal pad and the island, and having the same thickness, the semiconductor device according to claim 8.
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005165801A JP4828164B2 (en) | 2005-06-06 | 2005-06-06 | Interposer and semiconductor device |
CN2006800201220A CN101194360B (en) | 2005-06-06 | 2006-06-02 | Interposer and semiconductor device |
PCT/JP2006/311099 WO2006132151A1 (en) | 2005-06-06 | 2006-06-02 | Interposer and semiconductor device |
US11/921,573 US8022532B2 (en) | 2005-06-06 | 2006-06-02 | Interposer and semiconductor device |
KR1020077028545A KR20080014004A (en) | 2005-06-06 | 2006-06-02 | Interposer and semiconductor device |
TW095120063A TW200705621A (en) | 2005-06-06 | 2006-06-06 | Interposer and semiconductor device |
US13/043,612 US20110156226A1 (en) | 2005-06-06 | 2011-03-09 | Interposer and semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005165801A JP4828164B2 (en) | 2005-06-06 | 2005-06-06 | Interposer and semiconductor device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006339596A JP2006339596A (en) | 2006-12-14 |
JP4828164B2 true JP4828164B2 (en) | 2011-11-30 |
Family
ID=37559854
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005165801A Active JP4828164B2 (en) | 2005-06-06 | 2005-06-06 | Interposer and semiconductor device |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP4828164B2 (en) |
CN (1) | CN101194360B (en) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8022532B2 (en) * | 2005-06-06 | 2011-09-20 | Rohm Co., Ltd. | Interposer and semiconductor device |
JP4585416B2 (en) * | 2005-09-22 | 2010-11-24 | 富士通株式会社 | Substrate warpage reduction structure and substrate warpage reduction method |
KR100839075B1 (en) | 2007-01-03 | 2008-06-19 | 삼성전자주식회사 | Semi-conduct package and manufacturing method thereof |
TW201029230A (en) | 2009-01-23 | 2010-08-01 | Everlight Electronics Co Ltd | Light emitting diode package |
US8897046B2 (en) | 2009-12-25 | 2014-11-25 | Rohm Co., Ltd. | DC voltage conversion module, semiconductor module, and method of making semiconductor module |
CN102822962B (en) | 2010-03-31 | 2015-12-09 | 京瓷株式会社 | Plug-in part and employ the electronic installation of this plug-in part |
US8227840B2 (en) * | 2010-11-24 | 2012-07-24 | Nanya Technology Corp. | Integrated circuit device and method of forming the same |
KR20120082190A (en) * | 2011-01-13 | 2012-07-23 | 삼성엘이디 주식회사 | Light emitting device package |
US9554453B2 (en) | 2013-02-26 | 2017-01-24 | Mediatek Inc. | Printed circuit board structure with heat dissipation function |
TWI535346B (en) * | 2014-12-10 | 2016-05-21 | 上海兆芯集成電路有限公司 | Circuit substrate and package structure |
US9515017B2 (en) | 2014-12-18 | 2016-12-06 | Intel Corporation | Ground via clustering for crosstalk mitigation |
KR102486558B1 (en) * | 2015-06-24 | 2023-01-10 | 삼성전자주식회사 | Circuit boards and semiconductor packages including the same |
US9922920B1 (en) * | 2016-09-19 | 2018-03-20 | Nanya Technology Corporation | Semiconductor package and method for fabricating the same |
US9978731B1 (en) * | 2016-12-28 | 2018-05-22 | Samsung Electro-Mechanics Co., Ltd. | Fan-out semiconductor package module |
US10971461B2 (en) * | 2018-08-16 | 2021-04-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method of manufacture |
DE102019121191B4 (en) | 2018-08-16 | 2022-11-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURE |
CN111834329B (en) * | 2020-06-30 | 2021-12-24 | 江苏长电科技股份有限公司 | Semiconductor packaging structure and manufacturing method thereof |
CN113224033A (en) * | 2021-04-23 | 2021-08-06 | 中国电子科技集团公司第二十九研究所 | Transmit-receive module based on BGA encapsulation |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08139226A (en) * | 1994-11-04 | 1996-05-31 | Sony Corp | Semiconductor circuit device and method for mounting its circuit |
JPH11121643A (en) * | 1997-10-09 | 1999-04-30 | Hitachi Ltd | Semiconductor device |
JP2003297966A (en) * | 2002-03-29 | 2003-10-17 | Mitsubishi Electric Corp | Semiconductor device |
JP2005057099A (en) * | 2003-08-06 | 2005-03-03 | Renesas Technology Corp | Semiconductor device and its manufacturing method |
JP2005101365A (en) * | 2003-09-25 | 2005-04-14 | Kyocera Corp | Electronic device |
JP2005101366A (en) * | 2003-09-25 | 2005-04-14 | Kyocera Corp | High-frequency module |
-
2005
- 2005-06-06 JP JP2005165801A patent/JP4828164B2/en active Active
-
2006
- 2006-06-02 CN CN2006800201220A patent/CN101194360B/en active Active
Also Published As
Publication number | Publication date |
---|---|
CN101194360B (en) | 2012-07-25 |
CN101194360A (en) | 2008-06-04 |
JP2006339596A (en) | 2006-12-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4828164B2 (en) | Interposer and semiconductor device | |
KR20080014004A (en) | Interposer and semiconductor device | |
JP2008091714A (en) | Semiconductor device | |
US9271388B2 (en) | Interposer and package on package structure | |
JP2000269369A (en) | Semiconductor device | |
KR100698526B1 (en) | Substrate having heat spreading layer and semiconductor package using the same | |
TW201537719A (en) | Stacked semiconductor package | |
KR100809698B1 (en) | Mounting structure of semiconductor device having soldering flux and under fill resin layer and method of mounting method of semiconductor device | |
JP3565090B2 (en) | Method for manufacturing semiconductor device | |
CN105321908A (en) | Semiconductor device and manufacturing method of semiconductor device | |
US6992380B2 (en) | Package for semiconductor device having a device-supporting polymeric material covering a solder ball array area | |
KR20000011282A (en) | Semiconductor device and manufacturing method thereof | |
JP2009105209A (en) | Electronic device and method of manufacturing the same | |
JP3847602B2 (en) | Stacked semiconductor device, method for manufacturing the same, motherboard mounted with semiconductor device, and method for manufacturing motherboard mounted with semiconductor device | |
JP4777692B2 (en) | Semiconductor device | |
JP2007142097A (en) | Semiconductor device | |
JP2008098285A (en) | Semiconductor device | |
KR20090098076A (en) | Flip chip package | |
US6291893B1 (en) | Power semiconductor device for “flip-chip” connections | |
JPWO2006100738A1 (en) | Semiconductor device and manufacturing method thereof | |
KR19980025624A (en) | Ball Grid Array Semiconductor Package | |
KR20030012994A (en) | Tape ball grid array semiconductor chip package having ball land pad which is isolated with adhesive and manufacturing method thereof and multi chip package | |
JP2008270511A (en) | Electronic device | |
JP2001118951A (en) | Semiconductor device | |
TWM553878U (en) | Electronic package and its package substrate |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080318 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101209 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110204 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110331 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110524 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110908 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110914 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140922 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4828164 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |