JP4873557B2 - データ処理装置及び半導体集積回路 - Google Patents
データ処理装置及び半導体集積回路 Download PDFInfo
- Publication number
- JP4873557B2 JP4873557B2 JP2007004298A JP2007004298A JP4873557B2 JP 4873557 B2 JP4873557 B2 JP 4873557B2 JP 2007004298 A JP2007004298 A JP 2007004298A JP 2007004298 A JP2007004298 A JP 2007004298A JP 4873557 B2 JP4873557 B2 JP 4873557B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- transfer
- circuit
- packet
- transfer element
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1605—Handling requests for interconnection or transfer for access to memory bus based on arbitration
- G06F13/1652—Handling requests for interconnection or transfer for access to memory bus based on arbitration in a multiprocessor architecture
- G06F13/1663—Access to shared memory
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Multi Processors (AREA)
- Bus Control (AREA)
Description
先ず、本願において開示される発明の代表的な実施の形態について概要を説明する。代表的な実施の形態についての概要説明で括弧を付して参照する図面中の参照符号はそれが付された構成要素の概念に含まれるものを例示するに過ぎない。
次に、実施の形態について更に詳述する。特に制限されないが、以下で説明するデータ処理装置を構成する回路素子は、公知のCMOSトランジスタやバイポーラトランジスタ等の半導体集積回路技術によって、単結晶シリコンのような1個の半導体基板上に形成される。
101〜105 転送要素回路
200 プロセッサ(PRC1〜PRC3)
202 主メモリ(MEM)
210 イニシエータインタフェース(SIF1〜SIF4)
220 ターゲットインタフェース(TIF1)
300(300_SIF1〜300_SIF4)マルチプロセッサ接続バス
400 バスアービタ
410 入力バッファ群
411 入力バッファ(IBUF1〜IBUF5)
420 パケット再構成ユニット群
421 パケット再構成ユニット(PGEN1〜PGEN5)
440 出力バッファ群
441 出力バッファ(EBUF1〜EBUF5)
450 バス調停部
428(428A,428B) 制御レジスタ
Claims (19)
- データの転送を行うことが可能な複数の転送要素回路と、前記転送要素回路間でのデータパケットの転送に利用される転送経路と、前記転送経路におけるデータ転送を制御する調停回路とを有し、
前記調停回路は、転送元の転送要素回路から出力されるデータパケットをサブ単位に分解し、データ転送先を共通にする複数のデータパケットに対して転送優先度が高い順に最小保証帯域幅に対応する数のサブ単位を割り当てることにより別のデータパケットを再構成し、再構成したデータパケットを転送先の転送要素回路に送り出すことが可能なデータ処理装置。 - 前記夫々の転送要素回路の前記転送優先度と前記最小保証帯域幅に対応するサブ単位数とを規定するための記憶回路を有し、
前記調停回路は、分解されたサブ単位が属するデータパケットの出力元である転送要素回路に対応する前記転送優先度と前記最小保証帯域幅に対応するサブ単位数とを前記記憶回路から参照する請求項1記載のデータ処理装置。 - 前記記憶回路は書き換え可能な制御レジスタである請求項2記載のデータ処理装置。
- 前記転送経路は前記転送要素回路から前記調停回路への転送経路と前記調停回路から前記転送要素回路への転送経路を前記転送要素回路毎に別々に有し、
前記調停回路は前記転送要素回路から転送経路に出力されるデータパケットを入力して転送先の転送要素回路別に保持する入力バッファと、入力バッファ毎に保持された複数のデータパケットのサブ単位を、これに対応する前記転送優先度と前記最小保証帯域幅に対応するサブ単位数とを参照して別のデータパケットに再構成するパケット再構成ユニットと、転送先別に再構成されたデータパケットを保持して転送先に並列出力可能な出力バッファとを有する請求項1記載のデータ処理装置。 - 前記入力バッファは転送要素回路別に夫々複数のデータパケットを保持することができ、
前記パケット再構成ユニットは、前記入力バッファが保持する転送先を共通にするデータパケットに対して前記優先度が高い順に前記最小保証帯域幅に対応するサブ単位数を満足するようにデータパケットの再構成を行う請求項4記載のデータ処理装置。 - 前記パケット再構成ユニットは、再構成されるデータパケットにサブ単位の未割り当てフィールドがあるとき、当該未割り当てフィールドに、前記入力バッファによる保持時間が最も長いデータパケットのサブ単位を含める請求項5記載のデータ処理装置。
- 前記入力バッファは複数のデータパケットをFIFO形式で保持する請求項6記載のデータ処理装置。
- データ転送を行うことが可能な複数の転送要素回路と、前記転送要素回路間でのデータ転送に利用される転送経路と、前記転送経路におけるデータ転送を制御する調停回路とを有し、
前記調停回路は、前記転送要素回路から入力したデータパケットをサブ単位に分解し、
転送先を共通にする複数のデータパケットに対してデータ転送の優先度が高い順に所要の最小転送データ量を満足する数のサブ単位を割り当てることによりデータパケットを再構成し、再構成したデータパケットを転送先の転送要素回路に送り出すことが可能なデータ処理装置。 - 前記夫々の転送要素回路について前記優先度と前記転送データ量とを規定するための記憶回路を有し、
前記調停回路は、分解されたサブ単位が属するデータパケットの出力元である転送要素回路に対応する前記優先度と前記転送データ量とを前記記憶回路から参照する請求項8記載のデータ処理装置。 - 前記記憶回路は書き換え可能な制御レジスタである請求項9記載のデータ処理装置。
- 前記転送経路は前記転送要素回路から前記調停回路への転送経路と前記調停回路から前記転送要素回路への転送経路を前記転送要素回路毎に別々に有し、
前記調停回路は前記転送要素回路から転送経路に出力されるデータパケットを入力して転送先の転送要素回路別に保持する入力バッファと、入力バッファ毎に保持された複数のデータパケットのサブ単位を、これに対応する前記前記優先度と前記転送データ量とを参照して別のデータパケットに再構成するパケット再構成ユニットと、転送先別に再構成されたデータパケットを保持して転送先に並列出力可能な出力バッファとを有する請求項8記載のデータ処理装置。 - 前記調停回路は、再構成されるデータパケットにサブ単位の未割り当てフィールドがあるとき、当該未割り当てフィールドに、転送先を共通にする複数のデータパケットの中で前記調停回路による保持時間が最も長いデータパケットのサブ単位を含める請求項8記載のデータ処理装置。
- 前記調停回路は複数のデータパケットをFIFO形式で保持する請求項12記載のデータ処理装置。
- 前記転送要素回路は、バスマスタ又はバススレーブとして機能する回路と、前記回路を前記転送経路に接続するためのインタフェース回路とを有する請求項13記載のデータ処理装置。
- データ転送を行うことが可能な複数の転送要素回路と、前記転送要素回路間でのデータ転送に利用される転送経路と、前記転送経路におけるデータ転送を制御する調停回路とを有し、
前記調停回路は、前記転送要素回路から入力したデータをサブ単位に分解し、転送先を共通にする複数のデータに対して情報転送の優先度が高い順に最低保証転送データ量を満足する数のサブ単位を割り当てることによりデータを再構成し、再構成したデータを転送先の転送要素回路に送り出すことが可能な半導体集積回路。 - 前記調停回路は、再構成されるデータにサブ単位の未割り当てフィールドがあるとき、
当該未割り当てフィールドに、転送先を共通にする複数のデータの中で前記調停回路による保持時間が最も長いデータのサブ単位を含める請求項15記載の半導体集積回路。 - 前記調停回路は、割り当てられたサブ単位数がデータ転送先において受容可能なサブ単位未満の場合にはさらに滞留時間の最も長いサブ単位を割り当てることにより送出用データパケットを再構成する請求項1記載のデータ処理装置。
- 前記調停回路は、割り当てられたサブ単位数がデータ転送先において受容可能なサブ単位未満の場合にはさらに滞留時間の最も長いサブ単位を割り当てることにより送出用データパケットを再構成する請求項8記載のデータ処理装置。
- 前記調停回路は、割り当てられたサブ単位数がデータ転送先において受容可能なサブ単位未満の場合にはさらに滞留時間の最も長いサブ単位を割り当てることにより送出用データパケットを再構成する請求項15記載の半導体集積回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007004298A JP4873557B2 (ja) | 2007-01-12 | 2007-01-12 | データ処理装置及び半導体集積回路 |
US11/960,686 US7840737B2 (en) | 2007-01-12 | 2007-12-19 | Data processor and semiconductor integrated circuits |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007004298A JP4873557B2 (ja) | 2007-01-12 | 2007-01-12 | データ処理装置及び半導体集積回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008171232A JP2008171232A (ja) | 2008-07-24 |
JP4873557B2 true JP4873557B2 (ja) | 2012-02-08 |
Family
ID=39618633
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007004298A Expired - Fee Related JP4873557B2 (ja) | 2007-01-12 | 2007-01-12 | データ処理装置及び半導体集積回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7840737B2 (ja) |
JP (1) | JP4873557B2 (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8706924B2 (en) * | 2008-08-14 | 2014-04-22 | Via Technologies, Inc. | PCI-express data link transmitter employing a plurality of dynamically selectable data transmission priority rules |
US8307136B2 (en) * | 2009-08-03 | 2012-11-06 | National Instruments Corporation | Data movement system and method |
US8458371B2 (en) * | 2009-08-03 | 2013-06-04 | National Instruments Corporation | Peripheral devices integrated into a processing chain |
JP5380322B2 (ja) * | 2010-02-17 | 2014-01-08 | 京セラドキュメントソリューションズ株式会社 | メモリマスタデバイス |
JP6179812B2 (ja) | 2011-09-29 | 2017-08-16 | パナソニックIpマネジメント株式会社 | 制御装置 |
US9524261B2 (en) | 2012-12-21 | 2016-12-20 | Apple Inc. | Credit lookahead mechanism |
US9082118B2 (en) | 2013-07-17 | 2015-07-14 | Apple Inc. | Transaction flow control using credit and token management |
CN111026694B (zh) * | 2019-11-01 | 2021-03-02 | 珠海奔图电子有限公司 | 数据接收方法、设备,图像形成装置、系统和电子设备 |
CN111538491B (zh) * | 2020-04-24 | 2023-07-14 | 成都新致云服信息技术有限公司 | 数据事件处理方法、装置、设备和存储介质 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05227211A (ja) * | 1992-02-17 | 1993-09-03 | Fujitsu Ltd | パケット交換システム |
US6182197B1 (en) * | 1998-07-10 | 2001-01-30 | International Business Machines Corporation | Real-time shared disk system for computer clusters |
US6697362B1 (en) * | 1998-11-06 | 2004-02-24 | Level One Communications, Inc. | Distributed switch memory architecture |
JP3583025B2 (ja) * | 1999-06-28 | 2004-10-27 | 沖電気工業株式会社 | 交換装置 |
JP3481522B2 (ja) * | 1999-09-27 | 2003-12-22 | 松下電器産業株式会社 | セル帯域保証制御装置及び方法 |
US7072817B1 (en) * | 1999-10-01 | 2006-07-04 | Stmicroelectronics Ltd. | Method of designing an initiator in an integrated circuit |
US6678773B2 (en) * | 2000-01-13 | 2004-01-13 | Motorola, Inc. | Bus protocol independent method and structure for managing transaction priority, ordering and deadlocks in a multi-processing system |
US7165094B2 (en) * | 2001-03-09 | 2007-01-16 | Sonics, Inc. | Communications system and method with non-blocking shared interface |
US6851056B2 (en) * | 2002-04-18 | 2005-02-01 | International Business Machines Corporation | Control function employing a requesting master id and a data address to qualify data access within an integrated system |
US7391766B2 (en) * | 2002-12-19 | 2008-06-24 | International Business Machines Corporation | Packet unstopper system for a parallel packet switch |
US7062582B1 (en) * | 2003-03-14 | 2006-06-13 | Marvell International Ltd. | Method and apparatus for bus arbitration dynamic priority based on waiting period |
FR2859059A1 (fr) * | 2003-08-20 | 2005-02-25 | France Telecom | Procede de transmission de paquets, dispositifs d'agregation et de desagregation de paquets |
US7296105B2 (en) * | 2003-10-03 | 2007-11-13 | Sonics, Inc. | Method and apparatus for configuring an interconnect to implement arbitration |
JP4464245B2 (ja) * | 2004-10-22 | 2010-05-19 | 富士通株式会社 | データキュー制御回路、方法及びプログラム |
US7136954B2 (en) * | 2005-01-31 | 2006-11-14 | International Business Machines Corporation | Data communication method and apparatus utilizing credit-based data transfer protocol and credit loss detection mechanism |
-
2007
- 2007-01-12 JP JP2007004298A patent/JP4873557B2/ja not_active Expired - Fee Related
- 2007-12-19 US US11/960,686 patent/US7840737B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20080172509A1 (en) | 2008-07-17 |
JP2008171232A (ja) | 2008-07-24 |
US7840737B2 (en) | 2010-11-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4873557B2 (ja) | データ処理装置及び半導体集積回路 | |
CA3125707C (en) | Virtualization of a reconfigurable data processor | |
JP7108135B2 (ja) | 並び替えの間のキャッシュ一貫性を維持する方法 | |
JP5460143B2 (ja) | データ処理装置、データ処理方法およびプログラム | |
TWI541649B (zh) | 用於多晶片系統的晶片間互連協定之系統與方法 | |
EP0991999A1 (en) | Method and apparatus for arbitrating access to a shared memory by network ports operating at different data rates | |
JP2004192620A (ja) | マルチプロセッサ・システムでのプロセッサ相互接続を使用するマイクロプロセッサ通信の方法およびデータ処理システム | |
JP5360061B2 (ja) | マルチプロセッサシステム及びその制御方法 | |
JP2012080379A (ja) | 半導体データ処理装置及びデータ処理システム | |
JP7138190B2 (ja) | ネットワークスイッチのキュー | |
KR20240024188A (ko) | 네트워크 인터페이스 디바이스 | |
KR102539572B1 (ko) | 네트워크 온칩 데이터 처리 방법 및 장치 | |
JP5158091B2 (ja) | 自律または共通制御されるpeアレイを有するシステムのためのデータ転送ネットワークおよび制御装置 | |
US9727499B2 (en) | Hardware first come first serve arbiter using multiple request buckets | |
KR102539573B1 (ko) | 네트워크 온칩 데이터 처리 방법 및 장치 | |
US9588928B1 (en) | Unique packet multicast packet ready command | |
US9727512B1 (en) | Identical packet multicast packet ready command | |
US8346988B2 (en) | Techniques for dynamically sharing a fabric to facilitate off-chip communication for multiple on-chip units | |
US10341246B1 (en) | Update packet sequence number packet ready command | |
US10069767B1 (en) | Method of dynamically allocating buffers for packet data received onto a networking device | |
US20050050233A1 (en) | Parallel processing apparatus | |
WO2022088074A1 (zh) | 基于多指令引擎的指令处理方法及处理器 | |
US9727513B1 (en) | Unicast packet ready command | |
CN112585593A (zh) | 链路层数据打包和封包流控制方案 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20091225 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20100507 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110713 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110714 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110912 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111117 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111117 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141202 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4873557 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |