JP4703938B2 - ウェーハレベルパッケージの空気パッドハンダ接合構造及びその製造方法 - Google Patents
ウェーハレベルパッケージの空気パッドハンダ接合構造及びその製造方法 Download PDFInfo
- Publication number
- JP4703938B2 JP4703938B2 JP2002364266A JP2002364266A JP4703938B2 JP 4703938 B2 JP4703938 B2 JP 4703938B2 JP 2002364266 A JP2002364266 A JP 2002364266A JP 2002364266 A JP2002364266 A JP 2002364266A JP 4703938 B2 JP4703938 B2 JP 4703938B2
- Authority
- JP
- Japan
- Prior art keywords
- air
- joint structure
- solder joint
- pad
- manufacturing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 229910000679 solder Inorganic materials 0.000 title claims description 68
- 238000004519 manufacturing process Methods 0.000 title claims description 32
- 239000002184 metal Substances 0.000 claims description 88
- 229910052751 metal Inorganic materials 0.000 claims description 88
- 239000010410 layer Substances 0.000 claims description 78
- 238000000034 method Methods 0.000 claims description 36
- 239000000463 material Substances 0.000 claims description 22
- 230000008569 process Effects 0.000 claims description 22
- 230000002093 peripheral effect Effects 0.000 claims description 11
- 239000011241 protective layer Substances 0.000 claims description 11
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 10
- 239000000758 substrate Substances 0.000 claims description 9
- 238000002161 passivation Methods 0.000 claims description 8
- 239000010931 gold Substances 0.000 claims description 6
- 239000000126 substance Substances 0.000 claims description 6
- 238000007772 electroless plating Methods 0.000 claims description 4
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims description 4
- 229910052737 gold Inorganic materials 0.000 claims description 4
- 229910052759 nickel Inorganic materials 0.000 claims description 4
- 238000000059 patterning Methods 0.000 claims description 4
- 238000000151 deposition Methods 0.000 claims description 3
- 239000013013 elastic material Substances 0.000 claims description 3
- 239000002861 polymer material Substances 0.000 claims description 3
- 238000011978 dissolution method Methods 0.000 claims description 2
- 239000000178 monomer Substances 0.000 claims description 2
- 238000007517 polishing process Methods 0.000 claims description 2
- 238000001039 wet etching Methods 0.000 claims description 2
- 229920000642 polymer Polymers 0.000 description 8
- 230000008602 contraction Effects 0.000 description 7
- 239000002195 soluble material Substances 0.000 description 6
- 239000010949 copper Substances 0.000 description 4
- 230000009467 reduction Effects 0.000 description 4
- 239000004065 semiconductor Substances 0.000 description 4
- 239000004642 Polyimide Substances 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 230000008901 benefit Effects 0.000 description 3
- 238000001816 cooling Methods 0.000 description 3
- 238000010438 heat treatment Methods 0.000 description 3
- 238000012536 packaging technology Methods 0.000 description 3
- 229920002120 photoresistant polymer Polymers 0.000 description 3
- 229920001721 polyimide Polymers 0.000 description 3
- 230000008054 signal transmission Effects 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 230000007797 corrosion Effects 0.000 description 2
- 238000005260 corrosion Methods 0.000 description 2
- 238000006073 displacement reaction Methods 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 238000005476 soldering Methods 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 238000005452 bending Methods 0.000 description 1
- 238000005336 cracking Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 238000007667 floating Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- -1 polysiloxane Polymers 0.000 description 1
- 229920001296 polysiloxane Polymers 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 238000005382 thermal cycling Methods 0.000 description 1
- 238000007738 vacuum evaporation Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/03—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07 e.g. sealing of a cap to a base of a container
- H01L21/60—Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/0212—Auxiliary members for bonding areas, e.g. spacers
- H01L2224/02122—Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
- H01L2224/02123—Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body inside the bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/0501—Shape
- H01L2224/05011—Shape comprising apertures or cavities
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/0501—Shape
- H01L2224/05012—Shape in top view
- H01L2224/05013—Shape in top view being rectangular
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/0502—Disposition
- H01L2224/05023—Disposition the whole internal layer protruding from the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
- H01L2224/05553—Shape in top view being rectangular
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0556—Disposition
- H01L2224/05563—Only on parts of the surface of the internal layer
- H01L2224/05564—Only on the bonding interface of the bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0556—Disposition
- H01L2224/05567—Disposition the external layer being at least partially embedded in the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13005—Structure
- H01L2224/13007—Bump connector smaller than the underlying bonding area, e.g. than the under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01004—Beryllium [Be]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01019—Potassium [K]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01068—Erbium [Er]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/30105—Capacitance
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Wire Bonding (AREA)
Description
【発明の属する技術分野】
本発明は、半導体素子分野に関し、より詳細には、ハンダ接合の信頼性を向上させたウェーハレベルパッケージ(wafer level package;WLP)及びその製造方法に関する。
【0002】
【従来の技術】
半導体素子の高集積化及び高性能化の傾向に応じて、半導体素子のパッケージング(packaging)技術も新しい要求に直面している。すなわち、より信頼性が優れ、価格に比べて効率性が高く、サイズが小さくて、性能が優れたパッケージを開発するための努力が持続的になされている。パッケージング技術が直面している問題は、例えば、電気信号伝達遅延の減少、全体構成要素面積の縮小、入出力端子の配置領域拡大などに関するものである。
【0003】
このような要求を充足させるために、ウェーハレベルパッケージが開発された。ウェーハレベルパッケージは、入出力端子がチップの縁部に配置された従来のリードフレーム型パッケージとは異なって、入出力端子がチップ表面全体に分布することが特徴である。一般に、ウェーハレベルパッケージは、入出力端子としてハンダボール(solder ball)を使用する。入出力端子を表面全体にわたって分布させると、集積回路と入出力端子との間の信号配線長さを縮めることができる。信号配線は、一般的に高い静電容量を有するから、信号配線長さの縮小は、電気的性能の向上をもたらす。また、ハンダボールを用いて印刷回路基板のような基板にウェーハレベルパッケージを実装する場合、基板において占めるパッケージの実装面積がチップサイズ程度にすぎない。これは、リードフレームサイズ程度の実装面積を占める従来のパッケージに比べて、一層パッケージサイズが減少したものである。
【0004】
図1aは、従来のハンダ接合構造を示す。接続パッド20を有する半導体チップ10は、ハンダボール40によって印刷回路基板50に実装される。しかしながら、このような接合方式は、金属製ハンダボール40の弾性が非常に小さいという短所を有する。図1において、接続パッド20とハンダボール40との間の接合部は、ハッチング領域30で表示される。この領域30は、ハンダボール40と同じ物質よりなるが、チップ10と印刷回路基板50との間の異なるサイズ変化から誘発されるクラックまたは非弾性ストレスを説明するために、別個の要素として図示された。
【0005】
図1b及び図1cは、図1aに示された従来のハンダ接合構造において熱サイクルの段階、すなわち加熱段階と冷却段階中に、熱膨張と収縮の結果でハンダ接合構造に作用する力と垂直変位を示す。
【0006】
図1bを参照すれば、電子装置の一般的な作動と関連して現れる熱的変化のため、例えばシリコンよりなるチップ10とエポキシ−ガラス(epoxy−glass)よりなる印刷回路基板50との間の熱膨張係数の差異によって、ハンダボールの接合部30に機械的ストレスを招く。すなわち、熱が加えられた場合、チップ10と基板50とが異なる割合で膨脹しながら、図1bに示したように、ひずみを誘発する。一方、熱が除去された場合には、図1cに示したように、チップ10と基板50が異なる割合で収縮する。異なる割合で発生する膨脹と収縮は、堅固な接合、すなわちハンダボール40に変形力として作用するようになる。このような膨脹/収縮の差異は、チップのサイズが大きい場合、チップの縁部がチップの中央より大きく膨脹するので、より一層明確に現れる。
【0007】
熱膨脹と熱収縮が進行される間、ハンダ接合の片方面に変位が発生することによって、ハンダボール40と接合部30にトルクが生じる。一般的にハンダ溶融点以下での反復的な膨脹と収縮は、接合部30に変形力を加え、図1cに参照番号32で表示したように、パッド20からの分離またはクラックを発生させ、ハンダ接合部の信頼性に損傷を与える。
【0008】
【発明が解決しようとする課題】
従って、チップと印刷回路基板との間の相互接続信頼性が向上したウェーハレベルパッケージ及びその製造方法が要求される。
本発明の目的は、ハンダ接合信頼性が優れたウェーハレベルパッケージを提供することにある。
本発明の他の目的は、製造費用が節減されるウェーハレベルパッケージの製造方法を提供することにある。
【0009】
【課題を解決するための手段】
本発明の特徴は、表面に配置された各々の入出力端子(例えば、ハンダボール)が、その下部に空気パッドを備えるという点にある。空気パッドは、次のような一連の過程を経て製造される。まず、所定の基底層(例えば、絶縁層)に不規則な形態のキャビティをエッチングして形成した後、キャビティ内に可溶性(soluble)物質よりなる仮支持物を蒸着する。仮支持物上に金属接続パッドを蒸着し、金属接続パッドの一部がキャビティの領域を越えて基底層の一部と重なるようにした後、仮支持物を除去して、金属接続パッドの下部に空気緩衝領域が生ずるようにする。仮支持物が除去された後の金属接続パッドは、基底層の一部によって支持される。
【0010】
空気パッドの特徴は、空気緩衝領域が金属接続パッドを超過するように形成された構造を有するという点にある。すなわち、金属接続パッドの周囲は、1)金属接続パッドの形成に必要な可溶性の仮支持物を除去し、2)金属接続パッドが基底層に当接しないように、自由に熱的運動と振動運動をすることができるに充分な空間が確保される。
【0011】
本発明の望ましい実施例において、ウェーハレベルパッケージの弾性接合構造は、金属接続パッドと、金属接続パッド下部の空気層とを含む。特に、空気層の一部は、側面に金属接続パッドを超過し、金属接続パッドは、周辺支持部の上部に延長して接するようになる。また、周辺支持部中の一部は、金属接続パッドとチップ回路とを電気的に連結するための配線パターンを支持する。
【0012】
空気層を構成するキャビティは、絶縁層に形成されることが好ましい。絶縁層は、金属接続パッドを支持するために、突出部を有する。突出部の一部は、金属接続パッドに電気的に連結される配線パターンを支持する。また、弾性接合構造は、第2絶縁層をさらに含むことができる。第2絶縁層を介して金属接続パッドの一部が露出され、露出された部分に保護層が形成される。
【0013】
本発明によるウェーハレベルパッケージの弾性接合構造の製造方法は、集積回路基板上に空気キャビティを形成する段階と、除去可能な物質で空気キャビティを充填して、仮支持物を形成する段階と、仮支持物上に金属層を形成する段階と、空気キャビティの一部が側面に金属接続パッドを超過するように、金属層をパターニングして、金属接続パッドを形成する段階と、空気キャビティから仮支持物を除去する段階と、金属接続パッド上にハンダボールを形成する段階とで構成される。
【0014】
仮支持物をなす物質は、金属層の形成段階の前に平坦化されることが好ましい。このような平坦化段階は、エッチ−バック(etch−back)工程または化学的機械的研磨(CMP)工程を使用して進行されることが好ましい。仮支持物をなす物質は、単量体物質、重合体物質、弾性体物質よりなる群から選択された物質、例えば、B−ステージ−エイブル(B−stage−able)物質である。この物質は、湿式エッチング化学溶液で溶解させて除去することができる。
【0015】
空気キャビティは、絶縁層を蒸着し、写真工程でパターニングして形成することが好ましい。また、金属接続パッドの形成段階後、金属接続パッドの一部が露出されるように、金属接続パッド上に第2絶縁層を蒸着することができる。また、金属接続パッド上に、保護層が無電解メッキ工程で蒸着されることができ、保護層は、金またはニッケルで形成されることができる。
【0016】
金属接続パッドの下部に、空気のように低誘電率の物質を使用すれば、パッド全体の静電容量が減少し、電気信号伝達速度が向上する。また、金属接続パッド周辺の制限された地点だけで、パッドを支持する構造で構成することによって、ハンダ接合構造は、チップと印刷回路基板との間の異なる長さ変化による機械的ストレスを吸収することができる。
【0017】
このような本発明の特徴は、後述する発明の詳細な説明から当業者にとって自明になるだろう。
【0018】
本発明によるウェーハレベルパッケージの弾性空気パッド構造は、入出力用金属接続パッドとその下部の集積回路基板との間に低誘電静電容量を提供する。通常的な非弾性空気パッド構造は、縁部全体が隣接層によって密封され支持される。このような構造は、2つの電極板(すなわち、接続パッドと集積回路基板)間の有機物質またはシリコン類の誘電物質を低誘電率の空気に代替させることによって、ただノードの静電容量を減少させるために用いられる。しかし、本発明の空気パッド構造は、接続パッドの周辺に最小限の支持点/電気接点を提供するために、空気媒介体による低い静電容量を有するだけでなく、縦方向や横方向に最大限の熱的移動及び/または機械的移動を接続パッドに附与する。このように最小限の接点は、弾性接合を提供して、ハンダ接合部の機械的ストレスを減少させることができる。
【0019】
このような空気パッドを作るために、1)所望の接続パッドのサイズより大きく、幾つかの周辺支持部を有する不規則な形態のキャビティを、集積回路基板に形成し、2)単量体物質、重合体物質、弾性体物質のような可溶性物質をキャビティ内に充填し、3)可溶性物質を硬化した後、可溶性物質と周辺支持部上に金属パッド層を蒸着し、4)周辺支持部によって支持され、電気的に接触する金属パッド層下に空気層が形成されるように、可溶性物質を溶解させて除去する。
【0020】
【発明の実施の形態】
以下、添付の図面を参照して本発明の実施例を詳しく説明する。図面において、同じ参照番号は同じ構成要素を示す。
【0021】
図2a及び図2bは、金属接続パッド130の形成段階前後の空気キャビティ120を示す平面図である。
図2aの平面図は、絶縁層110に形成された空気キャビティ120を図示している。空気キャビティ120の深さは、いかなる環境的機械的条件でも金属接続パッド(図2bの130)の屈曲が空気キャビティ120の底面と当接しない程度に十分に深い。空気キャビティ120は、絶縁層110の突出した支持部112が後続工程で形成されるべき金属接続パッド(図2bの130)を支持することができる形態を有する。支持部112は、大抵、3つまたは4つ形成されることが好ましく、少なくとも対向する2つの支持部112は必ず必要である。はんだ付け過程で、垂直方向に最大限の流動性が要求される場合には、ただ2つの支持部のみ使用することによって、ハンダボールのはんだ付け過程で金属接続パッドに振動力を附与する。他の実施例の場合、サイズ面でのウェーハレベルパッケージング技術の長所をそのまま生かしながら、接続弾性力と信頼性のために、外部接続手段としてワイヤーを使用することができる。
【0022】
図2bは、図2aに示された空気キャビティ120上に金属接続パッド110が形成された後の空気パッド構造を示す。すなわち、本明細書において、「空気パッド構造」は、便宜上空気キャビティ120と金属接続パッド110との結合体を示す意味として用いられる。図2a及び図2bの平面図から明らかなように、空気キャビティ120は、支持部112を除いて金属接続パッド130より大きい。これにより、金属接続パッド110の一部が支持部112と当接せずに、浮き上がっていながら、下部の空気層側に制限的でも自由に垂直振動することができる。また、空気キャビティ120は、空気キャビティ120のエッジ部と金属接続パッド130のエッジ部との間に露出領域を提供し、これを介して溶解液が供給され、可溶性の仮支持物が除去されることができる。
【0023】
金属接続パッド130を電気信号の外部接続経路として使用するために、配線パターン140が絶縁層110上に形成され、1つ以上の支持部112において金属接続パッド130と連結される。すなわち、配線パターン140は、金属接続パッド130と集積回路との間を電気的に連結する。配線パターン140と金属接続パッド130との間の総接触面積は、配線パターン140の電流運搬断面と同一でなければならないので、図2bに示されるように、配線パターン140と金属接続パッド130の連結地点142で配線パターン140の幅が広くなる。一方、金属接続パッド130は、楕円形または矩形の形態を有し、長軸がウェーハレベルパッケージの中心側に向けるように形成されることが、ハンダ接合特性の観点から好ましい。
【0024】
図3aは、図2aと図2bのA−A′線に沿って切断した断面図であり、図3bは、B−B′線に沿って切断した断面図である。図2は、空気パッド構造だけを示し、図3は、空気パッドを含むハンダ接合構造を示している。図3a及び図3bを参照すれば、チップの集積回路を保護するために、第1絶縁層110が形成される。第1絶縁層110は、チップを覆っているシリコン酸化膜、シリコン窒化膜、シリコン酸化窒化膜などのような公知のパッシベーション層12と銀(Ag)または銅(Cu)などで形成される公知の配線及び接続パターン間の熱膨張係数の差異から、そして機械的損傷からチップの集積回路を保護するために、パッシベーション層12と配線及び接続パターンの間に介在される。すなわち、第1絶縁層110は、応力緩衝層として機能し、電気信号応答特性を向上させる。第1絶縁層110は、厚さが2〜50μm程度のポリイミド物質(誘電率:2.8)で形成されることが好ましい。
【0025】
第1絶縁層110上には、金属接続パッド130と配線パターン(図2bの140)が形成される。金属接続パッド130と配線パターンは、銀(Ag)または銅(Cu)のような金属よりなる。金属接続パッド130と配線パターンは、スパッタリング、真空蒸着(evaporation)、電解メッキ、無電解メッキなどのように通常的な方法、またはこれら方法の組合により形成される。メッキ方法を使用する場合、金属接続パッド130を形成する前、シード(seed)金属層132を形成する。配線パターンの厚さは、通常的なウェーハ製造工程で形成される配線パターンの厚さより厚いように約15〜50μmが好ましい。
【0026】
配線パターンの上部には、厚さが約2〜50μmのポリイミド物質で第2絶縁層160を形成することが好ましい。第2絶縁層160は、ハンダボール40の側面を機械的に保護し、ハンダボール40の接合不良を防止し、チップに加えられる機械的損傷を減少させるだけでなく、電気的特性を向上させる。第2絶縁層160をなす物質は、外部環境からチップを保護することができる機械的化学的特性を考慮して選択することが好ましい。
【0027】
第2絶縁層160を介して露出された金属接続パッド130には、ニッケル(Ni)または金(Au)のような金属が電解メッキまたは無電解メッキされ、耐食性保護層134が形成される。ハンダボール40は、保護層134が形成された金属接続パッド130上に形成される。
【0028】
図4a乃至図4kは、本発明による空気パッドハンダ接合構造の製造方法を示す工程断面図であり、図2aと図2bのB−B′線に沿って切断した断面図に該当する。図4には、空気キャビティ120と金属接続パッド130間の露出領域、すなわち仮支持物が除去される通路が図示されていないが、露出領域もやはり本発明の構成要素として含まれる。
【0029】
図4aは、多数のチップを含むウェーハ上に形成された公知のパッシベーション層12を示す。パッシベーション層12は、通常的なウェーハ製造方法で形成される。次いで、図4bに示されるように、パッシベーション層12上にポリイミド物質を塗布した後、軟化(soft−cure)、露光、現像して、第1絶縁層110を形成する。引続き、第1絶縁層110をエッチングして、空気キャビティ120と支持部(図2aの112)を形成した後、第1絶縁層110を硬化(hard−cure)する。
【0030】
次いで、図4cに示されるように、B−ステージ−エイブル(stage−able)ポリマー122をスピン−コーティング(spin−coating)方法によって形成する。B−ステージ−エイブルポリマー122は、パッシベーション層だけでなく、第1絶縁層110の上部をも覆う。その後、図4dに示されるように、B−ステージ−エイブルポリマー122の表面を均一にすると同時に、空気キャビティ内部にのみ残存するように、エッチ−バックまたは化学的機械的研磨工程を用いてB−ステージ−エイブルポリマー122を平坦化させる。次いで、図4eに示されように、結果物の全面にシード金属層132をスパッタリングした後、シード金属層132上にフォトレジスト150を塗布し、図4fに示されるように、フォトレジスト150をパターニングする。
【0031】
また、図4fに示されるように、シード金属層132の露出された部分に金属をメッキし、フォトレジスト150を除去すれば、図4gに示されるように、金属接続パッド130が形成される。次いで、金属接続パッド130をマスクとして、図4hに示されるように、金属接続パッド130の外部に露出したシード金属層132をエッチングで除去する。
【0032】
次いで、図4hと図4iに示されるように、空気キャビティ120を満たしているB−ステージ−エイブルポリマー122を除去する。前述したように、金属接続パッド130を形成するために、仮支持物の役目をするB−ステージ−エイブルポリマー122は、空気キャビティ120の隅と金属接続パッド130の隅との間にある露出された領域を介して除去される。B−ステージ−エイブルポリマー122の除去方法では、湿式エッチング化学溶液を用いた溶解方法が好ましい。引続き、図4jに示されるように、金属接続パッド130の側面を支持するために、第2絶縁層160を形成する。第2絶縁層160を介して露出された金属接続パッド130の表面は、無電解メッキ方法を用いてニッケル(Ni)や金(Au)とのような耐食性保護層134でメッキされる。最後に、図4kに示されるように、金属接続パッド130の上部にハンダボール40を形成する。
【0033】
本実施例は、金属接続パッド130下部の仮支持物を構成する可溶性物質として、B−ステージ−エイブルポリマーを使用したが、ポリシロキサン(polysiloxane)のような他の物質に代替することができる。
【0034】
本発明によるウェーハレベルパッケージは、金属接続パッド130下部に開放された空気層が形成された空気パッド構造を含む。これにより、ウェーハレベルパッケージの信頼性及び電気的特性を向上させることができる。
【0035】
図5aは、本発明による空気パッド構造200の第2実施例を示す。この実施例の金属接続パッド230は、楕円に近い形態を有する。そして、金属接続パッド230から突出した2つの金属突出部236が第1絶縁層110の支持部に支持される。一方、図5bは、本発明による空気パッド構造300の第3実施例を示す。この実施例において、金属接続パッド330は、ほぼ円形に近い形態を有する。図5の2つの実施例において、金属接続パッド230、330の金属突出部236は、第1絶縁層110の支持部と接触し、空気キャビティ120上に浮き上がっている金属接続パッド230、330が支持されるようにするものであるが、ハンダボールが直接形成される部分ではない。
【0036】
【発明の効果】
以上説明したように、本発明は、ウェーハレベルパッケージの電気的性能及び相互接続の信頼性を向上させるために、ハンダ接合用金属接続パッドの下部に空気層を含む空気パッド構造を提供する。金属接続パッドの下部に、空気のように誘電率が低い物質を使用することによって、パッド静電容量が減少し、電気信号伝達速度が向上する。さらに、金属接続パッド周辺が最小限の支持部だけにより支持される構造であるから、チップと印刷回路基板との間の異なる長さ変化による機械的ストレスを最大限吸収することができる。したがって、本発明のウェーハレベルパッケージは、相互接続信頼性が優れ、製造費用が節減されるという効果がある。
【0037】
本発明は、本発明の技術的思想から逸脱することなく、他の種々の形態で実施することができる。前述の実施例は、あくまでも、本発明の技術内容を明らかにするものであって、そのような具体例のみに限定して狭義に解釈されるべきものではなく、本発明の精神と特許請求の範囲内で、いろいろと変更して実施することができるものである。
【図面の簡単な説明】
【図1a】 従来のハンダ接合構造を示す断面図。
【図1b】 図1aに示された従来のハンダ接合構造における熱サイクルの段階、すなわち加熱段階と冷却段階中に、熱膨張及び熱収縮によるハンダ接合構造の変化を示す断面図。
【図1c】 図1aに示された従来のハンダ接合構造における熱サイクルの段階、すなわち加熱段階と冷却段階中に、熱膨張及び熱収縮によるハンダ接合構造の変化を示す断面図。
【図2a】 本発明の好ましい実施例による空気パッド構造を示す平面図。
【図2b】 本発明の好ましい実施例による空気パッド構造を示す平面図。
【図3a】 図2a及び図2bのA−A′線に沿って切断した空気パッドハンダ接合構造の断面図。
【図3b】 図2a及び図2bのB−B′線に沿って切断した空気パッドハンダ接合構造の断面図。
【図4a】 本発明の好ましい実施例による空気パッドハンダ接合構造の製造方法を示す工程断面図。
【図4b】 本発明の好ましい実施例による空気パッドハンダ接合構造の製造方法を示す工程断面図。
【図4c】 本発明の好ましい実施例による空気パッドハンダ接合構造の製造方法を示す工程断面図。
【図4d】 本発明の好ましい実施例による空気パッドハンダ接合構造の製造方法を示す工程断面図。
【図4e】 本発明の好ましい実施例による空気パッドハンダ接合構造の製造方法を示す工程断面図。
【図4f】 本発明の好ましい実施例による空気パッドハンダ接合構造の製造方法を示す工程断面図。
【図4g】 本発明の好ましい実施例による空気パッドハンダ接合構造の製造方法を示す工程断面図。
【図4h】 本発明の好ましい実施例による空気パッドハンダ接合構造の製造方法を示す工程断面図。
【図4i】 本発明の好ましい実施例による空気パッドハンダ接合構造の製造方法を示す工程断面図。
【図4j】 本発明の好ましい実施例による空気パッドハンダ接合構造の製造方法を示す工程断面図。
【図4k】 本発明の好ましい実施例による空気パッドハンダ接合構造の製造方法を示す工程断面図。
【図5a】 本発明による空気パッド構造の第2実施例を示す平面図。
【図5b】 本発明による空気パッド構造の第3実施例を示す平面図。
【符号の説明】
12 パッシベーション層
40 ハンダボール
110 第1絶縁層
120 空気キャビティ
130 金属接続パッド
132 シード勤続層
134 保護層
160 第2絶縁層
Claims (16)
- ウェーハレベルパッケージを実装するためのハンダを搭載するウェーハレベルパッケージのハンダ接合構造において、チップの集積回路を覆うパッシベーション層の表面に形成され空気層となる開口を有した絶縁層からなる基底層と、前記基底層の開口の一部を覆うことで前記空気層の上部に形成された接続パッドと、前記接続パッドと接続された前記基底層上の配線パターンとからなり、前記空気層の一部が前記接続パッドの周囲側面の一部を超過して露出された領域を含み、
前記基底層は、前記開口に突出して前記接続パッドを支持する複数の周辺支持部を含み、前記複数の周辺支持部のうち、少なくとも一対の周辺支持部は、面方向に対向して設けられている
ことを特徴とする空気パッドハンダ接合構造。 - 前記複数個の周辺支持部のうち少なくとも1つは、前記接続パッドと電気的に連結された配線パターンを支持することを特徴とする請求項1に記載の空気パッドハンダ接合構造。
- 前記基底層、配線パターン及び接続パッドの周囲を覆い、前記接続パッドの一部を露出させる第2絶縁層をさらに含むことを特徴とする請求項2に記載の空気パッドハンダ接合構造。
- 前記接続パッドの露出された一部に形成された保護層をさらに含むことを特徴とする請求項3に記載の空気パッドハンダ接合構造。
- 請求項1に記載されたウェーハレベルパッケージのハンダ接合構造の製造方法において、
集積回路基板上の面方向に対向された少なくとも一対の周辺支持部を有する空気キャビティを形成する段階と、
除去可能な物質で前記空気キャビティを満たし、仮支持物を形成する段階と、
前記仮支持物上に金属層を形成する段階と、
前記空気キャビティの一部が、接続パッドの周囲側面の一部を超過するように、かつ前記周辺支持部により支持されるように前記金属層をパターニングして、前記接続パッドを形成する段階と、
前記空気キャビティから前記仮支持物を除去して、空気層を形成する段階と、
前記接続パッドの上部にハンダボールを形成する段階と、を含むことを特徴とする空気パッドハンダ接合構造の製造方法。 - 前記仮支持物は、前記金属層の形成段階の前に平坦化されることを特徴とする請求項5に記載の空気パッドハンダ接合構造の製造方法。
- 前記仮支持物の平坦化は、エッチ−バック工程または化学的機械的研磨工程のいずれか1つにより行われることを特徴とする請求項6に記載の空気パッドハンダ接合構造の製造方法。
- 前記仮支持物を形成する前記除去可能な物質は、単量体物質、重合体物質及び弾性体物質よりなる群から選択された物質であることを特徴とする請求項5に記載の空気パッドハンダ接合構造の製造方法。
- 前記仮支持物を形成する前記除去可能な物質は、B−ステージ−エイブル(B−stage−able)物質であることを特徴とする請求項5に記載の空気パッドハンダ接合構造の製造方法。
- 前記空気キャビティは、前記集積回路基板上に絶縁層を蒸着しパターニングする段階により形成されることを特徴とする請求項5に記載の空気パッドハンダ接合構造の製造方法。
- 前記仮支持物の除去段階は、湿式エッチング化学溶液を用いた溶解方法により行われることを特徴とする請求項10に記載の空気パッドハンダ接合構造の製造方法。
- 前記接続パッドの形成段階の後、前記接続パッドの一部が露出するように、前記接続パッド上に絶縁層が形成されることを特徴とする請求項5に記載の空気パッドハンダ接合構造の製造方法。
- 前記接続パッドの形成段階の後、前記接続パッド上に保護層が形成されることを特徴とする請求項5に記載の空気パッドハンダ接合構造の製造方法。
- 前記保護層は、無電解メッキ工程により形成されることを特徴とする請求項13に記載の空気パッドハンダ接合構造の製造方法。
- 前記保護層は、金属から形成されることを特徴とする請求項14に記載の空気パッドハンダ接合構造の製造方法。
- 前記金属は、金とニッケルよりなる群から選択されることを特徴とする請求項15に記載の空気パッドハンダ接合構造の製造方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/073,173 | 2002-02-13 | ||
US10/073,173 US7141885B2 (en) | 2002-02-13 | 2002-02-13 | Wafer level package with air pads and manufacturing method thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2003243437A JP2003243437A (ja) | 2003-08-29 |
JP4703938B2 true JP4703938B2 (ja) | 2011-06-15 |
Family
ID=27659622
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002364266A Expired - Fee Related JP4703938B2 (ja) | 2002-02-13 | 2002-12-16 | ウェーハレベルパッケージの空気パッドハンダ接合構造及びその製造方法 |
Country Status (5)
Country | Link |
---|---|
US (2) | US7141885B2 (ja) |
JP (1) | JP4703938B2 (ja) |
KR (1) | KR100474207B1 (ja) |
DE (1) | DE10301432B4 (ja) |
TW (1) | TW567599B (ja) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100726946B1 (ko) * | 2004-12-24 | 2007-06-14 | 위니아만도 주식회사 | 다중 송풍구조를 갖는 에어컨 실내기 |
KR100596452B1 (ko) | 2005-03-22 | 2006-07-04 | 삼성전자주식회사 | 볼 랜드와 솔더 볼 사이에 에어 갭을 갖는 웨이퍼 레벨 칩스케일 패키지와 그 제조 방법 |
KR100640659B1 (ko) * | 2005-08-01 | 2006-11-01 | 삼성전자주식회사 | 가요성 인쇄회로 및 이의 제조방법 |
KR100699891B1 (ko) * | 2006-01-14 | 2007-03-28 | 삼성전자주식회사 | 재배선을 갖는 웨이퍼 레벨 칩 사이즈 패키지 및 그제조방법 |
KR100712548B1 (ko) * | 2006-01-27 | 2007-05-02 | 삼성전자주식회사 | 부양된 메탈라인을 갖는 웨이퍼 레벨 패키지 및 그 제조방법 |
JP2008159948A (ja) * | 2006-12-25 | 2008-07-10 | Rohm Co Ltd | 半導体装置 |
KR100806350B1 (ko) * | 2007-01-25 | 2008-03-06 | 삼성전자주식회사 | 반도체 소자 패키지 및 그 제조 방법 |
US8278748B2 (en) | 2010-02-17 | 2012-10-02 | Maxim Integrated Products, Inc. | Wafer-level packaged device having self-assembled resilient leads |
US8420950B2 (en) * | 2010-03-02 | 2013-04-16 | Stats Chippac Ltd. | Circuit system with leads and method of manufacture thereof |
US8686560B2 (en) | 2010-04-07 | 2014-04-01 | Maxim Integrated Products, Inc. | Wafer-level chip-scale package device having bump assemblies configured to mitigate failures due to stress |
US8754338B2 (en) * | 2011-05-28 | 2014-06-17 | Banpil Photonics, Inc. | On-chip interconnects with reduced capacitance and method of afbrication |
US9093364B2 (en) | 2011-06-22 | 2015-07-28 | Stats Chippac Ltd. | Integrated circuit packaging system with exposed vertical interconnects and method of manufacture thereof |
US8815650B2 (en) | 2011-09-23 | 2014-08-26 | Stats Chippac Ltd. | Integrated circuit packaging system with formed under-fill and method of manufacture thereof |
KR102012935B1 (ko) | 2012-06-13 | 2019-08-21 | 삼성전자주식회사 | 전기적 연결 구조 및 그의 제조방법 |
US9177931B2 (en) * | 2014-02-27 | 2015-11-03 | Globalfoundries U.S. 2 Llc | Reducing thermal energy transfer during chip-join processing |
JP6210922B2 (ja) | 2014-04-04 | 2017-10-11 | アルプス電気株式会社 | 電子部品 |
JP2015201495A (ja) | 2014-04-04 | 2015-11-12 | アルプス電気株式会社 | 電子部品 |
US10325860B2 (en) | 2016-04-26 | 2019-06-18 | Intel Corporation | Microelectronic bond pads having integrated spring structures |
KR20180069629A (ko) | 2016-12-15 | 2018-06-25 | 삼성전자주식회사 | 반도체 장치 |
US10090271B1 (en) * | 2017-06-28 | 2018-10-02 | International Business Machines Corporation | Metal pad modification |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS52146558A (en) | 1976-05-31 | 1977-12-06 | Nec Corp | Production of beam lead type semiconductor device |
EP0529503A1 (en) | 1991-08-22 | 1993-03-03 | Hewlett-Packard Company | Flexible attachment flip-chip assembly |
US5592025A (en) * | 1992-08-06 | 1997-01-07 | Motorola, Inc. | Pad array semiconductor device |
JP2638557B2 (ja) * | 1995-03-30 | 1997-08-06 | 日本電気株式会社 | 半導体装置 |
JP2674567B2 (ja) | 1995-05-31 | 1997-11-12 | 日本電気株式会社 | 半導体装置 |
JPH09298252A (ja) * | 1996-05-01 | 1997-11-18 | Shinko Electric Ind Co Ltd | 半導体パッケージ及びこれを用いた半導体装置 |
JP3719806B2 (ja) * | 1997-01-20 | 2005-11-24 | 日本特殊陶業株式会社 | 配線基板 |
US6165890A (en) | 1997-01-21 | 2000-12-26 | Georgia Tech Research Corporation | Fabrication of a semiconductor device with air gaps for ultra-low capacitance interconnections |
JP3371759B2 (ja) * | 1997-06-16 | 2003-01-27 | 松下電器産業株式会社 | 導電性ボールの搭載方法 |
US6335222B1 (en) * | 1997-09-18 | 2002-01-01 | Tessera, Inc. | Microelectronic packages with solder interconnections |
JP3753218B2 (ja) | 1998-03-23 | 2006-03-08 | セイコーエプソン株式会社 | 半導体装置及びその製造方法、回路基板並びに電子機器 |
JP2000091382A (ja) * | 1998-09-14 | 2000-03-31 | Shinko Electric Ind Co Ltd | 多層配線基板への半導体チップの実装方法 |
JP2000133920A (ja) * | 1998-10-23 | 2000-05-12 | Toshiba Corp | プリント配線板及び印刷ユニット構造 |
US6341071B1 (en) * | 1999-03-19 | 2002-01-22 | International Business Machines Corporation | Stress relieved ball grid array package |
JP3360723B2 (ja) * | 1999-06-08 | 2002-12-24 | 日本電気株式会社 | 半導体素子のチップサイズパッケージ |
US6221727B1 (en) | 1999-08-30 | 2001-04-24 | Chartered Semiconductor Manufacturing Ltd. | Method to trap air at the silicon substrate for improving the quality factor of RF inductors in CMOS technology |
-
2002
- 2002-02-13 US US10/073,173 patent/US7141885B2/en not_active Expired - Lifetime
- 2002-11-01 KR KR10-2002-0067420A patent/KR100474207B1/ko active IP Right Grant
- 2002-11-26 TW TW091134312A patent/TW567599B/zh not_active IP Right Cessation
- 2002-12-16 JP JP2002364266A patent/JP4703938B2/ja not_active Expired - Fee Related
-
2003
- 2003-01-14 DE DE10301432A patent/DE10301432B4/de not_active Expired - Lifetime
-
2006
- 2006-11-20 US US11/601,808 patent/US7550317B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
DE10301432B4 (de) | 2007-10-18 |
US7141885B2 (en) | 2006-11-28 |
TW567599B (en) | 2003-12-21 |
US20070085219A1 (en) | 2007-04-19 |
JP2003243437A (ja) | 2003-08-29 |
KR20030068376A (ko) | 2003-08-21 |
KR100474207B1 (ko) | 2005-03-11 |
US7550317B2 (en) | 2009-06-23 |
US20030153171A1 (en) | 2003-08-14 |
DE10301432A1 (de) | 2003-08-28 |
TW200303078A (en) | 2003-08-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4703938B2 (ja) | ウェーハレベルパッケージの空気パッドハンダ接合構造及びその製造方法 | |
JP3996315B2 (ja) | 半導体装置およびその製造方法 | |
JP2809115B2 (ja) | 半導体装置とその製造方法 | |
JP3548082B2 (ja) | 半導体装置及びその製造方法 | |
US6611063B1 (en) | Resin-encapsulated semiconductor device | |
KR100709662B1 (ko) | 반도체 장치 및 그 제조 방법 | |
US9136246B2 (en) | Integrated chip package structure using silicon substrate and method of manufacturing the same | |
US7109065B2 (en) | Bumped chip carrier package using lead frame and method for manufacturing the same | |
KR100470386B1 (ko) | 멀티-칩패키지 | |
US20030230805A1 (en) | Semiconductor device and manufacturing method thereof | |
JP2007214587A (ja) | 半導体アセンブリ | |
US6717252B2 (en) | Semiconductor device | |
US8154125B2 (en) | Chip package structure | |
JP2001110831A (ja) | 外部接続突起およびその形成方法、半導体チップ、回路基板ならびに電子機器 | |
US11410940B2 (en) | Package structure with structure reinforcing element and manufacturing method thereof | |
JP3823636B2 (ja) | 半導体チップモジュール及びその製造方法 | |
JP2009094466A (ja) | 半導体装置およびバンプ形成方法 | |
CN111312665B (zh) | 封装结构及其制造方法 | |
JP2002231765A (ja) | 半導体装置 | |
JP4631223B2 (ja) | 半導体実装体およびそれを用いた半導体装置 | |
KR100336769B1 (ko) | 웨이퍼 레벨의 칩 사이즈 패키지 및 그 제조방법 | |
JP4168494B2 (ja) | 半導体装置の製造方法 | |
JP2568057B2 (ja) | 集積回路装置 | |
KR20010009565A (ko) | 반도체 집적회로 소자 및 그의 제조 방법 | |
KR100686003B1 (ko) | 고주파 소자 패키지 및 그 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050113 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20071029 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20071127 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080227 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080325 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20080715 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081113 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20081226 |
|
A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20090123 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110114 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110309 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4703938 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |