Nothing Special   »   [go: up one dir, main page]

JP4509713B2 - Wafer carrier - Google Patents

Wafer carrier Download PDF

Info

Publication number
JP4509713B2
JP4509713B2 JP2004265844A JP2004265844A JP4509713B2 JP 4509713 B2 JP4509713 B2 JP 4509713B2 JP 2004265844 A JP2004265844 A JP 2004265844A JP 2004265844 A JP2004265844 A JP 2004265844A JP 4509713 B2 JP4509713 B2 JP 4509713B2
Authority
JP
Japan
Prior art keywords
wafer
cell
opening
shell
hoop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2004265844A
Other languages
Japanese (ja)
Other versions
JP2006080458A (en
Inventor
俊雄 石川
Original Assignee
大日商事株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大日商事株式会社 filed Critical 大日商事株式会社
Priority to JP2004265844A priority Critical patent/JP4509713B2/en
Publication of JP2006080458A publication Critical patent/JP2006080458A/en
Application granted granted Critical
Publication of JP4509713B2 publication Critical patent/JP4509713B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Packaging Frangible Articles (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)

Description

本発明は、半導体製造プロセスに用いられるウエハキャリアに関する。   The present invention relates to a wafer carrier used in a semiconductor manufacturing process.

近年、300mmウエハを用いた半導体製造プロセスにおいて、例えば25枚のウエハを1バッチとし一括処理していた方法に替えて、ウエアを一枚ずつ処理する枚葉処理方法が採用されることがある。枚葉処理を採用するプロセスには、例えば、ウエハの洗浄、エッチング、CVD処理などの工程がある。   In recent years, in a semiconductor manufacturing process using 300 mm wafers, for example, a single wafer processing method of processing wear one by one may be employed instead of a method of batch processing 25 wafers as one batch. Processes employing single wafer processing include, for example, steps such as wafer cleaning, etching, and CVD processing.

枚葉処理方式を用いる背景には、パターンの微細化に伴い、ウエハを一枚ずつ管理する必要性が増大したことと、少量多品種の生産に対応するため、Q−TAT方式(クイック−ターンアラウンドタイム方式)を実現する必要が生じたことがあげられる。そのような枚葉処理が行われるウェハは、下記の特許文献1に記載されているようなウェハキャリアに収納されて所定枚毎に一括して搬送される。   The background of using the single wafer processing method is the need for managing wafers one by one as the pattern becomes finer, and the Q-TAT method (quick-turn) in order to cope with the production of a small variety of products. The need to realize the (around time method) arises. Wafers on which such single wafer processing is performed are housed in a wafer carrier as described in Patent Document 1 below, and are transported in batches for every predetermined number of sheets.

次に、図13(a)の斜視図及び図13(b)の水平断面図を参照して、ウエハキャリアとして用いられるフープ(FOUP:front open unified pod)について説明する。   Next, a FOUP (front open unified pod) used as a wafer carrier will be described with reference to a perspective view of FIG. 13A and a horizontal sectional view of FIG.

フープ501は、大まかにポッド本体であるシェル503と、シェル503の外部からウエハをポッド内に出し入れすると共に、内部へのパーティクルの侵入防止や化学的な汚染防止を図るため、開閉自在のドア505とで構成される。   The hoop 501 roughly includes a shell 503 that is a pod main body, and a door 505 that can be opened and closed in order to move a wafer into and out of the pod from the outside of the shell 503 and to prevent particles from entering the inside and preventing chemical contamination. It consists of.

シェル503には、フープ501の自動釣り上げや釣り下げを行うためのフランジ507、作業員が運搬する等のためのマニュアルハンドル513、フープ501の自動搬送を行うためのサイドレール515が設けられている。また、ドア505には、フープ501の位置決めを行うためのレジストレーションピン穴509、ドア505を開閉及びロックするためのラッチキー穴511が設けられている。   The shell 503 is provided with a flange 507 for automatically lifting and lowering the hoop 501, a manual handle 513 for carrying by a worker, and a side rail 515 for automatically transporting the hoop 501. . Further, the door 505 is provided with a registration pin hole 509 for positioning the hoop 501 and a latch key hole 511 for opening / closing and locking the door 505.

フープ501内に収納されるウエハ521は、フープ501内の両側面に取り付けられるウエハサポート523に載置され、さらに、ドア505に設けられたウエハ押さえ機構であるリテーナ部525によって押さえられている。   The wafer 521 accommodated in the FOUP 501 is placed on a wafer support 523 attached to both side surfaces in the FOUP 501, and is further held by a retainer portion 525 that is a wafer pressing mechanism provided on the door 505.

次に、図14(a)に示すようにドア505を外した状態のフープ501の斜視図と、図14(b)に示すようにフープ501の正面から見た垂直断面図を参照して、フープ501の内部構造を説明する。   Next, referring to a perspective view of the hoop 501 with the door 505 removed as shown in FIG. 14 (a) and a vertical sectional view seen from the front of the hoop 501 as shown in FIG. 14 (b), The internal structure of the hoop 501 will be described.

ウエハ521は、シェル503内側の左右に分割して配置されるセル531の各々に取り付けられた断面櫛状のウエハサポート523の各段上に載置される。ウエハサポート523は、例えば、セル531と一体に成形される。そのセル531は、シェル503の上面を貫通して取り付けられるネジ525と、シェル503の下面を貫通して取り付けられたるネジ527とによってフープ501の上下から支えられている。なお、フープ501の下面は、基準を合わすためのキネマティックベースプレート529に取り付けられている。   The wafer 521 is placed on each stage of a wafer support 523 having a comb-like cross section attached to each of the cells 531 arranged to be divided into left and right inside the shell 503. For example, the wafer support 523 is formed integrally with the cell 531. The cell 531 is supported from above and below the hoop 501 by a screw 525 attached through the upper surface of the shell 503 and a screw 527 attached through the lower surface of the shell 503. The lower surface of the hoop 501 is attached to a kinematic base plate 529 for matching the reference.

ところで、半導体工場内では、ウエハ521はフープ501に収納されて各処理装置間を移動される。そして、各々の処理装置では、図13に示した状態で、フープ501のドア505をシェル503から取り外し、ついでフープ501の前面からウエハ521を取り出して処理装置内部の処理部(不図示)に搬送し、その後に所要の処理が行われる。さらに、処理の終了後には、処理済みのウエハ521がフープ501に戻される。   Incidentally, in the semiconductor factory, the wafer 521 is accommodated in the FOUP 501 and moved between the processing apparatuses. In each processing apparatus, in the state shown in FIG. 13, the door 505 of the hoop 501 is removed from the shell 503, and then the wafer 521 is taken out from the front surface of the hoop 501 and transferred to a processing unit (not shown) inside the processing apparatus. Then, necessary processing is performed. Further, after the processing is completed, the processed wafer 521 is returned to the FOUP 501.

このような処理を各ウェハ521毎に行い、全てのウエハ521の処理を終了した後にフープ501を搬送して一時保管した後に、次の処理装置に搬送される。このような工程を繰り返すことで所望の半導体回路がウエハ521上に形成される。
特開2002−110769号公報 (図5)
Such processing is performed for each wafer 521. After processing of all the wafers 521 is completed, the FOUP 501 is transported and temporarily stored, and then transported to the next processing apparatus. By repeating these steps, a desired semiconductor circuit is formed on the wafer 521.
JP 2002-110769 A (FIG. 5)

ウェハの処理として例えば枚葉式LPCVD(low pressure chemical vapor deposition)法があり、アルミニウム、銅等の配線下の層間絶縁膜の形成や半導体回路の機能保護のためのパッシベーション膜等の形成時に用いられる。   For example, a single-wafer LPCVD (low pressure chemical vapor deposition) method is used for wafer processing, which is used when forming an interlayer insulating film under wiring such as aluminum or copper, or forming a passivation film for protecting the function of a semiconductor circuit. .

絶縁膜の膜種としては、ホウ素(B)、リン(P)を含んだSiO膜であるBPSG膜がある。BPSG膜形成には、例えば、SiH(シラン)、BH(ジボラン)、PH(ホスフィン)等の水素化合物と酸素(O)とを反応させたり、あるいは、TEOS(テトラエトキシシラン)、TMPO(トリメチルフォスフェート)、TMB(トリメトキシボロン)等の有機ソースとオゾン(O)とを反応させる方法がある。 As a film type of the insulating film, there is a BPSG film which is a SiO 2 film containing boron (B) and phosphorus (P). For forming the BPSG film, for example, a hydrogen compound such as SiH 4 (silane), B 2 H 6 (diborane), PH 3 (phosphine) and oxygen (O 2 ) are reacted, or TEOS (tetraethoxysilane) is used. ), TMPO (trimethyl phosphate), TMB (trimethoxyboron) and other organic sources and ozone (O 3 ).

ところで、絶縁膜にP成分を入れるのは、可動性イオンであるナトリウム(Na)のゲッタリングと、絶縁膜のリフロー温度を下げるためであり、また、B、P成分を入れることにより、絶縁膜にクラックが入りにくいように応力を制御できるからである。   By the way, the reason why the P component is added to the insulating film is to getter sodium (Na), which is a mobile ion, and to reduce the reflow temperature of the insulating film. This is because the stress can be controlled so that cracks are unlikely to occur.

また、膜種には、PSG膜(Pを含んだSiO膜)がある。PSG膜形成時には、SiO中にPOを添加する際には、方法によってはPOが混入する。POは、POに比べて低温で平坦化できるが、昇華性があるのでリフロー工程で膜表面に欠陥が発生する可能性がある。 As a film type, there is a PSG film (SiO 2 film containing P). When forming the PSG film, when adding P 2 O 5 into SiO 2 , P 2 O 3 is mixed depending on the method. P 2 O 3 can be flattened at a lower temperature than P 2 O 5 , but has sublimation properties, so that defects may occur on the film surface in the reflow process.

B、Pを含んだSiO膜は不安定で、吸湿性がある。また、Pについては水分との反応によりリン酸が生じる可能性がある。これは、POの吸湿性が高いからである。また、CVDの処理条件によっては、メタホウ酸(HBO2)の微結晶が析出することがある。さらに、リン酸は、配線、銅配線等の金属配線に対して腐食を引き起こす場合があるし、シリコン窒化(Si3N4)膜にもダメージを与える場合がある。 The SiO 2 film containing B and P is unstable and hygroscopic. Moreover, about P, phosphoric acid may arise by reaction with a water | moisture content. This is because the hygroscopicity of P 2 O 5 is high. Depending on the CVD processing conditions, metaboric acid (HBO 2 ) microcrystals may precipitate. Furthermore, phosphoric acid may cause corrosion to metal wiring such as wiring and copper wiring, and may also damage silicon nitride (Si 3 N 4 ) film.

ところで、前記の枚葉式LPCVD法では、二次汚染(クロスコンタミ)が発生する可性がある。その、機構について以下に説明する。
(1) 前述の方法によって処理された処理済ウエハは処理前のウエハを入れたフープに戻されると、処理済と処理前のウエハとがフープ内で混在することになる。
(2) フープ内の処理済のウエハから、例えばリンを含んだガスが揮発する。
(3) リンを含んだガスとフープ内の水分とが反応してリン酸が生じ、リン酸は未処理のウエハを汚染する。
(4) リン酸で汚染されたウエハをCVD装置で処理すると成膜の異常が発生する。
By the way, in the single wafer type LPCVD method, there is a possibility that secondary contamination (cross contamination) may occur. The mechanism will be described below.
(1) When the processed wafer processed by the above method is returned to the hoop containing the unprocessed wafer, the processed and unprocessed wafers are mixed in the FOUP.
(2) Gas containing phosphorus, for example, volatilizes from the processed wafer in the hoop.
(3) The phosphorous gas reacts with the moisture in the hoop to produce phosphoric acid, which contaminates the unprocessed wafer.
(4) When a wafer contaminated with phosphoric acid is processed with a CVD apparatus, abnormal film formation occurs.

一方、ウェハ処理としてエッチングがあり、例えば、ClやBClに、N、CF、O、HO などを添加したガスを用いてアルミ配線をドライエッチングする処理がある。そのドライエッチングの後には、ウエハからCl系ガスが揮発するので、その処理済ウェハをそのままフープ内に入れると未処理ウエハのアルミ配線表面のアルマイトを腐食(コロージョン)するおそれがある。 On the other hand, there is etching as wafer processing, for example, there is processing for dry etching of aluminum wiring using a gas in which N 2 , CF 4 , O 2 , H 2 O or the like is added to Cl 2 or BCl 3 . After the dry etching, Cl-based gas is volatilized from the wafer. If the processed wafer is put in the FOUP as it is, the alumite on the aluminum wiring surface of the unprocessed wafer may be corroded.

以上のように、図13、図14に示したようなフープでは、空気の流れがほとんどないように設計されているため、処理済みのウェハからガスが出てフープ内を滞留して、別なウエハを汚染するおそれが高くなる。   As described above, the hoops as shown in FIGS. 13 and 14 are designed so that there is almost no air flow. Therefore, gas is discharged from the processed wafer and stays in the hoop, and another hoop is used. The risk of contaminating the wafer is increased.

なお、処理済と処理前のウエハを混在させないようにするためには、処理済みのウエハを別のフープに戻せば良いが、ウエハやフープの管理が増えて、ランニングコストが増加するため望ましい方法ではない。   In order to avoid mixing processed and unprocessed wafers, it is only necessary to return processed wafers to another hoop, but this is desirable because the management of wafers and hoops increases and running costs increase. is not.

従って、本発明は、フープ内でリン、塩素等の腐食性ガスが滞留することなく、処理済と処理前のウエハが混在しても、各ウェハ周囲で清浄な雰囲気を保つことができるウェハキャリアを提供することを目的とする。   Accordingly, the present invention provides a wafer carrier capable of maintaining a clean atmosphere around each wafer even when processed and unprocessed wafers are mixed without the presence of corrosive gases such as phosphorus and chlorine in the hoop. The purpose is to provide.

前記課題を解決するために、下記のウエハキャリアを提供する。本願発明の第1の態様は、アとシェルとからなるフープの内部に、入出可能に設けられた箱型形状セルを備えたウエハキャリアであって、前記セルは、その内側に収容されるウエを載置するためのウエハサポートが設けられた前側セルと、前記ウエハサポートが設けられていない後側セルとが、接合された構造であり、前記前側セルには、前記ウエハサポートに載置されたウエハの間を仕切るように配置される仕切りが設けられ、前記後側セルには、ウエハの間を仕切るように配置される仕切りとスリット状の開口部とが設けられていることを特徴とするウエハキャリアである。 In order to solve the above problems, the following wafer carrier is provided. A first aspect of the present invention, the interior of Fu-flop consisting of a door and the shell, a wafer carrier with a cell input and capable provided a box shape, the cell is housed inside a front cell wafer support for mounting the upper blade is provided that is, the side cell after the wafer support is not provided, a bonded structure, in the front cell, the wafer support partition is provided between the placed wafer Ru arranged to partition the, to the rear cells, that have a partition and a slit-shaped opening arranged to partition the wafer is provided This is a wafer carrier.

本願発明の第2の態様は、前記前側セルが導電性を有するか、又は帯電防止処理されており、かつ前記シェルの上面及び前記シェルの下面が導通する部材を用いて構成されていることを特徴とするウエハキャリアである。 The second aspect of the present invention is that the front cell has conductivity or is subjected to antistatic treatment, and is configured using a member in which the upper surface of the shell and the lower surface of the shell are conductive. A featured wafer carrier.

本願発明の第3の態様は、前記セルのウエハの出し入れ側に対抗する反対側に開口部が設けられていることを特徴とするウェハキャリアである。   According to a third aspect of the present invention, there is provided a wafer carrier characterized in that an opening is provided on the opposite side of the cell facing the wafer loading / unloading side.

本願発明の第4の態様は、前記セルは、導電性を有するか帯電防止処理されている前側セルと、透明に形成され、かつ開口部が設けられている後側セルとが、接合されたセルを備えたことを特徴とするウェハキャリアである。   According to a fourth aspect of the present invention, in the cell, the front cell having conductivity or antistatic treatment is joined to the rear cell formed transparent and provided with an opening. A wafer carrier comprising a cell.

本願発明の第5の態様は、前記後側セルが、前記スリット状の開口部を蓋うカバーを備えることを特徴とするウエハキャリアである。 A fifth aspect of the present invention, the rear cell, a wafer carrier, characterized in that it comprises a lid cormorants covers the slit opening.

本願発明の第6の態様は、前記カバーに更に開口部を設け、該開口部にはフィルタ及び/又はファンが設けられていることを特徴とするウェハキャリアである。   A sixth aspect of the present invention is a wafer carrier, wherein an opening is further provided in the cover, and a filter and / or a fan is provided in the opening.

本願発明の第7の態様は、前記シェルに開口部を設け、該開口部にはフィルタ及び/又はファンが設けられていることを特徴とするウェハキャリアである。   A seventh aspect of the present invention is a wafer carrier, wherein an opening is provided in the shell, and a filter and / or a fan is provided in the opening.

本発明は、半導体製造プロセスにおいてウエハキャリアに用いられるフープのシェル部の内側に設けられるウエアを収容し、載置するためのセルを箱形形状にするとともに、そのセルの内部にウエハを載置するためのウエハサポートと、前記ウエハ同士を互いに仕切るための仕切りをウエハサポートの間に設けている。
これにより、フープ内でリン、塩素等の腐食性ガスが滞留することなく、処理済と処理前のウエハが混在しても、清浄な雰囲気を保つことができるフープを提供できる。
The present invention accommodates wear provided on the inside of a shell portion of a hoop used for a wafer carrier in a semiconductor manufacturing process, forms a cell for placement on the box, and places a wafer inside the cell. And a partition for partitioning the wafers from each other are provided between the wafer supports.
Thereby, a corrugated gas such as phosphorus and chlorine does not stay in the FOUP, and a FOUP capable of maintaining a clean atmosphere even if processed and unprocessed wafers coexist can be provided.

以下に図を参照して本発明のフープについて説明する。(ドア505)
図1は、本発明の実施形態に係るウェハキャリアであるフープの前を開けた状態を示す斜視図、図2は、図1に示したフープの中からウェハ用セルを取り出した状態を示す斜視図である。
The hoop of the present invention will be described below with reference to the drawings. (Door 505)
FIG. 1 is a perspective view showing a state in which the front of a hoop that is a wafer carrier according to an embodiment of the present invention is opened. FIG. 2 is a perspective view showing a state in which a wafer cell is taken out from the hoop shown in FIG. FIG.

フープ1は、前面に開口部を有するシェル3と、シェル3上面に設けられたフランジ5と、基準を合わすために下面に取り付けられるキネマティックベースプレート7とを有している。また、シェル3の中には、一体型のセル9が設けられ、セル9内に設けられたウエハサポート11上にはウエハ13が載置されるように構成されている。さらに、シェル3の前面には、図13に示した従来例と同じようにドア505(図11では4)が着脱可能に取り付けられている。なお、シェル3の外観を図13(a)に示した従来例とほぼ同じにしてもよい。   The hoop 1 includes a shell 3 having an opening on the front surface, a flange 5 provided on the upper surface of the shell 3, and a kinematic base plate 7 attached to the lower surface in order to meet a reference. An integrated cell 9 is provided in the shell 3, and a wafer 13 is placed on a wafer support 11 provided in the cell 9. Further, a door 505 (4 in FIG. 11) is detachably attached to the front surface of the shell 3 as in the conventional example shown in FIG. The appearance of the shell 3 may be substantially the same as that of the conventional example shown in FIG.

シェル3の底部のうちの前端寄りの領域には、図2に示すように左右に間隔をおいて第1の通気孔6が2つ形成され、第1の通気孔6のそれぞれの下には図3の断面図に示すように雰囲気清浄用のフィルタ8が取り付けられている。フィルタ8は、気泡性のテフロン(登録商標)を収容して上下に開口を有するプラグ8aと、プラグ8aと通気孔6の間に配置されるフィルタ基盤8bとを有しており、第1の通気孔6を通してシェル3内に入る空気中の塵、汚染物質等をフィルタ8によって除去するようになっている。   In the region near the front end of the bottom of the shell 3, two first vent holes 6 are formed with a space left and right as shown in FIG. 2, and below each of the first vent holes 6. As shown in the cross-sectional view of FIG. 3, an atmosphere cleaning filter 8 is attached. The filter 8 has a plug 8a that contains cellular Teflon (registered trademark) and has upper and lower openings, and a filter base 8b that is disposed between the plug 8a and the vent hole 6. The filter 8 removes dust, contaminants, etc. in the air that enter the shell 3 through the vent hole 6.

また、シェル3の底部のうちの奥の領域には第2の通気孔10が形成され、その第2の通気孔10の下には、シェル3内の空気、ガス等を外部に排出するためのファン12が取り付けられている。ファン12として、例えば図4に例示するように、モータ内蔵のものが用いられる。ファン12を駆動する電源は、外部から供給してもよいし、フープ1にバッテリーを取り付けてそのバッテリーから供給してもよい。   In addition, a second vent hole 10 is formed in the inner region of the bottom of the shell 3, and the air, gas, etc. in the shell 3 are discharged to the outside under the second vent hole 10. The fan 12 is attached. As the fan 12, for example, as shown in FIG. The power for driving the fan 12 may be supplied from the outside, or a battery may be attached to the hoop 1 and supplied from the battery.

シェル3に収容されるセル9は、図5に示すように、ウェハ13の出し入れのために前面が開口され且つ後面に複数のガス通気孔19を有する箱形であり、その内部は、複数のウェハ13を間隔をおいて上下に重ねて収納できる大きさの空間となっている。そのセル9は、図6に示す前側セル15と図7に示す後側セル17を接合して構成される。   As shown in FIG. 5, the cell 9 accommodated in the shell 3 has a box shape having a front surface opened for loading and unloading the wafer 13 and a plurality of gas vent holes 19 on the rear surface. The space is large enough to store the wafers 13 with a gap therebetween. The cell 9 is configured by joining a front cell 15 shown in FIG. 6 and a rear cell 17 shown in FIG.

前側セル15は、図6(a)の斜視図に示すように、前と後が開放された直方体形状の箱体であり、横の寸法はウェハ13の寸法よりも少し長く、その奥行きはウェハ13を前後に少しはみ出させる寸法となっている。さらに、前側セル15の内部には、図6(a)、(b)に示すように、内部の空間を上下方向に等間隔でn(n>1)個のスペース23に区画するn−1枚の仕切21が一方の側面から他方の側面に渡されて取り付けられている。その仕切21の枚数は例えば12枚であり、スペース23の数は13である。   As shown in the perspective view of FIG. 6A, the front cell 15 is a rectangular parallelepiped box that is open at the front and rear, the horizontal dimension is slightly longer than the dimension of the wafer 13, and the depth thereof is the wafer. The size is such that 13 protrudes slightly forward and backward. Further, inside the front cell 15, as shown in FIGS. 6A and 6B, the internal space is divided into n (n> 1) spaces 23 at equal intervals in the vertical direction. A partition 21 is attached from one side surface to the other side surface. The number of the partitions 21 is 12, for example, and the number of spaces 23 is 13.

また、前側セル15内部の両側面のそれぞれには、ウェハ13の縁部を支持する狭い帯状のウェハサポート11が各側面の前端から後端にかけて取り付けられている。それらのウェハサポート11は、前側セル15の天板と仕切21の間のほぼ中間位置、各仕切21同士の間のほぼ中間位置、及び前側セル15の底板と仕切21の間のほぼ中間位置に取り付けられ、仕切21と平行になるように内向きに突出している。さらに、ウェハサポート11は、その上に載置するウェハ13を前側セル15の天板、底板及び仕切21にウェハ13に接触させない位置に取り付けられている。   A narrow strip-shaped wafer support 11 that supports the edge of the wafer 13 is attached to each of both side surfaces inside the front cell 15 from the front end to the rear end of each side surface. The wafer supports 11 are located at approximately the intermediate position between the top plate of the front cell 15 and the partition 21, approximately the intermediate position between the partitions 21, and approximately the intermediate position between the bottom plate of the front cell 15 and the partition 21. It is attached and protrudes inward so as to be parallel to the partition 21. Further, the wafer support 11 is attached to a position where the wafer 13 placed thereon is not brought into contact with the top plate, bottom plate and partition 21 of the front cell 15.

一方、後側セル17は、図7(a)の斜視図に示すように、前面部が開放されるとともに前面部の両側縁から後にかけて内側に湾曲した背面部25を有する箱体であり、その上面から後方には、シェル3後部の内面形状に沿うように湾曲する形状のつば部31が突出している。   On the other hand, as shown in the perspective view of FIG. 7 (a), the rear cell 17 is a box having a front portion opened and a back portion 25 curved inward from both side edges of the front portion to the rear. From the upper surface to the rear, a collar portion 31 that is curved so as to follow the inner surface shape of the rear portion of the shell 3 protrudes.

また、後側セル17の前面部の高さと幅は、前側セル15の後面部の高さと幅に等しくなっている。さらに、後側セル17の内部には、上下方向に等間隔でn(n>1)個のスペース29に区画するn−1枚の仕切27が背面部25の内面に沿って取り付けられている。これにより、後側セル17の内部は仕切21により上下に等間隔でn個のスペース29に仕切られている。   Further, the height and width of the front surface portion of the rear cell 17 are equal to the height and width of the rear surface portion of the front cell 15. Further, n−1 partitions 27 that are divided into n (n> 1) spaces 29 at equal intervals in the vertical direction are attached along the inner surface of the back surface portion 25 inside the rear cell 17. . Thereby, the inside of the rear cell 17 is partitioned into n spaces 29 at equal intervals in the vertical direction by the partition 21.

後側セル17の背面部25には、図7〜図9に示すように、仕切21の上面、下面、及び後側セル17内の上面、下面の各面に後端に沿った横長のスリット状の開口部19が形成されいている。これにより、各スペース29の後部は、上下2つの開口部19に繋がった状態となっている。   In the back surface portion 25 of the rear cell 17, as shown in FIGS. 7 to 9, a horizontally long slit along the rear end on each of the upper and lower surfaces of the partition 21 and the upper and lower surfaces in the rear cell 17 is provided. A shaped opening 19 is formed. Thereby, the rear part of each space 29 is in a state connected to the upper and lower two opening parts 19.

後側セル17の前部は前側セル15の後部に接合され、これらにより図5に示したような1つのセル9が構成されている。前側セル15と後側セル17を前後に合わせた状態では、前側セル15の仕切21と後側セル17の仕切27は同じ高さで前後に繋がっている。これにより、図8の断面図に示すように、前側セル15のスペース23と後側セル17のスペース29は、1つのセル9内で繋がって上下方向にスペース55を形成する。   The front portion of the rear cell 17 is joined to the rear portion of the front cell 15, thereby forming one cell 9 as shown in FIG. In a state where the front cell 15 and the rear cell 17 are aligned in the front-rear direction, the partition 21 of the front cell 15 and the partition 27 of the rear cell 17 are connected to each other at the same height. Thereby, as shown in the cross-sectional view of FIG. 8, the space 23 of the front cell 15 and the space 29 of the rear cell 17 are connected in one cell 9 to form a space 55 in the vertical direction.

また、図9に示すように、スペース55の後部は、仕切27と背面部25の接合部分33の上と下に上下に狭いスリット状の開口部19に繋がっている。さらに、図5に示したようにセル9内の両側面から内部に突出するウェハサポート11の各段に載置されるウェハ13には、未処理ウェハ53と処理済ウェハ51とがある。   Further, as shown in FIG. 9, the rear portion of the space 55 is connected to a slit-like opening portion 19 that is narrow above and below the joint portion 33 of the partition 27 and the back surface portion 25. Further, as shown in FIG. 5, the wafer 13 placed on each stage of the wafer support 11 protruding inward from both side surfaces in the cell 9 includes an unprocessed wafer 53 and a processed wafer 51.

セル9は、図10の正面の垂直断面図と図11の水平断面図に示すように、シェル3の前面の開口を通して内部に収納されており、さらに、シェル3上面の左右端近傍を貫通して取り付けられる第1のネジ41とシェル3下面の左右端近傍を貫通して取り付けられる第2のネジ43とにより支えられ、これによりセル9はシェル3内に固定される。   As shown in the vertical cross-sectional view of the front of FIG. 10 and the horizontal cross-sectional view of FIG. The cell 9 is fixed in the shell 3 by the first screw 41 attached and the second screw 43 attached through the vicinity of the left and right ends of the lower surface of the shell 3.

以上のようにセル9の内部空間は、仕切り21、27によって上下方向にn個のスペース55に分けられており、それぞれのスペース55の両側に設けられたウエハサポート11の各段上にはウエハ51,53が載置される。   As described above, the internal space of the cell 9 is divided into n spaces 55 in the vertical direction by the partitions 21 and 27, and there is a wafer on each stage of the wafer support 11 provided on both sides of each space 55. 51 and 53 are placed.

ウェハサポート11は、最下段のウェハサポート11上のウエハ51,53と図14(b)に示した従来例の最下段のウェハサポート523上のウエハ521とは同じ高さ位置になるように配置される。また、セル9内の下から2段目のウェハサポート11に支持されるウエハ51,53は、図14(b)に示された従来例の第3段目のウェハサポート523に支持されるウエハ521と同じ高さと位置にある。即ち、セル9内のn段目のウェハサポート11は、図14(b)に示した従来のウェハサポートの2n−1段目とほぼ等しい高さとなる。   The wafer support 11 is arranged so that the wafers 51 and 53 on the lowermost wafer support 11 and the wafer 521 on the lowermost wafer support 523 of the conventional example shown in FIG. Is done. The wafers 51 and 53 supported by the second-stage wafer support 11 from the bottom in the cell 9 are the wafers supported by the third-stage wafer support 523 of the conventional example shown in FIG. It is at the same height and position as 521. That is, the n-th stage wafer support 11 in the cell 9 has a height substantially equal to the 2n-1 stage of the conventional wafer support shown in FIG.

従って、本発明の最上段のウェハサポート11は13段目となり、従来例の最上の25段目のウエハサポート523と同じ高さとなる。   Accordingly, the uppermost wafer support 11 of the present invention is in the thirteenth stage, which is the same height as the uppermost 25th stage wafer support 523 in the conventional example.

以上のように、本実施形態のセル9において、スペース55を13段としている理由は、エンドエフェクターを用いてウエハ51,53をフープから取り出す際に仕切21,27に接触する等の支障があることと、操作上FIMS(Front-opening Interface Mechanical Standard)の基準に合せているためである。従って、設計条件や用いる機材によっては13段にこだわる必要はなく、所望の段数を選択できることは言うまでもない。   As described above, in the cell 9 of the present embodiment, the reason why the space 55 has 13 steps is that there is a problem such as contact with the partitions 21 and 27 when the wafers 51 and 53 are taken out of the hoop using the end effector. This is because the operation conforms to the standard of FIMS (Front-opening Interface Mechanical Standard). Therefore, it is not necessary to stick to 13 stages depending on the design conditions and equipment used, and it goes without saying that a desired number of stages can be selected.

上述したようなシェル3内にセル9を収め、セル9のウェハサポート11の各段にウェハを載せて成膜、エッチング等の処理を枚葉式で行う場合には、前側セル15の内側壁に設けられたウェハサポート11の各段のそれぞれの上には、処理済ウエハ51と未処理ウエハ53のいずれか載置される。   When the cell 9 is housed in the shell 3 as described above and a wafer is placed on each stage of the wafer support 11 of the cell 9 to perform film forming, etching, etc. in a single wafer type, the inner wall of the front cell 15 One of the processed wafer 51 and the unprocessed wafer 53 is placed on each of the stages of the wafer support 11 provided on the wafer support 11.

例えば、図8に示す状態で、下側のスペース55内では処理済ウエハ51がウェハサポート11に支持され、その上のスペース55のウエハは処理中であるため空であり、さらにその上方の複数のスペース55では未処理ウエハ53がウェハサポート11上に順次載置されている。   For example, in the state shown in FIG. 8, the processed wafer 51 is supported by the wafer support 11 in the lower space 55, and the wafer in the upper space 55 is empty because it is being processed. In the space 55, the unprocessed wafers 53 are sequentially placed on the wafer support 11.

これら処理済ウエハ51及び未処理ウエハ53は同一のシェル3内に混在している。ところが、各ウエハ51,53は、セル9を仕切り21、27で分けられたスペース55内にそれぞれ配置されているので、処理済ウエハ51から発生したガス、例えば腐食性ガスが未処理ウエハ53に到達して汚染することを防ぐことが可能となる。   The processed wafer 51 and the unprocessed wafer 53 are mixed in the same shell 3. However, since the wafers 51 and 53 are respectively disposed in the spaces 55 divided by the partitions 21 and 27 by dividing the cell 9, gas generated from the processed wafer 51, for example, corrosive gas, is applied to the unprocessed wafer 53. It can be prevented from reaching and contaminating.

また、ドア4の開閉時やウエハの処理中には処理室が高圧に保たれているため、フープ1に空気が流れ込んで来ると、セル9のスペース55それぞれに高圧空気が流入する。高圧空気がフープ1のスペース55内に流入すると、乱流が生じてスペース55内の雰囲気をかき混ぜ、ひいては発生した腐食性ガスや沈積したパーティクルをスペース55の外に放出させる可能性がある。   Further, since the processing chamber is maintained at a high pressure when the door 4 is opened and closed or during the wafer processing, when air flows into the hoop 1, the high-pressure air flows into each space 55 of the cell 9. When the high-pressure air flows into the space 55 of the hoop 1, turbulent flow is generated and the atmosphere in the space 55 is agitated. As a result, the generated corrosive gas and deposited particles may be discharged out of the space 55.

この流入する空気をスペース55内で乱流を起こさないようにセル9の外に放出して圧力を開放する必要があり、その開放手段として開口部19が設けられている。従って、処理ウエハ51から発生する腐食性ガスは、開口部19を通してセル9の外に排出される。   It is necessary to release the pressure by releasing the inflowing air to the outside of the cell 9 so as not to cause a turbulent flow in the space 55, and an opening 19 is provided as the opening means. Accordingly, the corrosive gas generated from the processing wafer 51 is discharged out of the cell 9 through the opening 19.

即ち、仕切り21,27で仕切られたスペース55に各ウエハ51,53を載置した場合、各スペース55内のウエハ51から他のウェハ51,53への汚染は防ぐことができるが、このままでは、発生した腐食性ガスはスペース55内に滞留することになる。ところが、セル9の後部に開口部19を設けることによって、圧力の開放とともに、スペース55内の腐食性ガスを排出できる。   That is, when the wafers 51 and 53 are placed in the space 55 partitioned by the partitions 21 and 27, contamination from the wafer 51 in each space 55 to the other wafers 51 and 53 can be prevented. The generated corrosive gas stays in the space 55. However, by providing the opening 19 at the rear part of the cell 9, the corrosive gas in the space 55 can be discharged as the pressure is released.

開口部19は、図9の部分拡大図に示したように、後側セル17の背面部25と仕切り27との接合箇所33の上と下に設けられ、横に長く且つ高さ方向の幅が狭いスリット形状となっている。なお、開口部19を設ける箇所は、例えば、接合箇所の上側、下側のいずれかのみ、あるいは、接合箇所33の間の中央部等、種々の態様がある。   As shown in the partially enlarged view of FIG. 9, the opening 19 is provided above and below the joint portion 33 between the back surface portion 25 of the rear cell 17 and the partition 27, and is long horizontally and narrow in the height direction. It has a slit shape. In addition, the location which provides the opening part 19 has various aspects, such as only the upper part of the junction location, the lower side, or the center part between the junction locations 33, for example.

セル9を収納したシェル3内のガスは、シェル3の底部の第2の通気孔10を通してファン12により強制的に外部に放出される。また、セル9を収納し、ドア4により前面が閉じられたシェル3内のガスは、ファン12によって第2の通気孔10から強制的に排気される一方、これにより圧力が低下するシェル3内にはフィルタ8を通して第1の通気孔6から清浄のガスが流入する。流入したガスはセル9の高さ方向にも拡散する。   The gas in the shell 3 containing the cells 9 is forcibly released to the outside by the fan 12 through the second ventilation hole 10 at the bottom of the shell 3. Further, the gas in the shell 3 that houses the cell 9 and whose front surface is closed by the door 4 is forcibly exhausted from the second vent hole 10 by the fan 12, while the pressure in the shell 3 decreases. Clean gas flows from the first vent 6 through the filter 8. The gas that has flowed in also diffuses in the height direction of the cell 9.

これにより、開口部19を通してセル9の外側に流れたガスはフープ1の外部に排出されるので、ウェハから出た腐食性のガスはセル9内を還流することが防止される。   As a result, the gas flowing outside the cell 9 through the opening 19 is discharged to the outside of the hoop 1, so that the corrosive gas emitted from the wafer is prevented from refluxing inside the cell 9.

ところで、開口部の寸法、開口部の形状、開口面積、又は開口場所については、空気圧や流入量、腐食性ガス、揮発成分、パーテイクル等の汚染度、フープの洗浄条件その他の使用条件によって適宜設計すれば良い。要は、各スペース55から空気が乱流を起こさないように開口部19から排出させることが重要である。   By the way, the dimensions of the opening, the shape of the opening, the opening area, or the opening location are appropriately designed according to air pressure, inflow, corrosive gas, volatile components, particle contamination, hoop cleaning conditions and other usage conditions. Just do it. In short, it is important that air is exhausted from the openings 19 so as not to cause turbulent flow from each space 55.

その実施形態について図12を参照して説明する。セル61は上述したと同じように前側セル15と後側セル17で構成されている。前側セル15及び後側セル17の形状は、図7に示したものに同じである。ただし、つば部31の外縁形状に合せて、後側セル17のつば部31の外縁から下に伸びる側壁71と、その下に形成される底部73とを設けている構造は図7とは異なるもので、これによりつば部31の下方には水平断面が略三日月状の空間部69が形成される。   The embodiment will be described with reference to FIG. The cell 61 includes the front cell 15 and the rear cell 17 in the same manner as described above. The shapes of the front cell 15 and the rear cell 17 are the same as those shown in FIG. However, the structure in which the side wall 71 extending downward from the outer edge of the collar portion 31 of the rear cell 17 and the bottom portion 73 formed thereunder is different from that in FIG. 7 in accordance with the outer edge shape of the collar portion 31. Thus, a space portion 69 having a substantially crescent-shaped horizontal cross section is formed below the collar portion 31.

なお、図12において、セル61の仕切り63、ウエハサポート64、スペース65を図示したが、ウエハは省略した。後側セル17の背面部25には、図7に示したと開口部19と同じ位置に開口部67が形成されている。   In FIG. 12, the partition 63, the wafer support 64, and the space 65 of the cell 61 are illustrated, but the wafer is omitted. An opening 67 is formed in the back surface 25 of the rear cell 17 at the same position as the opening 19 as shown in FIG.

ところで、開口部67から排出される空気、あるいはパーテイクルや腐食性ガスを含む空気は、空間部69内に放出される。そのため、空間部69に放出された空気は、さらに放出されて系外に取除くことが望ましく、側壁71、底部73、つば部31の何れかに1箇所以上の開口部74を設けるることが好ましい。   By the way, air discharged from the opening 67 or air containing particles or corrosive gas is discharged into the space 69. Therefore, it is desirable that the air released into the space 69 is further released and removed from the system, and one or more openings 74 may be provided in any of the side wall 71, the bottom 73, and the collar 31. preferable.

開口部74の寸法、形状、開口面積、又は開口場所については、空気圧や流入量、腐食性ガス、揮発成分、パーテイクル等の汚染度、フープ1の洗浄条件その他の使用条件によって適宜設計すれば良い。要は、各スペース65から空気を乱流を起こさないように開口部74から排出させることが重要である。   The size, shape, opening area, or opening location of the opening 74 may be appropriately designed according to the air pressure, the amount of inflow, corrosive gas, volatile components, particle contamination, etc., the cleaning conditions of the hoop 1 and other usage conditions. . In short, it is important that air is discharged from the openings 74 from each space 65 so as not to cause turbulent flow.

この開口部74には、例えば、メンブレーンフィルター、ブレザフィルター等のフィルターを設けてパーテイクルの放散を防いでも良い。また、特殊な吸着機能を有したフィルターを用いて、腐食性ガス等を除去しても良い。   For example, a filter such as a membrane filter or a breather filter may be provided in the opening 74 to prevent the particles from being diffused. Further, a corrosive gas or the like may be removed using a filter having a special adsorption function.

更に、吸引力を高めるために、ファンを設けて吸引しても良い。例えば、底部73に開口部74を設け、この開口部74とフープ1に設けられた第2の通気孔10とをホース等で連通させてもよい。そして、開口部74からフィルター、又はファン12を介して排気する方法もある。   Further, in order to increase the suction force, a fan may be provided for suction. For example, an opening 74 may be provided in the bottom 73, and the opening 74 and the second vent hole 10 provided in the hoop 1 may be communicated with each other by a hose or the like. There is also a method of exhausting air from the opening 74 through the filter or the fan 12.

本実施形態でも、図2に示したように、フープ1にフィルター6を設けてもよい。即ち、シェル3の底部には、フープ1のドア4の開閉時、又はウエハの処理時、加圧空気を開放するためのフィルタープラグ8が設けられている。本実施形態では、セル61に設けられた開口部67から排出される空気、あるいはパーテイクルや腐食性ガスを含む空気は、そのまま、又は前述のように空間部69を経てセル61の後部、又はシェル3内に放出される。通常、シェル3内の空気は前記加圧空気の開放時にフィルタープラグ6aから放出される。   Also in this embodiment, the filter 6 may be provided in the hoop 1 as shown in FIG. That is, the bottom of the shell 3 is provided with a filter plug 8 for releasing pressurized air when the door 4 of the hoop 1 is opened or closed or when a wafer is processed. In the present embodiment, the air discharged from the opening 67 provided in the cell 61 or the air containing particles or corrosive gas is used as it is or after passing through the space 69 as described above, or the shell. 3 is released. Usually, the air in the shell 3 is released from the filter plug 6a when the pressurized air is released.

ところが、本実施形態では排出が不充分であっても対応できるように、前記フィルター6を利用するか、そのほかに、放出させるための開口部を、シェル3の上面、側面、底面、背面のいずれかに設けることが望ましい。また、複数設けても良い。この開口部には、例えば、メンブレーンフィルター、ブレザフィルター等のフィルターを設けてパーテイクルの放散を防いでも良い。また、特殊な吸着機能を有したフィルターを用いて、腐食性ガス等を除去しても良い。また、その開口部には、例えばファンを設けても良い。ファンを設けることにより、強制的に排気することができる。   However, in the present embodiment, the filter 6 is used so as to cope with insufficient discharge, or in addition, an opening for discharging may be provided on the top surface, side surface, bottom surface, or back surface of the shell 3. It is desirable to provide it. A plurality of them may be provided. For example, a filter such as a membrane filter or a breather filter may be provided in the opening to prevent the particles from being diffused. Further, a corrosive gas or the like may be removed using a filter having a special adsorption function. Further, for example, a fan may be provided in the opening. By providing a fan, exhaust can be forced.

なお、上述した実施形態に係るフープ1では、ウエハを載置する部分が導電性を有しているか帯電防止処理が施されており、フープ1が上下で導通されている。即ち、セル9が導電性を有している又は帯電防止処理されていることが好ましい。また、静電気によってウエハにパーティクルが付着することがないように、ウエハを載置させるウエハホルダ11を備える前側セル15は導電性を有しているか、帯電防止処理されていることが特に好ましい。   In the hoop 1 according to the above-described embodiment, the portion on which the wafer is placed has conductivity or antistatic treatment is performed, and the hoop 1 is electrically connected vertically. That is, it is preferable that the cell 9 has conductivity or is subjected to antistatic treatment. In order to prevent particles from adhering to the wafer due to static electricity, it is particularly preferable that the front cell 15 including the wafer holder 11 on which the wafer is placed has conductivity or is subjected to antistatic treatment.

前側セル15は、PC(ポリカーボネート)、COP(シクロオレフィンポリマー)などの樹脂を用いて形成されるが、上記目的を達成できる樹脂であれば他の材料であっても良い。そして、その樹脂に、例えば、カーボンやカーボンファイバを混練させて成形し、導電性を持たすことが好ましいし、金属を用いても支障がないことはもちろんである。   The front cell 15 is formed using a resin such as PC (polycarbonate) or COP (cycloolefin polymer), but other materials may be used as long as they can achieve the above object. And, for example, carbon or carbon fiber is kneaded and molded into the resin to have conductivity, and it goes without saying that there is no problem even if a metal is used.

帯電防止処理は、樹脂に界面活性剤を混練する方法や、前記樹脂の表面に導電性ポリマーを塗布する方法等がある。   Antistatic treatment includes a method of kneading a surfactant in a resin, a method of applying a conductive polymer to the surface of the resin, and the like.

また、そのように導電性を付与したり、帯電防止処理を施し、さらにシェル3上側の部材、シェル3内のセル9,61、及びシェル3下側の部材とが導通されるように、部材を選定することが望ましい。導通させることにより、静電気等のアースが可能となるからである。   Further, the member is provided with conductivity or subjected to antistatic treatment as described above, and further, the member on the upper side of the shell 3, the cells 9 and 61 in the shell 3, and the member on the lower side of the shell 3 are electrically connected. It is desirable to select This is because grounding such as static electricity becomes possible by conducting.

さらに、上述した実施形態において、後側セル17はセル9、61内に載置されたウエハの外観や載置状態を観察できるように、透明に形成されていることが望ましい。シェル3は、樹脂を用いて透明に形成されている。セル9全体についても透明に形成されることが望ましいが、ウエハを載置させるウエハホルダー11,64を備えたセル9,61は、例えば、導電性を付与する場合、カーボンブラックと混練して成形されるので、黒色となって内部のウエハを見ることはできない。そのため、後側セルは透明に形成することが望ましい。   Furthermore, in the above-described embodiment, it is desirable that the rear cell 17 is formed to be transparent so that the appearance and the mounting state of the wafer mounted in the cells 9 and 61 can be observed. The shell 3 is formed transparent using resin. Although it is desirable that the entire cell 9 is formed to be transparent, the cells 9 and 61 including the wafer holders 11 and 64 on which the wafer is placed are formed by kneading with carbon black, for example, when imparting conductivity. Therefore, it becomes black and the internal wafer cannot be seen. Therefore, it is desirable to form the rear cell transparently.

半導体製造プロセス用のウエハキャリアに用いることができる。   It can be used for a wafer carrier for semiconductor manufacturing processes.

図1は、本発明の実施形態に係るフープを示す斜視図である。FIG. 1 is a perspective view showing a hoop according to an embodiment of the present invention. 図2は、本発明の実施形態に係るフープを構成するシェルである。FIG. 2 shows a shell constituting the hoop according to the embodiment of the present invention. 図3は、本発明の実施形態に係るフープを構成するシェルの通気孔に取り付けられるフィルタを示す断面図である。FIG. 3 is a cross-sectional view showing a filter attached to a vent hole of a shell constituting the hoop according to the embodiment of the present invention. 図4は、本発明の実施形態に係るフープを構成するシェルの通気孔に取り付けられるフィルタを示す断面図である。FIG. 4 is a cross-sectional view showing a filter attached to the vent hole of the shell constituting the hoop according to the embodiment of the present invention. 図5は、本発明の実施形態に係るフープを構成するセルを示す斜視図である。FIG. 5 is a perspective view showing a cell constituting the hoop according to the embodiment of the present invention. 図6(a)、(b)は、本発明の実施形態に係るフープを構成する前側セルを示す斜視図及び正面図である。FIGS. 6A and 6B are a perspective view and a front view showing a front cell constituting the hoop according to the embodiment of the present invention. 図7(a)、(b)は、本発明の実施形態に係るフープを構成する後側セルを示す斜視図及び正面図である。7A and 7B are a perspective view and a front view showing a rear cell constituting the hoop according to the embodiment of the present invention. 図8は、本発明の実施形態に係るフープを構成するセルの一部を示す垂直断面図である。FIG. 8 is a vertical sectional view showing a part of a cell constituting the hoop according to the embodiment of the present invention. 図9は、図8の一部の拡大断面図である。FIG. 9 is an enlarged cross-sectional view of a part of FIG. 図10は、本発明の実施形態に係るフープの垂直断面図である。FIG. 10 is a vertical sectional view of a hoop according to an embodiment of the present invention. 図11は、本発明の実施形態に係るフープの水平断面図である。FIG. 11 is a horizontal sectional view of a hoop according to an embodiment of the present invention. 図12は、本発明の別の実施形態に係るフープを構成するセルを示す斜視図である。FIG. 12 is a perspective view showing a cell constituting a hoop according to another embodiment of the present invention. 図13(a)、(b)は、従来例のフープを示す斜視図と水平断面図である。FIGS. 13A and 13B are a perspective view and a horizontal sectional view showing a conventional hoop. 図14(a)は従来のフープを構成するシェルの斜視図、図14(b)は従来のフープの垂直断面図である。FIG. 14A is a perspective view of a shell constituting a conventional hoop, and FIG. 14B is a vertical sectional view of the conventional hoop.

符号の説明Explanation of symbols

1:フープ
3:シェル
4:ドア
5:フランジ
6、10:通気孔
7:キネマティックベースプレート
9:セル
11:ウエハサポート
12:ファン
13:ウエハ
15:前側セル
17:後側セル
19:開口部
21:仕切り
23:スペース
25:背面部
27:仕切
29:スペース
31:つば部
33:接合部
41:ねじ
43:ねじ
51:処理ウエハ
53:未処理ウエハ
55:スペース
61:セル
63:仕切り
64:ウエハサポート
65:スペース
67:開口部
69:空間部
71:側壁
73:底部
74:開口部
1: Hoop 3: Shell 4: Door 5: Flange 6, 10: Vent 7: Kinematic base plate 9: Cell 11: Wafer support 12: Fan 13: Wafer 15: Front cell 17: Rear cell 19: Opening 21 : Partition 23: Space 25: Back part 27: Partition 29: Space 31: Brim part 33: Joint part 41: Screw 43: Screw 51: Processed wafer 53: Unprocessed wafer 55: Space 61: Cell 63: Partition 64: Wafer Support 65: Space 67: Opening 69: Space 71: Side wall 73: Bottom 74: Opening

Claims (6)

アとシェルとからなるフープの内部に、入出可能に設けられた箱型形状セルを備えたウエハキャリアであって、
前記セルは、その内側に収容されるウエを載置するためのウエハサポートが設けられた前側セルと、前記ウエハサポートが設けられていない後側セルとが、接合された構造であり、
前記前側セルには、前記ウエハサポートに載置されたウエハの間を仕切るように配置される仕切りが設けられ、前記後側セルには、ウエハの間を仕切るように配置される仕切りとスリット状の開口部とが設けられていることを特徴とするウエハキャリア。
Inside of Fu-flop consisting of a door and the shell, a wafer carrier with a cell input and capable provided a box shape,
The cell includes a front cell wafer support for mounting the upper blade being housed inside is provided, and side cells after the wafer support is not provided, a bonded structure,
The front cell, the wafer support partition is provided between the placed wafer Ru arranged to partition the, to the rear cell partition disposed so as to partition between the wafer and the slit-shaped wafer carrier characterized that you have an opening of is provided.
前記前側セルが導電性を有するか又は帯電防止処理されており、かつ前記シェルの上面及び前記シェルの下面が導通する部材を用いて構成されていることを特徴とする請求項1に記載のウエハキャリア。 2. The wafer according to claim 1, wherein the front cell has conductivity or is subjected to an antistatic treatment, and is configured using a member in which an upper surface of the shell and a lower surface of the shell are electrically connected. Career. 前記後側セルが、透明に形成されていることを特徴とする請求項1に記載のウエハキャリア。 Wafer carrier of claim 1 wherein the rear cell, characterized that you are transparent form. 前記後側セルが、前記スリット状の開口部を蓋うカバーを備えることを特徴とする請求項に記載のウエハキャリア。 Wafer carrier of claim 1 wherein the rear cell, characterized in that it comprises a lid cormorants covers the slit opening. 前記カバーに更に開口部を設け、該開口部にはフィルタ及び/又はファンが設けられていることを特徴とする請求項に記載のウエハキャリア。 The wafer carrier according to claim 4 , wherein an opening is further provided in the cover, and a filter and / or a fan is provided in the opening. 前記シェルに開口部を設け、該開口部にはフィルタ及び/又はファンが設けられていることを特徴とする請求項1に記載のウエハキャリア。   The wafer carrier according to claim 1, wherein an opening is provided in the shell, and a filter and / or a fan is provided in the opening.
JP2004265844A 2004-09-13 2004-09-13 Wafer carrier Expired - Lifetime JP4509713B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004265844A JP4509713B2 (en) 2004-09-13 2004-09-13 Wafer carrier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004265844A JP4509713B2 (en) 2004-09-13 2004-09-13 Wafer carrier

Publications (2)

Publication Number Publication Date
JP2006080458A JP2006080458A (en) 2006-03-23
JP4509713B2 true JP4509713B2 (en) 2010-07-21

Family

ID=36159632

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004265844A Expired - Lifetime JP4509713B2 (en) 2004-09-13 2004-09-13 Wafer carrier

Country Status (1)

Country Link
JP (1) JP4509713B2 (en)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4896053B2 (en) * 2008-02-27 2012-03-14 ミライアル株式会社 Wafer storage container
KR100989887B1 (en) * 2010-05-24 2010-10-26 지이에스(주) Apparatus for residual gas of wafer
KR102162366B1 (en) * 2014-01-21 2020-10-06 우범제 Apparatus for removing fume
KR101554535B1 (en) 2014-05-27 2015-09-21 주식회사 신성테크놀로지 A structure for magazine
KR101637498B1 (en) 2015-03-24 2016-07-07 피코앤테라(주) Front Opening Unified Pod
KR101865636B1 (en) * 2016-07-06 2018-06-08 우범제 Wafer storage container
KR101822554B1 (en) * 2017-03-22 2018-01-26 우범제 Front Opening Unified Pod
JP7157579B2 (en) * 2018-07-18 2022-10-20 株式会社アイチコーポレーション running vehicle
CN110379752B (en) * 2019-07-25 2024-02-13 常州时创能源股份有限公司 Silicon wafer flower basket with inner frame
JP7570264B2 (en) 2021-03-26 2024-10-21 信越ポリマー株式会社 Substrate storage container

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6262226A (en) * 1985-09-11 1987-03-18 Nec Corp Laser alignment measuring apparatus
JPH054484U (en) * 1991-06-28 1993-01-22 住友電気工業株式会社 Waker cassette
JPH1131740A (en) * 1997-05-14 1999-02-02 Komatsu Ltd Semiconductor wafer container
JPH1191864A (en) * 1997-07-11 1999-04-06 Fluoroware Inc Wafer transportation module
JP2000174109A (en) * 1998-12-01 2000-06-23 Toshiba Corp Wafer housing device and wafer housing method
WO2004049430A1 (en) * 2002-11-26 2004-06-10 Disco Corporation Cassette for storing multiple sheets of semiconductor wafers

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6262226A (en) * 1985-09-11 1987-03-18 Nec Corp Laser alignment measuring apparatus
JPH054484U (en) * 1991-06-28 1993-01-22 住友電気工業株式会社 Waker cassette
JPH1131740A (en) * 1997-05-14 1999-02-02 Komatsu Ltd Semiconductor wafer container
JPH1191864A (en) * 1997-07-11 1999-04-06 Fluoroware Inc Wafer transportation module
JP2000174109A (en) * 1998-12-01 2000-06-23 Toshiba Corp Wafer housing device and wafer housing method
WO2004049430A1 (en) * 2002-11-26 2004-06-10 Disco Corporation Cassette for storing multiple sheets of semiconductor wafers

Also Published As

Publication number Publication date
JP2006080458A (en) 2006-03-23

Similar Documents

Publication Publication Date Title
KR102068368B1 (en) Purging device and purging method for substrate-containing vessel
JP4509713B2 (en) Wafer carrier
US9159600B2 (en) Wafer transport apparatus
JP7365408B2 (en) Front ducted equipment front end modules, side storage pods, and how to operate them
JP5370785B2 (en) Load port device
JP2016086161A (en) Buffer station with single exit-flow direction
US10522379B2 (en) Substrate transfer apparatus
JP2003045933A (en) Load port, substrate processing unit, and method for replacing atmosphere
CN112970098B (en) Side storage compartment, electronic device processing system and operation method thereof
KR100869865B1 (en) Substrate processing method and substrate processing apparatus
CN100382231C (en) Apparatus and method for processing wafers
JP5190279B2 (en) Substrate processing equipment
TW201331104A (en) Wafer transport pod
US20150267291A1 (en) Purge chamber, and substrate-processing apparatus including same
KR20210093911A (en) Wafer Stocker
KR20080039809A (en) Substrate processing method and substrate processing system
US20130319332A1 (en) Housing and substrate processing apparatus including the same
JP4920565B2 (en) Substrate container and substrate processing method
CN111403312A (en) Substrate processing apparatus and method
JP2003017553A (en) Substrate container, substrate conveying system and gas replacement method
JP2004119888A (en) Semiconductor manufacturing apparatus
KR101530357B1 (en) equipment front end module
JP5465979B2 (en) Semiconductor manufacturing equipment
CN110379753B (en) Substrate transfer system, storage medium, and substrate transfer method
TW200428561A (en) A substrate treatment apparatus

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070815

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20081201

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090902

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090908

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20091030

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100406

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100428

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130514

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4509713

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130514

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130514

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140514

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250