JP3708091B2 - スイッチング電源装置用制御装置およびスイッチング電源装置 - Google Patents
スイッチング電源装置用制御装置およびスイッチング電源装置 Download PDFInfo
- Publication number
- JP3708091B2 JP3708091B2 JP2003091729A JP2003091729A JP3708091B2 JP 3708091 B2 JP3708091 B2 JP 3708091B2 JP 2003091729 A JP2003091729 A JP 2003091729A JP 2003091729 A JP2003091729 A JP 2003091729A JP 3708091 B2 JP3708091 B2 JP 3708091B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- power supply
- switching power
- drive signal
- pass filter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Control Of Voltage And Current In General (AREA)
- Dc-Dc Converters (AREA)
Description
【発明の属する技術分野】
本発明は、スイッチング電源装置用制御装置およびスイッチング電源装置に関する。
【0002】
【従来の技術】
スイッチング電源装置は、小型軽量かつ高効率等の特長を有しており、各種機器に組み込まれているマイコンや、パソコン等の電源として幅広く利用されている。これらパソコン等では、低電圧化及び高速処理化が進み、消費電流が増加する一方である。そのため、スイッチング電源装置では、パソコン等の処理負荷に応じて負荷電流が急減に増減する。また、スイッチング電源装置は、広い入力電圧範囲に容易に対応できるという特長を有しており、世界数カ国で対応可能な電源や入力電圧の仕様設定が広い電源としても利用されている。スイッチング電源装置では、このような負荷電流や入力電圧の変化に対して安定した出力電圧を保障する必要がある。さらに、負荷電流や入力電圧の急激な変化に対して出力電圧が過渡応答となった場合でも、スイッチング電源装置では、安定した状態に迅速に回復することが求められている。
【0003】
そのために、スイッチング電源装置は、デジタル制御方式のコントローラIC[Integrated Circuit]等の制御装置を備えており、この制御装置によりFET[Field Effect Transistor]等のスイッチング素子を高速にオン/オフしている(非特許文献1参照)。制御装置では、電圧モード制御や電流モード制御によるフィードバック制御により、スイッチング電源装置の出力電圧等に基づいてスイッチング素子をオン/オフするためのPWM[Pulse Width Modulation]信号を生成している。
【0004】
【非特許文献1】
原田 耕介、二宮 保、顧 文建 共著、「スイッチングコンバータの基礎」、コロナ社、p.48〜79
【0005】
【発明が解決しようとする課題】
しかしながら、従来のスイッチング電源装置では、一般に、LCフィルタや制御装置等において位相遅れが生じ、この位相遅れは、周波数が高くなるほど大きくなる。そして、この位相遅れが180°に達すると、スイッチング電源装置の出力電圧は発振してしまう。したがって、位相遅れが180°に達することがないように位相補償する手段を講ずる必要がある。
【0006】
また、従来のスイッチング電源装置では、入力電圧や負荷電流が変化すると、駆動信号の時比率が変化してしまう。そのため、スイッチング電源装置では、時比率の変化に応じて出力電圧が変化し、入力電圧等の変化に対して定常偏差が発生する。したがって、従来のスイッチング電源装置では、入力電圧や負荷電流が変化すると、安定した出力電圧を保障することができない。
【0007】
さらに、従来のスイッチング電源装置では、入力電圧が変化した場合、その変化に応じて系全体の利得が変化する。そのため、入力電圧が低い場合、系全体の利得が小さくなり、定常偏差が増加し、応答が悪くなる。また、入力電圧が高い場合、系全体の利得が大きくなり、出力電圧が発振する恐れがある。スイッチング電源装置の仕様として広い入力電圧範囲が設定されている場合、通常、発振をしないように制御装置を設計するので、入力電圧が高い場合を想定して利得を設定している。つまり、利得を低めに設定している。その場合には、入力電圧が高いときの発振を防止することはできるが、入力電圧が低くなると応答が悪くなる。
【0008】
そこで、本発明は、上述した課題を解決するために、位相進みを実現することにより位相補償し、入力電圧や負荷電流が変化した場合でも安定した出力電圧を保障し、入力電圧が変化した場合でも系全体の利得を安定化することができるスイッチング電源装置用制御装置およびスイッチング電源装置を提供することを目的とする。
【0009】
【課題を解決するための手段】
本発明は、スイッチング電源装置のスイッチング素子を制御するための駆動信号を、当該スイッチング電源装置に対して出力するスイッチング電源装置用制御装置であって、駆動信号の時比率に対応する信号に含まれる低周波成分を遮断するハイパスフィルタと、ハイパスフィルタにより低周波成分が遮断された信号を積分する積分手段と、駆動信号の時比率に対応する信号に基づいて時比率を平均化する平均化手段と、平均化手段により平均化された時比率に対応する信号および前記スイッチング電源装置における出力電圧の目標電圧を示す信号に基づいて利得調整値を算出する利得調整値算出手段と、スイッチング電源装置の出力電圧および目標電圧の差分を示す信号と利得調整値算出手段により算出された利得調整値に対応する信号とを乗算する乗算手段と、乗算手段により乗算された信号と平均化手段により平均化された時比率に対応する信号と積分手段により積分された信号とを加算する加算手段と、加算手段により加算された信号、およびランプ信号に基づいて駆動信号を生成する駆動信号生成手段とを備え、上記ハイパスフィルタは、駆動信号生成手段により生成された駆動信号の時比率に対応する信号に含まれる低周波成分を遮断することを特徴とする。
【0010】
この発明によれば、帰還ループにあるハイパスフィルタおよび積分手段によって、駆動信号の時比率に対応する信号から低周波成分が遮断され、この遮断された信号が積分されるとともに、この積分後の信号に基づいて駆動信号が生成されるため、スイッチング電源装置用制御装置の伝達関数が位相進みとなり、かつ直流利得も確保される。また、平均化手段により平均化された時比率に対応する信号が、加算手段によってスイッチング電源装置の出力電圧および目標電圧の差分を示す信号に加算されるため、スイッチング電源装置の出力電圧を安定させることができる。さらに、利得調整値算出手段により算出された利得調整値が、乗算手段によって、スイッチング電源装置の出力電圧および目標電圧の差分を示す信号と乗算されるため、スイッチング電源装置全体の利得を安定させることができる。
【0011】
本発明のスイッチング電源装置用制御装置において、前記ハイパスフィルタは、二次のハイパスフィルタであることが好ましい。このようにすれば、スイッチング電源装置用制御装置は、より確実に低周波成分を遮断させることができる。
【0012】
本発明は、スイッチング電源装置のスイッチング素子を制御するための駆動信号を、当該スイッチング電源装置に対して出力するスイッチング電源装置用制御装置であって、駆動信号の時比率に対応する信号を演算し、ハイパスフィルタ機能および積分機能を融合させた演算手段と、駆動信号の時比率に対応する信号に基づいて時比率を平均化する平均化手段と、平均化手段により平均化された時比率に対応する信号およびスイッチング電源装置における出力電圧の目標電圧を示す信号に基づいて利得調整値を算出する利得調整値算出手段と、スイッチング電源装置の出力電圧および目標電圧の差分を示す信号と利得調整値算出手段により算出された利得調整値に対応する信号とを乗算する乗算手段と、乗算手段により乗算された信号と平均化手段により平均化された時比率に対応する信号と演算手段により演算された信号とを加算する加算手段と、加算手段により加算された信号、およびランプ信号に基づいて駆動信号を生成する駆動信号生成手段とを備え、上記演算手段は、駆動信号生成手段により生成された駆動信号の時比率に対応する信号を演算することを特徴とする。
【0013】
この発明によれば、帰還ループにある演算手段によって、駆動信号の時比率に対応する信号に基づいて、低周波成分が遮断され、かつ積分された信号が出力されるとともに、この演算手段により出力された信号に基づいて駆動信号が生成されるため、スイッチング電源装置用制御装置の伝達関数が位相進みとなり、かつ直流利得も確保される。また、平均化手段により平均化された時比率に対応する信号が、加算手段によってスイッチング電源装置の出力電圧および目標電圧の差分を示す信号に加算されるため、スイッチング電源装置の出力電圧を安定させることができる。さらに、利得調整値算出手段により算出された利得調整値が、乗算手段によって、スイッチング電源装置の出力電圧および目標電圧の差分を示す信号と乗算されるため、スイッチング電源装置全体の利得を安定させることができる。
【0014】
本発明のスイッチング電源装置用制御装置において、演算手段の伝達関数H(Z)が、1/(1−b*Z-1)、または、(1−Z-1)/[(1−b1*Z-1)(1−b2*Z-1)]、(b,b1,b2は係数)であることが好ましい。
【0015】
本発明は、スイッチング電源装置のスイッチング素子を制御するための駆動信号を、当該スイッチング電源装置に対して出力するスイッチング電源装置用制御装置であって、駆動信号の時比率に対応する信号に含まれる低周波成分を遮断する第一のハイパスフィルタと、第一のハイパスフィルタにより低周波成分を遮断された信号を積分する積分手段と、積分手段により積分された信号に含まれる低周波成分を遮断する第二のハイパスフィルタと、駆動信号の時比率に対応する信号に基づいて時比率を平均化する平均化手段と、平均化手段により平均化された時比率に対応する信号およびスイッチング電源装置における出力電圧の目標電圧を示す信号に基づいて利得調整値を算出する利得調整値算出手段と、スイッチング電源装置の出力電圧および目標電圧の差分を示す信号と利得調整値算出手段により算出された利得調整値に対応する信号とを乗算する乗算手段と、乗算手段により乗算された信号と平均化手段により平均化された時比率に対応する信号と前記第二のハイパスフィルタにより低周波成分が遮断された信号とを加算する加算手段と、加算手段により加算された信号、およびランプ信号に基づいて駆動信号を生成する駆動信号生成手段とを備え、上記第一のハイパスフィルタは、駆動信号生成手段により生成された駆動信号の時比率に対応する信号に含まれる低周波成分を遮断することを特徴とする。
【0016】
この発明によれば、帰還ループにある第一のハイパスフィルタ、積分手段および第二のハイパスフィルタによって、駆動信号の時比率に対応する信号から低周波成分が遮断され、この遮断された信号が積分され、さらにこの積分された信号から低周波成分が遮断されるとともに、この遮断後の信号に基づいて駆動信号が生成されるため、スイッチング電源装置用制御装置の伝達関数が位相進みとなり、かつ直流利得も確保される。また、平均化手段により平均化された時比率に対応する信号が、加算手段によってスイッチング電源装置の出力電圧および目標電圧の差分を示す信号に加算されるため、スイッチング電源装置の出力電圧を安定させることができる。さらに、利得調整値算出手段により算出された利得調整値が、乗算手段によって、スイッチング電源装置の出力電圧および目標電圧の差分を示す信号と乗算されるため、スイッチング電源装置全体の利得を安定させることができる。
【0017】
本発明のスイッチング電源装置用制御装置において、第一のハイパスフィルタおよび第二のハイパスフィルタは、一次のハイパスフィルタであることが好ましい。このようにすれば、回路構成をより簡素化させることができる。
【0018】
本発明のスイッチング電源装置用制御装置において、駆動信号生成手段により生成された駆動信号のオン時間を一スイッチング周期ごとにカウントするカウンタ手段をさらに備え、駆動信号の時比率に対応する信号は、カウンタ手段によりカウントされた値を示す信号であることとしてもよい。また、加算手段により加算された信号を所定時間保持して出力する遅延手段をさらに備え、駆動信号の時比率に対応する信号は、遅延手段により出力された信号であることとしてもよい。
【0019】
本発明のスイッチング電源装置用制御装置において、駆動信号生成手段は、所定の間隔で前記駆動信号のレベルをローレベルからハイレベルに切り替えるとともに、加算手段により加算された信号とランプ信号との比較結果に基づいて駆動信号のレベルをハイレベルからローレベルに切り替え、遅延手段は、駆動信号の出力レベルがハイレベルからローレベルに切り替えられた切替時点における加算手段により加算された信号に基づいて、当該加算された信号に対応する値を検出し、当該検出された値を次回の切替時まで出力することとしてもよい。また、駆動信号生成手段は、所定の間隔で駆動信号のレベルをハイレベルからローレベルに切り替えるとともに、加算手段により加算された信号とランプ信号との比較結果に基づいて駆動信号のレベルをローレベルからハイレベルに切り替え、遅延手段は、駆動信号の出力レベルがローレベルからハイレベルに切り替えられた切替時点における加算手段により加算された信号に基づいて、当該加算された信号に対応する値を検出し、当該検出された値を次回の切替時まで出力することとしてもよい。
【0020】
本発明のスイッチング電源装置用制御装置において、駆動信号生成手段は、加算手段により加算された信号とランプ信号との比較の結果に基づいて駆動信号の出力レベルをハイレベルまたはローレベルに切り替えることが好ましい。このようにすれば、加算手段により加算された信号と、ランプ信号との比較結果により、駆動信号のレベルがハイレベルとなる期間を制御することができる。
【0021】
本発明のスイッチング電源装置用制御装置において、平均化手段は、ローパスフィルタであることが好ましい。このようにすれば、ローパスフィルタの平均化機能を利用して簡単に平均化手段を構成することができる。
【0022】
【発明の実施の形態】
以下、本発明に係るスイッチング電源装置用制御装置の各実施形態を図面に基づき説明する。なお、各図において、同一要素には同一符号を付して重複する説明を省略する。
【0023】
[第1実施形態]
まず、本発明の第1実施形態について説明する。図1は、第1実施形態におけるスイッチング電源装置1の電気回路構成を例示する図である。本実施形態におけるスイッチング電源装置1はDC−DCコンバータであり、図1に示すようにスイッチング素子2,3と、インダクタ4と、コンデンサ5と、AD変換部6と、コントローラIC7(スイッチング電源装置用制御装置)とを有する。
【0024】
電源Pは、スイッチング電源装置1に入力電圧Viを印加する。スイッチング素子2,3は、スイッチング機能を有する素子であり、例えば、電界効果トランジスタ(FET)等のトランジスタが該当する。スイッチング素子2,3のゲートには、コントローラIC7から出力されるPWM信号(駆動信号)KSが入力される。スイッチング素子2およびスイッチング素子3は、PWM信号KSのレベルに基づいてそれぞれが交互にON状態とOFF状態とを繰り返す。具体的に説明すると、PWM信号KSのレベルがハイレベルである場合には、スイッチング素子2がON状態となりスイッチング素子3がOFF状態となる。一方、PWM信号KSのレベルがローレベルである場合には、スイッチング素子2がOFF状態となりスイッチング素子3がON状態となる。
【0025】
インダクタ4およびコンデンサ5は、出力電圧Voを安定させるためのLCフィルタ(平滑回路)として機能する。AD変換部6は、出力電圧Voを示すアナログ信号をデジタル信号に変換する。
【0026】
負荷Lは、スイッチング電源装置1から出力される出力電圧Voの供給先であり、例えば、PC端末等に用いられるCPU(Central Processing Unit)やMPU(Micro Processing Unit)が該当する。このような、CPUやMPUは、省電力モードを有しており、省電力モードから通常モードに移行する際に、負荷変動が急激に増大するという特徴がある。
【0027】
コントローラIC7は、負荷Lに供給する出力電圧Voの目標値である目標電圧Vrと出力電圧Voとに基づいてPWM信号KSを生成する。ここで、図2を参照してコントローラIC7の回路構成を説明する。図2に示すように、コントローラIC7は、加算器11と、乗算器12と、乗算器(乗算手段)13と、加算器(加算手段)14と、PWM信号生成回路(駆動信号生成手段)20と、カウンタ15と、演算回路30と、ローパスフィルタ(平均化手段)16と、除算器(利得調整値算出手段)17と、ランプ信号回路18とを有する。
【0028】
図2に示す加算器11は、出力電圧Voを示すデジタル信号および目標電圧Vrを示すデジタル信号に基づいて、(Vr−Vo)の値を示す信号VSを出力する。すなわち、加算器11は、出力電圧Vo(負)と目標電圧Vr(正)を加算することにより、出力電圧Voと目標電圧Vrとの差分電圧値(Vr−Vo)を算出する。
【0029】
乗算器12は、差分電圧値(Vr−Vo)を示す信号VSに基づいて、G(Vr−Vo)の値を示す制御信号GSを出力する。すなわち、乗算器12は、出力電圧Voと目標電圧Vrとの差分電圧値(Vr−Vo)に、乗算器12の利得であるGを乗算することにより、差分電圧値(Vr−Vo)をG倍した値であるG(Vr−Vo)を算出する。
【0030】
乗算器13は、乗算器12から出力されたG(Vr−Vo)の値を示す制御信号GSおよび除算器17から出力された信号ESに基づいて制御信号HSを出力する。すなわち、乗算器13は、G(Vr−Vo)の値を示す制御信号GSと除算器17から出力された信号ESを乗算することにより、制御信号HSを算出する。
【0031】
加算器14は、乗算器13から出力された制御信号HS、ローパスフィルタ16から出力された信号ASおよび演算回路30から出力された信号FSに基づいて信号ISを出力する。すなわち、加算器14は、乗算器13から出力された制御信号HS(正)と、ローパスフィルタ16から出力された信号AS(正)と、演算回路30から出力された信号FS(負)とを加算することにより、制御信号HSと信号ASとを加算した値から信号FSを減算した値を示す信号ISを算出する。
【0032】
PWM信号生成回路20は、加算器14から出力された信号ISおよびランプ信号回路18から出力されたランプ信号RSに基づいてPWM信号KSを生成する。PWM信号生成回路20は、コンパレータ21と、AND回路22とを有する。
【0033】
コンパレータ21は、加算器14から出力された信号ISおよびランプ信号回路18から出力されたランプ信号RSに基づいて、これらの信号を比較した結果を示す信号CSを出力する。すなわち、コンパレータ21は、信号ISの値とランプ信号RSの値とを比較して、信号ISの値がランプ信号RSの値よりも大きい場合には、ハイレベルの信号CSを出力し、信号ISの値がランプ信号RSの値以下の場合には、ローレベルの信号CSを出力する。すなわち、信号CSは、ランプ信号RSの値が、信号ISの値よりも小さい場合にのみ、ハイレベルとなる。
【0034】
AND回路22は、マスタークロックMCを分周したパルスに基づいて生成された信号clkとコンパレータ21から出力された信号CSとに基づいて、スイッチング素子2,3の駆動信号であるPWM信号KSを出力する。すなわち、AND回路22は、信号clkと信号CSの論理積を演算し、その演算結果をPWM信号KSとして出力する。なお、本実施形態におけるAND回路22は、PWM信号KSのパルス幅の上限を制限する機能を有する。
【0035】
カウンタ15は、PWM信号KSの出力レベルがハイレベルであるときに、カウント値をカウントアップする。カウンタ15は、リセット信号RESを受信するとカウント値をリセットするとともに、サンプル信号SMPを受信するとその時点のカウント値を保持し、この保持したカウント値を示す信号DSを出力する。すなわち、カウンタ15は、リセット信号RESを受信してからサンプル信号SMPを受信するまでの間におけるPWM信号KSのオン時間をカウントし、サンプル信号SMPを受信した時点のカウント値を保持する。
【0036】
演算回路30は、カウンタ15から出力されたカウント値を示す信号DSに基づいて演算し、演算後の信号FSを出力する。ここで、図2に示すように、演算回路30は、ハイパスフィルタ(HPF)31と、積分器32とを有する。
【0037】
ハイパスフィルタ31は、二次のハイパスフィルタであり、カウンタ15により出力された信号DSに含まれる低周波成分を遮断するフィルタ回路である。ハイパスフィルタ31を備えることによって、信号DSに含まれる低周波成分が遮断されるため、直流成分のない信号を積分器32に入力することができる。
【0038】
積分器32は、ハイパスフィルタ31によって低周波成分が遮断された後の信号を積分する回路である。このような積分器32を備えることによって、PWM信号KSのオン時間に対応する信号DSから低周波成分が遮断された信号を積分することができる。
【0039】
ここで、図3を参照して、演算回路30の詳細回路構成について説明する。図3に示すように、演算回路30は、二次のハイパスフィルタ31と、積分器32とを有する。二次のハイパスフィルタ31は、遅延器であるDフリップフロップ31A〜31Dと、乗算係数が“2”である乗算器31Eと、乗算係数が“b1+b2”である乗算器31Fと、乗算係数が“b1*b2”である乗算器31Gと、加算器31Hとを有する。この回路構成は、以下に記載する式1により表されるハイパスフィルタ31の伝達関数H(Z)に基づいて構成されている。
【0040】
[(1−Z-1)/(1−b1*Z-1)]*[(1−Z-1)/(1−b2*Z-1)] ・・・ (式1) (b1,b2は係数)
【0041】
また、演算回路30の積分器32は、遅延器であるDフリップフロップ32Aと、加算器32Bとを有する。この回路構成は、以下に記載する式2により表される積分器32の伝達関数H(Z)に基づいて構成されている。
【0042】
1/(1−Z-1) ・・・ (式2)
【0043】
なお、本実施形態においては、ハイパスフィルタ31が二次のハイパスフィルタである場合について説明しているが、ハイパスフィルタ31を二次に限定する必要はない。すなわち、ハイパスフィルタ31は、一次以上のハイパスフィルタであれば、いずれのハイパスフィルタであっても適用可能である。ここで、演算回路30を、一次のハイパスフィルタ31Sと、積分器32とで構成した場合の詳細回路図を図4に示し、説明する。図4に示すように一次のハイパスフィルタ31Sは、遅延器であるDフリップフロップ31SA,31SBと、乗算係数が“b”である乗算器31SCと、加算器31SDとを有する。この回路構成は、以下に記載する式3により表されるハイパスフィルタ31Sの伝達関数H(Z)に基づいて構成されている。
【0044】
(1−Z-1)/(1−b*Z-1) ・・・ (式3) (bは係数)
【0045】
このように、本実施形態においては、演算回路30に積分器32を備えることによって、コントローラIC7の伝達関数が、後述するように位相進みとなるため、スイッチング電源装置1全体の位相補償を実現することができる。なお、積分器32に入力する信号を、ハイパスフィルタ31で低周波成分が遮断された後の信号にすることで、この積分器32において積分された値が飽和(無限大に発散)する事態を防止することができる。
【0046】
図2に示すローパスフィルタ16は、IIR[Infinite Impulse Response]型の1次のローパスフィルタであり、このフィルタの平均化機能により過去に入力されたPWM信号KSの時比率Dを無限に平均化する。すなわち、ローパスフィルタ16は、カウンタ15から出力されたカウント値を示す信号DSに基づいて時比率Dの平均値Daを算出し、この平均値Daに対応する信号ASを出力する。ここで、時比率Dとは、駆動信号であるPWM信号KSの一スイッチング周期中におけるオン時間の割合をいう。
【0047】
ローパスフィルタ16は、図5(a)に示すように、乗算器16a,16b,16cと、Dフリップフロップ16d,16eと、加算器16fとを有する。乗算器16aでは、入力値Unにフィルタ係数a0を乗算して加算器16fに出力する。Dフリップフロップ16dでは、入力値Unが入力され、サンプル信号SMPに基づいて入力値の前回値Un-1を保持し、乗算器16bに出力する。乗算器16bでは、入力値の前回値Un-1にフィルタ係数a1を乗算して加算器16fに出力する。Dフリップフロップ16eでは、出力値Ynが入力され、サンプル信号SMPに基づいて出力値の前回値Yn-1を保持し、乗算器16cに出力する。乗算器16cでは、出力値の前回値Yn-1にフィルタ係数b1を乗算して加算器16fに出力する。加算器16fでは、乗算器16a〜16cの各乗算値を加算し、出力値Ynとして出力する。ローパスフィルタ16は、遮断周波数fcを有し、図5(b)に示すように、低周波成分を通過させる利得特性を有し、利得が1である。
【0048】
ローパスフィルタ16は、以下に記載する式4により表される。
【0049】
Yn=a0*Un+a1*(Un-1)+b1*(Yn-1) ・・・ (式4) (a0,a1,b1は係数)
【0050】
式4に表されるUnはカウンタ15からの時比率Dnであり、Ynは過去に入力された時比率の平均値Daである。
【0051】
図2に示す除算器17は、目標電圧Vrを示すデジタル信号および時比率Dの平均値Daを示す信号に基づいて、(Da/Vr)の値を示す信号ESを出力する。すなわち、除算器17は、時比率Dの平均値Daを目標電圧Vrで除算することにより、除算値(Da/Vr)を利得調整値として算出する。
【0052】
以上のように構成されるコントローラIC7は、▲1▼位相進みによる位相補償機能、▲2▼定常偏差の補正機能、▲3▼入力電圧に応じた利得調整機能を有する点に特徴がある。以下において、これら▲1▼〜▲3▼の機能ごとに説明する。
【0053】
[▲1▼位相進みによる位相補償機能]
まず、位相進みによる位相補償機能を実現する回路構成について説明する。この機能を実現する回路構成は、例えば、図2に示すコントローラIC7を構成する各要素のうち、加算器11,14と、乗算器12と、PWM信号生成回路20と、カウンタ15と、演算回路30と、ランプ信号回路18とにより構成される。
【0054】
位相進みによる位相補償機能の特徴は、コントローラIC7の帰還ループにハイパスフィルタ31および積分手段32を備えることで、コントローラIC7の伝達関数の位相を90°進ませ、その結果、スイッチング電源装置1全体の位相補償を実現する点である。
【0055】
ここで、図6を参照して、コントローラIC7において位相進みが実現される原理について説明する。図6は、コントローラIC7の一部と同様に構成されており、スイッチング電源装置に出力する駆動信号の時比率Dの積分値を帰還ループでフィードバックする制御回路の一例を示すものである。図6に示す制御回路7gは、伝達関数が“−G”である乗算器12gと、伝達関数が“Gd”である積分器32gと、伝達関数が“kd”である乗算器12gと、加算器14gとを有する。この制御回路7gの伝達関数Gc(Z)は、制御回路7gに入力されるスイッチング電源装置の出力電圧の変化量ΔVと制御回路7gから出力される時比率の変化量ΔDの比として求められ、以下に記載する式5により表される。
【0056】
Gc(Z)=ΔD/ΔV=(−G)/(1+kd*Gd) ・・・ (式5)
【0057】
また、積分器32gの伝達関数Gd(Z)は、以下に記載する式6により表される。
【0058】
Gd(Z)=1/(1−Z-1) ・・・ (式6)
【0059】
式6を式5に代入すると、制御回路7gの伝達関数Gc(Z)が、以下に記載する式7のように求まる。
【0060】
Gc(Z)=[(−G)/(1+kd)]*[(1−Z-1)/ [1−(1/1+kd)*Z-1 ] ] ・・・ (式7)
【0061】
ここで、一次のハイパスフィルタの伝達関数H(Z)は、(1−Z-1)/(1−b*Z-1);(bは係数)により表されるため、式7の伝達関数Gc(Z)は、一次のハイパスフィルタの伝達関数で表されていることがわかる。すなわち、図6に示す帰還ループに積分器32gを有する制御回路7gの伝達関数Gc(Z)は、一次のハイパスフィルタの伝達関数で表されることになる。
【0062】
ところで、一般に、一次のハイパスフィルタの伝達関数は、後述するように90°の位相進みとなる。したがって、図6に示す帰還ループに積分器32gを有する制御回路7gの伝達関数Gcも90°の位相進みとなる。
【0063】
以下において、一次のハイパスフィルタの伝達関数が90°の位相進みとなることについて説明する。まず、式7により表される制御回路7gの伝達関数Gc(Z)を、逆双一次変換により、アナログ伝達関数Gc(s)に変換する。一般に、逆双一次変換を行う際には、以下に記載する式8を用いて行う。
【0064】
Z-1=[1−(s/2*fs)]/[1+(s/2*fs)] ・・・ (式8)
(fs:サンプリング周波数)
【0065】
式7により表される制御回路7gの伝達関数Gc(Z)を、式8を用いて逆双一次変換すると、アナログ伝達関数Gc(s)が、以下に記載する式9のように求まる。
【0066】
Gc(s)=[(−2G)/(2+kd)]*[s/(s+2π*fc)] ・・・(式9)
(fc:一次のハイパスフィルタの遮断周波数)なお、fc=(fs/π)*[kd/(2+kd)]とする。
【0067】
ここで、所定の周波数をfとした場合に、s=j*2π*f(j:虚数単位)が成立する。そして、この所定の周波数fが、一次のハイパスフィルタの遮断周波数fcに比べて無視できる程小さい場合に、上述した式9は、以下に記載する式10によって近似的に表される。
【0068】
Gc=[(−2G)/(2+kd)]*[j*2π*f/(2π*fc)] ・・・(式10)
【0069】
このように、式10に示す制御回路7gの伝達関数Gcは、虚数単位であるjに比例する純虚数で表されるため、制御回路7gの伝達関数Gcは、90°の位相進みとなる。すなわち、帰還ループに積分器32gを有する制御回路7gの伝達関数Gcは、90°の位相進みとなる。
【0070】
このことは、図7および図8に示す制御回路7gにおける伝達関数の利得特性グラフおよび位相特性グラフからも説明できる。図7は、利得特性を示す図であり、図8は位相特性を示す図である。なお、利得特性グラフの縦軸は、利得[dB]を示し、横軸は、周波数[Hz]を示す。また、位相特性グラフの縦軸は、位相[°]を示し、横軸は、周波数[Hz]を示す。さらに、制御回路7gにおける伝達関数は、乗算器12gの伝達関数であるGを“1”として算出している。
【0071】
図7に示すように、制御回路7gにおける伝達関数の利得は、−20[dB/dec]の割合で減少している。これは、式10に示されるように、制御回路7gの伝達関数Gcが、周波数fに比例していることに起因するものである。
【0072】
図8に示すように、制御回路7gにおける伝達関数の位相は、所定の周波数(図8の場合には10kHz付近)よりも小さい周波数帯域で90°となる。これは、制御回路7gにおける伝達関数の位相が、90°の位相進みであることを示すものである。
【0073】
以上のことから、本実施形態におけるコントローラIC7は、帰還ループにある演算回路30に積分器32が備えられているため、上述した制御回路5gと同様に、コントローラIC7の伝達関数は、一次のハイパスフィルタの伝達関数として表され、90°の位相進みを実現することが可能となる。
【0074】
ところで、上述した制御回路7gにおける伝達関数の利得は、−20[dB/dec]の割合で減少している。このことは、制御回路7gにおける伝達関数の直流利得が、理論上−∞[dB]になることを示している。なお、直流利得とは、周波数fを限りなく0に近付けたときの伝達関数の利得の値をいう。一般に、制御回路を含む系全体の直流利得は、20[dB]〜60[dB]程度は必要であるとされている。したがって、系全体の直流利得が、20[dB]〜60[dB]程度になるように回路の構成要素を設計する必要がある。そこで、本実施形態においては、演算回路30にハイパスフィルタ31を備えることで、帰還ループによる帰還信号の低周波成分を遮断して利得の低下を防止している。
【0075】
次に、図9〜図18を参照して、本実施形態におけるコントローラIC7およびスイッチング電源装置1における伝達関数の利得特性および位相特性について説明する。なお、スイッチング電源装置1の入力電圧Viは10Vに設定されていることとする。また、各利得特性グラフの縦軸は、利得[dB]を示し、横軸は、周波数[Hz]を示す。また、各位相特性グラフの縦軸は、位相[°]を示し、横軸は、周波数[Hz]を示す。さらに、コントローラIC7における伝達関数は、乗算器12の伝達関数であるGを“1”として算出している。
【0076】
まず、図9および図10を参照して、コントローラIC7を含まないスイッチング電源装置1本体における伝達関数の利得特性および位相特性について説明する。図9は、利得特性を示す図であり、図10は位相特性を示す図である。
【0077】
図9に示すように、スイッチング電源装置1本体における伝達関数の利得の最大値(共振値)は、スイッチング電源装置1本体のLC共振周波数fnである15[kHz]に表れる。また、利得が0[dB]となるゼロクロス周波数は、55[kHz]である。
【0078】
図10に示すように、スイッチング電源装置1本体における伝達関数の位相は、ゼロクロス周波数である55[kHz]において−175[°]となる。したがって、スイッチング電源装置1本体の位相余裕は5[°]となり、位相余裕としては非常に小さな値であるため、このままでは、外部の影響(外乱)により出力電圧Voが発振してしまう可能性がある。
【0079】
次に、図11および図12を参照して、コントローラIC7における伝達関数の利得特性および位相特性について説明する。図11は、利得特性を示す図であり、図12は位相特性を示す図である。図11および図12に示すように、コントローラIC7の伝達関数の利得特性および位相特性は、上述した図7および図8に示す積分器のみの場合における各特性グラフのうち、二次のハイパスフィルタ31により低周波成分が遮断される周波数領域において、利得は0[dB]に、位相は0[°]にそれぞれ戻ることになる。なお、直流利得が不足している場合には、乗算器12の伝達関数であるGを低周波数領域で高い利得をもつ伝達関数に変更することにより、必要な直流利得を得ることができる。
【0080】
次に、図13および図14を参照して、コントローラIC7を含むスイッチング電源装置1全体における伝達関数の利得特性および位相特性について説明する。図13は、利得特性を示す図であり、図14は位相特性を示す図である。図13および図14に示す各特性グラフは、スイッチング電源装置1全体における伝達関数(図9,図10参照)と、コントローラIC7における伝達関数(図11,図12参照)を掛け合わせた伝達関数の利得特性および位相特性を表すものである。
【0081】
図13に示すように、スイッチング電源装置1全体における伝達関数の利得が0[dB]となるゼロクロス周波数は、35[kHz]である。また、図14に示すように、スイッチング電源装置1全体における伝達関数の位相は、ゼロクロス周波数である35[kHz]において−130[°]となる。したがって、スイッチング電源装置1全体の位相余裕は50[°]となり、スイッチング電源装置1は、全体として安定な制御系となる。また、図13に示すように、直流利得が、20[dB]であるため、スイッチング電源装置1全体としての定常偏差も減少する。
【0082】
次に、図15および図16を参照して、演算回路30のハイパスフィルタが一次のハイパスフィルタ31Sである場合のコントローラIC7における伝達関数の利得特性および位相特性について説明する。図15は、利得特性を示す図であり、図16は位相特性を示す図である。図15および図16に示すように、コントローラIC7の伝達関数の利得特性および位相特性は、上述した図7および図8に示す積分器のみの場合における各特性グラフのうち、一次のハイパスフィルタ31により低周波成分が遮断される周波数領域において、利得は−15[dB]に、位相は0[°]にそれぞれ戻ることになる。このように、二次のハイパスフィルタを用いた場合ほどの効果は得られないが、積分器のみの場合(図6参照)には、直流利得が−∞[dB]であったのに対し、一次のハイパスフィルタを用いた場合には、直流利得が−15[dB]となっている点で定常偏差が大幅に改善されている。
【0083】
次に、図17および図18を参照して、一次のハイパスフィルタ31Sを用いた場合のコントローラIC7を含むスイッチング電源装置1全体における伝達関数の利得特性および位相特性について説明する。図17は、利得特性を示す図であり、図18は位相特性を示す図である。図17および図18に示す各特性グラフは、スイッチング電源装置1全体における伝達関数(図9,図10参照)と、一次のハイパスフィルタ31Sを用いた場合のコントローラIC7における伝達関数(図15,図16参照)を掛け合わせた伝達関数の利得特性および位相特性を表すものである。図17に示すように、スイッチング電源装置1全体における伝達関数の利得が0[dB]となるゼロクロス周波数は、35[kHz]である。また、図18に示すように、スイッチング電源装置1全体における伝達関数の位相は、ゼロクロス周波数である35[kHz]において−120[°]となる。したがって、スイッチング電源装置1全体の位相余裕は60[°]となり、スイッチング電源装置1は、全体として安定な制御系となる。また、図16に示すように、直流利得が、5[dB]であるため、スイッチング電源装置1全体としての定常偏差も減少する。
【0084】
このように、コントローラIC7の帰還ループに含まれる演算回路30に積分器32およびハイパスフィルタ31または31Sを備えることによって、コントローラIC7の伝達関数が位相進みとなり、かつ直流利得が確保されるため、スイッチング電源装置1における位相補償が実現されることになる。
【0085】
次に、図19に示すタイミングチャートを参照して、コントローラIC7のカウンタ15および演算回路30における信号の流れについて説明する。図19(a)は、コントローラIC7のPWM信号生成回路20から出力されるPWM信号KSの波形を示す図である。図19(a)に示すように、PWM信号KSは、ローレベルとハイレベルの信号が交互に繰り返されて出力されている。図19(b)は、コントローラIC7のカウンタ15におけるカウントアップ状態を示す信号cntの波形を示す図である。図19(c)は、カウンタ15から出力される信号DSの内容を示す図である。図19(d)は、スイッチング電源装置1のマスタークロックMCに基づいて生成されたリセット信号RESのパルス波形を示す図である。図19(d)に示すように、リセット信号RESは、所定の間隔でローレベルとハイレベルの信号が交互に繰り返されて出力されている。図19(e)は、スイッチング電源装置1のマスタークロックMCに基づいて生成されたサンプル信号SMPのパルス波形を示す図である。図19(e)に示すように、サンプル信号SMPは、所定の間隔でローレベルとハイレベルの信号が交互に繰り返されて出力されている。図19(f)は、コントローラIC7の演算回路30から出力される信号FSの内容を示す図である。
【0086】
まず、時間t1において、PWM信号生成回路20から出力されるPWM信号KSがローレベルからハイレベルに切り替わると(図19(a))、カウンタ15は、リセット済であるカウンタ値のカウントアップを開始する(図19(b))。また、時間t1において、リセット信号RESは、ローレベルからハイレベルに切り替わる(図19(d))。
【0087】
次に、時間t2において、PWM信号生成回路20から出力されるPWM信号KSがハイレベルからローレベルに切り替わると(図19(a))、カウンタ15は、カウントアップを停止する(図19(b))。すなわち、本実施形態におけるカウンタ15は、PWM信号KSのオン時間をカウントする。
【0088】
次に、時間t3において、サンプル信号SMPがローレベルからハイレベルに切り替わると(図19(e))、カウンタ15は、現時点におけるカウント値である“Dn”を示す信号DSを出力する(図19(c))。なお、この信号DSの出力内容である“Dn”は、次回にサンプル信号がローレベルからハイレベルに切り替わるまで(時間t5)保持される。
【0089】
また、時間t3において、カウンタ15から出力される信号DSの内容が“Dn-1”から“Dn”に切り替わると(図19(c))、演算回路30から出力される信号FSの内容が“f(Dn-1)”から“f(Dn)”に切り替わる(図19(f))。なお“f(x)”は、演算回路30において行われる演算内容を表す関数である。
【0090】
次に、時間t4において、リセット信号RESが、ハイレベルからローレベルに切り替わると(図19(d))、カウンタ15は、カウント値をリセットする(図19(b))。これにより、カウンタ15は、次回のスイッチング周期におけるカウントを、リセット後のカウント値から開始することができる。
【0091】
次に、図20に示すタイミングチャートを参照して、コントローラIC7のPWM信号生成回路20における信号の流れについて説明する。図20(a)は、コントローラIC7のランプ信号回路18から出力されるランプ信号RSの波形、およびコントローラIC7の加算器14から出力される信号ISを示す図である。図20(a)に示すように、本実施形態におけるランプ信号RSの波形は、鋸歯状に出力されている。図20(b)は、スイッチング電源装置1のマスタークロックMCに基づいて生成されたリセット信号RESのパルス波形を示す図である。図20(b)に示すように、リセット信号RESは、所定の間隔でローレベルとハイレベルの信号が交互に繰り返されて出力されている。図20(c)は、コントローラIC7のコンパレータ21から出力される信号CSの波形を示す図である。図20(c)に示すように、信号CSは、ローレベルとハイレベルの信号が交互に繰り返されて出力されている。図20(d)は、スイッチング電源装置1のマスタークロックMCに基づいて生成された信号clkのパルス波形を示す図である。図20(d)に示すように、信号clkは、所定の間隔でローレベルとハイレベルの信号が交互に繰り返されて出力されている。図20(e)は、コントローラIC7のPWM信号生成回路20から出力されるPWM信号KSの波形を示す図である。
【0092】
まず、時間t11において、リセット信号RESがハイレベルからローレベルに切り替わると(図20(b))、ランプ信号回路18は、出力するランプ信号RSの値をリセットする(図20(a))。時間t11において、ランプ信号RSの値がリセットされると、コンパレータ21は、ハイレベルの信号CSを出力する(図20(c))。このコンパレータ21は、加算器14から出力された信号ISと、ランプ信号回路18から出力されたランプ信号RSとを比較し、信号ISの値がランプ信号RSの値よりも大きい間(例えば、t11からt13の間)には、ハイレベルの信号CSを出力し、信号ISの値がランプ信号RSの値以下の間(例えば、t13からt15の間)には、ローレベルの信号CSを出力する(図20(c))。
【0093】
次に、時間t12において、リセット信号RESがローレベルからハイレベルに切り替わると(図20(b))、ランプ信号回路18は、カウントアップされるランプ信号の出力を開始または再開する(図20(a))。
【0094】
また、時間t12において、信号clkが、ローレベルからハイレベルに切り替わると(図20(d))PWM信号生成回路20から出力されるPWM信号KSがOFF状態(ローレベル)からON状態(ハイレベル)に切り替わる。
【0095】
次に、時間t13において、信号ISの値がランプ信号RSの値以下になると(図20(a))、コンパレータ21から出力される信号CSが、ハイレベルからローレベルに切り替わる(図20(c))。コンパレータ21から出力される信号CSが、ハイレベルからローレベルに切り替わると(図20(c))、AND回路22から出力されるPWM信号KSがハイレベルからローレベルに切り替わる(図20(e))。すなわち、ランプ信号RSの値が、HS信号の値に到達した場合には、駆動信号であるPWM信号KSがON状態(ハイレベル)からOFF状態(ローレベル)に切り替わることになる。
【0096】
次に、時間t14において、信号clkがハイレベルからローレベルに切り替わると(図20(d))、AND回路22から出力されるPWM信号KSが、強制的にローレベルに切り替えられる(図20(e))。すなわち、信号clkは、駆動信号であるPWM信号KSがON状態として継続する期間を制限する機能を有する。
【0097】
したがって、PWM生成回路20では、信号clkがローレベルからハイレベルに切り替わった後(図20(d))、信号ISの値がランプ信号RSの値よりも大きいと判定されたときに(図20(a))、PWM信号KSがOFF状態からON状態に切り替わり、ランプ信号RSの値が、信号ISの値に到達したと判定されたときに(図20(a))、PWM信号KSがON状態からOFF状態に切り替わる。
【0098】
以上のように、位相進みによる位相補償機能を有するコントローラIC7では、帰還ループにあるハイパスフィルタ31および積分手段32によって、PWM信号KSのオン時間に対応する信号から低周波成分が遮断され、この遮断された信号が積分されるとともに、この積分後の信号に基づいて駆動信号が生成されるため、コントローラIC7の伝達関数は、一次のハイパスフィルタの伝達関数として表され、90°の位相進みを実現することが可能となり、かつ直流利得も確保される。
【0099】
[▲2▼定常偏差の補正機能]
次に、定常偏差の補正機能を実現する回路構成について説明する。この機能を実現する回路構成は、例えば、図2に示すコントローラIC7を構成する各要素のうち、加算器11,14と、乗算器12と、PWM信号生成回路20と、カウンタ15と、ローパスフィルタ16と、ランプ信号回路18とにより構成される。
【0100】
定常偏差の補正機能の特徴は、コントローラIC7の帰還ループにローパスフィルタ16を備え、PWM信号KSの時比率平均値Daを制御信号HSの補正値としてフィードバックさせることであり、その結果、スイッチング電源装置1の出力電圧Voを安定させる点である。
【0101】
ここで、コントローラIC7の帰還ループでPWM信号KSの時比率平均値Daをフィードバックすることにより、出力電圧Voが安定する理由について説明する。以下の説明においては、ランプ信号RSのランプ係数をKとする。図20(a)および(e)に示されるように、PWM信号KSは、ランプ信号RSが増加して信号ISに到達した時点で、ハイレベルからローレベルに切り換えられて生成される。したがって、ランプ係数Kが1である場合のランプ係数KとPWM信号KSの時比率Dとを乗算した値は、G(Vr−Vo)+Daと等しくなり、以下に記載する式5が成立する。
【0102】
G(Vr−Vo)+Da=D ・・・(式5)
【0103】
また、ランプ係数Kが1以外の場合には、以下に記載する式6が成立する。
【0104】
G(Vr−Vo)+K*Da=K*D ・・・(式6)
【0105】
式6を変形して、以下に記載する式7とする。
【0106】
Vo=Vr−(K/G)*(D−Da) ・・・(式7)
【0107】
コントローラIC7ではランプ係数Kを1としているため、式7は以下に記載する式8となる。
【0108】
Vo=Vr−(1/G)*(D−Da) ・・・(式8)
【0109】
ここで、PWM信号KSの時比率Dと時比率平均値Daとは、定常的には等しいとみなせる。これにより、式7および式8に表される出力電圧Voは、利得Gが有限の値を有している場合であっても目標電圧Vrと等しくなり(Vo=Vr)、一定の値となる。すなわち、G(Vr−Vo)を示す信号に時比率平均値Daを加算してPWM信号KSの時比率Dを生成することにより(式5参照)、出力電圧Voが目標電圧Vrと等しくなり(式8参照)、安定する。ここで、PWM信号KSの時比率Dと入力電圧Viおよび出力電圧Voとの関係は、D=Vo/Viで表される。したがって、入力電圧Viの変化に応じて時比率Dが変化した場合であっても、出力電圧Voは変化しない。また、負荷Lの処理負荷が大幅に変動して負荷電流が大幅に変動しても、出力電圧Voは変化しない。
【0110】
次に、図21に示すタイミングチャートを参照して、コントローラIC7のカウンタ15およびローパスフィルタ16における信号の流れについて説明する。図21(a)は、コントローラIC7のPWM信号生成回路20から出力されるPWM信号KSの波形を示す図である。図21(a)に示すように、PWM信号KSは、ローレベルとハイレベルの信号が交互に繰り返されて出力されている。図21(b)は、コントローラIC7のカウンタ15におけるカウントアップ状態を示す信号cntの波形を示す図である。図21(c)は、カウンタ15から出力される信号DSの内容を示す図である。図21(d)は、スイッチング電源装置1のマスタークロックMCに基づいて生成されたリセット信号RESのパルス波形を示す図である。図21(d)に示すように、リセット信号RESは、所定の間隔でローレベルとハイレベルの信号が交互に繰り返されて出力されている。図21(e)は、スイッチング電源装置1のマスタークロックMCに基づいて生成されたサンプル信号SMPのパルス波形を示す図である。図21(e)に示すように、サンプル信号SMPは、所定の間隔でローレベルとハイレベルの信号が交互に繰り返されて出力されている。図21(f)は、コントローラIC7のローパスフィルタ16から出力される信号ASの内容を示す図である。
【0111】
まず、時間t21において、PWM信号生成回路20から出力されるPWM信号KSがローレベルからハイレベルに切り替わると(図21(a))、カウンタ15は、リセット済であるカウンタ値のカウントアップを開始する(図21(b))。また、時間t21において、リセット信号RESは、ローレベルからハイレベルに切り替わる(図21(d))。
【0112】
次に、時間t22において、PWM信号生成回路20から出力されるPWM信号KSがハイレベルからローレベルに切り替わると(図21(a))、カウンタ15は、カウントアップを停止する(図21(b))。すなわち、本実施形態におけるカウンタ15は、PWM信号KSのオン時間をカウントする。
【0113】
次に、時間t23において、サンプル信号SMPがローレベルからハイレベルに切り替わると(図21(e))、カウンタ15は、現時点におけるカウント値である“Dn”を示す信号DSを出力する(図21(c))。なお、この信号DSの出力内容である“Dn”は、次回にサンプル信号がローレベルからハイレベルに切り替わるまで(時間t25)保持される。
【0114】
また、時間t23において、カウンタ15から出力される信号DSの内容が“Dn-1”から“Dn”に切り替わると(図21(c))、ローパスフィルタ16から出力される信号ASの内容が“Yn-1”から“Yn”に切り替わる(図21(f))。なおYnは、上述した式4に表されるように、過去に入力された時比率の平均値Daを示す。また、この信号ASの出力内容である“Yn”は、次回にサンプル信号がローレベルからハイレベルに切り替わるまで(時間t25)保持される。
【0115】
次に、時間t24において、リセット信号RESが、ハイレベルからローレベルに切り替わると(図21(d))、カウンタ15は、カウント値をリセットする(図21(b))。これにより、カウンタ15は、次回のスイッチング周期におけるカウントを、リセット後のカウント値から開始することができる。
【0116】
なお、コントローラIC7のPWM信号生成回路20における信号の流れについては、上述した位相進みによる位相補償機能と同様(図20参照)であるため、説明を省略する。
【0117】
以上のように、定常偏差の補正機能を有するコントローラIC7によれば、コントローラIC7から出力されるPWM信号KSの時比率Dを帰還ループでフィードバックさせ、制御信号HSを時比率平均値Daで補正するため、入力電圧Viや負荷電流が変化しても、出力電圧Voに定常偏差が発生しない。また、コントローラIC7では、カウンタ15による簡単な回路構成によってPWM信号KSの時比率Dを検出し、回路構成が簡単な1次のローパスフィルタ16の平均化特性を利用して時比率Dを平均化する。さらに、コントローラIC7では、ランプ係数を1に設定しているため、補正する際にパルス幅平均値Daにランプ係数Kを乗算する必要がない。
【0118】
[▲3▼入力電圧に応じた利得調整機能]
次に、入力電圧に応じた利得調整機能を実現する回路構成について説明する。この機能を実現する回路構成は、例えば、図2に示すコントローラIC7を構成する各要素のうち、加算器11と、乗算器12,13と、PWM信号生成回路20と、カウンタ15と、ローパスフィルタ16と、除算器17と、ランプ信号回路18とにより構成される。
【0119】
入力電圧に応じた利得調整機能の特徴は、コントローラIC7の帰還ループにローパスフィルタ16および除算器17を備え、PWM信号KSの時比率平均値Daおよび目標電圧Vrに基づいて算出された利得調整値をフィードバックさせることであり、その結果、スイッチング電源装置1全体の利得を安定させる点である。
【0120】
ここで、コントローラIC7の帰還ループで上述した利得調整値をフィードバックすることにより、スイッチング電源装置1全体の利得が安定する理由について説明する。以下の説明では、コントローラIC7の利得(すなわち、制御系の利得)をGcとし、スイッチング電源装置1を含む系全体としての利得をGaとする。
【0121】
コントローラIC7としての利得Gcは、乗算器12の利得Gに利得調整値を乗算した値であり、以下に記載する式9により表される。
【0122】
Gc=G*(Da/Vr) ・・・(式9)
【0123】
また、系全体としての利得Gaは、利得Gcに入力電圧Viを乗算した値であり、以下に記載する式10により表される。
【0124】
Ga=Gc*Vi ・・・(式10)
【0125】
また、時比率Dは、出力電圧Voを入力電圧Viで除算した値であり、以下に記載する式11により表される。
【0126】
D=Vo/Vi ・・・(式11)
【0127】
式11を変形して、以下に記載する式12とする。
【0128】
Vi=Vo/D ・・・(式12)
【0129】
式12により表される入力電圧Viは、出力電圧Voを時比率Dで除算した値である。したがって、入力電圧の平均値Viaは、出力電圧の平均値Voaを時比率の平均値Daで除算した値となり、以下に記載する式13により表される。
【0130】
Via=Voa/Da ・・・(式13)
【0131】
ここで、出力電圧Voは、目標電圧Vrになるようにフィードバック制御されるため、出力電圧Voは目標電圧Vrを基準として変化する。したがって、出力電圧の平均値Voaは、目標電圧Vrに等しいとみなすことができる。すなわち、入力電圧の平均値Viaは、目標電圧Vrを時比率の平均値Daで除算した値となり、以下に記載する式14により表される。
【0132】
Via=Vr/Da ・・・(式14)
【0133】
上述した式9および式14に基づいてコントローラIC7の利得Gcを求めると、コントローラIC7の利得Gcは、乗算器12の利得Gを入力電圧の平均値Viaで除算した値となり、以下に記載する式15により表される。
【0134】
Gc=(G/Via) ・・・(式15)
【0135】
上述した式10および式15に基づいて系全体の利得Gを求めると、系全体の利得Gは、以下に記載する式16により表される。
【0136】
Ga=(G/Via)*Vi ・・・(式16)
【0137】
ここで、入力電圧Viと入力電圧の平均値Viaとは、定常的には等しいとみなせる。したがって、式16により表される入力電圧Viと入力電圧の平均値Viaが相殺され、系全体の利得Gaは、乗算器12の利得Gと等しくなる(Ga=G)。すなわち、系全体の利得Gaは、入力電圧Viと無関係に成立することになる。
【0138】
このように、コントローラIC7では、乗算器12の利得Gを、入力電圧の平均値Via(=Vr/Da)の逆数(Da/Vr)で乗算することにより(式9参照)、系全体の利得Gaが入力電圧Viに依存しないようにしている(式16参照)。したがって、入力電圧Viが変化した場合でも、系全体としての利得Gaは変化しない。ちなみに、スイッチング電源装置1の利得は、インダクタ4及びコンデンサ5により、周波数に応じた利得を有している。したがって、系全体の利得Gaも、図22に示すように、低周波数領域ではGに等しくなり、高周波数領域では周波数に応じて変化する。
【0139】
次に、図23に示すタイミングチャートを参照して、コントローラIC7のカウンタ15、ローパスフィルタ16および除算器17おける信号の流れについて説明する。図23(a)は、コントローラIC7のPWM信号生成回路20から出力されるPWM信号KSの波形を示す図である。図23(a)に示すように、PWM信号KSは、ローレベルとハイレベルの信号が交互に繰り返されて出力されている。図23(b)は、コントローラIC7のカウンタ15におけるカウントアップ状態を示す信号cntの波形を示す図である。図23(c)は、カウンタ15から出力される信号DSの内容を示す図である。図23(d)は、スイッチング電源装置1のマスタークロックMCに基づいて生成されたリセット信号RESのパルス波形を示す図である。図23(d)に示すように、リセット信号RESは、所定の間隔でローレベルとハイレベルの信号が交互に繰り返されて出力されている。図23(e)は、スイッチング電源装置1のマスタークロックMCに基づいて生成されたサンプル信号SMPのパルス波形を示す図である。図23(e)に示すように、サンプル信号SMPは、所定の間隔でローレベルとハイレベルの信号が交互に繰り返されて出力されている。図23(f)は、コントローラIC7のローパスフィルタ16から出力される信号ASの内容を示す図である。図23(g)は、コントローラIC7の除算器17から出力される信号ESの内容を示す図である。
【0140】
まず、時間t33において、PWM信号生成回路20から出力されるPWM信号KSがローレベルからハイレベルに切り替わると(図23(a))、カウンタ15は、リセット済であるカウンタ値のカウントアップを開始する(図23(b))。また、時間t33において、リセット信号RESは、ローレベルからハイレベルに切り替わる(図23(d))。
【0141】
次に、時間t32において、PWM信号生成回路20から出力されるPWM信号KSがハイレベルからローレベルに切り替わると(図23(a))、カウンタ15は、カウントアップを停止する(図23(b))。すなわち、本実施形態におけるカウンタ15は、PWM信号KSのオン時間をカウントする。
【0142】
次に、時間t33において、サンプル信号SMPがローレベルからハイレベルに切り替わると(図23(e))、カウンタ15は、現時点におけるカウント値である“Dn”を示す信号DSを出力する(図23(c))。なお、この信号DSの出力内容である“Dn”は、次回にサンプル信号がローレベルからハイレベルに切り替わるまで(時間t35)保持される。
【0143】
また、時間t33において、カウンタ15から出力される信号DSの内容が“Dn-1”から“Dn”に切り替わると(図23(c))、ローパスフィルタ16から出力される信号ASの内容が“Yn-1”から“Yn”に切り替わる(図23(f))。なおYnは、上述した式4に表されるように、過去に入力された時比率の平均値Daを示す。また、この信号ASの出力内容である“Yn”は、次回にサンプル信号がローレベルからハイレベルに切り替わるまで(時間t35)保持される。
【0144】
さらに、時間t33において、ローパスフィルタ16から出力される信号ASの内容が“Yn-1”から“Yn”に切り替わると(図23(f))、除算器17から出力される信号ESの内容が“(Yn-1)/Vr”から“Yn/Vr”に切り替わる(図23(f))。なお、この信号ESの出力内容である“Yn/Vr”は、次回にサンプル信号がローレベルからハイレベルに切り替わるまで(時間t35)保持される。
【0145】
次に、時間t34において、リセット信号RESが、ハイレベルからローレベルに切り替わると(図23(d))、カウンタ15は、カウント値をリセットする(図23(b))。これにより、カウンタ15は、次回のスイッチング周期におけるカウントを、リセット後のカウント値から開始することができる。
【0146】
なお、コントローラIC7のPWM信号生成回路20における信号の流れについては、上述した位相進みによる位相補償機能と同様(図20参照)であるため、説明を省略する。
【0147】
以上のように、入力電圧に応じた利得調整機能を有するコントローラIC7によれば、コントローラIC7から出力されるPWM信号KSの時比率Dを帰還ループでフィードバックさせ、制御系の利得Gcを入力電圧の平均値Viaの逆数(Da/Vr)で調整するため、入力電圧Viが変化しても、系全体の利得Gが変化しない。そのため、コントローラIC7では、広い入力電圧範囲に対応可能であり、位相余裕の最適化も可能である。したがって、入力電圧Viが低い場合でも応答が良好であり、入力電圧Viが高い場合でも出力電圧が発振しない。
【0148】
また、入力電圧に応じた利得調整機能を有するコントローラIC7では、カウンタ15による簡単な回路構成によってPWM信号KSの時比率Dを検出し、回路構成が簡単な1次のローパスフィルタ16の平均化特性を利用して時比率Dを平均化する。さらに、コントローラIC7では、目標電圧Vrと時比率の平均値Daによって入力電圧の平均値を推定するので、入力電圧Viを検出する手段や入力電圧Viを平均化する手段を必要としない。また、コントローラIC7では、出力電圧Voの平均値として目標電圧Vrを用いているので、出力電圧Voを平均化する手段を必要としない。
【0149】
以上のように、本実施形態におけるコントローラIC7では、▲1▼位相進みによる位相補償機能、▲2▼定常偏差の補正機能、▲3▼入力電圧に応じた利得調整機能を有しているが、これらの機能を組み合わせて備えることにより、例えば、カウンタ15、ローパスフィルタ16、加算器14を、各機能で共通して使用することができるため、構成要素の削減を図ることが可能になる。
【0150】
[第2実施形態]
次に、本発明の第2実施形態について説明する。上述した第1実施形態と異なる点は、コントローラICの構成の一部が異なる点である。したがって、以下においては、第1実施形態と異なる点について詳述し、第1実施形態と同様の構成要素には同一の符合を付しその説明は省略することとする。
【0151】
まず、図24を参照して第2実施形態におけるコントローラIC7Sの構成を説明する。図24に示すように、第2実施形態におけるコントローラIC7Sは、遅延器であるDフリップフロップ19(遅延手段)と、リミッタ回路22Rとをさらに有し、カウンタ15を省いた点で第1実施形態におけるコントローラIC7の構成と異なる。
【0152】
Dフリップフロップ19は、加算器14から出力された信号ISおよびPWM信号生成回路20から出力されたPWM信号KSに基づいて、信号DKSを出力する。すなわち、Dフリップフロップ19は、D信号として信号ISが入力され、クロック信号としてPWM信号KSが入力され、Q信号として信号DKSが出力される。
【0153】
リミッタ回路22Rは、AND回路22に対応する機能を有し、Dフリップフロップ19から出力される信号DKSのパルス幅の上限をAND回路22におけるパルス幅制限と同様に制限する機能を有する。
【0154】
次に、図25に示すタイミングチャートを参照して、コントローラIC7SのDフリップフロップ19における信号の流れについて説明する。図25(a)は、コントローラIC7SのPWM信号生成回路20から出力されるPWM信号KSの波形を示す図である。図25(b)は、コントローラIC7Sの加算器14から出力される信号ISを示す図である。図25(c)は、Dフリップフロップ19から出力される信号DKSの内容を示す図である。
【0155】
まず、時間t41において、PWM信号生成回路20から出力されるPWM信号KSがハイレベルからローレベルに切り替わると(図25(a))、Dフリップフロップ19は、その時点の信号ISの値である“Dn”を示す信号DKSを出力する(図25(b),(c))。なお、この信号DKSの出力内容である“Dn”は、次回にPWM信号KSがハイレベルからローレベルに切り替わるまで(時間t42)保持される。すなわち、時間t42になると、Dフリップフロップ19は、その時点の信号ISの値である“Dn+1”を示す信号DKSを出力する(図25(b),(c))。
【0156】
なお、Dフリップフロップ19から出力された信号DKSは、リミッタ回路22Rによりリミッターがかけられた後に信号DS2として出力され、この信号DS2が演算回路30およびローパスフィルタ16に入力される。
【0157】
なお、コントローラIC7SのPWM信号生成回路20における信号の流れについては、第1実施形態と同様であるため説明を省略する。
【0158】
以上のように、第2実施形態におけるコントローラIC7Sは、第1実施形態におけるコントローラIC7と同様の効果を有しており、さらに、第1実施形態におけるカウンタ15に代えて、Dフリップフロップ19を使用するため、第2実施形態におけるコントローラIC7Sでは、Dフリップフロップ19による簡単な回路構成によって時比率Dを検出することができる。
【0159】
[変形例]
なお、上述した各実施形態においては、演算回路30がハイパスフィルタ31と積分器32により構成されている場合について説明しているが、演算回路30の構成はこれに限定されない。例えば、図26ないし図30に示すような回路構成を有する演算回路であってもよい。
【0160】
図26ないし図28は、二次のハイパスフィルタと積分器とを融合した演算回路30V,30W,30Xの詳細回路構成を示す図である。図26に示す演算回路30Vは、遅延器であるDフリップフロップ30VA〜30VCと、乗算係数が“b1+b2”である乗算器30VDと、乗算係数が“b1*b2”である乗算器30VEと、加算器30VFとを有する。図27に示す演算回路30Wは、遅延器であるDフリップフロップ30WA,30WBと、加算器30WC,30WDとを有する。図28に示す演算回路30Xは、遅延器であるDフリップフロップ30XA,30XBと、加算器30XC,30XDとを有する。
【0161】
演算回路30V,30W,30Xの回路構成は、以下に記載する式17により表される演算回路30V,30W,30Xの伝達関数H(Z)に基づいて構成されている。
【0162】
(1−Z-1)/[(1−b1*Z-1)(1−b2*Z-1)] ・・・ (式17)
(b1,b2は係数)
【0163】
この式17は、二次のハイパスフィルタの伝達関数と積分器の伝達関数とを乗算して求められたものである。
【0164】
図29は、一次のハイパスフィルタが有する機能と積分器が有する機能とを融合した演算回路30Yの詳細回路構成を示す図である。ここで、この演算回路30Yの回路構成には、一次のハイパスフィルタと積分器とを別個に連続して組み合わせた回路構成は含まれない。図29に示す演算回路30Xは、遅延器であるDフリップフロップ30YAと、乗算係数が“b”である乗算器30YBと、加算器30YCとを有する。この回路構成は、以下に記載する式18により表される演算回路30Yの伝達関数H(Z)に基づいて構成されている。
【0165】
1/(1−b*Z-1) ・・・ (式18) (bは係数)
【0166】
この式18は、一次のハイパスフィルタの伝達関数と積分器の伝達関数とを乗算して求められたものである。
【0167】
図30は、一次のハイパスフィルタ31Sと、乗算器32とを有する演算回路30Zの詳細回路構成を示す図である。図30に示すように、乗算器32は、二つの一次のハイパスフィルタ31Sに挟まれて配置されており、一方の一次のハイパスフィルタ31Sから出力された信号を入力するとともに、この乗算器32で乗算した後の信号を他方の一次のハイパスフィルタ31Sに出力する。なお、図30に示す遅延器32Aは、乗算器32と、当該乗算器32の出力側に配置された一次のハイパスフィルタ31Sとで共用される。この回路構成は、一次のハイパスフィルタの伝達関数と、積分器の伝達関数に基づいてそれぞれ構成されている。
【0168】
また、上述した各実施形態においては、PWM信号生成回路20から出力されるPWM信号KSが、ローレベルからハイレベルに切り替わるタイミングを固定し、PWM信号KSがハイレベルからローレベルに切り替わるタイミングを、加算器14から出力された信号ISおよびランプ信号回路18から出力されたランプ信号RSに基づいて制御しているが、PWM信号KSの切り替えのタイミングは、これに限られない。例えば、PWM信号KSがハイレベルからローレベルに切り替わるタイミングを固定し、PWM信号KSが、ローレベルからハイレベルに切り替わるタイミングを、加算器14から出力された信号ISおよびランプ信号回路18から出力されたランプ信号RSに基づいて制御してもよい。この場合に、上述した第2実施形態におけるDフリップフロップ19は、PWM信号KSがローレベルからハイレベルに切り替えられた時点における信号ISの値に対応する信号DKSを出力すればよい。
【0169】
また、上述した各実施形態においては、除算器17により、目標電圧Vrを示すデジタル信号および時比率Dの平均値Daを示す信号に基づいて、(Da/Vr)の値を示す信号ESを生成して出力しているが、信号ESを生成する手段はこれに限られない。例えば、除算器17に替えて、乗算器を備え、この乗算器に入力する信号をテーブルTaに格納されているテーブル値tvに対応する信号にしてもよい。このテーブルTaは、目標電圧Vrを変換する値としてテーブル値tvが設定されたテーブルである。このテーブルTaに格納されるテーブル値の内容を図31に示す。図31に示すように、テーブルTaに格納されているテーブル値tvは、目標電圧Vrに対する逆数値(図31の破線で示すVrに対するtv)ではなく、目標電圧Vrを変数としたマイナスの比例係数(例えば、−1)を有する一次関数値(図31の実線で示すVrに対するtv)である。これは、逆数値とするより、一次関数値とすることにより、系全体としての利得Gaのばらつきが少なくなるからである。この理由としては、スイッチング電源装置1における各素子の内部抵抗による内部損失等が考えられる。なお、テーブルTaは、コントローラIC7のROM等の記憶手段に予め記憶されている。また、乗算器は、目標電圧Vrに応じたテーブルTaのテーブル値tvとローパスフィルタ16からの時比率の平均値Daが入力され、その平均値Daにテーブル値tvを乗算し、その乗算値である“Da×tv”を利得調整値として乗算器13に出力する。このように回路構成が複雑な除算器に替えて、乗算器22およびテーブルTaを備えることにより、簡単な回路構成によって利得調整値を設定することができる。また、テーブルTaのテーブル値tvを目標電圧Vrの逆数値ではなく、一次関数値で設定することにより、系全体の利得Gaのばらつきを低減することができる。
【0170】
さらに、上述したテーブルTaの代わりに、マイナスの乗算係数を有する乗算器と所定の値(例えば、図31に示す実線グラフのY軸との切片)を加算する加算器により変換手段を構成してもよい。また、テーブルTaのテーブル値tvとして目標電圧を変数とした一次関数値を設定したが、目標電圧を変数とした逆数値を設定してもよいし、あるいは、スイッチング電源装置の特性に応じて最適な値を設定してもよい。
【0171】
また、上述した各実施形態においては、利得調整値を算出する際に目標電圧Vrを用いる構成としたが、センサ等で検出した出力電圧を平均化する出力電圧平均化手段を備え、出力電圧の平均値と時比率の平均値とから利得調整値を算出する構成、あるいは、出力電圧の平均値と時比率とから利得調整値を算出する構成としてもよい。特に、出力電圧が安定している場合、出力電圧を平均化することなく検出した出力電圧を直接用いて、出力電圧と時比率の平均値とから利得調整値を設定する構成、あるいは、出力電圧と時比率とから利得調整値を設定する構成としてもよい。
【0172】
また、上述した各実施形態においては、A/D変換部をコントローラICの外部装置として構成したが、A/D変換部がコントローラICに含まれる構成であってもよい。
【0173】
また、上述した各実施形態ではコントローラICをデジタル回路で構成したが、アナログ回路で構成してもよい。さらに、マイコン等のコンピュータに組み込むプログラム(ソフトウエア)によって、上述したコントローラICの各部が有する機能を構成してもよい。この各部が有する機能を実現するプログラムは、CD−ROM等の記憶媒体やインターネット等による配信によって流通する場合、あるいはコンピュータに組み込まれた状態でコントローラICとして流通する場合がある。
【0174】
また、上述した各実施形態ではDC/DCコンバータに適用したが、AC/DCコンバータやDC/ACコンバータにも適用可能である。また、本発明は、トランスを有しない非絶縁型かつ降圧型のコンバータ、あるいはトランスを有する絶縁型のコンバータのいずれにも適用可能であり、さらに、昇圧型又は昇降圧型のコンバータにも適用可能である。
【0175】
【発明の効果】
本発明に係るスイッチング電源装置用制御装置およびスイッチング電源装置によれば、位相進みを実現することにより位相補償し、入力電圧や負荷電流が変化した場合でも安定した出力電圧を保障し、入力電圧が変化した場合でも系全体の利得を安定化することができる。
【図面の簡単な説明】
【図1】本発明の各実施形態におけるスイッチング電源装置の回路構成図である。
【図2】第一実施形態におけるコントローラICの回路構成図である。
【図3】各実施形態における演算回路の詳細回路構成図である。
【図4】各実施形態における演算回路の詳細回路構成図である。
【図5】各実施形態におけるローパスフィルタであり、(a)が詳細回路構成図であり、(b)が周波数−利得特性図である。
【図6】帰還ループで帰還する制御回路の一例を示す図である。
【図7】制御回路における伝達関数の利得特性を示す図である。
【図8】制御回路における伝達関数の位相特性を示す図である。
【図9】スイッチング電源装置本体における伝達関数の利得特性を示す図である。
【図10】スイッチング電源装置本体における伝達関数の位相特性を示す図である。
【図11】コントローラICにおける伝達関数の利得特性を示す図である。
【図12】コントローラICにおける伝達関数の位相特性を示す図である。
【図13】コントローラICを含むスイッチング電源装置全体における伝達関数の利得特性を示す図である。
【図14】コントローラICを含むスイッチング電源装置全体における伝達関数の位相特性を示す図である。
【図15】一次のハイパスフィルタを有するコントローラICにおける伝達関数の利得特性を示す図である。
【図16】一次のハイパスフィルタを有するコントローラICにおける伝達関数の位相特性を示す図である。
【図17】一次のハイパスフィルタを有するコントローラICを含むスイッチング電源装置全体における伝達関数の利得特性を示す図である。
【図18】一次のハイパスフィルタを有するコントローラICを含むスイッチング電源装置全体における伝達関数の位相特性を示す図である。
【図19】第一実施形態におけるカウンタおよび演算回路での信号の流れについて説明するタイミングチャートである。
【図20】各実施形態におけるPWM信号生成回路での信号の流れについて説明するタイミングチャートである。
【図21】第一実施形態におけるカウンタおよびローパスフィルタでの信号の流れについて説明するタイミングチャートである。
【図22】スイッチング電源装置の系全体としての周波数−利得特性図である。
【図23】第一実施形態におけるカウンタ、ローパスフィルタおよび除算器での信号の流れについて説明するタイミングチャートである。
【図24】第二実施形態におけるコントローラICの回路構成図である。
【図25】第二実施形態におけるDフリップフロップでの信号の流れについて説明するタイミングチャートである。
【図26】変形例における演算回路の詳細回路構成図である。
【図27】変形例における演算回路の詳細回路構成図である。
【図28】変形例における演算回路の詳細回路構成図である。
【図29】変形例における演算回路の詳細回路構成図である。
【図30】変形例における演算回路の詳細回路構成図である。
【図31】テーブルに格納される目標電圧に対するテーブル値である。
【符号の説明】
1・・・スイッチング電源装置、2,3・・・スイッチング素子、4・・・インダクタ、5・・・コンデンサ、6・・・AD変換部、7,7S・・・コントローラIC、L・・・負荷、P・・・電源、11,14・・・加算器、12,13・・・乗算器、15・・・カウンタ、16・・・ローパスフィルタ、17・・・除算器、18・・・ランプ回路、19・・・Dフリップフロップ、22R・・・リミッタ回路、20・・・PWM信号生成回路、21・・・コンパレータ、22・・・AND回路、30、30V,30W、30X,30Y,30Z・・・演算回路、31,31S・・・ハイパスフィルタ、32・・・積分器。
Claims (14)
- スイッチング電源装置のスイッチング素子を制御するための駆動信号を、当該スイッチング電源装置に対して出力するスイッチング電源装置用制御装置であって、
前記駆動信号の時比率に対応する信号に含まれる低周波成分を遮断するハイパスフィルタと、
前記ハイパスフィルタにより低周波成分が遮断された信号を積分する積分手段と、
前記駆動信号の時比率に対応する信号に基づいて前記時比率を平均化する平均化手段と、
前記平均化手段により平均化された前記時比率に対応する信号および前記スイッチング電源装置における出力電圧の目標電圧を示す信号に基づいて利得調整値を算出する利得調整値算出手段と、
前記スイッチング電源装置の出力電圧および前記目標電圧の差分を示す信号と前記利得調整値算出手段により算出された利得調整値に対応する信号とを乗算する乗算手段と、
前記乗算手段により乗算された信号と前記平均化手段により平均化された前記時比率に対応する信号と前記積分手段により積分された信号とを加算する加算手段と、
前記加算手段により加算された信号、およびランプ信号に基づいて前記駆動信号を生成する駆動信号生成手段と、を備え、
前記ハイパスフィルタは、前記駆動信号生成手段により生成された前記駆動信号の時比率に対応する信号に含まれる低周波成分を遮断することを特徴とするスイッチング電源装置用制御装置。 - 前記ハイパスフィルタは、二次のハイパスフィルタであることを特徴とする請求項1記載のスイッチング電源装置用制御装置。
- スイッチング電源装置のスイッチング素子を制御するための駆動信号を、当該スイッチング電源装置に対して出力するスイッチング電源装置用制御装置であって、
前記駆動信号の時比率に対応する信号を演算し、ハイパスフィルタ機能および積分機能を融合させた演算手段と、
前記駆動信号の時比率に対応する信号に基づいて前記時比率を平均化する平均化手段と、
前記平均化手段により平均化された前記時比率に対応する信号および前記スイッチング電源装置における出力電圧の目標電圧を示す信号に基づいて利得調整値を算出する利得調整値算出手段と、
前記スイッチング電源装置の出力電圧および前記目標電圧の差分を示す信号と前記利得調整値算出手段により算出された利得調整値に対応する信号とを乗算する乗算手段と、
前記乗算手段により乗算された信号と前記平均化手段により平均化された前記時比率に対応する信号と前記演算手段により演算された信号とを加算する加算手段と、
前記加算手段により加算された信号、およびランプ信号に基づいて前記駆動信号を生成する駆動信号生成手段と、を備え、
前記演算手段は、前記駆動信号生成手段により生成された前記駆動信号の時比率に対応する信号を演算することを特徴とするスイッチング電源装置用制御装置。 - 前記演算手段は、当該演算手段の伝達関数H(Z)が
1/(1−b*Z-1) (bは係数)
であることを特徴とする請求項3記載のスイッチング電源装置用制御装置。 - 前記演算手段は、当該演算手段の伝達関数H(Z)が
(1−Z-1)/[(1−b1*Z-1)(1−b2*Z-1)] (b1,b2は係数)
であることを特徴とする請求項3記載のスイッチング電源装置用制御装置。 - スイッチング電源装置のスイッチング素子を制御するための駆動信号を、当該スイッチング電源装置に対して出力するスイッチング電源装置用制御装置であって、
前記駆動信号の時比率に対応する信号に含まれる低周波成分を遮断する第一のハイパスフィルタと、
前記第一のハイパスフィルタにより低周波成分を遮断された信号を積分する積分手段と、
前記積分手段により積分された信号に含まれる低周波成分を遮断する第二のハイパスフィルタと、
前記駆動信号の時比率に対応する信号に基づいて前記時比率を平均化する平均化手段と、
前記平均化手段により平均化された前記時比率に対応する信号および前記スイッチング電源装置における出力電圧の目標電圧を示す信号に基づいて利得調整値を算出する利得調整値算出手段と、
前記スイッチング電源装置の出力電圧および前記目標電圧の差分を示す信号と前記利得調整値算出手段により算出された利得調整値に対応する信号とを乗算する乗算手段と、
前記乗算手段により乗算された信号と前記平均化手段により平均化された前記時比率に対応する信号と前記第二のハイパスフィルタにより低周波成分が遮断された信号とを加算する加算手段と、
前記加算手段により加算された信号、およびランプ信号に基づいて前記駆動信号を生成する駆動信号生成手段と、を備え、
前記第一のハイパスフィルタは、前記駆動信号生成手段により生成された前記駆動信号の時比率に対応する信号に含まれる低周波成分を遮断することを特徴とするスイッチング電源装置用制御装置。 - 前記第一のハイパスフィルタおよび前記第二のハイパスフィルタは、一次のハイパスフィルタであることを特徴とする請求項6記載のスイッチング電源装置用制御装置。
- 前記駆動信号生成手段により生成された駆動信号のオン時間を一スイッチング周期ごとにカウントするカウンタ手段をさらに備え、
前記駆動信号の時比率に対応する信号は、前記カウンタ手段によりカウントされた値を示す信号であることを特徴とする請求項1〜7のいずれか1項に記載のスイッチング電源装置用制御装置。 - 前記加算手段により加算された信号を所定時間保持して出力する遅延手段をさらに備え、
前記駆動信号の時比率に対応する信号は、前記遅延手段により出力された信号であることを特徴とする請求項1〜7のいずれか1項に記載のスイッチング電源装置用制御装置。 - 前記駆動信号生成手段は、所定の間隔で前記駆動信号のレベルをローレベルからハイレベルに切り替えるとともに、前記加算手段により加算された信号と前記ランプ信号との比較結果に基づいて前記駆動信号のレベルをハイレベルからローレベルに切り替え、
前記遅延手段は、前記駆動信号の出力レベルがハイレベルからローレベルに切り替えられた切替時点における前記加算手段により加算された信号に基づいて、当該加算された信号に対応する値を検出し、当該検出された値を次回の前記切替時まで出力することを特徴とする請求項9記載のスイッチング電源装置用制御装置。 - 前記駆動信号生成手段は、所定の間隔で前記駆動信号のレベルをハイレベルからローレベルに切り替えるとともに、前記加算手段により加算された信号と前記ランプ信号との比較結果に基づいて前記駆動信号のレベルをローレベルからハイレベルに切り替え、
前記遅延手段は、前記駆動信号の出力レベルがローレベルからハイレベルに切り替えられた切替時点における前記加算手段により加算された信号に基づいて、当該加算された信号に対応する値を検出し、当該検出された値を次回の前記切替時まで出力することを特徴とする請求項9記載のスイッチング電源装置用制御装置。 - 前記駆動信号生成手段は、前記加算手段により加算された信号と前記ランプ信号との比較の結果に基づいて前記駆動信号の出力レベルをハイレベルまたはローレベルに切り替えることを特徴とする請求項1〜9のいずれか1項に記載のスイッチング電源装置用制御装置。
- 前記平均化手段は、ローパスフィルタであることを特徴とする請求項1〜12のいずれか1項に記載のスイッチング電源装置用制御装置。
- 請求項1〜13のいずれか1項に記載のスイッチング電源装置用制御装置を備えることを特徴とするスイッチング電源装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003091729A JP3708091B2 (ja) | 2003-03-28 | 2003-03-28 | スイッチング電源装置用制御装置およびスイッチング電源装置 |
US10/801,836 US6960904B2 (en) | 2003-03-28 | 2004-03-17 | Switching power supply controller and switching power supply |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003091729A JP3708091B2 (ja) | 2003-03-28 | 2003-03-28 | スイッチング電源装置用制御装置およびスイッチング電源装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2004304873A JP2004304873A (ja) | 2004-10-28 |
JP3708091B2 true JP3708091B2 (ja) | 2005-10-19 |
Family
ID=33405029
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003091729A Expired - Fee Related JP3708091B2 (ja) | 2003-03-28 | 2003-03-28 | スイッチング電源装置用制御装置およびスイッチング電源装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3708091B2 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4858020B2 (ja) * | 2005-09-05 | 2012-01-18 | 日産自動車株式会社 | Dc−dcコンバータの制御装置 |
JP5278817B2 (ja) | 2009-04-28 | 2013-09-04 | 富士電機株式会社 | スイッチング電源装置 |
US8487593B2 (en) * | 2010-04-22 | 2013-07-16 | Intersil Americas Inc. | System and method for detection and compensation of aggressive output filters for switched mode power supplies |
JP6068071B2 (ja) * | 2012-09-14 | 2017-01-25 | ローム株式会社 | 負荷駆動装置及びこれを用いたled照明機器 |
CN111224645B (zh) * | 2018-11-26 | 2023-10-20 | 力智电子股份有限公司 | 直流-直流转换电路及其时间信号产生器 |
-
2003
- 2003-03-28 JP JP2003091729A patent/JP3708091B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2004304873A (ja) | 2004-10-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6960904B2 (en) | Switching power supply controller and switching power supply | |
JP3708090B2 (ja) | スイッチング電源装置用制御装置及びスイッチング電源装置 | |
JP4287851B2 (ja) | スイッチング電源用制御装置およびスイッチング電源 | |
US9455625B2 (en) | Switching converter with slope compensation circuit | |
US8575911B2 (en) | Digital hybrid V2 control for buck converters | |
US9270178B2 (en) | Digital controllers and digital control methods of multi-phase switching converters | |
US10110112B2 (en) | Switched mode power supply compensation loop | |
US8928301B2 (en) | Pulse width modulation based controller | |
JP2010148214A (ja) | 昇降圧型スイッチングレギュレータ | |
JP6023468B2 (ja) | スイッチング電源装置 | |
JP2007097361A (ja) | 昇降圧コンバータ | |
TWI591949B (zh) | 具有漣波調變定導通時間之切換式電源供應器及其控制電路與控制方法 | |
JP3708091B2 (ja) | スイッチング電源装置用制御装置およびスイッチング電源装置 | |
US7075278B2 (en) | Switching power supply controller and switching power supply | |
US20240128860A1 (en) | Apfc converter control method, apfc converter, and industrial power supply | |
CN107852084B (zh) | 开关式电源补偿回路 | |
JP3738015B2 (ja) | 電源装置及びその制御装置 | |
EP2871758A1 (en) | A circuit for a PFC circuit | |
JP3708089B2 (ja) | スイッチング電源装置用制御装置およびスイッチング電源装置 | |
CN100508338C (zh) | 开关电源用控制装置和开关电源 | |
US9923450B2 (en) | Switched mode power supply compensation loop | |
JP4266318B2 (ja) | スイッチング電源装置用制御装置及びスイッチング電源装置 | |
JP2004282961A (ja) | スイッチング電源装置用制御装置及びスイッチング電源装置 | |
US11764667B2 (en) | Switching control circuit and power factor correction circuit | |
JP2005184964A (ja) | 電源装置及びその制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20050426 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050510 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050704 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20050726 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20050802 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080812 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090812 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090812 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100812 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100812 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110812 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120812 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130812 Year of fee payment: 8 |
|
LAPS | Cancellation because of no payment of annual fees |