JP3767204B2 - Electro-optic device - Google Patents
Electro-optic device Download PDFInfo
- Publication number
- JP3767204B2 JP3767204B2 JP27035198A JP27035198A JP3767204B2 JP 3767204 B2 JP3767204 B2 JP 3767204B2 JP 27035198 A JP27035198 A JP 27035198A JP 27035198 A JP27035198 A JP 27035198A JP 3767204 B2 JP3767204 B2 JP 3767204B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- electro
- light
- optical device
- tft
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は、薄膜トランジスタの半導体層を遮光するための遮光膜と定電位配線とがコンタクトホールを介して互いに接続された電気光学装置の製造方法に関する。
【0002】
【従来の技術】
電気光学装置がプロジェクタ等にライトバルブとして用いられる場合には一般に、液晶等の電気光学物質層を挟んでTFTアレイ基板に対向配置される対向基板の側から投射光が入射される。ここで、投射光が画素部のTFTのa−Si(アモルファスシリコン)膜やp−Si(ポリシリコン)膜等からなる半導体層のチャネル領域に入射すると、このチャネル領域において光電変換効果により光電流が発生してしまい、薄膜トランジスタ(TFT)のトランジスタ特性が劣化する。このため、対向基板には、各TFTに夫々対向する位置に、Cr(クロム)などの金属材料や樹脂ブラックなどからブラックマトリクス或いはブラックマスクと呼ばれる遮光膜が形成されるのが一般的である。この遮光膜は、各画素開口領域を規定することにより、TFTの半導体層に対する遮光の他に、コントラストの向上、色材の混色防止などの機能を果たしている。
【0003】
更に、この種の電気光学装置においては、特にトップゲート構造(即ち、TFTアレイ基板上においてゲート電極がチャネルの上側に設けられた構造)を採る正スタガ型又はコプレナー型のa−Si又はp−SiTFTを用いる場合には、投射光の一部が電気光学物質プロジェクタ内の投射光学系により戻り光として、TFTアレイ基板の側からTFTのチャネル領域に入射するのを防ぐ必要がある。同様に、投射光が通過する際のTFTアレイ基板の表面からの反射光や、更にカラー用に複数の電気光学装置を組み合わせて使用する場合の他の電気光学装置から出射した後に投射光学系を突き抜けてくる投射光の一部が、戻り光としてTFTアレイ基板の側からTFTのチャネル領域に入射するのを防ぐ必要もある。このために、特開平9−127497号公報、特公平3−52611号公報、特開平3−125123号公報、特開平8−171101号公報等では、石英基板等からなるTFTアレイ基板上においてTFTに対向する位置(即ち、TFTの下側)にも、例えば不透明な高融点金属から遮光膜を形成した電気光学装置を提案している。
【0004】
後者の遮光膜は基板と、その基板上の各画素に設けられたTFTの半導体層との間に配置されるとともに、例えば画像表示領域の外側で定電位配線に接続される。遮光膜を定電位配線に接続する部分はTFTと同時に作り込まれる都合上、複数の絶縁膜を貫通するコンタクトホールを介して遮光膜と定電位配線とが接続される構成が採られる場合がある。
【0005】
【発明が解決しようとする課題】
しかし、遮光膜に用いられる材質と絶縁層に用いられる材質の相違等に起因して発生する内部応力により、コンタクトホールの周囲で絶縁膜にクラックが発生する場合がある。
【0006】
本発明は、複数の絶縁層を貫通するコンタクトホールを介して遮光膜と定電位配線とを接続しても、絶縁層に損傷を生じさせることのない電気光学装置およびその製造方法を提供することを目的とする。
【0007】
【課題を解決するための手段】
本発明の電気光学装置は上記課題を解決するために、電気光学物質が封入される一対の基板のうちの一方の基板上に、複数の画素電極と、前記複数の画素電極を夫々駆動する複数の薄膜トランジスタと、前記複数の薄膜トランジスタに夫々接続されており相交差する複数のデータ線および複数の走査線と、前記複数の薄膜トランジスタを構成する半導体層の少なくともチャネル領域を前記一方の基板の側から見て夫々覆う位置に設けられた遮光膜と、前記遮光膜とコンタクトホールを介して接続される定電位配線と、を備える電気光学装置において、前記定電位配線を構成する層と前記遮光膜との間に位置する第1の絶縁層および第2の絶縁層と、前記第1の絶縁層および第2の絶縁層の間に設けられた半導体層とを備え、前記コンタクトホールは前記第1の絶縁層、前記第2の絶縁層および前記半導体層を貫通して形成されている。
【0008】
本発明の電気光学装置によれば、第1の絶縁層および第2の絶縁層の間に設けられた半導体層によって内部応力が緩和されるため、第1および第2の絶縁層を貫通するコンタクトホールを介して遮光膜と定電位配線とを接続しても、第1および第2の絶縁層にクラック等の損傷を生じさせるおそれがない。
【0009】
本発明の電気光学装置の一態様では、前記半導体層はポリシリコン層である。
【0010】
この態様によれば、第1の絶縁層および第2の絶縁層の間に設けられたポリシリコン層によって内部応力が緩和されるため、第1および第2の絶縁層を貫通するコンタクトホールを介して遮光膜と定電位配線とを接続しても、第1および第2の絶縁層にクラック等の損傷を生じさせるおそれがない。
【0011】
本発明の電気光学装置の一態様では、前記第1の絶縁膜は、前記画素ごとに設けられたスイッチング素子の半導体層と前記遮光膜との間に配置される絶縁膜である。
【0012】
本発明の電気光学装置の一態様では、前記第2の絶縁膜は、前記画素ごとに設けられたスイッチング素子を構成する層と前記スイッチング素子から引き出される配線との間に配置される絶縁膜である。
【0013】
本発明の電気光学装置の一態様では、前記半導体層は前記画素ごとに設けられたスイッチング素子を構成する層である。
【0014】
本発明の電気光学装置の製造方法は上記課題を解決するために、電気光学物質が封入される一対の基板のうちの一方の基板上に複数の画素電極と、前記複数の画素電極を夫々駆動する複数の薄膜トランジスタと、前記複数の薄膜トランジスタに夫々接続されており相交差する複数のデータ線および複数の走査線と、前記複数の薄膜トランジスタを構成する半導体層の少なくともチャネル領域を前記一方の基板の側から見て夫々覆う位置に設けられた遮光膜と、前記遮光膜とコンタクトホールを介して接続される定電位配線とを備える電気光学装置の製造方法において、前記遮光膜と前記定電位配線を構成する層との間に位置する第1の絶縁層を形成する工程と、前記第1の絶縁層と前記定電位配線を構成する層との間に位置する半導体層を形成する工程と、前記半導体層と前記定電位配線を構成する層との間に位置する第2の絶縁層を形成する工程と、前記第1の絶縁層、前記半導体層および前記第2の絶縁層を貫通する前記コンタクトホールを形成する工程とを備える。
【0015】
本発明の電気光学装置の製造方法によれば、第1の絶縁層および第2の絶縁層の間に設けられた半導体層によって内部応力が緩和されるため、第1および第2の絶縁層を貫通するコンタクトホールを介して遮光膜と定電位配線とを接続しても、第1および第2の絶縁層にクラック等の損傷を生じさせるおそれがない。
【0016】
本発明の電気光学装置の製造方法の一態様では、前記半導体層はポリシリコン層である。
【0017】
【発明の実施の形態】
以下、本発明の実施の形態を図面に基づいて説明する。
【0018】
本発明による電気光学装置の第1実施形態の構成及び動作について、図1から図3を参照して説明する。図1は、電気光学装置の画面表示領域を構成するマトリクス状に形成された複数の画素における各種素子、配線等の等価回路である。
【0019】
図1において、本実施の形態による電気光学装置の画面表示領域を構成するマトリクス状に形成された複数の画素は、画素電極9aを制御するためのTFT30がマトリクス状に複数形成されており、画像信号が供給されるデータ線6aが当該TFT30のソースに電気的に接続されている。データ線6aに書き込む画像信号S1、S2、…、Snは、この順に線順次に供給しても構わないし、相隣接する複数のデータ線6a同士に対して、グループ毎に供給するようにしても良い。また、TFT30のゲートに走査線3aが電気的に接続されており、所定のタイミングで、走査線3aにパルス的に走査信号G1、G2、…、Gmを、この順に線順次で印加するように構成されている。画素電極9aは、TFT30のドレインに電気的に接続されており、スイッチング素子であるTFT30を一定期間だけそのスイッチを閉じることにより、データ線6aから供給される画像信号S1、S2、…、Snを所定のタイミングで書き込む。画素電極9aを介して電気光学物質に書き込まれた所定レベルの画像信号S1、S2、…、Snは、対向基板(後述する)に形成された対向電極(後述する)との間で一定期間保持される。電気光学物質は、印加される電圧レベルにより分子集合の配向や秩序が変化することにより、光を変調し、階調表示を可能にする。ノーマリーホワイトモードであれば、印加された電圧に応じて入射光がこの電気光学物質部分を通過不可能とされ、ノーマリーブラックモードであれば、印加された電圧に応じて入射光がこの電気光学物質部分を通過可能とされ、全体として電気光学装置からは画像信号に応じたコントラストを持つ光が出射する。ここで、保持された画像信号がリークするのを防ぐために、画素電極9aと対向電極との間に形成される電気光学物質容量と並列に蓄積容量70を付加する。例えば、画素電極9aの電圧は、ソース電圧が印加された時間よりも3桁も長い時間だけ蓄積容量70により保持される。これにより、保持特性は更に改善され、コントラスト比の高い電気光学装置が実現できる。
【0020】
次に、電気光学装置の画像表示領域内における画素部の構成について図2及び図3を参照して説明する。図2は、データ線、走査線、画素電極、遮光膜等が形成されたTFTアレイ基板の相隣接する複数の画素群の平面図であり、図3は、図2のA−A’断面図である。尚、図3においては、各層や各部材を図面上で認識可能な程度の大きさとするため、各層や各部材毎に縮尺を異ならしめてある。
【0021】
図2において、電気光学装置のTFTアレイ基板上には、マトリクス状に複数の透明な画素電極9a(点線部9a’により輪郭が示されている)が設けられており、画素電極9aの縦横の境界に各々沿ってデータ線6a、走査線3a及び容量線3bが設けられている。データ線6aは、コンタクトホール5を介してポリシリコン膜等の半導体層1aのうち後述のソース領域に電気的接続されており、画素電極9aは、コンタクトホール8を介して半導体層1aのうち後述のドレイン領域に電気的接続されている。また、半導体層1aのうち後述のチャネル領域(図中右下りの斜線の領域)に対向するように走査線3aが配置されている。そして、図中右上がりの斜線で示した領域に画素部における第1遮光膜11aが設けられている。即ち第1遮光膜11aは、画素部において、半導体層1aのチャネル領域を含むTFTをTFTアレイ基板の側から見て各々覆う位置に設けられている。尚、第1遮光膜11aは、半導体層1aのチャネル領域を覆えば、画素TFTにおける光リークの防止機能は発揮されるが、第1遮光膜11aを定電位にするための配線機能を持たせるためや画素部の開口領域(即ち、光が透過する領域)を規定するため等の理由から、本実施の形態では特に、第1遮光膜11aは、走査線3aに沿って縞状に設けられている。
【0022】
図3に示すように、電気光学装置は、透明な一方の基板の一例を構成するTFTアレイ基板10と、これに対向配置される透明な他方の基板の一例を構成する対向基板20とを備えている。TFTアレイ基板10は、例えば石英基板からなり、対向基板20は、例えばガラス基板や石英基板からなる。TFTアレイ基板10には、画素電極9aが設けられており、その上側には、ラビング処理等の所定の配向処理が施された配向膜16が設けられている。画素電極9aは例えば、ITO膜(インジウム・ティン・オキサイド膜)などの透明導電性薄膜からなる。また配向膜16は例えば、ポリイミド薄膜などの有機薄膜からなる。
【0023】
TFTアレイ基板10には、図3に示すように、各画素電極9aに隣接する位置に、各画素電極9aをスイッチング制御する画素スイッチング用TFT30が設けられている。
【0024】
他方、対向基板20には、その全面に渡って対向電極(共通電極)21が設けられており、その下側には、ラビング処理等の所定の配向処理が施された配向膜22が設けられている。対向電極21は例えば、ITO膜などの透明導電性薄膜からなる。また配向膜22は、ポリイミド薄膜などの有機薄膜からなる。
【0025】
対向基板20には、更に図3に示すように、各画素の開口領域以外の領域に第2遮光膜23が設けられている。このため、対向基板20の側から入射光が画素スイッチング用TFT30の半導体層1aのチャネル領域1a’やLDD(Lightly Doped Drain)領域1b及び1cに侵入することはない。更に、第2遮光膜23は、コントラストの向上、色材の混色防止などの機能を有する。
【0026】
このように構成され、画素電極9aと対向電極21とが対面するように配置されたTFTアレイ基板10と対向基板20との間には、後述のシール材52(図11および図12)により囲まれた空間に液晶等の電気光学物質が封入され、電気光学物質層50が形成される。電気光学物質層50は、画素電極9aからの電界が印加されていない状態で配向膜16及び22(図3参照)により所定の配向状態を採る。電気光学物質層50は、例えば一種又は数種類のネマティック液晶を混合した液晶からなる。シール材52は、二つの基板10及び20をそれらの周辺で貼り合わせるための、例えば光硬化性樹脂や熱硬化性樹脂からなる接着剤であり、両基板間の距離を所定値とするためのグラスファイバー或いはガラスビーズ等のスペーサが混入されている。
【0027】
図3に示すように、画素スイッチング用TFT30に各々対向する位置においてTFTアレイ基板10と各画素スイッチング用TFT30との間には、第1遮光膜11aが各々設けられている。第1遮光膜11aは、好ましくは不透明な高融点金属であるTi、Cr、W、Ta、Mo、Pd及びSiのうちの少なくとも一つを含む、金属単体、合金、金属シリサイド等から構成される。このような材料から構成すれば、TFTアレイ基板10上の第1遮光膜11aの形成工程の後に行われる画素スイッチング用TFT30の形成工程における高温処理により、第1遮光膜11aが破壊されたり溶融しないようにできる。第1遮光膜11aが形成されているので、TFTアレイ基板10の側からの戻り光等が画素スイッチング用TFT30のチャネル領域1a’やLDD領域1b、1cに入射する事態を未然に防ぐことができ、光電流の発生により画素スイッチング用TFT30の特性が劣化することはない。
【0028】
更に、第1遮光膜11aと複数の画素スイッチング用TFT30との間には、第1層間絶縁膜12が設けられている。第1層間絶縁膜12は、画素スイッチング用TFT30を構成する半導体層1aを第1遮光膜11aから電気的絶縁するために設けられるものである。更に、第1層間絶縁膜12は、TFTアレイ基板10の全面に形成されることにより、画素スイッチング用TFT30のための下地膜としての機能をも有する。即ち、TFTアレイ基板10の表面の研磨時における荒れや、洗浄後に残る汚れ等で画素スイッチング用TFT30の特性の劣化を防止する機能を有する。第1層間絶縁膜12は、例えば、NSG(ノンドープトシリケートガラス)、PSG(リンシリケートガラス)、BSG(ボロンシリケートガラス)、BPSG(ボロンリンシリケートガラス)などの高絶縁性ガラス又は、酸化シリコン膜、窒化シリコン膜等からなる。第1層間絶縁膜12により、第1遮光膜11aが画素スイッチング用TFT30等を汚染する事態を未然に防ぐこともできる。
【0029】
本実施の形態では、ゲート電極3aと半導体層1aとの間に設けるゲート絶縁膜2を、ゲート電極3aに対向する位置から延設して誘電体膜として用い、半導体膜1aを延設して第1蓄積容量電極1fとし、更にこれらに対向する容量線3bの一部を第2蓄積容量電極とすることにより、蓄積容量70が構成されている。より詳細には、半導体層1aの高濃度ドレイン領域1eが、データ線6a及び走査線3aの下に延設されて、同じくデータ線6a及び走査線3aに沿って延びる容量線3b部分に絶縁膜2を介して対向配置されて、第1蓄積容量電極1fとされている。特に蓄積容量70の誘電体としての絶縁膜2は、高温酸化によりポリシリコン膜上に形成されるTFT30のゲート絶縁膜2に他ならないので、薄く且つ高耐圧の絶縁膜とすることができ、蓄積容量70は比較的小面積で大容量の蓄積容量として構成できる。
【0030】
図3において、画素スイッチング用TFT30は、LDD(Lightly Doped Drain)構造を有しており、走査線3a(ゲート電極)、走査線3aからの電界によりチャネルが形成される半導体層1aのチャネル領域1a’、走査線3aと半導体層1aとを絶縁するゲート絶縁膜2、データ線6a(ソース電極)、半導体層1aの低濃度ソース領域(ソース側LDD領域)1b及び低濃度ドレイン領域(ドレイン側LDD領域)1c、半導体層1aの高濃度ソース領域1d並びに高濃度ドレイン領域1eを備えている。高濃度ドレイン領域1eには、複数の画素電極9aのうちの対応する一つが接続されている。ソース領域1b及び1d並びにドレイン領域1c及び1eは後述のように、半導体層1aに対し、n型又はp型のチャネルを形成するかに応じて所定濃度のn型用又はp型用のドーパントをドープすることにより形成されている。n型チャネルのTFTは、動作速度が速いという利点があり、画素のスイッチング素子である画素スイッチング用TFT30として用いられることが多い。本実施の形態では特にデータ線6aは、Al等の金属膜や金属シリサイド等の合金膜などの遮光性の薄膜から構成されている。また、走査線3a、ゲート絶縁膜2及び第1層間絶縁膜12の上には、高濃度ソース領域1dへ通じるコンタクトホール5及び高濃度ドレイン領域1eへ通じるコンタクトホール8が各々形成された第2層間絶縁膜4が形成されている。このソース領域1bへのコンタクトホール5を介して、データ線6aは高濃度ソース領域1dに電気的接続されている。更に、データ線6a及び第2層間絶縁膜4の上には、高濃度ドレイン領域1eへのコンタクトホール8が形成された第3層間絶縁膜7が形成されている。この高濃度ドレイン領域1eへのコンタクトホール8を介して、画素電極9aは高濃度ドレイン領域1eに電気的接続されている。前述の画素電極9aは、このように構成された第3層間絶縁膜7の上面に設けられている。
【0031】
画素スイッチング用TFT30は、好ましくは上述のようにLDD構造を持つが、低濃度ソース領域1b及び低濃度ドレイン領域1cに不純物イオンの打ち込みを行わないオフセット構造を持ってよいし、ゲート電極3aをマスクとして高濃度で不純物イオンを打ち込み、自己整合的に高濃度ソース及びドレイン領域を形成するセルフアライン型のTFTであってもよい。
【0032】
また本実施の形態では、画素スイッチング用TFT30のゲート電極(データ線3a)をソース−ドレイン領域1b及び1e間に1個のみ配置したシングルゲート構造としたが、これらの間に2個以上のゲート電極を配置してもよい。この際、各々のゲート電極には同一の信号が印加されるようにする。このようにデュアルゲート(ダブルゲート)或いはトリプルゲート以上でTFTを構成すれば、チャネルとソース−ドレイン領域接合部のリーク電流を防止でき、オフ時の電流を低減することができる。これらのゲート電極の少なくとも1個をLDD構造或いはオフセット構造にすれば、更にオフ電流を低減でき、安定したスイッチング素子を得ることができる。
【0033】
ここで、一般には、半導体層1aのチャネル領域1a’、低濃度ソース領域1b及び低濃度ドレイン領域1c等のポリシリコン層は、光が入射するとポリシリコンが有する光電変換効果により光電流が発生してしまい画素スイッチング用TFT30のトランジスタ特性が劣化するが、本実施の形態では、走査線3aを上側から重なるようにデータ線6aがAl等の遮光性の金属薄膜から形成されているので、少なくとも半導体層1aのチャネル領域1a’及びLDD領域1b、1cへの入射光の入射を効果的に防ぐことが出来る。また、前述のように、画素スイッチング用TFT30の下側には、第1遮光膜11aが設けられているので、少なくとも半導体層1aのチャネル領域1a’及びLDD領域1b、1cへの戻り光の入射を効果的に防ぐことが出来る。
【0034】
尚、本実施の形態では特に、遮光膜11aは定電位配線80を介して定電位源に電気的接続されており、第1遮光膜11aは、定電位とされる。従って、第1遮光膜11aに対向配置される画素スイッチング用TFT30に対し第1遮光膜11aの電位変動が悪影響を及ぼすことはない。この場合、定電位源としては、当該電気光学装置を駆動するための周辺回路(例えば、走査線駆動回路、データ線駆動回路、サンプリング回路等)に供給される負電源、正電源等の定電位源、接地電源、対向電極21に供給される定電位源等が挙げられる。このように周辺回路等の電源を利用すれば、専用の電位配線や外部入力端子を設ける必要なく、第1遮光膜11aを定電位にできる。
【0035】
次に、TFTアレイ基板10の製造方法について述べる。
【0036】
まず、図7の工程(A)に示すように、ガラス基板、例えば無アルカリガラスや石英などからなる透明な絶縁基板10の表面全体にスパッタ法等によりタングステン、チタン、クロム、タンタル、モリブデン等の金属膜、あるいはこれらの金属を含む金属シリサイド等の金属合金膜等からなる不透明で導電性を有する遮光膜11を約500オングストローム〜約3000オングストローム、好ましくは約1000オングストローム〜約2000オングストロームの厚さに形成する。その後、フォトリソグラフィ技術を用いて、工程(B)に示すようにパターニングし、第1遮光膜11aを形成する。この第1遮光膜11aは、少なくとも後に形成される画素スイッチング用のTFT30のチャネル領域1a、低濃度ソース・ドレイン領域1b,1c、および低濃度ソース・ドレイン領域1b,1cと高濃度ソース・ドレイン領域1d,1eとの接合部を絶縁基板10の裏側から見て覆うように形成する。このように形成した第1遮光膜11aのうち、画素スイッチング用TFT30のチャネル領域1aに対応して形成された部分がチャネル遮光部分であり、定電位配線80と接続するように形成された部分が配線部分である。
【0037】
次に、図7の工程(C)に示すように、第1遮光膜11aの表面に、約500オングストローム〜約15000オングストローム、好ましくは約8000オングストロームの第1層間絶縁膜12を形成する。この第1層間絶縁膜12は、第1遮光膜11aと後に形成される半導体膜1とを絶縁するものであり、例えば常圧CVD法や減圧CVD法あるいはTEOSガス等を用いて酸化シリコン膜や窒化シリコン膜等の絶縁膜として形成される。なお、第1層間絶縁膜12を絶縁基板10の全面に成膜することにより、下地膜としての効果が得られる。すなわち、絶縁基板10表面の研磨時における荒れや、不十分な洗浄による汚れ等から画素スイッチング用TFT30の特性劣化を防止することができる。
【0038】
次に、図7の工程(D)に示すように、第1層間絶縁膜12の表面全体に、厚さが約500オングストローム〜約2000オングストローム、好ましくは約550オングストロームのポリシリコン膜1Aを形成する。方法としては、基板10を約450℃〜550℃、好ましくは500℃程度に加熱しながら、モノシランガスあるいはジシランガスを約400cc/min〜約600cc/minの流量で供給し、圧力約20Pa〜約40Paにて、アモルファスシリコン膜を形成する。この後、窒素雰囲気中にて、約600℃〜約700℃にて約1時間〜約10時間、好ましくは約4時間〜約6時間のアニール処理を施し、固相成長させ、ポリシリコン膜1Aを形成する。また、ポリシリコン膜1Aは減圧CVD法等により直接成膜してもよいし、減圧CVD法等により堆積したポリシリコン膜にシリコンイオンを打ち込んで一旦非晶質化し、アニール等で再結晶化させてポリシリコン膜1Aを形成してもよい。
【0039】
次に、フォトリドグラフィ技術を用いて、図7の工程(E)に示すようにポリシリコン膜1Aをパターニングし、画素スイッチング用TFT30に島状の半導体層1(能動層)を形成する。これに対して、定電位配線80との接続部分ではポリシリコン層1Aを完全に除去する。
【0040】
次に、図7の工程(F)に示すように、半導体層1を約900℃〜約1300℃の温度で熱酸化することにより、半導体層1の表面に厚さが約200オングストローム〜約1500オングストロームのシリコン酸化膜からなるゲート絶縁膜2を形成する。この工程により、半導体層1の膜厚は最終的に約300オングストローム〜約1500オングストローム、好ましくは約350オングストローム〜約450オングストロームの厚さになり、ゲート絶縁膜2は約200オングストローム〜約1500オングストロームの厚さとなる。なお、8インチ程度の大型基板を使用する場合、熱による基板10のそりを防止するためには、熱酸化時間を短くして熱酸化膜を薄くし、この熱酸化膜上に高温酸化シリコン膜(HTO膜)や窒化シリコン膜をCVD法等で堆積して2層以上の多層ゲート絶縁膜構造を形成してもよい。
【0041】
次に、図8の工程(A)に示すように、走査線3a(ゲート電極)を形成するためのポリシリコン膜3を基板10全面に形成した後、リンを熱拡散し、ポリシリコン膜3を導電化する。または、リンをポリシリコン膜3の成膜と同時に導入したドープトシリコン膜を用いてもよい。
【0042】
次に、ポリシリコン膜3をフォトリソグラフィ技術を用いて、図8の工程(B)に示すようにパターニングし、画素スイッチング用TFT30の側にゲート電極(走査線3aの一部)を形成する。
【0043】
また、定電位配線80との接続部分ではポリシリコン膜3をパターニングしてコンタクトホール81(図9の工程(A)参照)を取り囲む位置に島3cを形成する。この島3cはその外周がコンタクトホール81の外周から少なくとも1μm以上離れるような大きさとされる。このような島3cを形成することにより、第1層間絶縁膜12と第2層間絶縁膜4の収縮率の相違等に基づく内部応力を緩和して、後述するコンタクトホール81の周囲におけるクラックの発生を抑制することができる。
【0044】
次に、図8の工程(C)に示すように、画素スイッチング用TFT30部および周辺駆動回路のNチャネルTFT部の側には、ゲート電極をマスクとして、約0.1×1013/cm2〜約10×1013/cm2のドーズ量で低濃度の不純物イオン(リン等)19の打ち込みを行い、画素スイッチング用TFT部の側には、ゲート電極に対して自己整合的に低濃度ソース・ドレイン領域1b、1cを形成する。ここで、ゲート電極の下方に位置しているため、不純物イオンが導入されなかった部分は半導体層のままのチャネル領域1aとなる。このようにしてイオン打ち込みを行った際には、ゲート電極として形成されていたポリシリコン層にも不純物イオンが導入されるので、それはさらに導電化することになる。
【0045】
次に、図8の工程(D)に示すように、画素スイッチング用TFT30部および周辺駆動回路のNチャネルTFT部の側には、ゲート電極より幅の広いレジストマスク21を形成して高濃度の不純物イオン(リン等)20を約0.1×1015/cm2〜約10×1015/cm2のドーズ量で打ち込み、高濃度のソース領域1dおよびドレイン領域1eを形成する。
【0046】
これらの不純物導入工程に代えて、低濃度の不純物イオンの不純物イオンの打ち込みを行わずにゲート電極より幅の広いレジストマスクを形成した状態で高濃度の不純物イオン(リン等)を打ち込み、オフセット構造のソース領域およびドレイン領域を形成してもよい。また、ゲート電極をマスクとして高濃度の不純物イオン(リン等)を打ち込んで、セルフアライン構造のソース領域およびドレイン領域を形成してもよいことは勿論である。
【0047】
また、図示を省略するが、周辺駆動回路のPチャネルTFT部を形成するために、画素スイッチング用TFT部およびNチャネルTFT部をレジストで被覆保護して、ゲート電極をマスクとして、約0.1×1015/cm2〜約10×1015/cm2のドーズ量でボロン等の不純物イオンを打ち込むことにより、自己整合的にPチャネルのソース・ドレイン領域を形成する。なお、画素TFT部および周辺駆動回路のNチャネルTFT部の形成と同様に、ゲート電極をマスクとして、約0.1×1013/cm2〜約10×1013/cm2のドーズ量で低濃度の不純物イオン(ボロン等)を導入して、ポリシリコン膜に低濃度ソース・ドレイン領域を形成した後、ゲート電極より幅の広いマスクを形成して高濃度の不純物イオン(ボロン等)を約0.1×1015/cm2〜約10×1015/cm2のドーズ量で打ち込み、LDD構造のソース領域およびドレイン領域を形成してもよい。また、低濃度の不純物イオンの打ち込みを行わずに、ゲート電極より幅の広いマスクを形成した状態で高濃度の不純物イオン(ボロン等)を打ち込み、オフセット構造のソース領域およびドレイン領域を形成してもよい。これらのイオン打ち込み工程によって、CMOS化が可能になり、周辺駆動回路の同一基板内への内蔵化が可能となる。
【0048】
次に、図8の工程(E)に示すように、ゲート電極の表面側に常圧CVD法や減圧CVD法等により例えば800℃程度の温度条件下で厚さが約5000オングストローム〜約15000オングストロームのNSG膜(ボロンやリンを含まないシリケートガラス膜)や窒化シリコン膜等からなる第2層間絶縁膜4を形成する。そして、ソース・ドレイン領域に導入した不純物イオンを活性化するために例えば1000℃程度のアニールを施す。
【0049】
次に、図9の工程(A)に示すように、フォトリソグラフィ技術を用いて、画素スイッチング用TFT30部の側では第2層間絶縁膜4のうち、ソース領域に対応する部分にコンタクトホール5を形成する。
【0050】
一方、定電位配線80との接続部分では、第1層間絶縁膜12、ポリシリコンの島3cおよび第2層間絶縁膜4を貫通するコンタクトホール81を形成する。コンタクトホール81を形成する際は、コンタクトホール5と別の工程で行ってもよいし、あるいは途中まで同一工程で行ない、再度フォトリソグラフィ技術を追加して行なっても良い。このようにすることにより、段差を緩和することができる。
【0051】
また、反応性イオンエッチング、反応性イオンビームエッチング等のドライエッチングにより異方性のコンタクトホール81を形成した方が開孔径をほぼマスクの寸法通りに形成できるため高精細化に有利である。また、ドライエッチングとウェットエッチングを組み合わせて行い、コンタクトホール81のうち第2層間絶縁膜4の部分をテーパー状に形成すると、配線接続時の断線防止に効果がある。
【0052】
表1は反応性イオンエッチングによってコンタクトホールを形成する場合の条件の一例を示す。
【0053】
【表1】
【0054】
上段(▲1▼)は第1層間絶縁膜12および第2層間絶縁膜4のエッチング条件、下段(▲2▼)はポリシリコンの島3cのエッチング条件であり、それぞれ順次、高周波信号出力(W)、圧力(Torr)、SF6の流量(SCCm)、CHF3の流量(SCCm)、Heの流量(SCCm)、CF4の流量(SCCm)、O2の流量(SCCm)を示している。チャンバー内において連続して、上段(▲1▼)の条件→下段(▲2▼)の条件→上段(▲1▼)の条件の順序でエッチングすることにより、第2層間絶縁膜4、ポリシリコンの島3c、第1層間絶縁膜12の順にエッチングして、コンタクトホール81を形成することができる。
【0055】
次に、図9の工程(B)に示すように、層間絶縁膜4の表面側に、データ線6a(ソース電極)を構成するためのアルミニウム膜6をスパッタ法などで形成する。アルミニウムなどの金属膜の他に、金属シリサイド膜や金属合金膜を用いてもよい。成膜されたアルミニウム膜6はコンタクトホール81を介して第1遮光膜11aと接続される。
【0056】
次に、図9の工程(C)に示すように、フォトリソグラフィ技術を用いて、アルミニウム膜6をパターニングし、画素スイッチング用TFT30部では、データ線6aの一部としてソース電極を形成する。一方、定電位配線80との接続部分では、アルミニウム膜6をパターニングして定電位配線80を形成する。これにより第1遮光膜11aと定電位配線80とがコンタクトホール81を介して接続された状態となる。
【0057】
次に、図9の工程(D)に示すように、ソース電極および定電位配線80の表面側に常圧CVD法や常圧オゾン−TEOS法等により、例えば400℃程度の温度条件下で厚さが約500オングストローム〜約15000オングストロームのBPSG膜(ボロンやリンを含むシリケートガラス膜)と、約100オングストローム〜約3000オングストロームのNSG膜の少なくとも2層を含む第3層間絶縁膜7を形成する。また、有機膜等をスピンコートにより塗布することで、段差形状のない平坦化膜を形成してもよい。
【0058】
次に、図9の(E)に示すように、画素スイッチング用TFT30部の側では、フォトリソグラフィ技術およびドライエッチング法などを用いて、第2層間絶縁膜4および第3層間絶縁膜7のうち、高濃度ドレイン領域1eに対応する部分にコンタクトホール8を形成する。この際にも、反応性イオンエッチング、反応性イオンビームエッチング等のドライエッチングにより異方性のコンタクトホール8を形成した方が、高精細化に有利である。また、ドライエッチングとウェットエッチングを組み合わせて行い、コンタクトホール8をテーパー状に形成すると、配線接続時の断線防止に効果がある。
【0059】
次に、図10の工程(A)に示すように、第3層間絶縁膜7の表面側に、ドレイン電極を構成するための厚さが約400オングストローム〜約2000オングストロームのITO膜9をスパッタ法などで形成した後、図10の工程(B)に示すように、フォトリソグラフィ技術を用いてITO膜9をパターニングし、画素スイッチング用TFT30部には画素電極9aを形成する。また、定電位配線80との接続部分ではITO膜9を完全に除去する。なお、画素電極9aの表面にはポリイミド等の配向膜16が形成され、ラビング処理される。画素電極9aとしては、ITO膜に限らず、SnOx膜やZnOx膜などの高融点の金属酸化膜などからなる透明電極材料を使用することも可能であり、これらの材料であれば、コンタクトホール8内でのステップカバレージも実用に耐えるものである。また、反射型の電気光学装置を構成する場合には、画素電極9aとしてアルミニウム等の反射率の高い膜を形成する。
【0060】
(電気光学装置の全体構成)
以上のように構成された電気光学装置の各実施の形態の全体構成を図11及び図12を参照して説明する。尚、図11は、TFTアレイ基板10をその上に形成された各構成要素と共に対向基板20の側から見た平面図であり、図12は、対向基板20を含めて示す図13のH−H’断面図である。
【0061】
図11において、TFTアレイ基板10の上には、シール材52がその縁に沿って設けられており、その内側に並行して、例えば第2遮光膜23と同じ或いは異なる材料から成る周辺見切りとしての第2遮光膜53が設けられている。シール材52の外側の領域には、データ線駆動回路101及び実装端子102がTFTアレイ基板10の一辺に沿って設けられており、走査線駆動回路104が、この一辺に隣接する2辺に沿って設けられている。走査線3aに供給される走査信号遅延が問題にならないのならば、走査線駆動回路104は片側だけでも良いことは言うまでもない。また、データ線駆動回路101を画面表示領域の辺に沿って両側に配列してもよい。例えば奇数列のデータ線6aは画面表示領域の一方の辺に沿って配設されたデータ線駆動回路から画像信号を供給し、偶数列のデータ線は前記画面表示領域の反対側の辺に沿って配設されたデータ線駆動回路から画像信号を供給するようにしてもよい。この様にデータ線6aを櫛歯状に駆動するようにすれば、データ線駆動回路の占有面積を拡張することができるため、複雑な回路を構成することが可能となる。更にTFTアレイ基板10の残る一辺には、画面表示領域の両側に設けられた走査線駆動回路104間をつなぐための複数の配線105が設けられており、更に、周辺見切りとしての第2遮光膜53の下に隠れてプリチャージ回路201(図4参照)が設けられている。また、対向基板20のコーナー部の少なくとも1箇所においては、TFTアレイ基板10と対向基板20との間で電気的導通をとるための導通材からなる銀点106が設けられている。そして、図12に示すように、図11に示したシール材52とほぼ同じ輪郭を持つ対向基板20が当該シール材52によりTFTアレイ基板10に固着されている。
【0062】
以上図1から図12を参照して説明した各実施の形態における電気光学装置のTFTアレイ基板10上には更に、製造途中や出荷時の当該電気光学装置の品質、欠陥等を検査するための検査回路等を形成してもよい。また、データ線駆動回路101及び走査線駆動回路104をTFTアレイ基板10の上に設ける代わりに、例えばTAB(テープオートメイテッドボンディング基板)上に実装された駆動用LSIに、TFTアレイ基板10の周辺部に設けられた異方性導電フィルムを介して電気的及び機械的に接続するようにしてもよい。また、対向基板20の投射光が入射する側及びTFTアレイ基板10の出射光が出射する側には各々、例えば、TN(ツイステッドネマティック)モード、STN(スーパーTN)モード、D−STN(ダブル−STN)モード等の動作モードや、ノーマリーホワイトモード/ノーマリーブラックモードの別に応じて、偏光フィルム、位相差フィルム、偏光板などが所定の方向で配置される。
【0063】
以上説明した各実施の形態における電気光学装置は、カラー電気光学物質プロジェクタに適用されるため、3枚の電気光学装置がRGB用のライトバルブとして各々用いられ、各パネルには各々RGB色分解用のダイクロイックミラーを介して分解された各色の光が投射光として各々入射されることになる。従って、各実施の形態では、対向基板20に、カラーフィルタは設けられていない。しかしながら、第2遮光膜23の形成されていない画素電極9aに対向する所定領域にRGBのカラーフィルタをその保護膜と共に、対向基板20上に形成してもよい。このようにすれば、電気光学物質プロジェクタ以外の直視型や反射型のカラー電気光学物質テレビなどのカラー電気光学装置に各実施の形態における電気光学装置を適用できる。更に、対向基板20上に1画素1個対応するようにマイクロレンズを形成してもよい。このようにすれば、入射光の集光効率を向上することで、明るい電気光学装置が実現できる。更にまた、対向基板20上に、何層もの屈折率の相違する干渉層を堆積することで、光の干渉を利用して、RGB色を作り出すダイクロイックフィルタを形成してもよい。このダイクロイックフィルタ付き対向基板によれば、より明るいカラー電気光学装置が実現できる。
【0064】
以上説明した各実施の形態における電気光学装置では、従来と同様に入射光を対向基板20の側から入射することとしたが、第1遮光膜11aを設けているので、TFTアレイ基板10の側から入射光を入射し、対向基板20の側から出射するようにしても良い。即ち、このように電気光学装置を電気光学物質プロジェクタに取り付けても、半導体層1aのチャネル領域1a’及びLDD領域1b、1cに光が入射することを防ぐことが出来、高画質の画像を表示することが可能である。ここで、従来は、TFTアレイ基板10の裏面側での反射を防止するために、反射防止用のAR被膜された偏光板を別途配置したり、ARフィルムを貼り付ける必要があった。しかし、各実施の形態では、TFTアレイ基板10の表面と半導体層1aの少なくともチャネル領域1a’及びLDD領域1b、1cとの間に第1遮光膜11aが形成されているため、このようなAR被膜された偏光板やARフィルムを用いたり、TFTアレイ基板10そのものをAR処理した基板を使用する必要が無くなる。従って、各実施の形態によれば、材料コストを削減でき、また偏光板貼り付け時に、ごみ、傷等により、歩留まりを落とすことがなく大変有利である。また、耐光性が優れているため、明るい光源を使用したり、偏光ビームスプリッタにより偏光変換して、光利用効率を向上させても、光によるクロストーク等の画質劣化を生じない。
【0065】
また、各画素に設けられるスイッチング素子としては、正スタガ型又はコプレナー型のポリシリコンTFTであるとして説明したが、逆スタガ型のTFTやアモルファスシリコンTFT等の他の形式のTFTに対しても、各実施の形態は有効である。
【0066】
【発明の効果】
本発明の電気光学装置および本発明の電気光学装置の製造方法によれば、第1の絶縁層および第2の絶縁層の間に設けられた半導体層によって内部応力が緩和されるため、第1および第2の絶縁層を貫通するコンタクトホールを介して遮光膜と定電位配線とを接続しても、第1および第2の絶縁層にクラック等の損傷を生じさせるおそれがない。
【図面の簡単な説明】
【図1】電気光学装置の表示領域を示す模式図。
【図2】電気光学装置の画素を示す図。
【図3】図2のA−A´線断面図。
【図4】第1遮光膜と定電位配線との接続部分を示す図。
【図5】図4のB−B´線断面図。
【図6】第1遮光膜と定電位配線との接続部分の配置を示す図。
【図7】本発明の製造方法による電気光学装置の製造工程を示す図。
【図8】図7に続く工程を示す図。
【図9】図8に続く工程を示す図。
【図10】図9に続く工程を示す図。
【図11】電気光学装置を構成する要素の配置図。
【図12】図6のH−H´線断面図。
【符号の説明】
3c ポリシリコンの島
4 第2層間絶縁膜
11a 第1遮光膜
12 第1層間絶縁膜
81 コンタクトホール[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a method for manufacturing an electro-optical device in which a light shielding film for shielding light from a semiconductor layer of a thin film transistor and a constant potential wiring are connected to each other through a contact hole.
[0002]
[Prior art]
When the electro-optical device is used as a light valve in a projector or the like, generally, projection light is incident from the side of the counter substrate that is disposed opposite to the TFT array substrate with an electro-optical material layer such as liquid crystal interposed therebetween. Here, when the projection light is incident on a channel region of a semiconductor layer made of an a-Si (amorphous silicon) film, a p-Si (polysilicon) film, or the like of the TFT of the pixel portion, a photocurrent is generated in the channel region by a photoelectric conversion effect. Occurs, and the transistor characteristics of the thin film transistor (TFT) deteriorate. Therefore, a light shielding film called a black matrix or a black mask is generally formed on the counter substrate at a position facing each TFT from a metal material such as Cr (chromium) or resin black. This light-shielding film defines functions of each pixel opening region, and functions to improve contrast and prevent color mixture of colors in addition to shielding light from the TFT semiconductor layer.
[0003]
Further, in this type of electro-optical device, a positive staggered type or coplanar type a-Si or p-type having a top gate structure (that is, a structure in which a gate electrode is provided above the channel on the TFT array substrate). In the case of using the Si TFT, it is necessary to prevent a part of the projection light from entering the TFT channel region from the TFT array substrate side as return light by the projection optical system in the electro-optic material projector. Similarly, the projection optical system is emitted after being emitted from the reflected light from the surface of the TFT array substrate when the projection light passes or from other electro-optical devices when a plurality of electro-optical devices are used in combination for color. It is also necessary to prevent a part of the projection light penetrating from entering the TFT channel region from the TFT array substrate side as return light. For this reason, in Japanese Patent Application Laid-Open No. 9-127497, Japanese Patent Publication No. 3-52611, Japanese Patent Application Laid-Open No. 3-125123, Japanese Patent Application Laid-Open No. 8-171101, etc., a TFT is formed on a TFT array substrate made of a quartz substrate or the like. An electro-optical device has also been proposed in which a light-shielding film is formed from, for example, an opaque refractory metal at an opposing position (that is, below the TFT).
[0004]
The latter light shielding film is disposed between the substrate and the semiconductor layer of the TFT provided in each pixel on the substrate, and is connected to, for example, a constant potential wiring outside the image display region. The portion where the light shielding film is connected to the constant potential wiring may be formed at the same time as the TFT, so that a configuration in which the light shielding film and the constant potential wiring are connected through a contact hole penetrating a plurality of insulating films may be employed. .
[0005]
[Problems to be solved by the invention]
However, a crack may occur in the insulating film around the contact hole due to internal stress generated due to a difference between the material used for the light shielding film and the material used for the insulating layer.
[0006]
The present invention provides an electro-optical device that does not cause damage to the insulating layer even if the light shielding film and the constant potential wiring are connected through a contact hole that penetrates the plurality of insulating layers, and a method for manufacturing the same. With the goal.
[0007]
[Means for Solving the Problems]
In order to solve the above-described problem, an electro-optical device according to an aspect of the invention has a plurality of pixel electrodes and a plurality of pixel electrodes that are driven on one of a pair of substrates in which an electro-optical material is sealed. A plurality of thin film transistors, a plurality of data lines and a plurality of scanning lines connected to the plurality of thin film transistors, and at least a channel region of a semiconductor layer constituting the plurality of thin film transistors are viewed from the one substrate side. In an electro-optical device comprising a light shielding film provided at a position covering each of the light shielding film and a constant potential wiring connected to the light shielding film via a contact hole, a layer constituting the constant potential wiring and the light shielding film A first insulating layer and a second insulating layer positioned therebetween, and a semiconductor layer provided between the first insulating layer and the second insulating layer. Le is formed through the first insulating layer, said second insulating layer and the semiconductor layer.
[0008]
According to the electro-optical device of the present invention, since the internal stress is relieved by the semiconductor layer provided between the first insulating layer and the second insulating layer, the contact penetrating the first and second insulating layers. Even if the light shielding film and the constant potential wiring are connected through the hole, there is no possibility of causing damage such as cracks in the first and second insulating layers.
[0009]
In one aspect of the electro-optical device of the present invention, the semiconductor layer is a polysilicon layer.
[0010]
According to this aspect, since the internal stress is relieved by the polysilicon layer provided between the first insulating layer and the second insulating layer, the contact hole penetrating the first and second insulating layers is interposed. Even if the light shielding film and the constant potential wiring are connected, there is no possibility of causing damage such as cracks in the first and second insulating layers.
[0011]
In one aspect of the electro-optical device of the present invention, the first insulating film is an insulating film disposed between a semiconductor layer of a switching element provided for each pixel and the light shielding film.
[0012]
In one aspect of the electro-optical device according to the aspect of the invention, the second insulating film is an insulating film disposed between a layer constituting a switching element provided for each pixel and a wiring drawn from the switching element. is there.
[0013]
In one aspect of the electro-optical device of the present invention, the semiconductor layer is a layer constituting a switching element provided for each pixel.
[0014]
In order to solve the above problems, a method for manufacturing an electro-optical device of the present invention drives a plurality of pixel electrodes on one of a pair of substrates enclosing an electro-optical material, and the plurality of pixel electrodes, respectively. A plurality of thin film transistors, a plurality of data lines and a plurality of scanning lines connected to the plurality of thin film transistors and intersecting each other, and at least a channel region of a semiconductor layer constituting the plurality of thin film transistors on the side of the one substrate In a method of manufacturing an electro-optical device including a light shielding film provided at a position covering each of the light shielding film and a constant potential wiring connected to the light shielding film via a contact hole, the light shielding film and the constant potential wiring are configured. Forming a first insulating layer located between the first insulating layer and a layer constituting the constant potential wiring; and forming a semiconductor layer located between the first insulating layer and the layer constituting the constant potential wiring. A step of forming a second insulating layer positioned between the semiconductor layer and a layer constituting the constant potential wiring, the first insulating layer, the semiconductor layer, and the second insulating layer Forming the contact hole penetrating through the substrate.
[0015]
According to the method for manufacturing an electro-optical device of the present invention, since the internal stress is relieved by the semiconductor layer provided between the first insulating layer and the second insulating layer, the first and second insulating layers are Even if the light shielding film and the constant potential wiring are connected via the penetrating contact hole, there is no possibility of causing damage such as cracks in the first and second insulating layers.
[0016]
In one aspect of the method of manufacturing the electro-optical device according to the aspect of the invention, the semiconductor layer is a polysilicon layer.
[0017]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, embodiments of the present invention will be described with reference to the drawings.
[0018]
The configuration and operation of the first embodiment of the electro-optical device according to the present invention will be described with reference to FIGS. FIG. 1 is an equivalent circuit of various elements, wirings, and the like in a plurality of pixels formed in a matrix that forms a screen display region of an electro-optical device.
[0019]
In FIG. 1, a plurality of pixels formed in a matrix form constituting the screen display region of the electro-optical device according to the present embodiment has a plurality of
[0020]
Next, the configuration of the pixel portion in the image display area of the electro-optical device will be described with reference to FIGS. 2 is a plan view of a plurality of pixel groups adjacent to each other on a TFT array substrate on which data lines, scanning lines, pixel electrodes, light-shielding films, and the like are formed. FIG. 3 is a cross-sectional view taken along line AA ′ of FIG. It is. In FIG. 3, the scales are different for each layer and each member so that each layer and each member have a size that can be recognized on the drawing.
[0021]
In FIG. 2, a plurality of
[0022]
As shown in FIG. 3, the electro-optical device includes a
[0023]
As shown in FIG. 3, the
[0024]
On the other hand, the
[0025]
As shown in FIG. 3, the
[0026]
The
[0027]
As shown in FIG. 3, first light-shielding
[0028]
Further, a first
[0029]
In the present embodiment, the
[0030]
In FIG. 3, a
[0031]
The
[0032]
In the present embodiment, a single gate structure is employed in which only one gate electrode (
[0033]
Here, generally, in the polysilicon layers such as the channel region 1a ′, the low
[0034]
In this embodiment, in particular, the
[0035]
Next, a manufacturing method of the
[0036]
First, as shown in step (A) of FIG. 7, the entire surface of a glass substrate, for example, a transparent insulating
[0037]
Next, as shown in step (C) of FIG. 7, a first
[0038]
Next, as shown in step (D) of FIG. 7, a polysilicon film 1A having a thickness of about 500 angstroms to about 2000 angstroms, preferably about 550 angstroms, is formed on the entire surface of the first
[0039]
Next, using the photolithography technique, the polysilicon film 1A is patterned as shown in step (E) of FIG. 7, and the island-shaped semiconductor layer 1 (active layer) is formed in the
[0040]
Next, as shown in step (F) of FIG. 7, the
[0041]
Next, as shown in step (A) of FIG. 8, after a
[0042]
Next, the
[0043]
Further, the
[0044]
Next, as shown in the step (C) of FIG. 8, on the side of the
[0045]
Next, as shown in step (D) of FIG. 8, a resist
[0046]
Instead of these impurity introduction steps, high-concentration impurity ions (phosphorus, etc.) are implanted in a state where a resist mask wider than the gate electrode is formed without implanting impurity ions of low-concentration impurity ions. The source region and the drain region may be formed. Of course, a source region and a drain region having a self-aligned structure may be formed by implanting high-concentration impurity ions (such as phosphorus) using the gate electrode as a mask.
[0047]
Although not shown, in order to form the P-channel TFT portion of the peripheral drive circuit, the pixel switching TFT portion and the N-channel TFT portion are covered and protected with a resist, and the gate electrode is used as a mask to provide about 0.1 × 10 15 / Cm 2 ~ About 10 × 10 15 / Cm 2 By implanting impurity ions such as boron with a dose of P, source / drain regions of the P channel are formed in a self-aligned manner. Similar to the formation of the pixel TFT portion and the N-channel TFT portion of the peripheral drive circuit, about 0.1 × 10 6 using the gate electrode as a mask. 13 / Cm 2 ~ About 10 × 10 13 / Cm 2 After introducing low-concentration impurity ions (boron, etc.) at a dose of low-concentration source / drain regions in the polysilicon film, a mask wider than the gate electrode is formed to form high-concentration impurity ions ( Boron etc.) about 0.1 × 10 15 / Cm 2 ~ About 10 × 10 15 / Cm 2 The source region and drain region of the LDD structure may be formed by implanting at a dose amount of Further, without implanting low-concentration impurity ions, high-concentration impurity ions (boron or the like) are implanted in a state where a mask wider than the gate electrode is formed, thereby forming a source region and a drain region having an offset structure. Also good. By these ion implantation processes, CMOS can be realized, and the peripheral drive circuit can be built in the same substrate.
[0048]
Next, as shown in step (E) of FIG. 8, a thickness of about 5000 angstroms to about 15000 angstroms is formed on the surface side of the gate electrode by a normal pressure CVD method, a low pressure CVD method or the like under a temperature condition of about 800 ° C. A second
[0049]
Next, as shown in step (A) of FIG. 9, a
[0050]
On the other hand, a
[0051]
In addition, the formation of the
[0052]
Table 1 shows an example of conditions for forming contact holes by reactive ion etching.
[0053]
[Table 1]
[0054]
The upper stage (1) shows the etching conditions for the first
[0055]
Next, as shown in step (B) of FIG. 9, an
[0056]
Next, as shown in step (C) of FIG. 9, the
[0057]
Next, as shown in step (D) of FIG. 9, the surface of the source electrode and constant
[0058]
Next, as shown in FIG. 9E, on the side of the
[0059]
Next, as shown in step (A) of FIG. 10, an ITO film 9 having a thickness of about 400 angstroms to about 2000 angstroms for forming the drain electrode is sputtered on the surface side of the third
[0060]
(Overall configuration of electro-optical device)
The overall configuration of each embodiment of the electro-optical device configured as described above will be described with reference to FIGS. 11 and 12. 11 is a plan view of the
[0061]
In FIG. 11, a sealing
[0062]
The
[0063]
Since the electro-optical device in each embodiment described above is applied to a color electro-optical material projector, three electro-optical devices are respectively used as RGB light valves, and each panel is for RGB color separation. Each color light separated through the dichroic mirror is incident as projection light. Therefore, in each embodiment, the
[0064]
In the electro-optical device according to each of the embodiments described above, incident light is incident from the
[0065]
In addition, the switching element provided in each pixel has been described as a normal stagger type or coplanar type polysilicon TFT, but other types of TFTs such as an inverted stagger type TFT or an amorphous silicon TFT can also be used. Each embodiment is effective.
[0066]
【The invention's effect】
According to the electro-optical device of the present invention and the method of manufacturing the electro-optical device of the present invention, the internal stress is relieved by the semiconductor layer provided between the first insulating layer and the second insulating layer. Even if the light-shielding film and the constant potential wiring are connected through the contact hole that penetrates the second insulating layer, there is no possibility of causing damage such as cracks in the first and second insulating layers.
[Brief description of the drawings]
FIG. 1 is a schematic diagram showing a display area of an electro-optical device.
FIG. 2 is a diagram illustrating a pixel of an electro-optical device.
3 is a cross-sectional view taken along line AA ′ of FIG.
FIG. 4 is a diagram showing a connection portion between a first light shielding film and a constant potential wiring.
5 is a cross-sectional view taken along line BB ′ of FIG.
FIG. 6 is a diagram showing an arrangement of connection portions between a first light shielding film and a constant potential wiring.
FIG. 7 is a diagram showing a manufacturing process of an electro-optical device according to the manufacturing method of the present invention.
FIG. 8 is a diagram showing a step following FIG.
FIG. 9 is a view showing a step following FIG. 8;
10 is a diagram showing a step that follows FIG. 9. FIG.
FIG. 11 is an arrangement diagram of elements constituting the electro-optical device.
12 is a cross-sectional view taken along the line HH ′ of FIG.
[Explanation of symbols]
3c polysilicon island
4 Second interlayer insulating film
11a 1st light shielding film
12 First interlayer insulating film
81 Contact hole
Claims (3)
前記複数の画素電極の夫々に対応して配置された複数の薄膜トランジスタと、
前記複数の薄膜トランジスタを構成する半導体層の少なくともチャネル領域を前記一方の基板の側から見て夫々覆う位置に設けられた遮光膜と、
前記遮光膜とコンタクトホールを介して接続される定電位配線と、
を備える電気光学装置において、
前記定電位配線を構成する層と前記遮光膜との間に位置する第1の絶縁層および第2の絶縁層と、
前記第1の絶縁層および前記第2の絶縁層の間に設けられ、平面的に見て前記遮光膜からはみ出さないように形成された島状のポリシリコン層とを備え、
前記コンタクトホールは前記第1の絶縁層、前記第2の絶縁層および前記ポリシリコン層を異方性のエッチングで貫通して形成されていることを特徴とする電気光学装置。A plurality of pixel electrodes on one of the pair of substrates;
A plurality of thin film transistors arranged corresponding to each of the plurality of pixel electrodes;
A light-shielding film provided at a position covering at least a channel region of a semiconductor layer constituting the plurality of thin film transistors as viewed from the one substrate side;
A constant potential wiring connected to the light shielding film via a contact hole;
An electro-optical device comprising:
A first insulating layer and a second insulating layer located between a layer constituting the constant potential wiring and the light shielding film;
An island-shaped polysilicon layer provided between the first insulating layer and the second insulating layer and formed so as not to protrude from the light shielding film in plan view;
The electro-optical device, wherein the contact hole is formed by penetrating the first insulating layer, the second insulating layer, and the polysilicon layer by anisotropic etching.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP27035198A JP3767204B2 (en) | 1998-09-24 | 1998-09-24 | Electro-optic device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP27035198A JP3767204B2 (en) | 1998-09-24 | 1998-09-24 | Electro-optic device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2000098408A JP2000098408A (en) | 2000-04-07 |
JP3767204B2 true JP3767204B2 (en) | 2006-04-19 |
Family
ID=17485062
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP27035198A Expired - Fee Related JP3767204B2 (en) | 1998-09-24 | 1998-09-24 | Electro-optic device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3767204B2 (en) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4305811B2 (en) | 2001-10-15 | 2009-07-29 | 株式会社日立製作所 | Liquid crystal display device, image display device and manufacturing method thereof |
JP3700697B2 (en) * | 2002-02-12 | 2005-09-28 | セイコーエプソン株式会社 | Electro-optical device and electronic apparatus |
JP4869789B2 (en) * | 2006-05-31 | 2012-02-08 | 株式会社 日立ディスプレイズ | Display device |
JP5648437B2 (en) * | 2010-11-15 | 2015-01-07 | セイコーエプソン株式会社 | Electro-optical device and projection display device |
-
1998
- 1998-09-24 JP JP27035198A patent/JP3767204B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2000098408A (en) | 2000-04-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3684578B2 (en) | Liquid crystal device and electronic device | |
JP3424234B2 (en) | Electro-optical device and method of manufacturing the same | |
JP3731447B2 (en) | Electro-optical device and manufacturing method thereof | |
KR20010041412A (en) | Electrooptic device, method of manufacture thereof, and electronic device | |
JP3744227B2 (en) | ELECTRO-OPTICAL DEVICE, MANUFACTURING METHOD THEREOF, AND ELECTRONIC DEVICE | |
JP2001092372A (en) | Production of electro-optic device, electro-optic device, and electronic appliance | |
JP3687399B2 (en) | Electro-optical device and manufacturing method thereof | |
JP3711781B2 (en) | Electro-optical device and manufacturing method thereof | |
JP4021014B2 (en) | Liquid crystal display panel and thin film transistor array substrate | |
JP3796973B2 (en) | Electro-optical device and projection display device | |
JP2000081636A (en) | Electrooptical device and its manufacture and electronic instrument | |
JP2000275680A (en) | Reflection type liquid crystal display device and display panel using the same | |
JP3551778B2 (en) | Electro-optical device, substrate for electro-optical device, method of manufacturing electro-optical device, and electronic apparatus | |
JP4019600B2 (en) | Electro-optical device and projector | |
JP3690119B2 (en) | Liquid crystal device and projection display device | |
JP4221827B2 (en) | Electro-optical device, method of manufacturing electro-optical device, and electronic apparatus | |
JP2001265255A6 (en) | Electro-optical device and manufacturing method thereof | |
JP3783500B2 (en) | Electro-optical device and projection display device | |
JP4371089B2 (en) | Liquid crystal device and display device using the same | |
JP3829540B2 (en) | Electro-optical device and projection display device | |
JP3769389B2 (en) | Electro-optical device manufacturing method and electro-optical device | |
JP3767204B2 (en) | Electro-optic device | |
JP3757658B2 (en) | Electro-optical device manufacturing method, electro-optical device, and electronic apparatus | |
JP4206595B2 (en) | Electro-optical device, method of manufacturing electro-optical device, and electronic apparatus | |
JP3769970B2 (en) | Electro-optical device, method of manufacturing electro-optical device, and electronic apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20050609 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050628 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050727 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20051206 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20051212 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20060110 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20060123 |
|
R150 | Certificate of patent (=grant) or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090210 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100210 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110210 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |