Nothing Special   »   [go: up one dir, main page]

JP3588866B2 - Image display device - Google Patents

Image display device Download PDF

Info

Publication number
JP3588866B2
JP3588866B2 JP21039095A JP21039095A JP3588866B2 JP 3588866 B2 JP3588866 B2 JP 3588866B2 JP 21039095 A JP21039095 A JP 21039095A JP 21039095 A JP21039095 A JP 21039095A JP 3588866 B2 JP3588866 B2 JP 3588866B2
Authority
JP
Japan
Prior art keywords
video signal
signal
supplied
period
video
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP21039095A
Other languages
Japanese (ja)
Other versions
JPH0965254A (en
Inventor
俊彦 浜松
政之 末松
真 近藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP21039095A priority Critical patent/JP3588866B2/en
Publication of JPH0965254A publication Critical patent/JPH0965254A/en
Application granted granted Critical
Publication of JP3588866B2 publication Critical patent/JP3588866B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Television Systems (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、二つの独立した映像信号の夫々があらわす画像を、一つの画像表示部の表示面上に、二画面画像として表示する画像表示装置に関する。
【0002】
【従来の技術】
独立した二つの映像信号の夫々があらわす画像を、一つの画像表示装置を用いて、その画像表示面上に表示する二画面画像表示システムが、画像情報提供の多様化の一環として提案されている。このような二画面画像表示システムにあっては、例えば、画像表示装置として水平走査(ライン走査)と垂直走査(フィールド走査)とが行われる画像表示面を有したものが使用され、その画像表示面に、二つの映像信号の夫々があらわす画像の画面が、ライン走査方向、即ち、左右方向に相互隣接配置されるものとして形成される。
【0003】
このように、画像表示装置の画像表示面において左右方向に二画面が相互隣接配置されて成る二画面画像の表示を行う場合、例えば、二画面の各々のライン走査方向の寸法が実質的に同等であり、従って、画像表示面の左半分において二つの映像信号のうちの一方である第1の映像信号があらわす画像が表示されるとともに、画像表示面の右半分において二つの映像信号のうちの他方である第2の映像信号があらわす画像が表示されるとして、画像表示装置に供給される表示用映像信号は、その各ライン期間分が、第1の映像信号の1ライン期間(1H)分を略1/2ライン期間(0.5 H)に時間軸圧縮した時間軸圧縮映像信号と第2の映像信号の1ライン期間分を略1/2ライン期間に時間軸圧縮した時間軸圧縮映像信号とを合成して形成したものとされることが必要とされる。
【0004】
斯かる二画面画像表示用映像信号を得るには、例えば、映像信号の1ライン期間分の書込み及び読出しが可能とされるラインメモリを用いて、第1の映像信号を、その各ライン期間分が略1/2ライン期間に時間軸圧縮されるように処理することにより、第1の時間軸圧縮映像信号を得るとともに、映像信号の1フィールド期間(1V)分が2個(奇数フィールド期間分と偶数フィールド期間分)連なって形成される1フレーム期間(2V)分の書込み及び読出しが可能とされるフレームメモリを用いて、第2の映像信号を、その各フレーム期間毎に、各ライン期間分が略1/2ライン期間に時間軸圧縮されるように処理することにより、第2の時間軸圧縮映像信号を得て、第1の時間軸圧縮映像信号と第2の時間軸圧縮映像信号とを合成する手法がとられる。
【0005】
そして、第1の時間軸圧縮映像信号を得るにあたっては、ラインメモリに第1の映像信号を1ライン期間分ずつ順次書き込むとともに、ラインメモリから、書き込まれた各1ライン期間分の映像信号を、略1/2ライン期間に相当する読出し時間をもって読み出すようにし、その際、読出し時間をその開始時点が、第1の映像信号の1ライン期間分の書込み時間の終了時点と一致するように選定する。即ち、図6(横軸:時間,縦軸:ラインメモリ・アドレス)において破線により示される如くに、第1の映像信号の各ライン期間分が順次ラインメモリに書き込まれるとともに、図6において実線により示される如くにして、書き込まれた各ライン期間分が読み出される。この図6において実線により示される各ライン期間分の読出しは、当該ライン期間分の書き込みが終了した時点で開始され、書込み速度の略2倍の速度をもって行われて、実質的に当該ライン期間分の全体の書き込みが終了した時点より略1/2ライン期間後において終了する。従って、ラインメモリからの各ライン期間分の読出しは、略1/2ライン期間に相当する時間ずつ、略1/2ライン期間に相当する間隔をおいて、間欠的に行われることになる。それにより、ラインメモリから第1の時間軸圧縮映像信号が得られる。
【0006】
また、第2の時間軸圧縮映像信号を得るにあたっては、フレームメモリに、第2の映像信号の各フレーム期間分を形成する奇数フィールド期間分と偶数フィールド期間分とを順次書き込む。そして、フレームメモリから、それに書き込まれた第2の映像信号の各フレーム期間分に含まれる各ライン期間分の映像信号を、略1/2ライン期間に相当する読出し時間をもって読み出すようにする。それにより、フレームメモリから、第2の映像信号の各フレーム期間分についての時間軸圧縮映像信号が、第2の時間軸圧縮映像信号として得られる。
【0007】
このようにして、ラインメモリから得られる第1の時間軸圧縮映像信号とフレームメモリから得られる第2の時間軸圧縮映像信号とが、例えば、第1の時間軸圧縮映像信号における各1/2ライン期間分に第2の時間軸圧縮映像信号における各1/2ライン期間分が夫々連結されることによって各ライン期間分が形成されるようにして合成される。それにより、各ライン期間分が、その前半が第1の映像信号に基づく第1の時間軸圧縮映像信号とされるとともに、その後半が第2の映像信号に基づく第2の時間軸圧縮映像信号とされて成る、二画面画像表示用映像信号が形成される。
【0008】
斯かるもとで、第1の映像信号と第2の映像信号とが、互いに独立のものであって相互同期状態にないことから、二画面画像表示用映像信号の形成に際して、第1の時間軸圧縮映像信号と第2の時間軸圧縮映像信号との同期状態が問題となる。そこで、例えば、第1の映像信号についてのラインメモリへの書込みが、第1の映像信号に含まれる同期信号に基づいて形成されるタイミング信号に従って行われるとともに、第2の映像信号についてのフレームメモリへの書込みが、第2の映像信号に含まれる同期信号に基づいて形成されるタイミング信号に従って行われ、それに対して、ラインメモリからの第1の映像信号の各ライン期間分についての読出し、及び、フレームメモリからの第2の映像信号の各フレーム期間分に含まれる各ライン期間分についての読出しが、いずれも、第1の映像信号に含まれる同期信号に基づいて形成されるタイミング信号に従って行われるようにされて、ラインメモリから得られる第1の時間軸圧縮映像信号とフレームメモリから得られる第2の時間軸圧縮映像信号とが相互同期状態におかれる。
【0009】
このようにして、第2の映像信号については、メモリ部への書込みが第2の映像信号に含まれる同期信号に基づいて形成されるタイミング信号に従って行われ、メモリ部からのライン期間分毎の読出しが、第2の映像信号とは相互同期状態にない第1の映像信号に含まれる同期信号に基づいて形成されるタイミング信号に従って行われるので、第2の映像信号の書込み及び読出しにはフレームメモリが用いられる。
【0010】
【発明が解決しようとする課題】
上述の如くにして二画面画像表示用映像信号が形成されるにあたっては、フレームメモリにおいて、第2の映像信号の各フレーム期間分毎の書込みは、その第2の映像信号に含まれる同期信号に基づいて形成されるタイミング信号に従って行われるが、書き込まれた各フレーム期間分に含まれるライン期間分についての読出しが、ラインメモリへの書込みがなされる第1の映像信号に含まれる同期信号に基づいて形成されるタイミング信号に従って行われる。従って、第1の映像信号がインターレース方式に基づく映像信号(インターレース信号)でないノンインターレース信号とされるとともに、第2の映像信号がインターレース信号とされるときには、フレームメモリにおいて、それに書き込まれたインターレース信号である第2の映像信号の各フレーム期間分に含まれるライン期間分についての読出しが、ノンインターレース信号である第1の映像信号に含まれる同期信号に基づいて形成されるタイミング信号に従って行われることになる。
【0011】
斯かる際、ノンインターレース信号である第1の映像信号は、各フレーム期間分を形成する2フィールド期間分は、インターレース信号である第2の映像信号の各フレーム期間分を形成する奇数フィールド期間分及び偶数フィールド期間分に見られる如くの同期関係上の相違がなく、同期条件が同一のものとされている。それゆえ、このようなノンインターレース信号である第1の映像信号に含まれる同期信号に基づいて形成される、フレームメモリからそれに書き込まれたインターレース信号である第2の映像信号の各フレーム期間分に含まれるライン期間分を読み出すためのタイミング信号は、第1の映像信号における各フィールド期間毎に同じものとされて得られる。
【0012】
その結果、フレームメモリからそれに書き込まれたインターレース信号である第2の映像信号の各フレーム期間分に含まれるライン期間分の読出しは、ノンインターレース信号である第1の映像信号に含まれる同期信号に基づいて形成されるタイミング信号により、フレームメモリに書き込まれた第2の映像信号の各フレーム期間分を形成する2フィールド期間分のうちの一方に含まれるライン期間分が、繰り返して読み出される状態のもとで行われて、フレームメモリに書き込まれた第2の映像信号の各フレーム期間分を形成する2フィールド期間分のうちの他方に含まれるライン期間分については、読出しが行われないことになる。
【0013】
即ち、フレームメモリに、第2の映像信号の各フレーム期間分が、それに含まれる各ライン期間分の書込みが、例えば、図7(横軸:時間,縦軸:フレームメモリ・ラインアドレス)において破線により示される如くに、ラインアドレスの0〜Af(Afは1フレーム期間内のライン期間の数に相当する)に対応するメモリ領域が用いられて書き込まれるととともに、フレームメモリからの、それに書き込まれた第2の映像信号の各フレーム期間分に含まれる各ライン期間分の読出しが、図7において実線により示される如くに、ラインアドレスの0〜Af/2(Afは1/2フレーム期間、即ち、1フィールド期間内のライン期間の数に相当する)に対応するメモリ領域を読出し対象として、2度繰り返して行われる。従って、この場合には、フレームメモリに書き込まれた第2の映像信号の各フレーム期間分に含まれる各ライン期間分のうちの、奇数フィールド期間分に含まれるもののみが2度繰り返して読み出され、偶数フィールド期間分に含まれるものは読み出されない。
【0014】
それゆえ、フレームメモリから得られる第2の時間軸圧縮映像信号が、第2の映像信号の各フレーム期間分を形成する奇数フィールド期間分及び偶数フィールド期間分のうちの奇数フィールド期間分のみに基づくものとなってしまい、斯かる第2の時間軸圧縮映像信号を含む二画面画像表示用映像信号に基づいて画像表示装置により表示される二画面画像のうちの、第2の時間軸圧縮映像信号に基づく画像が、垂直解像度が低下し、動きが不自然なものとなってしまう虞がある。
【0015】
斯かる点に鑑み、本発明は、ラインメモリ部を用いて、第1の映像信号をその各ライン期間分が略1/2ライン期間に時間軸圧縮されたものとなすことにより、第1の時間軸圧縮映像信号を得るとともに、第1の映像信号に含まれる同期信号を基準タイミングを設定するものとしたもとで、フレームメモリ部を用いて第2の映像信号をその各フレーム期間毎に各ライン期間分が略1/2ライン期間に時間軸圧縮されたものとなすことにより、第2の時間軸圧縮映像信号を得て、第1の時間軸圧縮映像信号と第2の時間軸圧縮映像信号とを合成することにより二画面画像表示用映像信号を得るにあたり、第1の映像信号及び第2の映像信号とされる二つの映像信号の一方がノンインターレース信号であって他方がインターレース信号である場合においても、それら二つの映像信号に基づいて形成される二画面画像表示用映像信号を、それに基づいて画像表示部により表示される二画面画像のいずれもが、垂直解像度の低下を生じることなく、動きが不自然な画像等とされないものとなすことができる画像表示装置を提供する。
【0016】
【課題を解決するための手段】
本発明に係る画像表示装置は、第1及び第2の映像信号とされる二つの映像信号が供給される第1及び第2の映像信号入力端部と、第1の映像信号の各ライン期間分についての時間軸圧縮読出しがなされて形成される第1の1/2ライン期間分の映像信号が順次間欠的に得られるラインメモリ部と、第2の映像信号の各フレーム期間分に含まれるライン期間分についての時間軸圧縮読出しがなされて形成される第2の1/2ライン期間分の映像信号が順次間欠的に得られるフレームメモリ部と、ラインメモリ部から得られる第1の1/2ライン期間分の映像信号とフレームメモリ部から得られる第2の1/2ライン期間分の映像信号とを取り出して、表示用映像信号を形成する信号選択部と、信号選択部から得られる表示用映像信号に応じて、第1及び第2の映像信号の各々があらわす画像に夫々対応する二画面画像を表示する二画面画像表示部とが備えられたもとで、第1及び第2の映像信号入力端部に供給される二つの映像信号の一方がノンインターレース信号であって他方がインターレース信号であるとき、二つの映像信号のうちのインターレース信号である方のものを常時第1の映像信号となすべく、二つの映像信号についての伝送状態を制御する信号伝送制御部が設けられて構成される。
【0017】
上述の如くに構成される本発明に係る画像表示装置にあっては、信号伝送制御部により、第1の映像信号入力端部に供給される映像信号がインターレース信号であって、第2の映像信号入力端部に供給される映像信号がノンインターレース信号であるときには、第1の映像信号入力端部に供給されるインターレース信号である映像信号が、第1の映像信号とされてラインメモリ部に供給されるとともに、第2の映像信号入力端部に供給されるノンインターレース信号である映像信号が、第2の映像信号とされてフレームメモリ部に供給され、また、第1の映像信号入力端部に供給される映像信号がノンインターレース信号であって、第2の映像信号入力端部に供給される映像信号がインターレース信号であるときには、第2の映像信号入力端部に供給されるインターレース信号である映像信号が、第1の映像信号とされてラインメモリ部に供給されるとともに、第1の映像信号入力端部に供給されるノンインターレース信号である映像信号が、第2の映像信号とされてフレームメモリ部に供給されることになる、第1及び第2の映像信号入力端部に供給される二つの映像信号についての伝送制御が行われる。
【0018】
それにより、第1及び第2の映像信号入力端部に供給される二つの映像信号の一方がノンインターレース信号であって他方がインターレース信号である場合には、常時、二つの映像信号のうちのインターレース信号である方のものが、第1の映像信号とされ、ラインメモリ部において各ライン期間分についての時間軸圧縮読出しがなされて第1の1/2ライン期間分の映像信号を形成するものとされるとともに、二つの映像信号のうちのノンインターレース信号である方のものが、第2の映像信号とされ、フレームメモリ部において各フレーム期間分に含まれるライン期間分についての時間軸圧縮読出しがなされて第2の1/2ライン期間分の映像信号を形成するものとされる。
【0019】
その結果、ラインメモリ部から得られる第1の1/2ライン期間分の映像信号とフレームメモリ部から得られる第2の1/2ライン期間分の映像信号とが供給される信号選択部からの表示用映像信号(二画面画像表示用映像信号)は、第1の映像信号、即ち、第1及び第2の映像信号入力端部に供給される二つの映像信号のうちのインターレース信号である方のものが基準とされて形成されることになる。従って、このような二画面画像表示用映像信号に応じて二画面画像表示部により表示される二画面画像においては、インターレース信号とされる第1の映像信号があらわす画像が、その各フレーム期間分を形成する奇数フィールド期間分及び偶数フィールド期間分のうちの一方のみに基づくものとされることになる事態が回避され、必ずその各フレーム期間分を形成する奇数フィールド期間分及び偶数フィールド期間分の両者に基づくものとされて、二画面画像を形成する二つの画像の夫々が、垂直解像度の低下を生じることなく、また、動きが不自然なものとされることなく、適正に得られることになる。
【0020】
【発明の実施の形態】
図1は、本発明に係る画像表示装置の一例を示す。
【0021】
図1に示される例においては、映像信号入力端子10及び11に互いに独立した二つの映像信号SV1及びSV2が供給される。その際、映像信号SV1が映像信号入力端子10に供給されるとともに映像信号SV2が映像信号入力端子11に供給される状態、あるいは、映像信号SV1が映像信号入力端子11に供給されるとともに映像信号SV2が映像信号入力端子10に供給される状態とされる。映像信号SV1及びSV2は、それらのうちの一方、例えば、映像信号SV1がインターレース信号であって、それらのうちの他方、即ち、映像信号SV2がノンインターレース信号である関係にあるものとされる。
【0022】
映像信号入力端子10及び11からの映像信号SV1及びSV2は、映像信号選択制御部12に供給される。映像信号選択制御部12は、映像信号SV1及びSV2のうちのインターレース信号である映像信号SV1を、それが映像信号入力端子10を通じて供給されるとき及び映像信号入力端子11を通じて供給されるときのいずれにおいても、第1の映像信号として、アナログ/ディジタル変換部(A/D変換部)13に供給するとともに、映像信号SV1及びSV2のうちのノンインターレース信号である映像信号SV2を、それが映像信号入力端子11を通じて供給されるとき及び映像信号入力端子10を通じて供給されるときのいずれにおいても、第2の映像信号として、A/D変換部14に供給することになる、映像信号SV1及びSV2についての伝送制御を行う。
【0023】
A/D変換部13に供給された映像信号SV1は、A/D変換部13においてディジタル化され、ディジタル映像信号DV1とされてラインメモリ部15に供給される。A/D変換部14に供給された映像信号SV2は、A/D変換部14においてディジタル化され、ディジタル映像信号DV2とされてフレームメモリ部16に供給される。フレームメモリ部16は、フィールドメモリ部17とフィールドメモリ部18とによって構成されている。
【0024】
また、映像信号選択制御部12から得られる映像信号SV1が、同期信号分離部19に供給されるとともに、映像信号選択制御部12からの映像信号SV2が、同期信号分離部20に供給される。同期信号分離部19においては、映像信号SV1からそれに含まれる水平同期信号(ライン同期信号)PH1及び垂直同期信号(フィールド同期信号)PV1が分離され、それらがタイミング信号形成部21に供給される。同様に、同期信号分離部20においては、映像信号SV2からそれに含まれる水平同期信号PH2及び垂直同期信号PV2が分離され、それらがタイミング信号形成部22に供給される。
【0025】
さらに、映像信号入力端子10からの映像信号SV1及び映像信号入力端子11からの映像信号SV2の両者、もしくは、映像信号入力端子10からの映像信号SV2及び映像信号入力端子11からの映像信号SV1の両者が、インターレース状態識別部23に供給される。インターレース状態識別部23においては、映像信号入力端子10からの映像信号(映像信号SV1もしくは映像信号SV2)についてのインターレース信号であるかノンインターレース信号であるかの識別、及び、映像信号入力端子11からの映像信号(映像信号SV2もしくは映像信号SV1)についてのインターレース信号であるかノンインターレース信号であるかの識別が行われる。そして、識別結果をあらわす識別信号CMが、インターレース状態識別部23からタイミング信号形成部21に供給される。
【0026】
インターレース状態識別部23から得られる識別信号CMは、映像信号入力端子10からの映像信号がインターレース信号であって、映像信号入力端子11からの映像信号がノンインターレース信号であるとき、即ち、映像信号入力端子10に映像信号SV1が供給されているとともに映像信号入力端子11に映像信号SV2が供給されている状態にあるとき、例えば、正極性を有する信号とされ、また、映像信号入力端子10からの映像信号がノンインターレース信号であって、映像信号入力端子11からの映像信号がインターレース信号であるとき、即ち、映像信号入力端子10に映像信号SV2が供給されているとともに映像信号入力端子11に映像信号SV1が供給されている状態にあるとき、例えば、負極性を有する信号とされる。
【0027】
なお、映像信号入力端子10からの映像信号及び映像信号入力端子11からの映像信号の両者がインターレース信号もしくはノンインターレース信号であるとき、即ち、例えば、映像信号入力端子10及び11の両者に映像信号SV1が供給されている状態、もしくは、映像信号入力端子10及び11の両者に映像信号SV2が供給されている状態がとられるときには、インターレース状態識別部23からの識別信号CMは、例えば、正極性を有するものとされる。
【0028】
タイミング信号形成部21にあっては、同期信号分離部19からの水平同期信号PH1及び垂直同期信号PV1に同期するものとされる、ラインメモリ部15に対する書込み用タイミング信号WL及び読出し用タイミング信号RL,フィールドメモリ部17に対する読出し用タイミング信号RF1,フィールドメモリ部18に対する読出し用タイミング信号RF2、及び、選択制御信号SS,SM及びSNが形成される。その際、インターレース状態識別部23からの識別信号CMが正極性を有しているときには、ラインメモリ部15に供給される読出し用タイミング信号RLが、ラインメモリ部15からそれに書き込まれた信号についての時間軸圧縮読出しを、映像信号SV1における各ライン期間内の前半の略1/2ライン期間において行うためのものとされ、また、フィールドメモリ部17に供給される読出し用タイミング信号RF1が、フィールドメモリ部17からのそれに書き込まれた信号についての時間軸圧縮読出しを、映像信号SV1における各ライン期間内の後半の略1/2ライン期間において行うためのものとされるとともに、フィールドメモリ部18に供給される読出し用タイミング信号RF2が、フィールドメモリ部18からのそれに書き込まれた信号についての時間軸圧縮読出しを、映像信号SV1における各ライン期間内の後半の略1/2ライン期間において行うためのものとされる。
【0029】
一方、インターレース状態識別部23からの識別信号CMが負極性を有しているときには、ラインメモリ部15に供給される読出し用タイミング信号RLが、ラインメモリ部15からそれに書き込まれた信号についての時間軸圧縮読出しを、映像信号SV1における各ライン期間内の後半の略1/2ライン期間において行うためのものとされ、また、フィールドメモリ部17に供給される読出し用タイミング信号RF1が、フィールドメモリ部17からのそれに書き込まれた信号についての時間軸圧縮読出しを、映像信号SV1における各ライン期間内の前半の略1/2ライン期間において行うためのものとされるとともに、フィールドメモリ部18に供給される読出し用タイミング信号RF2が、フィールドメモリ部18からのそれに書き込まれた信号についての時間軸圧縮読出しを、映像信号SV1における各ライン期間内の前半の略1/2ライン期間において行うためのものとされる。
【0030】
さらに、タイミング信号形成部21においては、インターレース状態識別部23からの識別信号CMが正極性を有しているとき、低レベルをとる選択制御信号SSと選択制御信号SMとが送出され、それに対して、インターレース状態識別部23からの識別信号CMが負極性を有しているときには、高レベルをとる選択制御信号SSと選択制御信号SNとが送出される。
【0031】
タイミング信号形成部21から得られる選択制御信号SSは、映像信号選択制御部12に供給される。映像信号選択制御部12は、選択制御信号SSが低レベルをとるとき、従って、インターレース状態識別部23からの識別信号CMが正極性を有しており、映像信号入力端子10に映像信号SV1が供給されているとともに映像信号入力端子11に映像信号SV2が供給されている状態にあるとき、映像信号入力端子10からの映像信号SV1をA/D変換部13に供給するとともに映像信号入力端子11からの映像信号SV2をA/D変換部14に供給する。また、映像信号選択制御部12は、選択制御信号SSが高レベルをとるとき、従って、インターレース状態識別部23からの識別信号CMが負極性を有しており、映像信号入力端子10に映像信号SV2が供給されているとともに映像信号入力端子11に映像信号SV1が供給されている状態にあるとき、映像信号入力端子10からの映像信号SV2をA/D変換部14に供給するとともに映像信号入力端子11からの映像信号SV1をA/D変換部13に供給する。
【0032】
タイミング信号形成部22にあっては、同期信号分離部20からの水平同期信号PH2及び垂直同期信号PV2に同期するものとされる、フィールドメモリ部17に対する書込み用タイミング信号WF1及びフィールドメモリ部18に対する書込み用タイミング信号WF2が形成される。フィールドメモリ部17に供給される書込み用タイミング信号WF1は、フィールドメモリ部17に対するディジタル映像信号DV2の各フレーム期間分を形成する二つのフィールド期間分のうちの一方の書込みを順次行うためのものとされ、また、フィールドメモリ部18に供給される書込み用タイミング信号WF2は、フィールドメモリ部18に対するディジタル映像信号DV2の各フレーム期間分を形成する二つのフィールド期間分のうちの他方の書込みを順次行うためのものとされる。
【0033】
A/D変換部13からのディジタル映像信号DV1が供給されるラインメモリ部15においては、タイミング信号形成部21からの書込み用タイミング信号WL及び読出し用タイミング信号RLが供給され、書込み用タイミング信号WLに応じて、ディジタル映像信号DV1が1ライン期間分ずつ順次書き込まれるとともに、読出し用タイミング信号RLに応じて、書き込まれた各ライン期間分のディジタル映像信号DV1が、略1/2ライン期間に相当する読出し時間をもって時間軸圧縮されて読み出される。
【0034】
その際、インターレース状態識別部23からの識別信号CMが正極性を有しているとき、即ち、映像信号入力端子10に映像信号SV1が供給されているとともに映像信号入力端子11に映像信号SV2が供給されている状態にあるときには、読出し用タイミング信号RLが、略1/2ライン期間に相当する読出し時間を、その開始時点が読み出されるディジタル映像信号DV1の1ライン期間分についての書込み時間の終了時点と一致する、映像信号SV1における各ライン期間分の前半の略1/2ライン期間とするものとされる。また、インターレース状態識別部23からの識別信号CMが負極性を有しているとき、即ち、映像信号入力端子10に映像信号SV2が供給されているとともに映像信号入力端子11に映像信号SV1が供給されている状態にあるときには、読出し用タイミング信号RLが、略1/2ライン期間に相当する読出し時間を、その終了時点が読み出されるディジタル映像信号DV1の1ライン期間分についての書込み時間の終了時点と一致する、映像信号SV1における各ライン期間分の後半の略1/2ライン期間とするものとされる。
【0035】
従って、ラインメモリ部15におけるディジタル映像信号DV1についての書込み及び時間軸圧縮読出しは、インターレース状態識別部23からの識別信号CMが正極性を有しているとき、即ち、映像信号入力端子10に映像信号SV1が供給されているとともに映像信号入力端子11に映像信号SV2が供給されている状態にあるときには、図2(横軸:時間,縦軸:ラインメモリ・アドレス)において破線により示される如くに、ディジタル映像信号DV1の各ライン期間分が順次書き込まれるとともに、図2において実線により示される如くにして、書き込まれた各ライン期間分が時間軸圧縮されて読み出される状態のもとに行われる。即ち、ディジタル映像信号DV1の各ライン期間分の時間軸圧縮読出しが、当該ライン期間分の全部が書き込まれた時点で開始され、書込み速度の略2倍の速度をもって行われて、開始後略1/2ライン期間が経過した時点において終了するようにされる。
【0036】
また、インターレース状態識別部23からの識別信号CMが負極性を有しているとき、即ち、映像信号入力端子10に映像信号SV2が供給されているとともに映像信号入力端子11に映像信号SV1が供給されている状態にあるときには、図3(横軸:時間,縦軸:ラインメモリ・アドレス)において破線により示される如くに、ディジタル映像信号DV1の各ライン期間分が順次書き込まれるとともに、図3において実線により示される如くにして、書き込まれた各ライン期間分が時間軸圧縮されて読み出される状態のもとに行われる。即ち、ディジタル映像信号DV1の各ライン期間分の時間軸圧縮読出しが、当該ライン期間分の略1/2が書き込まれた時点で開始され、書込み速度の略2倍の速度をもって行われて、開始後略1/2ライン期間が経過した時点において、当該ライン期間分の全部の書込みの終了と共に終了するようにされる。
【0037】
その結果、ラインメモリ部15からの各ライン期間分の時間軸圧縮読出しは、略1/2ライン期間に相当する時間ずつ、略1/2ライン期間に相当する間隔をおいて、間欠的に行われることになり、ラインメモリ部15から、ディジタル映像信号DV1の各ライン期間分が略1/2ライン期間に相当する時間内のディジタル映像信号に時間軸圧縮されて形成される1/2ライン期間ディジタル映像信号DX1が、順次間欠的に得られる。
【0038】
一方、A/D変換部14からのディジタル映像信号DV2が供給されるフレームメモリ部16においては、ディジタル映像信号DV2がフィールドメモリ部17及びフィールドメモリ部18の両者に供給される。そして、フィールドメモリ部17には、タイミング信号形成部22からの書込み用タイミング信号WF1と、タイミング信号形成部21からの読出し用タイミング信号RF1とが供給される。
【0039】
それにより、フィールドメモリ部17においては、書込み用タイミング信号WF1に応じて、ディジタル映像信号DV2における各フレーム期間分を形成する二つのフィールド期間分のうちの一方が、それに含まれる複数のライン期間分ずつ順次書き込まれるとともに、読出し用タイミング信号RF1に応じて、書き込まれた各ライン期間分が、映像信号SV1における略1/2ライン期間に相当する読出し時間をもって時間軸圧縮されて読み出される。また、フィールドメモリ部18においては、書込み用タイミング信号WF2に応じて、ディジタル映像信号DV2における各フレーム期間分を形成する二つのフィールド期間分のうちの他方が、それに含まれる複数のライン期間分ずつ順次書き込まれるとともに、読出し用タイミング信号RF2に応じて、書き込まれた各ライン期間分が、映像信号SV1における略1/2ライン期間に相当する読出し時間をもって時間軸圧縮されて読み出される。即ち、フィールドメモリ部17及び18において、ディジタル映像信号DV2における各フレーム期間分を形成する二つのフィールド期間分の各々に含まれる各ライン期間分についての時間軸圧縮読出しが行われるのである。
【0040】
斯かる際、インターレース状態識別部23からの識別信号CMが正極性を有しているとき、即ち、映像信号入力端子10に映像信号SV1が供給されているとともに映像信号入力端子11に映像信号SV2が供給されている状態にあるときには、読出し用タイミング信号RF1に応じてなされる、フィールドメモリ部17からのディジタル映像信号DV2における各フレーム期間分を形成する二つのフィールド期間分のうちの一方に含まれる各ライン期間分についての時間軸圧縮読出しが、映像信号SV1における各ライン期間内の後半の略1/2ライン期間において行われるとともに、読出し用タイミング信号RF2に応じてなされる、フィールドメモリ部18からのディジタル映像信号DV2における各フレーム期間分を形成する二つのフィールド期間分のうちの他方に含まれる各ライン期間分についての時間軸圧縮読出しが、映像信号SV1における各ライン期間内の後半の略1/2ライン期間において行われる。
【0041】
また、インターレース状態識別部23からの識別信号CMが負極性を有しているとき、即ち、映像信号入力端子10に映像信号SV2が供給されているとともに映像信号入力端子11に映像信号SV1が供給されている状態にあるときには、読出し用タイミング信号RF1に応じてなされる、フィールドメモリ部17からのディジタル映像信号DV2における各フレーム期間分を形成する二つのフィールド期間分のうちの一方に含まれる各ライン期間分についての時間軸圧縮読出しが、映像信号SV1における各ライン期間内の前半の略1/2ライン期間において行われるとともに、読出し用タイミング信号RF2に応じてなされる、フィールドメモリ部18からのディジタル映像信号DV2における各フレーム期間分を形成する二つのフィールド期間分のうちの他方に含まれる各ライン期間分についての時間軸圧縮読出しが、映像信号SV1における各ライン期間内の前半の略1/2ライン期間において行われる。
【0042】
その結果、フィールドメモリ部17から、ディジタル映像信号DV2における各フレーム期間分を形成する二つのフィールド期間分のうちの一方に含まれるライン期間分が、映像信号SV1における略1/2ライン期間に相当する時間内のディジタル映像信号に時間軸圧縮されて形成されることになる1/2ライン期間ディジタル映像信号DX2Oが、順次間欠的に得られるとともに、フィールドメモリ部18から、ディジタル映像信号DV2における各フレーム期間分を形成する二つのフィールド期間分のうちの他方に含まれるライン期間分が、映像信号SV1における略1/2ライン期間に相当する時間内のディジタル映像信号に時間軸圧縮されて形成されることになる1/2ライン期間ディジタル映像信号DX2Eが、順次間欠的に得られる。
【0043】
ラインメモリ部15から得られる1/2ライン期間ディジタル映像信号DX1は、ディジタル映像信号選択制御部24に供給され、また、フレームメモリ部16を形成するフィールドメモリ部17及びフィールドメモリ部18から夫々得られる1/2ライン期間ディジタル映像信号DX2O及び1/2ライン期間ディジタル映像信号DX2Eは、1/2ライン期間ディジタル映像信号DX2として、ディジタル映像信号選択制御部24に供給される。そして、ディジタル映像信号選択制御部24には、タイミング信号形成部21からの選択制御信号SSが供給される。
【0044】
ディジタル映像信号選択制御部24は、タイミング信号形成部21からの選択制御信号SSが低レベルをとるとき、従って、インターレース状態識別部23からの識別信号CMが正極性を有しており、映像信号入力端子10に映像信号SV1が供給されているとともに映像信号入力端子11に映像信号SV2が供給されている状態にあるとき、ラインメモリ部15からの1/2ライン期間ディジタル映像信号DX1を、信号選択部25の選択接点25Aに供給するとともに、フレームメモリ部16からの1/2ライン期間ディジタル映像信号DX2を、信号選択部25の選択接点25Cに供給し、また、タイミング信号形成部21からの選択制御信号SSが高レベルをとるとき、従って、インターレース状態識別部23からの識別信号CMが負極性を有しており、映像信号入力端子10に映像信号SV2が供給されているとともに映像信号入力端子11に映像信号SV1が供給されている状態にあるとき、ラインメモリ部15からの1/2ライン期間ディジタル映像信号DX1を、信号選択部25の選択接点25Cに供給するとともに、フレームメモリ部16からの1/2ライン期間ディジタル映像信号DX2を、信号選択部25の選択接点25Aに供給する動作を行う。そして、信号選択部25における選択接点25Aと選択接点25Cとの間に設けられた選択接点25Bには、画像ミュート信号発生部26からのディジタル画像ミュート信号DMが供給される。
【0045】
信号選択部25は、タイミング信号形成部21からの選択制御信号SMと選択制御信号SNとの両者により制御される。そして、インターレース状態識別部23からの識別信号CMが正極性を有しており、映像信号入力端子10に映像信号SV1が供給されているとともに映像信号入力端子11に映像信号SV2が供給されている状態にあるときには、タイミング信号形成部21から選択制御信号SMが信号選択部25に供給される。選択制御信号SMが供給される信号選択部25にあっては、映像信号SV1の奇数フィールド期間及び偶数フィールド期間の夫々に対応する期間において、映像信号SV1における略1/2ライン期間だけ可動接点25Dが選択接点25Aに接続され、その後、極めて短時間だけ可動接点25Dが選択接点25Bに接続され、さらに、映像信号SV1における略1/2ライン期間だけ可動接点25Dが選択接点25Cに接続される状態が繰り返される状態がとられる。
【0046】
それにより、信号選択部25においては、映像信号SV1における各奇数フィールド期間に対応して、選択接点25Aに供給される1/2ライン期間ディジタル映像信号DX1が略1/2ライン期間だけ可動接点25Dに取り出され、それに続いて、選択接点25Bに供給される画像ミュート信号DMが極めて短時間可動接点25Dに取り出された後、選択接点25Cに供給されるフレームメモリ部16におけるフィールドメモリ部17からの1/2ライン期間ディジタル映像信号DX2Oが略1/2ライン期間だけ可動接点25Dに取り出される状態が繰り返される。それにより、信号選択部25における可動接点25Dに、奇数フィールド期間分のディジタル映像信号が得られる。
【0047】
また、映像信号SV1における各偶数フィールド期間に対応して、選択接点25Aに供給される1/2ライン期間ディジタル映像信号DX1が略1/2ライン期間だけ可動接点25Dに取り出され、それに続いて、選択接点25Bに供給される画像ミュート信号DMが極めて短時間可動接点25Dに取り出された後、選択接点25Cに供給されるフレームメモリ部16におけるフィールドメモリ部18からの1/2ライン期間ディジタル映像信号DX2Eが略1/2ライン期間だけ可動接点25Dに取り出される状態が繰り返される。それにより、信号選択部25における可動接点25Dに、偶数フィールド期間分のディジタル映像信号が得られる。
【0048】
これに対して、インターレース状態識別部23からの識別信号CMが負極性を有しており、映像信号入力端子10に映像信号SV2が供給されているとともに映像信号入力端子11に映像信号SV1が供給されている状態にあるときには、タイミング信号形成部21から選択制御信号SNが信号選択部25に供給される。選択制御信号SNが供給される信号選択部25にあっては、映像信号SV1の奇数フィールド期間及び偶数フィールド期間の夫々に対応する期間において、映像信号SV1における略1/2ライン期間だけ可動接点25Dが選択接点25Aに接続され、その後、極めて短時間だけ可動接点25Dが選択接点25Bに接続され、さらに、映像信号SV1における略1/2ライン期間だけ可動接点25Dが選択接点25Cに接続される状態が繰り返される状態がとられる。
【0049】
それにより、信号選択部25においては、映像信号SV1における各奇数フィールド期間に対応して、選択接点25Aに供給されるフレームメモリ部16におけるフィールドメモリ部17からの1/2ライン期間ディジタル映像信号DX2Oが略1/2ライン期間だけ可動接点25Dに取り出され、それに続いて、選択接点25Bに供給される画像ミュート信号DMが極めて短時間可動接点25Dに取り出された後、選択接点25Cに供給される1/2ライン期間ディジタル映像信号DX1が略1/2ライン期間だけ可動接点25Dに取り出される状態が繰り返される。それにより、信号選択部25における可動接点25Dに、奇数フィールド期間分のディジタル映像信号が得られる。
【0050】
また、映像信号SV1における各偶数フィールド期間に対応して、選択接点25Aに供給されるフレームメモリ部16におけるフィールドメモリ部18からの1/2ライン期間ディジタル映像信号DX2Eが略1/2ライン期間だけ可動接点25Dに取り出されるとともに、それに続いて、選択接点25Bに供給される画像ミュート信号DMが極めて短時間可動接点25Dに取り出された後、選択接点25Cに供給される1/2ライン期間ディジタル映像信号DX1が略1/2ライン期間だけ可動接点25Dに取り出される状態が繰り返される。それにより、信号選択部25における可動接点25Dに、偶数フィールド期間分のディジタル映像信号が得られる。
【0051】
このようにして、インターレース状態識別部23からの識別信号CMが正極性を有しており、映像信号入力端子10に映像信号SV1が供給されているとともに映像信号入力端子11に映像信号SV2が供給されている状態にあるとき、及び、インターレース状態識別部23からの識別信号CMが負極性を有しており、映像信号入力端子10に映像信号SV2が供給されているとともに映像信号入力端子11に映像信号SV1が供給されている状態にあるときの夫々において、信号選択部25の可動接点25Dに導出される、奇数フィールド期間分のディジタル映像信号及び偶数フィールド期間分のディジタル映像信号は、ディジタル/アナログ変換部(D/A変換部)27に供給されて、アナログ化が施され、二画面画像表示用映像信号SZとされる。
【0052】
D/A変換部27から得られる二画面画像表示用映像信号SZは、低域通過フィルタ(LPF)28を通じてノイズ成分が除去された後、二画面画像表示部29に供給される。二画面画像表示部29は、ライン走査とフィールド走査とが行われる画像表示面を有したものとされ、その画像表示面に、映像信号SV1があらわす画像の画面と映像信号SV2があらわす画像の画面とが、垂直方向に伸びる境界線を成す、ディジタル画像ミュート信号DMに基づく画像ミュート部を挾んで、左右方向に相互隣接配置されるものとして形成される。即ち、二画面画像表示部29において、二画面画像表示用映像信号SZに基づく二画面画像表示が行われるのであり、インターレース状態識別部23からの識別信号CMが正極性を有しており、映像信号入力端子10に映像信号SV1が供給されているとともに映像信号入力端子11に映像信号SV2が供給されている状態にあるときには、図4に示される如く、ディジタル画像ミュート信号DMに基づく縦線状画像ミュート部ZMにより区画された二画面のうちの左側に映像信号SV1があらわす画像Iが表示されるとともに、二画面のうちの右側に映像信号SV2があらわす画像Nが表示される状態がとられ、また、インターレース状態識別部23からの識別信号CMが負極性を有しており、映像信号入力端子10に映像信号SV2が供給されているとともに映像信号入力端子11に映像信号SV1が供給されている状態にあるときには、図5に示される如く、ディジタル画像ミュート信号DMに基づく縦線状画像ミュート部ZMにより区画された二画面のうちの左側に映像信号SV2があらわす画像Nが表示されるとともに、二画面のうちの右側に映像信号SV1があらわす画像Iが表示される状態がとられる。
【0053】
従って、このようにして二画面画像表示部29において表示される二画面画像は、インターレース信号である映像信号SV1があらわす画像Iが、その各フレーム期間分を形成する奇数フィールド期間分及び偶数フィールド期間分のうちの一方のみに基づくものとされることになる事態が回避され、必ずその各フレーム期間分を形成する奇数フィールド期間分及び偶数フィールド期間分の両者に基づくものとされ、それにより、二画面画像を形成する二つの画像の夫々が、動きが不自然なものとされることなく、適正に得られることになる。また、二画面画像表示部29において表示される二画面画像は、常時、映像信号入力端子10に供給された映像信号SV1もしくはSV2があらわす画像が左側に配されるとともに、映像信号入力端子11に供給された映像信号SV2もしくはSV1があらわす画像が右側に配されて構成されることになり、装置の使用者が混乱を生じる事態が回避される。
【0054】
斯かるもとで、映像信号選択制御部12,タイミング信号形成部21,インターレース状態識別部23等を含む部分は、映像信号入力端子10及び11に供給される映像信号SV1及びSV2のうちの、インターレース信号である方のものである映像信号SV1を、常時、A/D変換部13に供給される第1の映像信号となすべく、映像信号SV1及びSV2についての伝送状態を制御する信号伝送制御部を構成している。
【0055】
【発明の効果】
以上の説明から明らかな如くに、本発明に係る画像表示装置にあっては、第1の映像信号の各フレーム期間分に含まれる複数のライン期間分を、ラインメモリ部を用いて時間軸圧縮することにより第1の時間軸圧縮信号を得るとともに、第2の映像信号の各フレーム期間分に含まれる複数のライン期間分を、フレームメモリ部を用いて、第1の映像信号の同期信号に同期したタイミングをもって時間軸圧縮し、第1の時間軸圧縮信号に同期した第2の時間軸圧縮信号を得て、第1及び第2の時間軸圧縮信号を合成することにより二画面画像表示用映像信号を得るにあたり、第1及び第2の映像信号とされる二つの映像信号が一方がノンインターレース信号で他方がインターレース信号とされるときには、常時、二つの映像信号のうちのインターレース信号である方のものを第1の映像信号とすべく、二つの映像信号についての伝送制御が行われる。その結果、得られる二画面画像表示用映像信号が、第1及び第2の映像信号とされる二つの映像信号のうちのインターレース信号である方のものが基準とされて形成されることになる。
【0056】
それゆえ、このような二画面画像表示用映像信号に応じて二画面画像表示部により表示される二画面画像においては、インターレース信号とされる第1の映像信号があらわす画像が、その各フレーム期間分を形成する奇数フィールド期間分及び偶数フィールド期間分のうちの一方のみに基づくものとされることになる事態が回避され、必ずその各フレーム期間分を形成する奇数フィールド期間分及び偶数フィールド期間分の両者に基づくものとされて、二画面画像を形成する二つの画像の夫々が、動きが不自然なものとされることなく、適正に得られることになる。
【図面の簡単な説明】
【図1】本発明に係る画像表示装置の一例を示すブロック構成図である。
【図2】図1に示される例の動作説明に供されるタイムチャートである。
【図3】図1に示される例の動作説明に供されるタイムチャートである。
【図4】図1に示される例の動作説明に供される二画面画像表示状態を示す概念図である。
【図5】図1に示される例の動作説明に供される二画面画像表示状態を示す概念図である。
【図6】ラインメモリを用いた映像信号の時間軸圧縮の説明に供されるタイムチャートである。
【図7】フレームメモリを用いた映像信号の時間軸圧縮の説明に供されるタイムチャートである。
【符号の説明】
10,11 映像信号入力端子
12 映像信号選択制御部
13,14 A/D変換部
15 ラインメモリ部
16 フレームメモリ部
17,18 フィールドメモリ部
19,20 同期信号分離部
21,22 タイミング信号形成部
23 インターレース状態識別部
24 ディジタル映像信号選択制御部
25 信号選択部
26 画像ミュート信号発生部
27 D/A変換部
28 LPF
29 二画面画像表示部
[0001]
TECHNICAL FIELD OF THE INVENTION
The present invention relates to an image display device that displays an image represented by each of two independent video signals on a display surface of one image display unit as a two-screen image.
[0002]
[Prior art]
A two-screen image display system that displays images represented by two independent video signals on an image display surface using one image display device has been proposed as a part of diversification of image information provision. . In such a two-screen image display system, for example, an image display device having an image display surface on which horizontal scanning (line scanning) and vertical scanning (field scanning) are performed is used. On the surface, screens of images represented by each of the two video signals are formed as being arranged adjacent to each other in the line scanning direction, that is, in the left-right direction.
[0003]
As described above, when displaying a two-screen image in which two screens are arranged adjacent to each other in the left-right direction on the image display surface of the image display device, for example, the dimensions of the two screens in the line scanning direction are substantially equal. Therefore, an image represented by the first video signal, which is one of the two video signals, is displayed on the left half of the image display surface, and the two video signals of the two video signals are displayed on the right half of the image display surface. Assuming that an image represented by the other second video signal is displayed, the display video signal supplied to the image display device has each line period corresponding to one line period (1H) of the first video signal. Time-axis-compressed video signal obtained by compressing the time-axis of the first video signal into approximately 1/2 line period (0.5 H) and the time-axis compressed video obtained by compressing one line period of the second video signal into approximately 1/2 line period Combine with signal to form Need to be done.
[0004]
In order to obtain such a two-screen image display video signal, for example, a first video signal is divided into each line period using a line memory capable of writing and reading for one line period of the video signal. Is processed so as to be time-axis-compressed in approximately 1/2 line period, thereby obtaining a first time-axis-compressed video signal, and two 1-field periods (1V) of the video signal (odd field period). The second video signal is transferred for each frame period by using a frame memory that can be written and read for one frame period (2V) formed continuously for each frame period. The second time-axis compressed video signal is obtained by performing processing so that the minutes are compressed on the time axis in approximately 1/2 line period, and the first time-axis compressed video signal and the second time-axis compressed video signal are obtained. Combine with Approach is taken.
[0005]
To obtain the first time-axis compressed video signal, the first video signal is sequentially written to the line memory for one line period, and the written video signal for each one line period is written from the line memory. The reading is performed with a reading time corresponding to approximately 1/2 line period, and at this time, the reading time is selected such that the start time coincides with the end time of the writing time for one line period of the first video signal. . That is, as shown by broken lines in FIG. 6 (horizontal axis: time, vertical axis: line memory address), each line period of the first video signal is sequentially written to the line memory, and in FIG. As shown, each written line period is read. In FIG. 6, reading for each line period indicated by a solid line is started at the time when writing for the line period is completed, and is performed at approximately twice the writing speed, and substantially for the line period. Is completed approximately 1/2 line period after the completion of the writing of the whole. Therefore, the reading for each line period from the line memory is performed intermittently at intervals corresponding to approximately 1/2 line period at intervals corresponding to approximately 1/2 line period. Thereby, a first time-axis compressed video signal is obtained from the line memory.
[0006]
To obtain the second time-axis compressed video signal, an odd field period and an even field period forming each frame period of the second video signal are sequentially written into the frame memory. Then, the video signal for each line period included in each frame period of the second video signal written therein is read from the frame memory with a read time corresponding to approximately 1/2 line period. Thereby, a time axis compressed video signal for each frame period of the second video signal is obtained as a second time axis compressed video signal from the frame memory.
[0007]
In this way, the first time-axis compressed video signal obtained from the line memory and the second time-axis compressed video signal obtained from the frame memory are, for example, 各 each of the first time-axis compressed video signal. The 期間 line periods in the second time-axis compressed video signal are connected to the line periods, respectively, so that each line period is formed. Thereby, the first half of each line period is a first time-axis compressed video signal based on the first video signal, and the second half is a second time-axis compressed video signal based on the second video signal. A video signal for two-screen image display is formed.
[0008]
Under such circumstances, since the first video signal and the second video signal are independent of each other and are not in a mutually synchronized state, the first video signal and the second video signal are not synchronized with each other. The state of synchronization between the axis compressed video signal and the second time axis compressed video signal becomes a problem. Therefore, for example, the writing of the first video signal to the line memory is performed in accordance with the timing signal formed based on the synchronization signal included in the first video signal, and the frame memory of the second video signal is written. Is written in accordance with a timing signal formed on the basis of a synchronization signal included in the second video signal, while reading from the line memory for each line period of the first video signal, and The reading of each line period included in each frame period of the second video signal from the frame memory is performed in accordance with the timing signal formed based on the synchronization signal included in the first video signal. A first time axis compressed video signal obtained from the line memory and a second time obtained from the frame memory. Compressed video signal and is placed in a mutually synchronized state.
[0009]
In this manner, with respect to the second video signal, writing to the memory unit is performed according to the timing signal formed based on the synchronization signal included in the second video signal, and is written every line period from the memory unit. Since reading is performed in accordance with a timing signal formed based on a synchronization signal included in the first video signal which is not synchronized with the second video signal, writing and reading of the second video signal are performed by using a frame. A memory is used.
[0010]
[Problems to be solved by the invention]
When the two-screen image display video signal is formed as described above, the writing of the second video signal for each frame period in the frame memory is performed by the synchronization signal included in the second video signal. The read operation for the line period included in each written frame period is performed based on the synchronization signal included in the first video signal written to the line memory. This is performed according to the timing signal formed. Therefore, when the first video signal is a non-interlaced signal that is not a video signal (interlaced signal) based on the interlaced system, and the second video signal is an interlaced signal, the interlaced signal written in the frame memory is stored in the frame memory. Is read out for the line period included in each frame period of the second video signal according to the timing signal formed based on the synchronization signal included in the first video signal which is a non-interlace signal. become.
[0011]
In this case, the first video signal that is a non-interlace signal has two field periods forming each frame period, and the first video signal has an odd field period that forms each frame period of the second video signal that is an interlace signal. There is no difference in the synchronous relationship as seen in the period for the even field period and the synchronous condition is the same. Therefore, in each frame period of the second video signal, which is an interlaced signal written from the frame memory, formed based on the synchronization signal included in the first video signal, which is a non-interlaced signal, The timing signal for reading the included line period is the same for each field period in the first video signal and is obtained.
[0012]
As a result, reading of the line period included in each frame period of the second video signal which is the interlace signal written therein from the frame memory is performed by the synchronization signal included in the first video signal which is the non-interlace signal. According to the timing signal formed based on this, the line period included in one of the two field periods forming each frame period of the second video signal written in the frame memory is repeatedly read. The reading is not performed for the line period included in the other of the two field periods forming the respective frame periods of the second video signal written in the frame memory. Become.
[0013]
That is, the writing of each frame period of the second video signal into the frame memory for each line period included therein is performed, for example, by a broken line in FIG. 7 (horizontal axis: time, vertical axis: frame memory line address). As shown by, the memory area corresponding to the line addresses 0 to Af (Af corresponds to the number of line periods in one frame period) is used for writing, and is also written from the frame memory. As shown by the solid line in FIG. 7, the reading of the second video signal for each line period included in each frame period is performed by reading the line address from 0 to Af / 2 (Af is a 1/2 frame period, that is, (Corresponding to the number of line periods in one field period) is repeated twice with the memory area corresponding to the read target as a read target. Therefore, in this case, of the line periods included in each frame period of the second video signal written in the frame memory, only those included in the odd field period are repeatedly read twice. The data included in the even field period is not read.
[0014]
Therefore, the second time-axis compressed video signal obtained from the frame memory is based on only the odd field period of the odd field period and the even field period forming each frame period of the second video signal. Of the two-screen image displayed by the image display device based on the two-screen image display video signal including the second time-axis compressed video signal. There is a risk that the vertical resolution of the image based on the image will be reduced and the motion will be unnatural.
[0015]
In view of such a point, the present invention uses the line memory unit to convert the first video signal into a signal obtained by compressing the time axis of each line period into approximately 1/2 line period, thereby achieving the first video signal. A time-base compressed video signal is obtained, and a synchronization signal included in the first video signal is set to a reference timing. By making each line period time-axis-compressed into approximately 1/2 line period, a second time-axis compressed video signal is obtained, and the first time-axis compressed video signal and the second time-axis compressed video signal are obtained. In obtaining a two-screen image display video signal by combining the video signal and the video signal, one of the two video signals, which are the first video signal and the second video signal, is a non-interlaced signal and the other is an interlaced signal. If it is Also, the two-screen image display video signal formed based on the two video signals, any of the two-screen image displayed by the image display unit based thereon, without lowering the vertical resolution In addition, the present invention provides an image display device capable of preventing an image having an unnatural motion or the like.
[0016]
[Means for Solving the Problems]
An image display device according to the present invention includes first and second video signal input terminals to which two video signals, which are first and second video signals, are supplied, and each line period of the first video signal. The video signal for the first さ れ る line period formed by performing the time axis compressed reading for the minute is sequentially included intermittently, and is included in each frame period of the second video signal. A frame memory unit in which video signals for a second ラ イ ン line period formed by performing time-axis compression reading for the line period are intermittently obtained, and a first 1/2 obtained from the line memory unit. A signal selection unit for extracting a video signal for two line periods and a video signal for a second half line period obtained from the frame memory unit to form a display video signal, and a display obtained from the signal selection unit According to the video signal The first and second video signals are supplied to the first and second video signal input terminals under the provision of a two-screen image display unit for displaying a two-screen image corresponding to an image represented by each of the first and second video signals. When one of the two video signals is a non-interlaced signal and the other is an interlaced signal, the two video signals are used so that the one of the two video signals which is the interlaced signal always becomes the first video signal. And a signal transmission control unit for controlling the transmission state of
[0017]
In the image display device according to the present invention configured as described above, the video signal supplied to the first video signal input terminal by the signal transmission control unit is an interlace signal, and the second video signal When the video signal supplied to the signal input terminal is a non-interlace signal, the video signal which is the interlace signal supplied to the first video signal input terminal is converted to the first video signal and stored in the line memory unit. The supplied video signal, which is a non-interlace signal supplied to the second video signal input terminal, is supplied to the frame memory unit as a second video signal, and is supplied to the first video signal input terminal. The video signal supplied to the second video signal input terminal is a non-interlace signal and the video signal supplied to the second video signal input terminal is an interlace signal. Is supplied to the line memory unit as a first video signal, and the video signal that is a non-interlace signal supplied to the first video signal input terminal is: Transmission control is performed on two video signals supplied to the first and second video signal input terminals, which are supplied to the frame memory unit as second video signals.
[0018]
Thereby, when one of the two video signals supplied to the first and second video signal input terminals is a non-interlace signal and the other is an interlace signal, the two video signals of the two video signals are always output. The one that is the interlaced signal is used as the first video signal, and the time axis compression reading for each line period is performed in the line memory unit to form the video signal for the first half line period. And the non-interlaced signal of the two video signals is used as the second video signal, and the frame memory unit reads and compresses the time axis for the line period included in each frame period. To form a video signal for the second half line period.
[0019]
As a result, the signal selector supplies the video signal for the first 1/2 line period obtained from the line memory unit and the video signal for the second 1/2 line period obtained from the frame memory unit. The display video signal (a dual-screen image display video signal) is a first video signal, that is, an interlace signal of two video signals supplied to the first and second video signal input terminals. Are formed on the basis of. Therefore, in the two-screen image displayed by the two-screen image display unit in response to such a two-screen image display video signal, an image represented by the first video signal that is an interlace signal is provided for each frame period. Is prevented from being based on only one of the odd field period and the even field period forming the frame period, and the odd field period and the even field period forming the respective frame periods are necessarily used. Based on both, each of the two images forming the two-screen image can be properly obtained without lowering the vertical resolution and without making the motion unnatural. Become.
[0020]
BEST MODE FOR CARRYING OUT THE INVENTION
FIG. 1 shows an example of an image display device according to the present invention.
[0021]
In the example shown in FIG. 1, two independent video signals SV1 and SV2 are supplied to video signal input terminals 10 and 11, respectively. At this time, the video signal SV1 is supplied to the video signal input terminal 10 and the video signal SV2 is supplied to the video signal input terminal 11, or the video signal SV1 is supplied to the video signal input terminal 11 and the video signal SV2 is supplied to the video signal input terminal 10. The video signals SV1 and SV2 are in such a relationship that one of them, for example, the video signal SV1 is an interlace signal, and the other of them, that is, the video signal SV2 is a non-interlace signal.
[0022]
The video signals SV1 and SV2 from the video signal input terminals 10 and 11 are supplied to a video signal selection control unit 12. The video signal selection control unit 12 outputs the video signal SV1, which is an interlace signal, of the video signals SV1 and SV2 when the video signal SV1 is supplied through the video signal input terminal 10 or when the video signal SV1 is supplied through the video signal input terminal 11. In this case, the video signal SV2, which is a non-interlace signal of the video signals SV1 and SV2, is supplied to the analog / digital converter (A / D converter) 13 as the first video signal. Regarding the video signals SV1 and SV2 to be supplied to the A / D converter 14 as the second video signal both when supplied through the input terminal 11 and when supplied through the video signal input terminal 10. Is performed.
[0023]
The video signal SV1 supplied to the A / D conversion unit 13 is digitized in the A / D conversion unit 13, converted into a digital video signal DV1, and supplied to the line memory unit 15. The video signal SV2 supplied to the A / D converter 14 is digitized in the A / D converter 14, converted into a digital video signal DV2, and supplied to the frame memory 16. The frame memory unit 16 includes a field memory unit 17 and a field memory unit 18.
[0024]
In addition, the video signal SV1 obtained from the video signal selection control unit 12 is supplied to the synchronization signal separation unit 19, and the video signal SV2 from the video signal selection control unit 12 is supplied to the synchronization signal separation unit 20. In the synchronizing signal separating section 19, a horizontal synchronizing signal (line synchronizing signal) PH1 and a vertical synchronizing signal (field synchronizing signal) PV1 included in the video signal SV1 are separated and supplied to the timing signal forming section 21. Similarly, in the synchronizing signal separating section 20, the horizontal synchronizing signal PH2 and the vertical synchronizing signal PV2 included in the video signal SV2 are separated and supplied to the timing signal forming section 22.
[0025]
Further, both the video signal SV1 from the video signal input terminal 10 and the video signal SV2 from the video signal input terminal 11 or the video signal SV2 from the video signal input terminal 10 and the video signal SV1 from the video signal input terminal 11 Both are supplied to the interlace state identification unit 23. The interlace state identification unit 23 identifies whether the video signal (video signal SV1 or SV2) from the video signal input terminal 10 is an interlace signal or a non-interlace signal, and The video signal (video signal SV2 or video signal SV1) is identified as an interlace signal or a non-interlace signal. Then, an identification signal CM representing the identification result is supplied from the interlace state identification unit 23 to the timing signal formation unit 21.
[0026]
The identification signal CM obtained from the interlace state identification unit 23 is such that the video signal from the video signal input terminal 10 is an interlace signal and the video signal from the video signal input terminal 11 is a non-interlace signal, When the video signal SV1 is being supplied to the input terminal 10 and the video signal SV2 is being supplied to the video signal input terminal 11, the signal is, for example, a signal having a positive polarity. Is a non-interlace signal and the video signal from the video signal input terminal 11 is an interlace signal, that is, the video signal SV2 is supplied to the video signal input terminal 10 and the video signal When the video signal SV1 is being supplied, the signal is, for example, a signal having a negative polarity.
[0027]
When both the video signal from the video signal input terminal 10 and the video signal from the video signal input terminal 11 are interlaced signals or non-interlaced signals, that is, for example, the video signal is supplied to both the video signal input terminals 10 and 11. When the state where SV1 is supplied or the state where the video signal SV2 is supplied to both of the video signal input terminals 10 and 11 are taken, the identification signal CM from the interlaced state identification unit 23 has, for example, a positive polarity. It is assumed to have.
[0028]
In the timing signal forming section 21, the write timing signal WL and the read timing signal RL for the line memory section 15 which are synchronized with the horizontal synchronizing signal PH1 and the vertical synchronizing signal PV1 from the synchronizing signal separating section 19, respectively. , A read timing signal RF1 for the field memory unit 17, a read timing signal RF2 for the field memory unit 18, and selection control signals SS, SM and SN. At this time, when the identification signal CM from the interlace state identification unit 23 has a positive polarity, the read timing signal RL supplied to the line memory unit 15 is The time axis compressed reading is performed in the first half of each line period of the video signal SV1 in a substantially half line period, and the read timing signal RF1 supplied to the field memory unit 17 is supplied to the field memory unit 17. The time-axis compressed reading of the signal written therein from the unit 17 is performed in the latter half of each line period of the video signal SV1, and is supplied to the field memory unit 18. The read timing signal RF2 to be written is written to it from the field memory unit 18. The time warp readout for filled-in signals, are used to perform in substantially half line period in the second half within each line period of the video signal SV1.
[0029]
On the other hand, when the identification signal CM from the interlace state identification unit 23 has a negative polarity, the read timing signal RL supplied to the line memory unit 15 is the time for the signal written to it from the line memory unit 15. The axis compression readout is performed in the latter half of each line period of the video signal SV1 in a substantially 1/2 line period. The readout timing signal RF1 supplied to the field memory unit 17 is supplied to the field memory unit The time-base compression reading of the signal written therein from 17 is performed in the first half of each line period of the video signal SV1, which is supplied to the field memory unit 18. The read timing signal RF2 is written to the The time warp readout for Mareta signals, are used to perform in substantially half line period of the first half in each line period of the video signal SV1.
[0030]
Further, in the timing signal forming section 21, when the identification signal CM from the interlaced state identification section 23 has a positive polarity, the selection control signal SS and the selection control signal SM having a low level are sent out. When the identification signal CM from the interlace state identification unit 23 has a negative polarity, the selection control signal SS and the selection control signal SN which take a high level are transmitted.
[0031]
The selection control signal SS obtained from the timing signal forming unit 21 is supplied to the video signal selection control unit 12. When the selection control signal SS takes a low level, the identification signal CM from the interlace state identification unit 23 has a positive polarity, and the video signal selection control unit 12 outputs the video signal SV1 to the video signal input terminal 10. When being supplied and the video signal SV2 is being supplied to the video signal input terminal 11, the video signal SV1 from the video signal input terminal 10 is supplied to the A / D converter 13 and the video signal input terminal 11 is supplied. Is supplied to the A / D converter 14. When the selection control signal SS takes a high level, the identification signal CM from the interlace state identification section 23 has a negative polarity, and the video signal selection control section 12 When SV2 is supplied and the video signal SV1 is supplied to the video signal input terminal 11, the video signal SV2 from the video signal input terminal 10 is supplied to the A / D converter 14 and the video signal input is performed. The video signal SV1 from the terminal 11 is supplied to the A / D converter 13.
[0032]
In the timing signal forming section 22, the write timing signal WF1 for the field memory section 17 and the write timing signal WF1 for the field memory section 18 which are to be synchronized with the horizontal synchronization signal PH2 and the vertical synchronization signal PV2 from the synchronization signal separating section 20. A write timing signal WF2 is formed. The write timing signal WF1 supplied to the field memory unit 17 is for sequentially writing one of two field periods forming each frame period of the digital video signal DV2 to the field memory unit 17. The write timing signal WF2 supplied to the field memory unit 18 sequentially writes the other of the two field periods forming each frame period of the digital video signal DV2 into the field memory unit 18. It is meant for.
[0033]
In the line memory unit 15 to which the digital video signal DV1 from the A / D conversion unit 13 is supplied, the write timing signal WL and the read timing signal RL from the timing signal forming unit 21 are supplied, and the write timing signal WL , The digital video signal DV1 is sequentially written for one line period at a time, and the written digital video signal DV1 for each line period corresponds to approximately 1/2 line period according to the read timing signal RL. The time axis is compressed and read out with the readout time.
[0034]
At this time, when the identification signal CM from the interlace state identification unit 23 has a positive polarity, that is, the video signal SV1 is supplied to the video signal input terminal 10 and the video signal SV2 is supplied to the video signal input terminal 11. In the state of being supplied, the read timing signal RL sets the read time corresponding to approximately 1/2 line period to the end of the write time for one line period of the digital video signal DV1 whose start point is read. The time is set to be approximately the half line period in the first half of each line period in the video signal SV1, which coincides with the time point. When the identification signal CM from the interlace state identification unit 23 has a negative polarity, that is, the video signal SV2 is supplied to the video signal input terminal 10 and the video signal SV1 is supplied to the video signal input terminal 11. In this state, the read timing signal RL sets the read time corresponding to approximately 1/2 line period to the end point of the write time for one line period of the digital video signal DV1 whose end point is read. , The latter half of each line period in the video signal SV1.
[0035]
Therefore, the writing and the time axis compression reading of the digital video signal DV1 in the line memory unit 15 are performed when the identification signal CM from the interlace state identification unit 23 has a positive polarity, that is, when the video signal is input to the video signal input terminal 10. When the signal SV1 is supplied and the video signal SV2 is supplied to the video signal input terminal 11, as shown by a broken line in FIG. 2 (horizontal axis: time, vertical axis: line memory address). The digital video signal DV1 is sequentially written for each line period, and as shown by the solid line in FIG. 2, the writing is performed in a state where each written line period is compressed on the time axis and read. That is, the time axis compressed reading of the digital video signal DV1 for each line period is started when all of the line period is written, and is performed at a speed approximately twice as fast as the writing speed. The processing is terminated when two line periods have elapsed.
[0036]
When the identification signal CM from the interlace state identification unit 23 has a negative polarity, that is, the video signal SV2 is supplied to the video signal input terminal 10 and the video signal SV1 is supplied to the video signal input terminal 11. In this state, as shown by broken lines in FIG. 3 (horizontal axis: time, vertical axis: line memory address), each line period of the digital video signal DV1 is sequentially written, and in FIG. As shown by a solid line, the writing is performed in a state where each written line period is read out after being compressed on the time axis. That is, the time axis compressed reading of the digital video signal DV1 for each line period is started when approximately 1/2 of the line period is written, and is performed at a speed approximately twice as fast as the writing speed. At the time when approximately 1/2 line period has elapsed, the writing is completed when all the writing for the line period is completed.
[0037]
As a result, the time-axis compressed reading for each line period from the line memory unit 15 is performed intermittently at intervals corresponding to approximately 1/2 line periods at intervals corresponding to approximately 1/2 line periods. From the line memory unit 15, a half line period formed by compressing the digital video signal DV1 into a digital video signal within a time corresponding to approximately a half line period in a time axis is formed. The digital video signal DX1 is obtained sequentially and intermittently.
[0038]
On the other hand, in the frame memory unit 16 to which the digital video signal DV2 from the A / D conversion unit 14 is supplied, the digital video signal DV2 is supplied to both the field memory unit 17 and the field memory unit 18. The field memory unit 17 is supplied with the write timing signal WF1 from the timing signal forming unit 22 and the read timing signal RF1 from the timing signal forming unit 21.
[0039]
Thus, in the field memory unit 17, one of the two field periods forming each frame period in the digital video signal DV2 is replaced with a plurality of line periods included in the digital video signal DV2 in accordance with the write timing signal WF1. Each line is written sequentially in accordance with the read timing signal RF1, and the written line period is compressed in time axis with a read time corresponding to approximately 1/2 line period in the video signal SV1, and read. Further, in the field memory unit 18, the other of the two field periods forming each frame period in the digital video signal DV2 is changed by a plurality of line periods included in the digital video signal DV2 in accordance with the write timing signal WF2. In addition to the sequential writing, in accordance with the read timing signal RF2, each written line period is read out after being compressed on a time axis with a read time corresponding to approximately 1/2 line period in the video signal SV1. That is, in the field memories 17 and 18, the time axis compression reading is performed for each line period included in each of the two field periods forming each frame period in the digital video signal DV2.
[0040]
In this case, when the identification signal CM from the interlace state identification unit 23 has a positive polarity, that is, the video signal SV1 is supplied to the video signal input terminal 10 and the video signal SV2 is supplied to the video signal input terminal 11. Is supplied, one of the two field periods forming each frame period in the digital video signal DV2 from the field memory unit 17 is performed in response to the read timing signal RF1. The time axis compressed reading for each line period is performed in the latter half of each line period in the video signal SV1, and is performed in response to the read timing signal RF2. Of the digital video signal DV2 from Time warp readout for each line period contained in the other of the field period is carried out in substantially half line period in the second half within each line period of the video signal SV1.
[0041]
When the identification signal CM from the interlace state identification unit 23 has a negative polarity, that is, the video signal SV2 is supplied to the video signal input terminal 10 and the video signal SV1 is supplied to the video signal input terminal 11. In the digital video signal DV2 from the field memory unit 17, each frame included in one of two field periods forming each frame period, which is performed in response to the read timing signal RF1. The time axis compressed reading for the line period is performed in the first half of each line period of the video signal SV1 in approximately the half line period, and is performed in response to the read timing signal RF2 from the field memory unit 18. Two filters forming each frame period in the digital video signal DV2. Time warp readout for each line period contained in the other of the field period is carried out in substantially half line period of the first half in each line period of the video signal SV1.
[0042]
As a result, from the field memory unit 17, the line period included in one of the two field periods forming each frame period in the digital video signal DV2 corresponds to substantially a half line period in the video signal SV1. A half line period digital video signal DX2O, which is formed by being compressed on the time axis into a digital video signal within a given time, is sequentially and intermittently obtained. The line period included in the other of the two field periods forming the frame period is formed by being compressed on the time axis into a digital video signal within a time corresponding to approximately 1/2 line period in the video signal SV1. The digital video signal DX2E, which is a half line period, It is.
[0043]
The half-line period digital video signal DX1 obtained from the line memory unit 15 is supplied to the digital video signal selection control unit 24, and is obtained from the field memory unit 17 and the field memory unit 18 forming the frame memory unit 16, respectively. The obtained 1/2 line period digital video signal DX2O and 1/2 line period digital video signal DX2E are supplied to the digital video signal selection control section 24 as a 1/2 line period digital video signal DX2. Then, the selection control signal SS from the timing signal forming unit 21 is supplied to the digital video signal selection control unit 24.
[0044]
When the selection control signal SS from the timing signal forming unit 21 has a low level, the digital video signal selection control unit 24 determines that the identification signal CM from the interlace state identification unit 23 has a positive polarity. When the video signal SV1 is being supplied to the input terminal 10 and the video signal SV2 is being supplied to the video signal input terminal 11, the digital video signal DX1 from the line memory unit 15 for the half line period is output. The digital video signal DX2 from the frame memory unit 16 is supplied to the selection contact 25A of the signal selection unit 25, and the digital video signal DX2 from the frame memory unit 16 is supplied to the selection contact 25C of the signal selection unit 25. When the selection control signal SS takes a high level, therefore, the identification signal CM from the interlace state identification unit 23 is When the video signal SV2 is supplied to the video signal input terminal 10 and the video signal SV1 is supplied to the video signal input terminal 11, it has a half An operation of supplying the line period digital video signal DX1 to the selection contact 25C of the signal selection unit 25 and supplying the half line period digital video signal DX2 from the frame memory unit 16 to the selection contact 25A of the signal selection unit 25. I do. The digital image mute signal DM from the image mute signal generator 26 is supplied to the selection contact 25B provided between the selection contact 25A and the selection contact 25C in the signal selection unit 25.
[0045]
The signal selection unit 25 is controlled by both the selection control signal SM and the selection control signal SN from the timing signal forming unit 21. The identification signal CM from the interlace state identification unit 23 has a positive polarity, and the video signal SV1 is supplied to the video signal input terminal 10 and the video signal SV2 is supplied to the video signal input terminal 11. In the state, the selection control signal SM is supplied from the timing signal forming unit 21 to the signal selecting unit 25. In the signal selection section 25 to which the selection control signal SM is supplied, the movable contact 25D is provided for only about 1/2 line period of the video signal SV1 in the periods corresponding to the odd field period and the even field period of the video signal SV1. Is connected to the selection contact 25A, then the movable contact 25D is connected to the selection contact 25B for a very short time, and further, the movable contact 25D is connected to the selection contact 25C for approximately 1/2 line period of the video signal SV1. Is repeated.
[0046]
Accordingly, in the signal selection section 25, the digital video signal DX1 supplied to the selection contact 25A for the half-line period corresponding to each odd field period in the video signal SV1 is moved by the movable contact 25D for approximately 1/2 line period. Then, after the image mute signal DM supplied to the selection contact 25B is extracted to the movable contact 25D for a very short time, the image mute signal DM is supplied from the field memory unit 17 in the frame memory unit 16 supplied to the selection contact 25C. The state where the digital video signal DX2O for 1/2 line period is taken out to the movable contact 25D for approximately 1/2 line period is repeated. Thus, a digital video signal for an odd field period is obtained at the movable contact 25D in the signal selection unit 25.
[0047]
Also, corresponding to each even field period in the video signal SV1, the half-line period digital video signal DX1 supplied to the selection contact 25A is extracted to the movable contact 25D for approximately 1/2 line period, and subsequently, After the image mute signal DM supplied to the selection contact 25B is taken out to the movable contact 25D for a very short time, a 1/2 line period digital video signal from the field memory unit 18 in the frame memory unit 16 supplied to the selection contact 25C. The state where the DX2E is taken out to the movable contact 25D for approximately 1/2 line period is repeated. Thereby, a digital video signal for an even-numbered field period is obtained at the movable contact 25D in the signal selection unit 25.
[0048]
On the other hand, the identification signal CM from the interlace state identification unit 23 has a negative polarity, and the video signal SV2 is supplied to the video signal input terminal 10 and the video signal SV1 is supplied to the video signal input terminal 11. In this state, the selection control signal SN is supplied from the timing signal forming unit 21 to the signal selecting unit 25. In the signal selection unit 25 to which the selection control signal SN is supplied, the movable contact 25D is provided for only about 1/2 line period of the video signal SV1 in the periods corresponding to the odd field period and the even field period of the video signal SV1. Is connected to the selection contact 25A, then the movable contact 25D is connected to the selection contact 25B for a very short time, and further, the movable contact 25D is connected to the selection contact 25C for approximately 1/2 line period of the video signal SV1. Is repeated.
[0049]
As a result, in the signal selection section 25, the digital video signal DX2O from the field memory section 17 in the frame memory section 16 which is supplied to the selection contact 25A, corresponding to each odd field period in the video signal SV1. Is taken out to the movable contact 25D for approximately 1/2 line period, and subsequently, the image mute signal DM supplied to the selection contact 25B is taken out to the movable contact 25D for a very short time, and then supplied to the selection contact 25C. The state where the digital video signal DX1 is taken out to the movable contact 25D for about 1/2 line period is repeated. Thus, a digital video signal for an odd field period is obtained at the movable contact 25D in the signal selection unit 25.
[0050]
Also, corresponding to each even-numbered field period in the video signal SV1, the half-line period digital video signal DX2E from the field memory unit 18 in the frame memory unit 16 supplied to the selection contact 25A is supplied for only approximately 1/2 line period. After being taken out to the movable contact 25D, the image mute signal DM supplied to the selection contact 25B is taken out to the movable contact 25D for a very short time, and then the digital video signal is supplied to the selection contact 25C for a half line period. The state where the signal DX1 is taken out to the movable contact 25D only for about 1/2 line period is repeated. Thereby, a digital video signal for an even-numbered field period is obtained at the movable contact 25D in the signal selection unit 25.
[0051]
Thus, the identification signal CM from the interlace state identification unit 23 has a positive polarity, and the video signal SV1 is supplied to the video signal input terminal 10 and the video signal SV2 is supplied to the video signal input terminal 11. And the identification signal CM from the interlace state identification unit 23 has a negative polarity, the video signal SV2 is supplied to the video signal input terminal 10 and the video signal input terminal 11 In each of the states where the video signal SV1 is supplied, the digital video signal for the odd field period and the digital video signal for the even field period, which are led to the movable contact 25D of the signal selection unit 25, are digital / digital. It is supplied to an analog conversion section (D / A conversion section) 27 to be converted into an analog signal. It is.
[0052]
The two-screen image display video signal SZ obtained from the D / A conversion unit 27 is supplied to a two-screen image display unit 29 after noise components are removed through a low-pass filter (LPF) 28. The two-screen image display unit 29 has an image display surface on which line scanning and field scanning are performed, and on the image display surface, a screen of an image represented by the video signal SV1 and a screen of an image represented by the video signal SV2. Are formed adjacent to each other in the left-right direction with an image mute portion based on the digital image mute signal DM forming a boundary line extending in the vertical direction interposed therebetween. That is, in the two-screen image display unit 29, two-screen image display based on the two-screen image display video signal SZ is performed, and the identification signal CM from the interlace state identification unit 23 has a positive polarity. When the video signal SV1 is being supplied to the signal input terminal 10 and the video signal SV2 is being supplied to the video signal input terminal 11, as shown in FIG. 4, a vertical line based on the digital image mute signal DM is formed. The image I representing the video signal SV1 is displayed on the left side of the two screens partitioned by the image mute unit ZM, and the image N representing the video signal SV2 is displayed on the right side of the two screens. Also, the identification signal CM from the interlace state identification section 23 has a negative polarity, and the video signal SV2 is supplied to the video signal input terminal 10. When the video signal SV1 is supplied to the video signal input terminal 11 and the video signal SV1 is supplied to the video signal input terminal 11, as shown in FIG. , The image N representing the video signal SV2 is displayed on the left side, and the image I representing the video signal SV1 is displayed on the right side of the two screens.
[0053]
Accordingly, the two-screen image displayed on the two-screen image display unit 29 in this manner is such that the image I represented by the video signal SV1, which is an interlaced signal, is formed by the odd field period and the even field period forming each frame period. Is avoided, and is based on both the odd field period and the even field period that form each of the frame periods. Each of the two images forming the screen image can be properly obtained without making the movement unnatural. In the two-screen image displayed on the two-screen image display unit 29, an image represented by the video signal SV1 or SV2 supplied to the video signal input terminal 10 is always arranged on the left side, and the two-screen image is displayed on the video signal input terminal 11. Since the image represented by the supplied video signal SV2 or SV1 is arranged on the right side, it is possible to avoid a situation in which the user of the apparatus is confused.
[0054]
Under such circumstances, the portion including the video signal selection control unit 12, the timing signal formation unit 21, the interlace state identification unit 23, and the like is a part of the video signals SV1 and SV2 supplied to the video signal input terminals 10 and 11, Signal transmission control for controlling the transmission state of the video signals SV1 and SV2 so that the video signal SV1, which is the interlace signal, is always the first video signal supplied to the A / D converter 13. Unit.
[0055]
【The invention's effect】
As is apparent from the above description, in the image display device according to the present invention, the plurality of line periods included in each frame period of the first video signal are compressed in the time axis by using the line memory unit. By doing so, a first time-axis compressed signal is obtained, and a plurality of line periods included in each frame period of the second video signal are converted into a synchronization signal of the first video signal using a frame memory unit. Time-axis compression is performed with synchronized timing, a second time-axis compression signal synchronized with the first time-axis compression signal is obtained, and the first and second time-axis compression signals are combined to form a two-screen image display. In obtaining a video signal, when one of the two video signals as the first and second video signals is a non-interlaced signal and the other is an interlaced signal, the interleaving of the two video signals is always performed. Those who are racing signal so as to the first video signal, the transmission control for the two video signals is carried out. As a result, the obtained two-screen image display video signal is formed based on the interlace signal of the two video signals, which are the first and second video signals. .
[0056]
Therefore, in the two-screen image displayed by the two-screen image display unit in response to such a two-screen image display video signal, the image represented by the first video signal, which is an interlaced signal, is displayed during each frame period. A situation that is based on only one of the odd-field period and the even-field period that form the minute is avoided, and the odd-field period and the even-field period that always form each frame period are avoided. Therefore, each of the two images forming the two-screen image can be properly obtained without making the motion unnatural.
[Brief description of the drawings]
FIG. 1 is a block diagram showing an example of an image display device according to the present invention.
FIG. 2 is a time chart for explaining the operation of the example shown in FIG. 1;
FIG. 3 is a time chart for explaining the operation of the example shown in FIG. 1;
FIG. 4 is a conceptual diagram showing a two-screen image display state used for explaining the operation of the example shown in FIG. 1;
FIG. 5 is a conceptual diagram showing a two-screen image display state used for explaining the operation of the example shown in FIG. 1;
FIG. 6 is a time chart for explaining time axis compression of a video signal using a line memory;
FIG. 7 is a time chart for explaining time axis compression of a video signal using a frame memory.
[Explanation of symbols]
10,11 video signal input terminal
12 Video signal selection control unit
13,14 A / D converter
15 Line memory section
16 Frame memory section
17, 18 Field memory section
19,20 Synchronous signal separation unit
21, 22 timing signal forming unit
23 Interlace state identification unit
24 Digital video signal selection control unit
25 signal selector
26 Image mute signal generator
27 D / A converter
28 LPF
29 Two-screen image display

Claims (6)

第1及び第2の映像信号とされる二つの映像信号が供給される第1及び第2の映像信号入力端部と、
上記第1の映像信号が1ライン期間分ずつ順次書き込まれるとともに、書き込まれた上記第1の映像信号の各ライン期間分が、上記第1の映像信号の1/2ライン期間に相当する時間内に読み出されて形成される第1の1/2ライン期間分の映像信号が順次間欠的に得られるラインメモリ部と、
上記第2の映像信号が連続する奇数フィールド期間分及び偶数フィールド期間分で成る1フレーム期間分ずつ順次書き込まれる状態がとられるとともに、書き込まれた上記第2の映像信号の各フレーム期間分に含まれるライン期間分が、上記第1の映像信号の略1/2ライン期間に相当する時間内に間欠的に読み出されて、第2の1/2ライン期間分の映像信号が順次間欠的に得られるフレームメモリ部と、
上記第1の映像信号の各ライン期間に対応する期間毎に、上記ラインメモリ部から得られる第1の1/2ライン期間分の映像信号と上記フレームメモリ部から得られる第2の1/2ライン期間分の映像信号とを選択的に取り出して、表示用映像信号を形成する信号選択部と、
該信号選択部から得られる表示用映像信号に応じて、上記第1の映像信号に基づく画像及び第2の映像信号に基づく画像に夫々対応する二画面画像を表示する二画面画像表示部と、
上記第1及び第2の映像信号入力端部に供給される二つの映像信号の一方がノンインターレース信号であって他方がインターレース信号であるとき、該二つの映像信号のうちのインターレース信号である方のものを常時上記第1の映像信号となすべく、上記二つの映像信号についての伝送状態を制御する信号伝送制御部と、
を備えて構成される画像表示装置。
First and second video signal input terminals to which two video signals serving as first and second video signals are supplied;
The first video signal is sequentially written for one line period, and each written line period of the first video signal corresponds to a half line period of the first video signal. A line memory unit for sequentially and intermittently obtaining video signals for a first 1 / line period read and formed;
In this state, the second video signal is sequentially written for each one frame period consisting of the continuous odd field period and even field period, and is included in each frame period of the written second video signal. Is read out intermittently within a time corresponding to approximately one half line period of the first video signal, and video signals for the second half line period are sequentially intermittently read out. An obtained frame memory unit;
For each period corresponding to each line period of the first video signal, the video signal for the first half line period obtained from the line memory unit and the second half obtained from the frame memory unit A signal selection unit for selectively extracting a video signal for the line period and forming a display video signal;
A two-screen image display unit that displays two-screen images corresponding to an image based on the first video signal and an image based on the second video signal, respectively, according to a display video signal obtained from the signal selection unit;
When one of the two video signals supplied to the first and second video signal input terminals is a non-interlace signal and the other is an interlace signal, the one of the two video signals which is the interlace signal is used. A signal transmission control unit that controls a transmission state of the two video signals so that the first video signal is always the first video signal;
An image display device comprising:
信号伝送制御部が、第1の映像信号入力端部に供給される映像信号及び第2の映像信号入力端部に供給される映像信号の夫々についてノンインターレース信号であるかインターレース信号であるかを識別し、識別結果をあらわす識別出力信号を発するインターレース状態識別部を備え、該インターレース状態識別部から得られる識別出力信号に応じて、上記第1の映像信号入力端部に供給される映像信号を第1の映像信号となす状態と、上記第2の映像信号入力端部に供給される映像信号を第1の映像信号となす状態とを選択的にとることを特徴とする請求項1記載の画像表示装置。The signal transmission control unit determines whether each of the video signal supplied to the first video signal input terminal and the video signal supplied to the second video signal input terminal is a non-interlace signal or an interlace signal. An interlacing state identification unit that identifies and outputs an identification output signal representing the identification result, and converts the video signal supplied to the first video signal input terminal according to the identification output signal obtained from the interlace state identification unit. 2. The method according to claim 1, wherein a state of forming the first video signal and a state of forming the first video signal from the video signal supplied to the second video signal input terminal are selectively selected. Image display device. 信号伝送制御部が、第1及び第2の映像信号入力端部に供給される二つの映像信号のうちのインターレース信号である方のものをラインメモリ部に供給し、上記二つの映像信号のうちのノンインターレース信号である方のものをフレームメモリ部に供給すべく、上記二つの映像信号についての選択制御を行う映像信号選択制御部を含んで成ることを特徴とする請求項1記載の画像表示装置。A signal transmission control unit that supplies an interlace signal of the two video signals supplied to the first and second video signal input terminals to the line memory unit, and 2. The image display according to claim 1, further comprising a video signal selection control unit that controls selection of the two video signals so as to supply the non-interlaced signal to the frame memory unit. apparatus. 信号伝送制御部が、第1の映像信号入力端部に供給される映像信号及び第2の映像信号入力端部に供給される映像信号の夫々についてノンインターレース信号であるかインターレース信号であるかを識別し、識別結果をあらわす識別出力信号を発するインターレース状態識別部を備え、映像信号選択制御部が、上記インターレース状態識別部から得られる識別出力信号に応じて、上記第1及び第2の映像信号入力端部に供給される二つの映像信号についての選択制御を行うことを特徴とする請求項3記載の画像表示装置。The signal transmission control unit determines whether each of the video signal supplied to the first video signal input terminal and the video signal supplied to the second video signal input terminal is a non-interlace signal or an interlace signal. An interlace state identification unit for identifying and generating an identification output signal representing the identification result, wherein the video signal selection control unit controls the first and second video signals in accordance with the identification output signal obtained from the interlace state identification unit. 4. The image display device according to claim 3, wherein selection control is performed on two video signals supplied to the input terminal. 信号選択部が、表示用映像信号を、第1の映像信号入力端部に供給される映像信号に基づく画像が、二画面画像表示部により表示される二画面画像のうちの配置位置が特定された一方として得られるものとして形成することを特徴とする請求項1記載の画像表示装置。The signal selecting unit specifies the display video signal, an image based on the video signal supplied to the first video signal input terminal, and an arrangement position of the two-screen image displayed by the two-screen image display unit is specified. The image display device according to claim 1, wherein the image display device is formed as one obtained as one. 信号選択部が、第1の映像信号入力端部に供給される映像信号が上記第1の映像信号とされるとき、該第1の映像信号の各ライン期間に対応する期間毎に、ラインメモリ部から得られる第1の1/2ライン期間分の映像信号とフレームメモリ部から得られる第2の1/2ライン期間分の映像信号とを順次取り出す状態をとり、また、第2の映像信号入力端部に供給される映像信号が上記第1の映像信号とされるとき、該第1の映像信号の各ライン期間に対応する期間毎に、上記第2の1/2ライン期間分の映像信号と上記第1の1/2ライン期間分の映像信号とを順次取り出す状態をとることを特徴とする請求項5記載の画像表示装置。When the video signal supplied to the first video signal input terminal is the first video signal, the signal selection unit may use a line memory for each period corresponding to each line period of the first video signal. A state where the video signal for the first 1/2 line period obtained from the frame memory section and the video signal for the second 1/2 line period obtained from the frame memory section are sequentially taken out. When the video signal supplied to the input terminal is the first video signal, the video for the second half line period is provided for each period corresponding to each line period of the first video signal. 6. The image display device according to claim 5, wherein a state is taken in which a signal and a video signal for the first half line period are sequentially taken out.
JP21039095A 1995-08-18 1995-08-18 Image display device Expired - Fee Related JP3588866B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21039095A JP3588866B2 (en) 1995-08-18 1995-08-18 Image display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21039095A JP3588866B2 (en) 1995-08-18 1995-08-18 Image display device

Publications (2)

Publication Number Publication Date
JPH0965254A JPH0965254A (en) 1997-03-07
JP3588866B2 true JP3588866B2 (en) 2004-11-17

Family

ID=16588546

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21039095A Expired - Fee Related JP3588866B2 (en) 1995-08-18 1995-08-18 Image display device

Country Status (1)

Country Link
JP (1) JP3588866B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3498662B2 (en) * 2000-01-26 2004-02-16 日本電気株式会社 Image display system

Also Published As

Publication number Publication date
JPH0965254A (en) 1997-03-07

Similar Documents

Publication Publication Date Title
JP3801242B2 (en) Reduced image display device
JP3572725B2 (en) Image display device
JP3588866B2 (en) Image display device
JP3617130B2 (en) Video signal processing circuit and image display device
JP2593721Y2 (en) Screen superimposition circuit
JPH0946611A (en) Image display device
JP2000184261A (en) Image pickup device
JP2003289553A (en) Image data processor and stereoscopic image display system
KR930006184B1 (en) Multi-scene regenerating circuit and method
JPH0965253A (en) Image display device
JPH07322300A (en) Method and device for video signal conversion and stereoscopic video image observation device
JPS61131975A (en) Picture processor
JPH01165293A (en) Stereoscopic video device
JPS61114682A (en) Image processing circuit
JPH06292152A (en) Video signal converter
JP3400649B2 (en) Image synthesizing method in monitor device and monitoring camera device
JPH06292078A (en) Divided motion picture monitor
JP3813841B2 (en) Video signal input device and image display device having the same
JP3223121B2 (en) Video signal processing device
JPH01241291A (en) Color print system for high definition picture
JP2976982B2 (en) Multiple screen configuration circuit and multiple screen configuration method
JPH1013757A (en) Image display device
JPH01149583A (en) Still picture output device
JPS62171283A (en) Multi-image circuit for picture signal
WO2005034510A1 (en) Video signal processing apparatus

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040225

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040309

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040727

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040809

LAPS Cancellation because of no payment of annual fees