JP3373431B2 - Digital broadcast receiver - Google Patents
Digital broadcast receiverInfo
- Publication number
- JP3373431B2 JP3373431B2 JP14239798A JP14239798A JP3373431B2 JP 3373431 B2 JP3373431 B2 JP 3373431B2 JP 14239798 A JP14239798 A JP 14239798A JP 14239798 A JP14239798 A JP 14239798A JP 3373431 B2 JP3373431 B2 JP 3373431B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- signal
- frequency
- digital broadcast
- intermediate frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Description
【0001】[0001]
【発明の属する技術分野】本発明は、OFDM方式で変
調されたデジタル放送を受信するデジタル放送受信装置
に関するものである。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a digital broadcast receiver for receiving digital broadcast modulated by the OFDM system.
【0002】[0002]
【従来の技術】アナログ方式のテレビ放送に比べ、同じ
周波数帯域を用いて多くのテレビ番組を送信することが
可能となるデジタル方式のテレビ放送の1つに、地上波
を用いたテレビ放送がある。また、この地上波のテレビ
放送の方式の1つに、アナログの映像信号と音声信号と
をデジタル化すると共に圧縮し、圧縮したデジタル信号
を、Orthogonal Frequency Di
vision Multplexing方式(以下、O
FDM方式と称する)でデジタル変調して送信する方式
がある。2. Description of the Related Art Terrestrial TV broadcasting is one of the digital TV broadcasting that enables more TV programs to be transmitted using the same frequency band than analog TV broadcasting. . In addition, as one of the terrestrial television broadcasting systems, an analog video signal and an audio signal are digitized and compressed, and the compressed digital signal is converted into an Orthogonal Frequency Di
Vision Multiplexing method (hereinafter referred to as O
There is a method of digitally modulating and transmitting by the FDM method).
【0003】図3は、このOFDM方式でデジタル変調
されたテレビ放送を受信するための従来技術を示してい
る。すなわち、アンテナからの信号が導かれる端子51
が接続されたチューナ回路11は、UHF帯域またはV
HF帯域のテレビジョン信号の増幅と周波数変換とを行
うことにより、第1中間周波信号を生成する。また、第
1中間周波信号は、第1中間周波増幅回路12によって
増幅された後、第2周波数変換回路13において第2中
間周波信号に変換される。そして、第2中間周波信号
は、第2中間周波信号回路14を介してA/D変換回路
15に導かれ、デジタル信号に変換される。A/D変換
回路15から出力されるデジタル信号は、OFDM復調
回路16において復調処理されると共にエラー訂正され
る。その結果得られたデジタルデータは、トランスポー
トストリームデータとして、端子52より送出される。
なお、端子52より送出されたトランスポートストリー
ムデータは、MPEG復調処理により、映像信号と音声
信号とに変換される(これを第1の従来技術とする)。FIG. 3 shows a conventional technique for receiving a television broadcast digitally modulated by the OFDM system. That is, the terminal 51 to which the signal from the antenna is guided
Is connected to the tuner circuit 11 in the UHF band or V
A first intermediate frequency signal is generated by performing amplification and frequency conversion of the HF band television signal. The first intermediate frequency signal is amplified by the first intermediate frequency amplifier circuit 12 and then converted into a second intermediate frequency signal by the second frequency conversion circuit 13. Then, the second intermediate frequency signal is guided to the A / D conversion circuit 15 via the second intermediate frequency signal circuit 14 and converted into a digital signal. The digital signal output from the A / D conversion circuit 15 is demodulated by the OFDM demodulation circuit 16 and error-corrected. The digital data obtained as a result is transmitted from the terminal 52 as transport stream data.
The transport stream data sent from the terminal 52 is converted into a video signal and an audio signal by MPEG demodulation processing (this is referred to as a first conventional technique).
【0004】また、復調信号を得るための復調手段とし
てデジタル信号処理回路を用いた従来技術として、特開
平1−245720号公報のものが提案されている。こ
の従来技術では、デジタル信号処理回路の動作クロック
と基準周波数信号との周波数比を整数比としている。ま
た、動作クロックと基準周波数信号とを位相同期させた
構成としている。そのため、動作クロックと基準周波数
信号との間のビートが減少して、S/N比の悪化や受信
感度の低下が抑制されることになる(これを第2の従来
技術とする)。Further, as a conventional technique using a digital signal processing circuit as a demodulating means for obtaining a demodulated signal, Japanese Patent Laid-Open No. 1-245720 has been proposed. In this conventional technique, the frequency ratio between the operation clock of the digital signal processing circuit and the reference frequency signal is an integer ratio. Further, the operation clock and the reference frequency signal are synchronized in phase. Therefore, the number of beats between the operation clock and the reference frequency signal is reduced, and the deterioration of the S / N ratio and the deterioration of the reception sensitivity are suppressed (this is referred to as the second conventional technique).
【0005】[0005]
【発明が解決しようとする課題】しかしながら上記技術
を用いた場合には、以下に示す問題が生じていた。すな
わち、第1の従来技術では、チューナ回路11の局部発
振回路の構成がPLLシンセサイザ22となっているた
め、PLLシンセサイザ22に基準信号を送出する基準
信号発生回路17が設けられている。また、基準信号発
生回路17の発振素子には、発振周波数の精度と安定度
とを満たすため、水晶発振素子41が用いられている。
また、OFDM復調回路16は動作の基準となる基準ク
ロックを必要とするため、OFDM復調回路16に基準
クロックを供給する基準クロック発生回路91が設けら
れている。また、基準クロック発生回路91の発振素子
には、発振周波数の精度と安定度とを満たすため、水晶
発振素子92が用いられている。つまり、基準信号発生
回路17と基準クロック発生回路91とのそれぞれに、
部品価格が極めて高価な水晶発振素子を設けた構成とな
っているため、装置の部品原価の上昇を招くとともに、
実装面積が増大するといった問題があった。また、OF
DM復調回路16の基準クロックが第1中間周波信号の
周波数に近い周波数であるため、輻射妨害が問題となっ
ていた。However, when the above technique is used, the following problems occur. That is, in the first conventional technique, the local oscillating circuit of the tuner circuit 11 has the PLL synthesizer 22. Therefore, the reference signal generating circuit 17 for sending the reference signal to the PLL synthesizer 22 is provided. Further, a crystal oscillation element 41 is used for the oscillation element of the reference signal generation circuit 17 in order to satisfy the accuracy and stability of the oscillation frequency.
Further, since the OFDM demodulation circuit 16 requires a reference clock that serves as a reference for operation, a reference clock generation circuit 91 that supplies the reference clock to the OFDM demodulation circuit 16 is provided. Further, as the oscillation element of the reference clock generation circuit 91, the crystal oscillation element 92 is used in order to satisfy the accuracy and stability of the oscillation frequency. That is, each of the reference signal generation circuit 17 and the reference clock generation circuit 91
Since it has a configuration in which a crystal oscillator element whose component price is extremely expensive is provided, it causes an increase in the component cost of the device and
There is a problem that the mounting area increases. Also, OF
Since the reference clock of the DM demodulation circuit 16 has a frequency close to the frequency of the first intermediate frequency signal, radiation interference has been a problem.
【0006】また、第2の従来技術では、基準周波数信
号に位相同期した動作クロックを得るための手段に、分
周回路を用いている。そのため、OFDM復調回路が要
求する高い周波数(40MHz)の動作クロックを生成
しようとする場合には、分周回路に供給する基準周波数
信号の周波数を、40MHzの整数倍の周波数に設定す
る必要がある。このように高い周波数を生成するために
用いる水晶発振素子は、価格が極めて高価となる。従っ
て、部品原価の低減の観点からすれば、第2の従来技術
を適用することは好ましくない。Further, in the second conventional technique, a frequency dividing circuit is used as a means for obtaining an operation clock phase-synchronized with the reference frequency signal. Therefore, in order to generate an operation clock having a high frequency (40 MHz) required by the OFDM demodulation circuit, it is necessary to set the frequency of the reference frequency signal supplied to the frequency dividing circuit to a frequency that is an integral multiple of 40 MHz. . The crystal oscillator element used to generate such a high frequency is extremely expensive. Therefore, from the viewpoint of reducing the cost of parts, it is not preferable to apply the second conventional technique.
【0007】本発明は係る問題点を解決すべく創案され
たもので、請求項1記載の発明の目的は、局部発振回路
のための基準信号を逓倍することにより得られた信号
を、OFDM復調回路の基準クロックとして用いること
によって、OFDM復調回路の基準クロックを生成する
ための水晶発振素子を不要とすることにより、部品原価
の低減、実装面積の縮小、輻射妨害の回避を可能とした
デジタル放送受信装置を提供することにある。The present invention was devised to solve the above problems, and an object of the present invention is to demodulate a signal obtained by multiplying a reference signal for a local oscillator circuit by OFDM demodulation. By using as a reference clock for the circuit, a crystal oscillator for generating the reference clock for the OFDM demodulation circuit is not required, thereby reducing the cost of parts, reducing the mounting area, and avoiding radiation interference. To provide a receiving device.
【0008】また請求項2記載の発明の目的は、上記目
的に加え、LC発振回路を電圧制御発振回路に用いたP
LLシンセサイザによって逓倍を行うことにより、逓倍
回路の部品原価を低減することのできるデジタル放送受
信装置を提供することにある。In addition to the above object, an object of the present invention as set forth in claim 2 is to provide a P oscillator using an LC oscillator circuit as a voltage controlled oscillator circuit.
An object of the present invention is to provide a digital broadcast receiving device capable of reducing the cost of parts of a frequency multiplication circuit by performing frequency multiplication by an LL synthesizer.
【0009】また請求項3記載の発明の目的は、上記目
的に加え、部品原価が安価な構成でもって、デジタル変
調されたテレビジョン信号から、映像信号と音声信号と
を示すデジタルデータを再生することのできるデジタル
放送受信装置を提供することにある。In addition to the above object, an object of the invention of claim 3 is to reproduce digital data indicating a video signal and an audio signal from a digitally modulated television signal with a structure in which parts cost is low. An object of the present invention is to provide a digital broadcast receiving device capable of doing the above.
【0010】また請求項4記載の発明の目的は、上記目
的に加え、部品原価が安価な構成でもって、デジタル変
調された地上波テレビジョン信号から、映像信号と音声
信号とを示すデジタルデータを再生することのできるデ
ジタル放送受信装置を提供することにある。In addition to the above object, an object of the invention of claim 4 is to provide digital data representing a video signal and an audio signal from a digitally modulated terrestrial television signal with a structure in which parts cost is low. An object of the present invention is to provide a digital broadcast receiving device capable of reproducing.
【0011】[0011]
【課題を解決するための手段】上記課題を解決するた
め、本発明の請求項1記載のデジタル放送受信装置は、
OFDM方式で変調されたデジタル放送を受信するデジ
タル放送受信装置において、受信した電波を第1中間周
波信号に変換する周波数変換回路内に設けられ、局部発
振信号を生成するPLLシンセサイザと、前記PLLシ
ンセサイザに基準信号を送出する基準信号発生回路と、
第1中間周波信号を周波数変換することにより得られた
第2中間周波信号をA/D変換するA/D変換回路と、
前記A/D変換回路より送出されるデジタル信号に基づ
いて、送信されたデジタルデータを復調するOFDM復
調回路と、前記基準信号を逓倍することにより、OFD
M復調回路の基準クロックを生成する逓倍回路とを備え
た構成としている。すなわち、逓倍回路は、基準信号を
逓倍することにより、基準クロックを生成するので、基
準クロックの周波数精度と安定度とは、基準信号の周波
数精度と安定度とに対応することになる。従って、OF
DM復調回路は、水晶発振素子を用いた専用の発振回路
から基準クロックを供給されるときと同一の動作を行う
ことになる。In order to solve the above problems, a digital broadcast receiving apparatus according to claim 1 of the present invention comprises:
In a digital broadcast receiving apparatus for receiving a digital broadcast modulated by the OFDM system, a PLL synthesizer provided in a frequency conversion circuit for converting a received radio wave into a first intermediate frequency signal and generating a local oscillation signal, and the PLL synthesizer. A reference signal generation circuit for transmitting a reference signal to
An A / D conversion circuit for A / D converting the second intermediate frequency signal obtained by frequency-converting the first intermediate frequency signal;
An OFD by multiplying the OFDM demodulation circuit that demodulates the transmitted digital data based on the digital signal transmitted from the A / D conversion circuit and the reference signal
And a multiplication circuit for generating a reference clock of the M demodulation circuit. That is, since the multiplication circuit generates the reference clock by multiplying the reference signal, the frequency accuracy and stability of the reference clock correspond to the frequency accuracy and stability of the reference signal. Therefore, OF
The DM demodulation circuit performs the same operation as when the reference clock is supplied from the dedicated oscillation circuit using the crystal oscillation element.
【0012】また、本発明の請求項2記載のデジタル放
送受信装置は、上記構成に加え、前記逓倍回路を、コイ
ルとコンデンサとからなる共振回路により発振周波数が
決定される電圧制御発振回路を備えた構成とし、前記基
準信号を分周した分周信号と、電圧制御発振回路の出力
を分周した分周信号との位相比較結果に基づいて、電圧
制御発振回路の発振周波数を制御すると共に、電圧制御
発振回路の出力を前記基準クロックとした構成としてい
る。すなわち、電圧制御発振回路の発振素子となるコイ
ルとコンデンサとは、安価な素子である。従って、電圧
制御発振回路は安価な部品のみにより構成される。その
結果、逓倍回路も安価な素子のみにより構成されること
になる。According to a second aspect of the present invention, in addition to the above configuration, the digital broadcast receiving apparatus further includes a voltage control oscillation circuit in which the oscillation frequency is determined by a resonance circuit including a coil and a capacitor. With the above configuration, based on the result of phase comparison between the divided signal obtained by dividing the reference signal and the divided signal obtained by dividing the output of the voltage controlled oscillator circuit, while controlling the oscillation frequency of the voltage controlled oscillator circuit, The output of the voltage controlled oscillator circuit is used as the reference clock. That is, the coil and the capacitor that are the oscillation elements of the voltage controlled oscillation circuit are inexpensive elements. Therefore, the voltage controlled oscillator circuit is composed of only inexpensive parts. As a result, the multiplication circuit is also composed of only inexpensive elements.
【0013】また、本発明の請求項3記載のデジタル放
送受信装置は、上記構成に加え、デジタル変調されたテ
レビジョン信号の電波を受信する構成としている。その
ため、部品原価が安価な構成でもって、デジタル変調さ
れたテレビジョン信号から、映像信号と音声信号とを示
すデジタルデータが再生されることになる。Further, in addition to the above configuration, a digital broadcast receiving apparatus according to a third aspect of the present invention is configured to receive a radio wave of a digitally modulated television signal. Therefore, the digital data indicating the video signal and the audio signal can be reproduced from the digitally modulated television signal with the configuration that the parts cost is low.
【0014】また、本発明の請求項4記載のデジタル放
送受信装置は、上記構成に加え、地上波のテレビジョン
信号を受信する構成としている。そのため、部品原価が
安価な構成でもって、デジタル変調された地上波テレビ
ジョン信号から、映像信号と音声信号とを示すデジタル
データが再生されることになる。In addition to the above configuration, the digital broadcast receiving apparatus according to a fourth aspect of the present invention is configured to receive a terrestrial television signal. Therefore, digital data indicating a video signal and an audio signal can be reproduced from a digitally modulated terrestrial television signal with a configuration in which the cost of parts is low.
【0015】[0015]
【発明の実施の形態】以下、本発明の実施の形態につい
て、図面を参照して説明する。BEST MODE FOR CARRYING OUT THE INVENTION Embodiments of the present invention will be described below with reference to the drawings.
【0016】図1は、本発明に係るデジタル放送受信装
置の一実施の形態の電気的構成を示すブロック線図であ
り、デジタル変調された地上波テレビジョン信号を受信
する受信装置を示している。なお、図3に示す従来技術
と構成が同一となるブロックには、図3における符号と
同一符号を付与している。FIG. 1 is a block diagram showing an electrical configuration of an embodiment of a digital broadcast receiving apparatus according to the present invention, showing a receiving apparatus for receiving a digitally modulated terrestrial television signal. . It should be noted that the same reference numerals as those in FIG. 3 are given to blocks having the same configuration as that of the conventional technique shown in FIG.
【0017】図において、チューナ回路11は、端子5
1を介して導かれたUHF帯域またはVHF帯域のテレ
ビジョン信号の増幅と周波数変換とを行うことにより、
第1中間周波信号を生成するブロックとなっている。そ
のため、UHF帯域の信号を増幅するUHF増幅回路3
1と、VHF帯域の信号を増幅するVHF増幅回路33
と、UHF増幅回路31により増幅された信号またはV
HF増幅回路33により増幅された信号を第1中間周波
信号に変換する周波数変換回路21とを備えている。In the figure, the tuner circuit 11 has a terminal 5
By amplifying and frequency-converting the UHF band or VHF band television signal guided through
It is a block for generating the first intermediate frequency signal. Therefore, a UHF amplifier circuit 3 that amplifies signals in the UHF band
1 and a VHF amplifier circuit 33 that amplifies a signal in the VHF band
And the signal or V amplified by the UHF amplifier circuit 31.
A frequency conversion circuit 21 for converting the signal amplified by the HF amplifier circuit 33 into a first intermediate frequency signal.
【0018】また、周波数変換回路21は、UHF増幅
回路31により増幅された信号を第1中間周波信号に変
換するUHF混合回路32と、VHF増幅回路33によ
り増幅された信号を第1中間周波信号に変換するVHF
混合回路34と、UHF混合回路32に局部発振信号を
供給するUHF局部発振回路35と、VHF混合回路3
4に局部発振信号を供給するVHF局部発振回路36
と、UHF局部発振回路35およびVHF局部発振回路
36の発振周波数を制御するPLL周波数制御回路37
とを備えている。Further, the frequency conversion circuit 21 converts the signal amplified by the UHF amplification circuit 31 into a first intermediate frequency signal and the UHF mixing circuit 32, and the signal amplified by the VHF amplification circuit 33 as a first intermediate frequency signal. Convert to VHF
A mixing circuit 34, a UHF local oscillation circuit 35 that supplies a local oscillation signal to the UHF mixing circuit 32, and a VHF mixing circuit 3
VHF local oscillation circuit 36 for supplying a local oscillation signal to 4
And a PLL frequency control circuit 37 for controlling the oscillation frequency of the UHF local oscillation circuit 35 and the VHF local oscillation circuit 36.
It has and.
【0019】PLL周波数制御回路37は、端子53,
54を介して導かれた受信チャンネルを指示する入力に
対応して、局部発振信号の信号を制御する。すなわち、
UHF帯域の受信を行う場合には、UHF局部発振回路
35から送出される局部発振信号351を分周した信号
と、基準信号発生回路17から送出される基準信号17
1を分周した信号との位相比較を行う。そして、位相比
較の結果に基づく制御信号371をUHF局部発振回路
35に送出することにより、UHF局部発振回路35の
発振周波数を、受信チャンネルに対応した周波数に設定
する。また、UHF増幅回路31の受信周波数を、受信
チャンネルの周波数に設定する。The PLL frequency control circuit 37 has terminals 53,
The signal of the local oscillation signal is controlled in response to the input indicating the receiving channel introduced via 54. That is,
When receiving in the UHF band, a signal obtained by dividing the local oscillation signal 351 transmitted from the UHF local oscillation circuit 35 and the reference signal 17 transmitted from the reference signal generation circuit 17 are used.
Phase comparison with a signal obtained by dividing 1 is performed. Then, the control signal 371 based on the result of the phase comparison is sent to the UHF local oscillation circuit 35 to set the oscillation frequency of the UHF local oscillation circuit 35 to the frequency corresponding to the reception channel. Further, the reception frequency of the UHF amplifier circuit 31 is set to the frequency of the reception channel.
【0020】また、VHF帯域の受信を行う場合には、
VHF局部発振回路36から送出される局部発振信号3
61を分周した信号と、基準信号171を分周した信号
との位相比較を行う。そして、位相比較の結果に基づく
制御信号372をVHF局部発振回路36に送出するこ
とにより、VHF局部発振回路36の発振信号を、受信
チャンネルに対応した周波数に設定する。また、VHF
増幅回路33の受信周波数を、受信チャンネルの周波数
に設定する。When receiving in the VHF band,
Local oscillation signal 3 transmitted from VHF local oscillation circuit 36
A phase comparison is performed between the signal obtained by dividing 61 and the signal obtained by dividing the reference signal 171. Then, by sending the control signal 372 based on the result of the phase comparison to the VHF local oscillation circuit 36, the oscillation signal of the VHF local oscillation circuit 36 is set to the frequency corresponding to the reception channel. Also, VHF
The reception frequency of the amplifier circuit 33 is set to the frequency of the reception channel.
【0021】なお、上記説明から明らかなように、UH
F局部発振回路35、VHF局部発振回路36、および
PLL周波数制御回路37からなるブロック22は、請
求項記載のPLLシンセサイザとなっている。As is clear from the above description, UH
The block 22 including the F local oscillation circuit 35, the VHF local oscillation circuit 36, and the PLL frequency control circuit 37 is a PLL synthesizer described in the claims.
【0022】基準信号発生回路17は、水晶発振素子4
1を用いて生成した基準信号171をPLLシンセサイ
ザ22に供給するブロックとなっている。なお、水晶発
振素子41には、振動周波数が4MHzの素子が用いら
れている。そのため、基準信号171の周波数も4MH
zとなっている。The reference signal generation circuit 17 includes a crystal oscillation element 4
It is a block that supplies the reference signal 171 generated by using 1 to the PLL synthesizer 22. The crystal oscillation element 41 is an element having a vibration frequency of 4 MHz. Therefore, the frequency of the reference signal 171 is also 4 MHz.
It is z.
【0023】第1中間周波増幅回路12は、所定帯域の
信号のみを通過させるバンドパスフィルタと、増幅率を
変化させることが可能な増幅器とにより構成されたブロ
ックとなっていて、チューナ回路11から送出される第
1中間周波信号の帯域制限と増幅とを行う。The first intermediate frequency amplifier circuit 12 is a block composed of a bandpass filter that allows only a signal in a predetermined band to pass and an amplifier capable of changing the amplification factor. Band limiting and amplification of the transmitted first intermediate frequency signal are performed.
【0024】第2周波数変換回路13は、局部発振回路
と、局部発振回路の出力と第1中間周波信号とが導かれ
た混合回路とにより構成されたブロックとなっており、
第1中間周波増幅回路12によって増幅された第1中間
周波信号を、第2中間周波信号に周波数変換する。The second frequency conversion circuit 13 is a block composed of a local oscillation circuit and a mixing circuit into which the output of the local oscillation circuit and the first intermediate frequency signal are guided.
The first intermediate frequency signal amplified by the first intermediate frequency amplifier circuit 12 is frequency-converted into a second intermediate frequency signal.
【0025】第2中間周波信号回路14は、狭帯域のフ
ィルタのみを備えたブロックとなっていて、増幅器を備
えていない。そのため、第2中間周波信号回路14は、
第2周波数変換回路13から出力される第2中間周波信
号の帯域制限のみを行い、帯域制限した第2中間周波信
号をA/D変換回路15に送出する。The second intermediate frequency signal circuit 14 is a block having only a narrow band filter, and has no amplifier. Therefore, the second intermediate frequency signal circuit 14
Only the band limitation of the second intermediate frequency signal output from the second frequency conversion circuit 13 is performed, and the band limited second intermediate frequency signal is sent to the A / D conversion circuit 15.
【0026】A/D変換回路15は、OFDM復調回路
16から供給されるサンプリングクロックに従ったタイ
ミングでもって、第2中間周波信号をサンプリングする
ブロックとなっている。そして、サンプリングにより得
られたデジタル信号を、OFDM復調回路16に送出す
る。The A / D conversion circuit 15 is a block for sampling the second intermediate frequency signal at the timing according to the sampling clock supplied from the OFDM demodulation circuit 16. Then, the digital signal obtained by sampling is sent to the OFDM demodulation circuit 16.
【0027】OFDM復調回路16は、A/D変換回路
15から出力されるデジタル信号のOFDM復調を行う
ブロックとなっている。また、OFDM復調を行うこと
により得られたデータに対して、エラー訂正を行う。そ
して、エラー訂正が終了したデジタルデータを、トラン
スポートストリームデータとして、端子52より送出す
る。The OFDM demodulation circuit 16 is a block that performs OFDM demodulation of the digital signal output from the A / D conversion circuit 15. Further, error correction is performed on the data obtained by performing the OFDM demodulation. Then, the digital data for which error correction has been completed is transmitted from the terminal 52 as transport stream data.
【0028】また、OFDM復調回路16は、基準クロ
ック101を分周することにより得られたサンプリング
クロックをA/D変換回路15に送出する。かつ、A/
D変換回路15から送出されるデジタル信号に基づい
て、第2中間周波信号のレベルを検出し、検出結果を第
2AGC回路19に送出する。なお、端子52より送出
されたトランスポートストリームデータは、図示されな
い復調回路に導かれてMPEG復調処理され、映像信号
および音声信号に変換される。Further, the OFDM demodulation circuit 16 sends a sampling clock obtained by dividing the reference clock 101 to the A / D conversion circuit 15. And A /
The level of the second intermediate frequency signal is detected based on the digital signal sent from the D conversion circuit 15, and the detection result is sent to the second AGC circuit 19. The transport stream data sent from the terminal 52 is guided to a demodulation circuit (not shown), subjected to MPEG demodulation processing, and converted into a video signal and an audio signal.
【0029】第1AGC回路18は、第1中間周波増幅
回路12内の所定箇所の信号レベルを検出すると共に、
検出結果に対応したAGC信号を生成するブロックとな
っている。そして、生成したAGC信号でもって、UH
F増幅回路31とVHF増幅回路33との増幅率を制御
することにより、第1中間周波信号のレベルを一定化す
る。The first AGC circuit 18 detects the signal level at a predetermined location in the first intermediate frequency amplifier circuit 12, and
It is a block that generates an AGC signal corresponding to the detection result. Then, with the generated AGC signal, UH
By controlling the amplification factors of the F amplification circuit 31 and the VHF amplification circuit 33, the level of the first intermediate frequency signal is made constant.
【0030】第2AGC回路19は、OFDM復調回路
16から送出される検出出力に従ってAGC信号を生成
するブロックとなっている。そして、生成したAGC信
号でもって第1中間周波増幅回路12の増幅率を制御す
ることにより、A/D変換回路15に導かれる第2中間
周波信号のレベルを一定化する。The second AGC circuit 19 is a block which generates an AGC signal according to the detection output sent from the OFDM demodulation circuit 16. Then, the level of the second intermediate frequency signal guided to the A / D conversion circuit 15 is made constant by controlling the amplification factor of the first intermediate frequency amplification circuit 12 with the generated AGC signal.
【0031】逓倍回路10は、4MHzの基準信号17
1を10逓倍することにより得られた40MHzの基準
クロック101を、OFDM復調回路16に供給するブ
ロックとなっている。詳細には、図2に示すように、2
つの分周回路61,62、位相比較回路63、チャージ
ポンプ64、ループフィルタ65、および電圧制御発振
回路66を備えており、PLLシンセサイザとして公知
の構成となっている。The multiplication circuit 10 uses a reference signal 17 of 4 MHz.
It is a block that supplies the OFDM demodulation circuit 16 with the 40 MHz reference clock 101 obtained by multiplying 1 by 10. In detail, as shown in FIG.
It has two frequency dividing circuits 61 and 62, a phase comparison circuit 63, a charge pump 64, a loop filter 65, and a voltage controlled oscillation circuit 66, and has a known configuration as a PLL synthesizer.
【0032】図2を参照しつつ、逓倍回路10の詳細な
構成を説明すると、分周回路61は、4MHzの基準信
号171を分周することにより、比較の基準となる信号
を生成するブロックとなっている。また、分周回路62
は、電圧制御発振回路66の出力を分周することによ
り、位相比較の対象となる信号を生成するブロックとな
っている。従って、分周回路61の分周比と分周回路6
2の分周比とは、1対10となっている。The detailed configuration of the frequency multiplying circuit 10 will be described with reference to FIG. 2. The frequency dividing circuit 61 divides the 4 MHz reference signal 171 to generate a signal serving as a reference for comparison. Has become. In addition, the frequency dividing circuit 62
Is a block that divides the output of the voltage controlled oscillator circuit 66 to generate a signal to be subjected to phase comparison. Therefore, the dividing ratio of the dividing circuit 61 and the dividing circuit 6
The division ratio of 2 is 1:10.
【0033】位相比較回路63は、分周回路61の出力
と分周回路62の出力との位相比較を行うブロックとな
っていて、位相の比較結果に対応したパルスを生成し、
出力する。また、チャージポンプ64は、位相比較回路
63から送出されるパルスに従って、電流の吸い込みと
吐き出しとを行うブロックとなっている。また、ループ
フィルタ65は、チャージポンプ64の動作により生じ
る高周波成分を除去するブロックとなっている。The phase comparison circuit 63 is a block for performing a phase comparison between the output of the frequency dividing circuit 61 and the output of the frequency dividing circuit 62, and generates a pulse corresponding to the phase comparison result.
Output. In addition, the charge pump 64 is a block that absorbs and discharges current according to the pulse sent from the phase comparison circuit 63. The loop filter 65 is a block that removes high frequency components generated by the operation of the charge pump 64.
【0034】電圧制御発振回路66は、素子価格を安価
とするため、LC共振を用いたVCOとなっている。す
なわち、2つコンデンサC1,C2と、バリキャップダ
イオードD1との合成容量と、コイルL1のインダクタ
ンスとにより定まる発振周波数が、40MHzに設定さ
れたVCOとなっている。なお、抵抗R1は、ループフ
ィルタ65の出力をバリキャップダイオードD1に印加
するための素子であり、コンデンサC3は、抵抗R1か
ら漏れだす高周波成分を除去するための素子となってい
る。The voltage controlled oscillator 66 is a VCO using LC resonance in order to reduce the cost of the element. That is, the oscillation frequency determined by the combined capacitance of the two capacitors C1 and C2 and the varicap diode D1 and the inductance of the coil L1 is the VCO set to 40 MHz. The resistor R1 is an element for applying the output of the loop filter 65 to the varicap diode D1, and the capacitor C3 is an element for removing the high frequency component leaking from the resistor R1.
【0035】なお、フェーズロック状態における発振周
波数が40MHzと一定となるため、発振周波数の変化
範囲が狭くてよいことから、発振回路71の構成には、
FMノイズ成分が極めて微少となり、信号純度の高い発
振出力を得ることのできるクラップ回路が用いられてい
る。Since the oscillation frequency in the phase-locked state is constant at 40 MHz, the variation range of the oscillation frequency may be narrow.
The FM noise component is extremely small, and a clap circuit capable of obtaining an oscillation output with high signal purity is used.
【0036】逓倍回路10は、このような構成となって
いる。そのため、基準クロック101の周波数は、基準
信号171の周波数である4MHzを10逓倍した40
MHzになると共に、周波数精度と安定度も、基準信号
171の精度に準じた高い精度となる。また、基準クロ
ック101の信号純度については、電圧制御発振回路6
6に水晶発振素子が使用されていないにも関わらず、F
Mノイズ成分の少ない、極めて信号純度の高い信号とな
っている。The multiplication circuit 10 has such a structure. Therefore, the frequency of the reference clock 101 is 40 times 4 MHz which is the frequency of the reference signal 171 multiplied by 10.
As the frequency becomes MHz, the frequency accuracy and stability also become high according to the accuracy of the reference signal 171. Regarding the signal purity of the reference clock 101, the voltage controlled oscillator circuit 6
Although no crystal oscillator is used in 6,
The signal has very little signal noise and very high signal purity.
【0037】次に、上記構成からなるデジタル放送受信
装置の動作を説明する。基準信号発生回路17は、水晶
発振素子41を用いて発生した基準信号(周波数精度と
安定度とが高く、かつ信号純度の高い基準信号)171
を、PLL周波数制御回路37と逓倍回路10とに送出
する。また、逓倍回路10は、既に説明したように、基
準信号171を10逓倍することにより得られた40M
Hzの基準クロック(周波数精度と安定度とが基準信号
171の精度に準じると共に、FMノイズ成分が極めて
少ない、信号純度の高い40MHzの基準クロック)1
01を生成し、OFDM復調回路16に送出する。Next, the operation of the digital broadcast receiving apparatus having the above configuration will be described. The reference signal generation circuit 17 is a reference signal (reference signal having high frequency accuracy and stability and high signal purity) 171 generated using the crystal oscillation element 41.
Is sent to the PLL frequency control circuit 37 and the multiplication circuit 10. In addition, the multiplier circuit 10 has a 40M obtained by multiplying the reference signal 171 by 10 as described above.
Hz reference clock (40 MHz reference clock with high signal purity, with frequency accuracy and stability conforming to the accuracy of the reference signal 171, with very few FM noise components) 1
01 is generated and sent to the OFDM demodulation circuit 16.
【0038】従って、OFDM復調回路16は、水晶発
振素子を用いた発振回路から直接基準クロック101を
供給されていたときと同一の動作を行うことが可能とな
る。また、OFDM復調回路16は、基準クロック10
1を分周することにより生成したサンプリングクロック
をA/D変換回路15に供給する。Therefore, the OFDM demodulation circuit 16 can perform the same operation as when the reference clock 101 is directly supplied from the oscillation circuit using the crystal oscillation element. Further, the OFDM demodulation circuit 16 uses the reference clock 10
The sampling clock generated by dividing 1 is supplied to the A / D conversion circuit 15.
【0039】一方、チューナ回路11は、端子53,5
4からの入力に従ったチャンネルの電波を受信し、受信
した電波を第1中間周波信号に変換する。この第1中間
周波信号は、第1中間周波増幅回路12によって増幅さ
れた後、第2周波数変換回路13において第2中間周波
信号に変換される。そして、第2中間周波信号は、第2
中間周波信号回路14によって帯域制限された後、A/
D変換回路15に与えられる。On the other hand, the tuner circuit 11 has terminals 53, 5
The radio wave of the channel according to the input from 4 is received, and the received radio wave is converted into the first intermediate frequency signal. The first intermediate frequency signal is amplified by the first intermediate frequency amplifier circuit 12, and then converted into a second intermediate frequency signal by the second frequency conversion circuit 13. Then, the second intermediate frequency signal is the second
After being band-limited by the intermediate frequency signal circuit 14, A /
It is given to the D conversion circuit 15.
【0040】第2中間周波信号が与えられたA/D変換
回路15は、サンプリングクロックに従ったタイミング
でサンプリングすることにより、第2中間周波信号をデ
ジタル信号に変換する。そして、変換したデジタル信号
をOFDM復調回路16に送出する。また、OFDM復
調回路16は、A/D変換回路15から送出されるデジ
タル信号をOFDM復調すると共に、復調により得られ
たデータのエラー訂正を行う。そして、エラー訂正の終
了したデータを、映像信号と音声信号とを示す圧縮され
たデジタルデータ(トランスポートストリームデータ)
として、端子52から送出する。The A / D conversion circuit 15 supplied with the second intermediate frequency signal converts the second intermediate frequency signal into a digital signal by sampling at the timing according to the sampling clock. Then, the converted digital signal is sent to the OFDM demodulation circuit 16. Further, the OFDM demodulation circuit 16 performs OFDM demodulation on the digital signal sent from the A / D conversion circuit 15 and also performs error correction on the data obtained by the demodulation. Then, the error-corrected data is compressed digital data (transport stream data) indicating a video signal and an audio signal.
Is sent from the terminal 52.
【0041】なお、本発明は上記実施の形態に限定され
ず、請求項1および2記載の発明については、音声信号
のみを示すデジタル放送の受信装置にも適用することが
可能となっている。The present invention is not limited to the above-mentioned embodiment, and the inventions of claims 1 and 2 can be applied to a digital broadcast receiving apparatus showing only an audio signal.
【0042】また、逓倍回路10の逓倍の倍率について
は、基準クロック101の周波数が基準信号171の周
波数の10倍となっているため、逓倍の倍率を10倍と
したが、基準信号171の周波数と基準クロック101
の周波数との関係が異なる場合には、この異なる関係に
対応した倍率とすることが可能である。例えば、基準信
号171の周波数と基準クロック101の周波数との関
係が、N対Mとなる場合には(NとMとは整数)、逓倍
の倍率は、M/N倍となる。Regarding the multiplication rate of the multiplication circuit 10, since the frequency of the reference clock 101 is 10 times the frequency of the reference signal 171, the multiplication rate is 10 times, but the frequency of the reference signal 171 is set. And reference clock 101
When the relationship with the frequency of is different, it is possible to set the magnification corresponding to the different relationship. For example, when the relationship between the frequency of the reference signal 171 and the frequency of the reference clock 101 is N to M (N and M are integers), the multiplication rate is M / N.
【0043】また、基準信号発生回路17とPLL周波
数制御回路37と逓倍回路10(コイルL1、コンデン
サC1,C2,C3、抵抗R1、バリキャップダイオー
ドD1を除く)とを、1つのICに集積する場合には、
プリント配線基板における実装面積が縮小されるので、
装置を小型化することが可能である。Further, the reference signal generating circuit 17, the PLL frequency control circuit 37 and the multiplication circuit 10 (excluding the coil L1, the capacitors C1, C2 and C3, the resistor R1 and the varicap diode D1) are integrated in one IC. in case of,
Since the mounting area on the printed wiring board is reduced,
It is possible to downsize the device.
【0044】[0044]
【発明の効果】本発明の請求項1記載のデジタル放送受
信装置は、受信した電波を第1中間周波信号に変換する
周波数変換回路内に設けられ、局部発振信号を生成する
PLLシンセサイザと、PLLシンセサイザに基準信号
を送出する基準信号発生回路と、第1中間周波信号を周
波数変換することにより得られた第2中間周波信号をA
/D変換するA/D変換回路と、A/D変換回路より送
出されるデジタル信号に基づいて、送信されたデジタル
データを復調するOFDM復調回路と、基準信号を逓倍
することによりOFDM復調回路の基準クロックを生成
する逓倍回路とを備えた構成としている。すなわち、逓
倍回路は、基準信号を逓倍することによって基準クロッ
クを生成するので、基準クロックの周波数精度と安定度
とは、基準信号の周波数精度と安定度とに対応すること
になる。従って、OFDM復調回路は、所定動作を支障
なく実行可能となるので、OFDM復調回路の基準クロ
ックを生成するための専用の水晶発振素子が不要とな
る。つまり、PLLシンセサイザとOFDM復調回路と
にそれぞれ個別に水晶発振素子を設ける必要がなく、1
つの水晶発振素子を共用できるので、部品原価をその分
低減することができるとともに、回路の実装面積も縮小
することができ、かつ輻射による妨害も回避することが
できる。According to the digital broadcast receiving apparatus of the present invention, a PLL synthesizer for generating a local oscillation signal is provided in a frequency conversion circuit for converting a received radio wave into a first intermediate frequency signal, and a PLL. A reference signal generating circuit for sending a reference signal to the synthesizer, and a second intermediate frequency signal obtained by frequency-converting the first intermediate frequency signal
A / D conversion circuit for D / D conversion, an OFDM demodulation circuit for demodulating transmitted digital data based on a digital signal sent from the A / D conversion circuit, and an OFDM demodulation circuit for multiplying a reference signal And a multiplication circuit for generating a reference clock. That is, since the multiplier circuit generates the reference clock by multiplying the reference signal, the frequency accuracy and stability of the reference clock correspond to the frequency accuracy and stability of the reference signal. Therefore, since the OFDM demodulation circuit can execute the predetermined operation without any trouble, the dedicated crystal oscillation element for generating the reference clock of the OFDM demodulation circuit becomes unnecessary. In other words, it is not necessary to separately provide a crystal oscillation element for each of the PLL synthesizer and the OFDM demodulation circuit.
Since two crystal oscillators can be shared, the cost of parts can be reduced by that amount, the mounting area of the circuit can be reduced, and the interference due to radiation can be avoided.
【0045】また、本発明の請求項2記載のデジタル放
送受信装置は、上記構成に加え、逓倍回路を、コイルと
コンデンサとからなる共振回路により発振周波数が決定
される電圧制御発振回路を備えた構成とし、基準信号を
分周した分周信号と、電圧制御発振回路の出力を分周し
た分周信号との位相比較結果に基づいて、電圧制御発振
回路の発振周波数を制御すると共に、電圧制御発振回路
の出力を前記基準クロックとした構成としている。すな
わち、電圧制御発振回路の発振素子を構成するコイルと
コンデンサとは、安価な素子であるので、電圧制御発振
回路は安価な部品のみにより構成される。その結果、逓
倍回路も安価な素子のみにより構成されることになるの
で、逓倍回路の部品原価を安価とすることができる。Further, in addition to the above configuration, a digital broadcast receiving apparatus according to a second aspect of the present invention includes a multiplication circuit, and a voltage controlled oscillation circuit whose oscillation frequency is determined by a resonance circuit including a coil and a capacitor. In addition to controlling the oscillation frequency of the voltage controlled oscillator circuit based on the result of phase comparison between the divided signal obtained by dividing the reference signal and the divided signal obtained by dividing the output of the voltage controlled oscillator circuit, The output of the oscillation circuit is used as the reference clock. That is, since the coil and the capacitor forming the oscillation element of the voltage controlled oscillation circuit are inexpensive elements, the voltage controlled oscillation circuit is composed of only inexpensive parts. As a result, since the multiplication circuit is also composed of only inexpensive elements, the cost of parts of the multiplication circuit can be reduced.
【0046】また、本発明の請求項3記載のデジタル放
送受信装置は、上記構成に加え、デジタル変調されたテ
レビジョン信号の電波を受信する構成としている。その
ため、部品原価が安価な構成でもって、デジタル変調さ
れたテレビジョン信号から、映像信号と音声信号とを示
すデジタルデータを再生することができる。In addition to the above configuration, the digital broadcast receiving apparatus according to a third aspect of the present invention is configured to receive the radio waves of a digitally modulated television signal. Therefore, it is possible to reproduce digital data indicating a video signal and an audio signal from a digitally modulated television signal with a configuration in which the cost of parts is low.
【0047】また、本発明の請求項4記載のデジタル放
送受信装置は、上記構成に加え、地上波のテレビジョン
信号を受信する構成としている。そのため、部品原価が
安価な構成でもって、デジタル変調された地上波テレビ
ジョン信号から、映像信号と音声信号とを示すデジタル
データを再生することができる。Further, in addition to the above configuration, the digital broadcast receiving apparatus according to a fourth aspect of the present invention is configured to receive a terrestrial television signal. Therefore, it is possible to reproduce digital data indicating a video signal and an audio signal from a digitally modulated terrestrial television signal with a configuration in which the cost of parts is low.
【図1】本発明に係るデジタル放送受信装置の一実施の
形態の電気的構成を示すブロック線図である。FIG. 1 is a block diagram showing an electrical configuration of an embodiment of a digital broadcast receiving apparatus according to the present invention.
【図2】逓倍回路の詳細な電気的構成を示すブロック線
図である。FIG. 2 is a block diagram showing a detailed electrical configuration of a multiplication circuit.
【図3】従来技術の電気的構成を示すブロック線図であ
る。FIG. 3 is a block diagram showing an electrical configuration of a conventional technique.
10 逓倍回路 11 チューナ回路 15 A/D変換回路 16 OFDM復調回路 17 基準信号発生回路 21 周波数変換回路 22 PLLシンセサイザ 66 電圧制御発振回路 101 基準クロック 171 基準信号 C1 共振回路を構成するコンデンサ L1 共振回路を構成するコイル 10 multiplication circuit 11 Tuner circuit 15 A / D conversion circuit 16 OFDM demodulation circuit 17 Reference signal generation circuit 21 Frequency conversion circuit 22 PLL Synthesizer 66 Voltage controlled oscillator 101 Reference clock 171 Reference signal C1 Capacitor forming a resonance circuit L1 Resonant circuit coil
───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H04N 5/44 - 5/455 ─────────────────────────────────────────────────── ─── Continuation of front page (58) Fields surveyed (Int.Cl. 7 , DB name) H04N 5/44-5/455
Claims (4)
を受信するデジタル放送受信装置において、 受信した電波を第1中間周波信号に変換する周波数変換
回路内に設けられ、局部発振信号を生成するPLLシン
セサイザと、 前記PLLシンセサイザに基準信号を送出する基準信号
発生回路と、 第1中間周波信号を周波数変換することにより得られた
第2中間周波信号をA/D変換するA/D変換回路と、 前記A/D変換回路より送出されるデジタル信号に基づ
いて、送信されたデジタルデータを復調するOFDM復
調回路と、 前記基準信号を逓倍することにより、OFDM復調回路
の基準クロックを生成する逓倍回路とを備えたことを特
徴とするデジタル放送受信装置。1. A digital synthesizer for receiving a digital broadcast modulated by an OFDM system, a PLL synthesizer provided in a frequency conversion circuit for converting a received radio wave into a first intermediate frequency signal and generating a local oscillation signal. A reference signal generation circuit for transmitting a reference signal to the PLL synthesizer; an A / D conversion circuit for A / D converting the second intermediate frequency signal obtained by frequency-converting the first intermediate frequency signal; An OFDM demodulation circuit that demodulates the transmitted digital data based on the digital signal transmitted from the A / D conversion circuit, and a multiplication circuit that generates a reference clock of the OFDM demodulation circuit by multiplying the reference signal. A digital broadcast receiving device characterized by being provided.
からなる共振回路により発振周波数が決定される電圧制
御発振回路を備え、 前記基準信号を分周した分周信号と、電圧制御発振回路
の出力を分周した分周信号との位相比較結果に基づい
て、電圧制御発振回路の発振周波数を制御すると共に、
電圧制御発振回路の出力を前記基準クロックとしたこと
を特徴とする請求項1記載のデジタル放送受信装置。2. The frequency multiplying circuit includes a voltage controlled oscillator circuit whose oscillation frequency is determined by a resonance circuit composed of a coil and a capacitor, wherein a divided signal obtained by dividing the reference signal and an output of the voltage controlled oscillator circuit. Based on the result of phase comparison with the divided signal obtained by dividing the
2. The digital broadcast receiving apparatus according to claim 1, wherein the output of the voltage controlled oscillator circuit is the reference clock.
ジョン信号であることを特徴とする請求項1または請求
項2記載のデジタル放送受信装置。3. The digital broadcast receiving apparatus according to claim 1, wherein the radio wave is a digitally modulated television signal.
であることを特徴とする請求項3記載のデジタル放送受
信装置。4. The digital broadcast receiving apparatus according to claim 3, wherein the radio wave is a terrestrial television signal.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14239798A JP3373431B2 (en) | 1998-05-25 | 1998-05-25 | Digital broadcast receiver |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14239798A JP3373431B2 (en) | 1998-05-25 | 1998-05-25 | Digital broadcast receiver |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH11341376A JPH11341376A (en) | 1999-12-10 |
JP3373431B2 true JP3373431B2 (en) | 2003-02-04 |
Family
ID=15314414
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14239798A Expired - Fee Related JP3373431B2 (en) | 1998-05-25 | 1998-05-25 | Digital broadcast receiver |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3373431B2 (en) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1526669A4 (en) * | 2003-06-16 | 2012-03-21 | Panasonic Corp | Digital signal receiver |
JP4635609B2 (en) * | 2005-01-06 | 2011-02-23 | ソニー株式会社 | High frequency signal receiver |
US20100323648A1 (en) | 2007-11-28 | 2010-12-23 | Haruka Takano | Demodulation device, reception device, and demodulation method |
-
1998
- 1998-05-25 JP JP14239798A patent/JP3373431B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH11341376A (en) | 1999-12-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920002046B1 (en) | Receiver | |
JP3335873B2 (en) | Digital demodulator and method | |
JP3444727B2 (en) | Digital satellite broadcasting receiver | |
US6177964B1 (en) | Broadband integrated television tuner | |
JP2971033B2 (en) | Apparatus and method for restoring digital carrier in television signal receiver | |
JPH07245633A (en) | Digital data receiver | |
JPH09294088A (en) | Tuner circuit | |
EP0810750A2 (en) | Digital broadcast receiver | |
KR0152040B1 (en) | Hdtv/ntsc common receiving method and apparatus with symbol timing recovery and synchronizing signal detection | |
US6211925B1 (en) | Video intermediate-frequency signal processing device capable of receiving FM broadcasts | |
US20020058487A1 (en) | Same channel frequency interference reducing circuit and television broadcasting receiver | |
JP3944912B2 (en) | Television receiver | |
US20050152462A1 (en) | Transmitting and receiving apparatus capable of the suppression of the microphonic noise in digital transmission system | |
JP3373431B2 (en) | Digital broadcast receiver | |
US6353462B1 (en) | Television signal and FM broadcast signal demodulator and television signal and FM broadcast signal receiver | |
KR100301019B1 (en) | Apparatus for automatically controlling fine tunning in digital television receiver | |
KR100556078B1 (en) | Frequency converter for a television signal | |
JP3357436B2 (en) | Video intermediate frequency processing device | |
JP2841006B2 (en) | Receive TV signal processing circuit for CATV | |
JP2002118479A (en) | Digital broadcasting receiving circuit, oscillated signal generating circuit, and method for receiving digital broadcast | |
KR100463502B1 (en) | HD Digital's Digital Demodulator | |
US20040171360A1 (en) | Broadcast reception circuit, broadcast reception apparatus, and broadcast reception method | |
JPS59154824A (en) | Radio receiver | |
JP2000505962A (en) | Voltage controlled crystal oscillator and loop filter | |
JP3013800U (en) | Phase locked loop tuner tuning device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081122 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091122 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091122 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101122 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111122 Year of fee payment: 9 |
|
LAPS | Cancellation because of no payment of annual fees |