Nothing Special   »   [go: up one dir, main page]

JP3349835B2 - Sampling rate converter - Google Patents

Sampling rate converter

Info

Publication number
JP3349835B2
JP3349835B2 JP22318694A JP22318694A JP3349835B2 JP 3349835 B2 JP3349835 B2 JP 3349835B2 JP 22318694 A JP22318694 A JP 22318694A JP 22318694 A JP22318694 A JP 22318694A JP 3349835 B2 JP3349835 B2 JP 3349835B2
Authority
JP
Japan
Prior art keywords
sampling rate
signal
phase
data
interpolation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP22318694A
Other languages
Japanese (ja)
Other versions
JPH0888539A (en
Inventor
徳人 大内
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP22318694A priority Critical patent/JP3349835B2/en
Publication of JPH0888539A publication Critical patent/JPH0888539A/en
Application granted granted Critical
Publication of JP3349835B2 publication Critical patent/JP3349835B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】この発明は、例えば、テレビジョ
ン信号処理装置において、ディジタル化されたコンポー
ネント信号のサンプリングレートをディジタル化された
コンポジット信号のサンプリングレートに変換するサン
プリングレート変換装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a sampling rate converter for converting a sampling rate of a digitized component signal into a sampling rate of a digitized composite signal in, for example, a television signal processor.

【0002】[0002]

【従来の技術】近年、テレビジョン信号処理装置におい
ては、処理のディジタル化が進められている。これに伴
い、コンポーネント信号をコンポジット信号に変換する
ためのエンコーダにおいても、処理のディジタル化が図
られている。
2. Description of the Related Art In recent years, digitization of processing has been advanced in television signal processing devices. Along with this, digitization of processing has also been attempted in an encoder for converting a component signal into a composite signal.

【0003】ここで、コンポーネント信号とは、輝度信
号や色差信号のように、テレビジョン信号を構成する信
号である。これに対し、コンポジット信号とは、色差信
号で色副搬送波を変調し、この被変調波を輝度信号に重
畳することにより得られる信号である。
Here, the component signal is a signal constituting a television signal, such as a luminance signal and a color difference signal. On the other hand, a composite signal is a signal obtained by modulating a color subcarrier with a color difference signal and superimposing this modulated wave on a luminance signal.

【0004】ディジタル処理によって、コンポーネント
信号をPAL方式のコンポジット信号に変換する方式と
しては、 コンポーネント信号のサンプリングレートのまま変
換する方式 サンプリングレートをコンポジット信号のサンプリ
ングレートに変換してから変換する方式 がある。
As a method of converting a component signal into a PAL composite signal by digital processing, there is a method of converting the sampling rate of the component signal without changing the sampling rate, and then converting the sampling rate to the sampling rate of the composite signal. .

【0005】の変換方式の場合、色副搬送波をディジ
タル化するためのアナログ/ディジタル変換器と、色副
搬送波を2つの色差信号で変調するための2つの乗算器
が必要となり、ハードウェアの規模が大きくなるという
問題を有する。また、この変換方式の場合、コンポジッ
ト信号のディジタル規格に適合した信号を得ることがで
きないという問題を有する。
In the case of the conversion method, an analog / digital converter for digitizing the chrominance subcarrier and two multipliers for modulating the chrominance subcarrier with two color difference signals are required. Is increased. Further, in the case of this conversion method, there is a problem that a signal conforming to the digital standard of the composite signal cannot be obtained.

【0006】これに対し、の変換方式の場合は、この
ような問題が生じない。このため、小さなハードウェア
規模で、かつ、コンポジット信号のディジタル規格に適
合した信号を得たいというような場合は、の変換方式
が採用される。
On the other hand, in the case of the conversion method, such a problem does not occur. For this reason, when it is desired to obtain a signal that complies with the digital standard of the composite signal on a small hardware scale, the conversion method of (1) is adopted.

【0007】ところで、の変換方式に基づいて、コン
ポーネント信号をコンポジット信号に変換するために
は、コンポーネント信号のサンプリングレートをコンポ
ジット信号のサンプリングレートに変換するためのサン
プリングレート変換装置が必要になる。
In order to convert a component signal into a composite signal based on the above conversion method, a sampling rate conversion device for converting the sampling rate of the component signal into the sampling rate of the composite signal is required.

【0008】このサンプリングレート変換装置において
は、サンプリングレートを変換する機能のほかに、この
変換によって不連続になった信号を連続な信号に変換す
るための内挿機能が必要になる。
In this sampling rate conversion device, in addition to the function of converting the sampling rate, an interpolation function for converting a signal discontinuous by this conversion into a continuous signal is required.

【0009】この内挿機能を実現するために、従来のサ
ンプリングレート変換装置においては、サンプリングレ
ートの変換比に応じた内挿係数を定め、この内挿係数を
使って、内挿処理を行うようになっていた。
In order to realize this interpolation function, in a conventional sampling rate converter, an interpolation coefficient corresponding to a conversion ratio of a sampling rate is determined, and interpolation processing is performed using the interpolation coefficient. Had become.

【0010】[0010]

【発明が解決しようとする課題】しかしながら、このよ
うな構成では、例えば、コンポーネント信号のサンプリ
ングレートをPAL方式のコンポジット信号のサンプリ
ングレートに変換する場合、内挿用のディジタルフィル
タの構成が複雑になるという問題があった。
However, in such a configuration, for example, when the sampling rate of a component signal is converted to the sampling rate of a PAL composite signal, the configuration of a digital filter for interpolation becomes complicated. There was a problem.

【0011】これは、PAL方式の色副搬送波周波数f
scとライン周波数fH との間に、 4fsc={1135+(1/625)}fH …(1) という関係があるからである。すなわち、このような関
係があるために、サンプリングレートの変換を正確に行
おうとすると、540000:709379の変換を行
わなければならず、内挿係数が多くなるからである。
This is the color subcarrier frequency f of the PAL system.
between the sc and the line frequency f H, it is from relationship of 4fsc = {1135+ (1/625)} f H ... (1). That is, because of such a relationship, if the conversion of the sampling rate is to be performed accurately, the conversion of 540000: 709379 must be performed, and the interpolation coefficient increases.

【0012】この問題を解決するためには、式(1)の
関係を、 4fsc=1135fH …(2) と近似することが考えられる。すなわち、オフセット量
(4/625)fH を考慮しないようにすることが考え
られる。
[0012] In order to solve this problem, the relationship of the formula (1), it is conceivable to approximate the 4fsc = 1135f H ... (2) . That is, it is conceivable that the offset amount (4/625) f H is not considered.

【0013】このような構成によれば、864:113
5の変換を行えばよいので、内挿係数の数を少なくする
ことができる。これにより、ディジタルフィルタの構成
を簡単にすることができる。
According to such a configuration, 864: 113
5, the number of interpolation coefficients can be reduced. Thereby, the configuration of the digital filter can be simplified.

【0014】しかしながら、このような構成では、ディ
ジタルフィルタの構成を簡単にすることができる反面、
近似による誤差が画像の歪みとなって現れるという問題
が新たに生じる。
However, in such a configuration, the configuration of the digital filter can be simplified.
A new problem arises in that an error due to approximation appears as image distortion.

【0015】以上から、コンポーネント信号のサンプリ
ングレートをPAL方式のコンポジット信号のサンプリ
ングレートに変換するサンプリングレート変換装置にお
いては、画像歪みを招くことなく、内挿用のディジタル
フィルタの構成を簡単にすることができるサンプリング
レート変換装置が望まれる。
As described above, in the sampling rate converter for converting the sampling rate of a component signal into the sampling rate of a PAL composite signal, the configuration of the interpolation digital filter can be simplified without causing image distortion. Therefore, a sampling rate conversion device that can perform the above is desired.

【0016】[0016]

【課題を解決するための手段】上記課題を解決するため
に、この発明は、サンプリングレートを変換する前のデ
ィジタル信号のデータ変化点に対するサンプリングレー
トを変換した後のディジタル信号のデータ変化点の位相
が1サンプルごとに徐々に進み、所定サンプル目で、ほ
ぼ元の位相に戻る点に着目し、上記位相を検出する位相
検出手段と、この位相検出手段の検出結果に基づいて、
サンプリングレート変換動作と内挿動作を制御する制御
手段とを設け、前記位相検出手段は、サンプリングレー
トを変換する前の前記ディジタル信号のデータ変化点に
対して、サンプリングレートを変換した後の前記ディジ
タル信号のデータ変化点がとり得る複数の位相の中か
ら、予め定めた位相を検出する特定位相検出手段と、こ
の特定位相検出手段の検出出力に基づいてリセットさ
れ、変換先のサンプリングレートに対応するクロック信
号をカウントすることにより、前記複数の位相を示す信
号を出力するカウント手段とを具備したことを特徴する
ものである
SUMMARY OF THE INVENTION In order to solve the above-mentioned problems, the present invention relates to a phase change of a data change point of a digital signal after converting the sampling rate with respect to a data change point of the digital signal before the conversion of the sampling rate. Paying attention to the point that the phase gradually advances for each sample, and returns to substantially the original phase at a predetermined sample. Based on the phase detection means for detecting the phase and the detection result of the phase detection means,
And control means for controlling the sampling rate conversion operation and the inner挿動operation provided, said phase detecting means, sampling rate
Data conversion point of the digital signal before conversion
On the other hand, after converting the sampling rate,
Of multiple phases that the data change point of the total signal can take
A specific phase detecting means for detecting a predetermined phase;
Reset based on the detection output of the specified phase detection means.
Clock signal corresponding to the conversion destination sampling rate.
The signals indicating the plurality of phases are counted by counting the signals.
And counting means for outputting a signal.
Things .

【0017】[0017]

【作用】上記構成においては、サンプリングレート変換
前後のデータの変化点に位相に対応した内挿出力を得る
ことができる。
With the above arrangement, it is possible to obtain an interpolation output corresponding to the phase at the data change point before and after the sampling rate conversion.

【0018】また、サンプリングレートを変換した後の
データ変化点の位相が元に戻るのに必要なサンプル数分
の内挿係数を使って内挿処理を行うことができる。これ
により、少ない数の内挿係数を使って内挿処理を行うこ
とができるので、内挿用のディジタルフィルタの構成を
簡単にすることができる。
Further, interpolation processing can be performed using interpolation coefficients for the number of samples necessary for returning the phase of the data change point after the conversion of the sampling rate to the original state. As a result, the interpolation process can be performed using a small number of interpolation coefficients, so that the configuration of the interpolation digital filter can be simplified.

【0019】さらに、サンプリングレートを変換する前
のデータ変化点に対するサンプリングレートを変換した
後のデータ変化点の位相に基づいて、内挿係数を設定す
ることができるので、オフセット量を考慮した変換を行
うことができる。これにより、画像歪みが発生しな
うにすることができる。また特定位相検出手段によって
特定位相を検出するための構成を簡単にでき、カウント
手段によって、位相検出構成を簡単にすることができ
る。
Furthermore, since the interpolation coefficient can be set based on the phase of the data change point after the conversion of the sampling rate with respect to the data change point before the conversion of the sampling rate, the conversion considering the offset amount can be performed. It can be carried out. As a result, the image distortion can <br/> I do not want to occur Unisuru. Also, the specific phase detection means
Configuration for detecting a specific phase can be simplified and counting
Means can simplify the phase detection configuration
You.

【0020】[0020]

【実施例】以下、図面を参照しながら、この発明の実施
例を詳細に説明する。なお、以下の説明では、この発明
を、PAL方式のエンコーダのサンプリングレート変換
装置に適用する場合を代表として説明する。
Embodiments of the present invention will be described below in detail with reference to the drawings. In the following description, a case where the present invention is applied to a sampling rate conversion device of a PAL encoder will be described as a representative.

【0021】図1は、この発明の一実施例の構成を示す
ブロック図である。但し、図1には、この発明の一実施
例のサンプリングレート変換装置を備えたPAL方式の
エンコーダの色差信号処理部の構成を示す。
FIG. 1 is a block diagram showing the configuration of an embodiment of the present invention. However, FIG. 1 shows a configuration of a color difference signal processing unit of a PAL type encoder including a sampling rate conversion device according to an embodiment of the present invention.

【0022】図において、11は、2つの色差信号の多
重信号が供給される入力端子である。ここで、各色差信
号のサンプリング周波数は、それぞれ6.75MHzに
設定されている。したがって、この入力端子11から入
力される多重信号のサンプリング周波数は13.5MH
zに設定されている。なお、以下の説明では、色差信号
として、例えば、R−Y,B−Yを用いて説明する。
In the figure, reference numeral 11 denotes an input terminal to which a multiplexed signal of two color difference signals is supplied. Here, the sampling frequency of each color difference signal is set to 6.75 MHz. Therefore, the sampling frequency of the multiplex signal input from input terminal 11 is 13.5 MHz.
z. In the following description, for example, RY and BY are used as the color difference signals.

【0023】12は、入力端子11から入力される多重
信号R−Y/B−Yに同期し、かつ、水平同期周波数f
H と同じ周波数を有するパルス信号S1が供給される入
力端子である。
Numeral 12 synchronizes with the multiplexed signal RY / BY input from the input terminal 11 and has a horizontal synchronizing frequency f.
This is an input terminal to which a pulse signal S1 having the same frequency as H is supplied.

【0024】13は、入力端子11から入力される多重
信号R−Y/B−Yに同期し、かつ、この多重信号R−
Y/B−Yのサンプリング周波数13.5MHzと同じ
周波数を有するクロック信号S2が供給される入力端子
である。
Reference numeral 13 denotes a multiplexed signal RY / BY synchronized with the multiplexed signal RY / BY input from the input terminal 11, and
This is an input terminal to which a clock signal S2 having the same frequency as the Y / BY sampling frequency of 13.5 MHz is supplied.

【0025】14は、入力端子11から入力される多重
信号R−Y/B−Yに同期し、かつ、PAL方式のコン
ポジット信号のサンプリング周波数4fscと同じ周波
数を有するクロック信号S3が供給される入力端子であ
る。
An input 14 is supplied with a clock signal S3 synchronized with the multiplexed signal RY / BY input from the input terminal 11 and having the same frequency as the sampling frequency 4fsc of the PAL composite signal. Terminal.

【0026】15は、入力端子13から入力される1
3.5MHzのクロック信号S2を1/2分周し、6.
75MHzのクロック信号S4を出力する1/2分周部
である。 16は、入力端子14から入力される4fs
cのクロック信号S3を1/2分周し、2fscのクロ
ック信号S5を出力する1/2分周部である。
Reference numeral 15 denotes 1 input from the input terminal 13.
5. The frequency of the 3.5 MHz clock signal S2 is halved,
This is a 1/2 frequency divider that outputs a 75 MHz clock signal S4. 16 is 4 fs input from the input terminal 14
This is a 分 frequency divider that divides the frequency of the clock signal S3 of c by 1 / and outputs the clock signal S5 of 2fsc.

【0027】17は、2つのクロック信号S4,S5の
位相を比較することにより、サンプリングレートを変換
する前の色差信号R−Y(あるいはB−Y)のデータ変
化点に対して、サンプリングレートを変換した後の色差
信号R−Y(あるいはB−Y)のデータ変化点がとり得
る複数の位相(4つあるいは5つ)のうち、予め定めた
位相(以下、「特定位相」という。)を検出する特定位
相検出部である。
Reference numeral 17 compares the phases of the two clock signals S4 and S5, thereby setting the sampling rate with respect to the data change point of the color difference signal RY (or BY) before converting the sampling rate. A predetermined phase (hereinafter, referred to as “specific phase”) among a plurality of phases (four or five) that can be taken by the data change point of the converted color difference signal RY (or BY). This is a specific phase detection unit to be detected.

【0028】なお、特定位相としては、例えば、サンプ
リングレートを変換する前の色差信号R−Y(あるいは
B−Y)の1サンプル期間内に、サンプリングレートを
変換した後の色差信号R−Y(あるいはB−Y)のデー
タ変化点が2つ存在するような位相が選択されている。
The specific phase is, for example, within one sample period of the color difference signal RY (or BY) before the conversion of the sampling rate, the color difference signal RY (after the conversion of the sampling rate). Alternatively, a phase in which two data change points (BY) exist is selected.

【0029】18は、入力端子11から入力される多重
信号R−Y/B−Yのサンプリングレートを、PAL方
式のコンポジット信号のサンプリングレートに変換する
ためのバッファメモリである。
Reference numeral 18 denotes a buffer memory for converting the sampling rate of the multiplexed signal RY / BY input from the input terminal 11 into the sampling rate of a PAL composite signal.

【0030】19は、バッファメモリ18に入力端子1
1から入力される多重信号R−Y/B−Yを書き込むた
めの書込み制御信号や書込みアドレスを出力する書込み
制御部である。
Reference numeral 19 denotes an input terminal 1 for the buffer memory 18.
This is a write control unit that outputs a write control signal and a write address for writing the multiplexed signal RY / BY input from the input unit 1.

【0031】この書込み制御部19は、入力端子13か
ら入力されるクロック信号S2に同期して、書込み制御
信号を出力する。また、この書込み制御部19は、上記
クロック信号S2に同期して、水平方向の書込みアドレ
スを更新し、入力端子12から入力されるパルス信号S
1に同期して、水平方向の書込みアドレスを初期化す
る。
The write control unit 19 outputs a write control signal in synchronization with the clock signal S2 input from the input terminal 13. The write control unit 19 updates the horizontal write address in synchronization with the clock signal S2, and updates the pulse signal S input from the input terminal 12.
In synchronization with 1, a horizontal write address is initialized.

【0032】20は、バッファメモリ18に格納されて
いる多重信号R−Y/B−Yを読み出すための読出し制
御信号や読出しアドレスを出力する読出し制御部であ
る。
Reference numeral 20 denotes a read control unit for outputting a read control signal for reading the multiplexed signal RY / BY stored in the buffer memory 18 and a read address.

【0033】この読出し制御部20は、入力端子14か
ら入力されるクロック信号S3に同期して、読出し制御
信号を出力する。また、この読出し制御部20は、上記
クロック信号S3に同期して、水平方向の読出しアドレ
スを更新し、入力端子12から入力されるパルス信号S
1に同期して、水平方向の読出しアドレスを初期化す
る。さらに、この読出し制御部20は、特定位相検出部
17で、特定位相が検出されると、その期間だけ、読出
し制御信号の発生や読出しアドレスの更新を停止する。
The read control unit 20 outputs a read control signal in synchronization with the clock signal S3 input from the input terminal 14. The read control unit 20 updates the horizontal read address in synchronization with the clock signal S3, and updates the pulse signal S input from the input terminal 12.
In synchronization with 1, a horizontal read address is initialized. Further, when the specific phase is detected by the specific phase detection unit 17, the read control unit 20 stops the generation of the read control signal and the update of the read address during that period.

【0034】21は、例えば、3つのタップを有し、バ
ッファメモリ18から読み出された多重信号R−Y/B
−Yを遅延することにより、各色差信号B−Y,R−Y
ごとに、連続する3つのサンプルX0,X1,X2分の
データを同時に出力する遅延部である。
Reference numeral 21 denotes a multiplexed signal RY / B read from the buffer memory 18 having, for example, three taps.
By delaying −Y, each color difference signal BY, RY
Is a delay unit that simultaneously outputs data for three consecutive samples X0, X1, and X2 for each of the three samples.

【0035】この遅延部21は、直列接続された4つの
シフトレジスタ211,212,213,214により
構成されている。各シフトレジスタ211,212,2
13,214は、入力端子14から入力される4fsc
のクロック信号S3によって駆動される。
The delay section 21 is composed of four shift registers 211, 212, 213 and 214 connected in series. Each shift register 211, 212, 2
13 and 214 are 4fsc input from the input terminal 14.
Is driven by the clock signal S3.

【0036】このような構成においては、シフトレジス
タ211の入力端子に、バッファメモリ18から読み出
された現サンプルX0のデータが現れ、シフトレジスタ
212の出力端子に、現サンプルX0より1サンプル前
のサンプルX1のデータが現れ、シフトレジスタ214
の出力端子に、同じく、2サンプル前のサンプルX2の
データが現れる。
In such a configuration, the data of the current sample X0 read from the buffer memory 18 appears at the input terminal of the shift register 211, and the output terminal of the shift register 212 displays the data of one sample before the current sample X0. The data of the sample X1 appears, and the shift register 214
, The data of the sample X2 two samples earlier appears.

【0037】なお、遅延部21を2つのフトレジスタで
はなく、4つのシフトレジスタで構成するのは、バッフ
ァメモリ18から読み出された信号が、4fscで色差
信号R−Y,B−Yが多重された信号であるためであ
る。
The reason why the delay unit 21 is composed of four shift registers instead of two shift registers is that the signals read from the buffer memory 18 are 4 fsc and the color difference signals RY and BY are multiplexed. This is because the signal has been processed.

【0038】22は、遅延部21から同時に出力される
3サンプル分のデータの中から、例えば、内挿用の2サ
ンプル分のデータD1,D2を選択する選択部である。
この選択部22は、サンプルX2のデータとサンプルX
1のデータのいずれか一方を選択するスイッチ221
と、サンプルX1のデータとサンプルX2のデータのい
ずれか一方を選択するスイッチ222とからなる。
A selection unit 22 selects, for example, data D1 and D2 for two samples for interpolation from among the data for three samples output from the delay unit 21 at the same time.
The selection unit 22 stores the data of the sample X2 and the sample X2.
Switch 221 for selecting any one of data 1
And a switch 222 for selecting one of the data of the sample X1 and the data of the sample X2.

【0039】23は、選択部22で選択された2サンプ
ル分のデータD1,D2を内挿係数k1,k2を使って
荷重加算する荷重加算部である。この荷重加算部23
は、スイッチ221で選択されたデータD1に内挿係k
1を乗算する乗算器231と、スイッチ222で選択さ
れたデータD2に内挿係数k2を乗算する乗算器232
と、2つの乗算器231,232の乗算出力を加算する
加算器233とからなる。
Reference numeral 23 denotes a load adding unit that adds a load to the data D1 and D2 for the two samples selected by the selecting unit 22 using the interpolation coefficients k1 and k2. This load adding unit 23
Is the interpolation k to the data D1 selected by the switch 221.
A multiplier 231 that multiplies the data D2 selected by the switch 222 by an interpolation coefficient k2.
And an adder 233 for adding the multiplied outputs of the two multipliers 231 and 232.

【0040】24は、特定位相検出部15の検出信号S
6によってリセットされ、1/2分周回路16から出力
される2fscのクロック信号S5をカウントすること
により、サンプリングレート変換前のデータ変化点に対
し、サンプリングレート変換後のデータ変化点がとり得
る4つあるいは5つの位相を示す信号を出力するカウン
タである。
Reference numeral 24 denotes a detection signal S of the specific phase detector 15
By counting the 2fsc clock signal S5 reset by 6 and output from the 1/2 frequency divider 16, the data change point after the sampling rate conversion can be taken with respect to the data change point before the sampling rate conversion. It is a counter that outputs a signal indicating one or five phases.

【0041】25は、このカウンタ24のカウント値S
7に基づいて、選択部22の選択動作を制御する選択制
御部である。
Reference numeral 25 denotes a count value S of the counter 24.
7 is a selection control unit that controls the selection operation of the selection unit 22 based on the control unit 7.

【0042】26は、カウンタ24のカウント値S7に
基づいて、荷重加算部23に供給する内挿係数k1,k
2を発生する係数発生部である。
Reference numeral 26 denotes interpolation coefficients k1 and k supplied to the load adder 23 based on the count value S7 of the counter 24.
This is a coefficient generator that generates 2.

【0043】27は、荷重加算部23から出力される多
重信号R−Y/B−Yを色差信号R−Yと色差信号B−
Yに分離する分離部である。
Reference numeral 27 denotes a multiplexed signal RY / BY output from the load adder 23, which converts the multiplexed signal RY / BY into a color difference signal RY and a color difference signal BY.
This is a separation section for separating into Y.

【0044】この分離部27は、入力端子14から入力
される4fscのクロック信号S3で駆動されるシフト
レジスタ271と、1/2分周部16から出力される2
fscのクロック信号S5で駆動されるシフトレジスタ
272,273とからなり、上述した分離を行うように
なっている。なお、図には、シフトレジスタ272から
色差信号R−Yが出力され、シフトレジスタ273から
色差信号B−Yが出力される場合を示す。
The separation unit 27 includes a shift register 271 driven by a 4 fsc clock signal S3 input from the input terminal 14, and a shift register 271 output from the 1/2 frequency dividing unit 16.
The shift registers 272 and 273 are driven by the clock signal S5 of fsc, and perform the above-described separation. Note that the figure shows a case where the color difference signal RY is output from the shift register 272 and the color difference signal BY is output from the shift register 273.

【0045】28は、シフトレジスタ272から出力さ
れる色差信号R−Yを帯域制限するローパスフィルタで
ある。29は、シフトレジスタ273から出力される色
差信号B−Yを帯域制限するローパスフィルタである。
A low-pass filter 28 limits the band of the color difference signal RY output from the shift register 272. Reference numeral 29 denotes a low-pass filter for band-limiting the color difference signal BY output from the shift register 273.

【0046】30は、ロ−パスフィルタ28により帯域
制限された色差信号R−Yと、ロ−パスフィルタ29に
より帯域制限された色差信号B−Yを変調する変調部で
ある。 31は、変調部30の変調出力が供給される出
力端子である。
A modulation section 30 modulates the color difference signal RY band-limited by the low-pass filter 28 and the color difference signal BY band-limited by the low-pass filter 29. Reference numeral 31 denotes an output terminal to which a modulation output of the modulation unit 30 is supplied.

【0047】上記構成においては、1/2分周部15,
16と、特定位相検出部17と、バッファメモリ18
と、書込み制御部19と、読出し制御部20と、遅延部
21と、選択部22と、荷重加算部23と、カウンタ2
4と、選択制御部25と、係数制御部26により、この
実施例のサンプリングレート変換装置が構成される。
In the above configuration, the 1/2 frequency divider 15,
16, a specific phase detecting unit 17, a buffer memory 18
, A write control unit 19, a read control unit 20, a delay unit 21, a selection unit 22, a load addition unit 23, a counter 2
4, the selection control unit 25, and the coefficient control unit 26 constitute the sampling rate conversion device of this embodiment.

【0048】このサンプリングレート変換装置において
は、1/2分周部15,16と、特定位相検出部17
と、カウンタ24により、位相検出手段が構成される。
また、バッファメモリ18と、書込み制御部19と、読
出し制御部20により、サンプリングレート変換手段が
構成される。また、遅延部21と、選択部22と、荷重
加算部23により、内挿手段が構成される。また、読出
し制御部20と、選択制御部25と、係数発生部26に
より、制御手段が構成される。
In this sampling rate converter, 1/2 frequency dividers 15 and 16 and specific phase detector 17
And the counter 24 constitute phase detecting means.
The buffer memory 18, the write control unit 19, and the read control unit 20 constitute a sampling rate conversion unit. The delay unit 21, the selection unit 22, and the load addition unit 23 constitute an interpolation unit. Further, the read control unit 20, the selection control unit 25, and the coefficient generation unit 26 constitute a control unit.

【0049】上記構成において、図2を参照しながら、
動作を説明する。なお、図2は、図1の動作を示すタイ
ミングチャートである。
In the above configuration, referring to FIG.
The operation will be described. FIG. 2 is a timing chart showing the operation of FIG.

【0050】まず、一実施例の動作の概略を説明する。
図1においては、色差信号R−Yのサンプリングレート
の変換と色差信号B−Yのサンプリングレートの変換が
行われる。しかし、両者の変換動作は同じである。した
がって、以下の説明では、色差信号R−Yの変換動作を
代表として説明する。
First, an outline of the operation of the embodiment will be described.
In FIG. 1, the conversion of the sampling rate of the color difference signal RY and the conversion of the sampling rate of the color difference signal BY are performed. However, both conversion operations are the same. Therefore, in the following description, the conversion operation of the color difference signal RY will be described as a representative.

【0051】図2(a)は、サンプリングレートを変換
する前の色差信号R−Yのデータ列を示す。すなわち、
6.75MHzのデータ列を示す。これに対し、同図
(b)は、サンプリングレートを変換した後の色差信号
R−Yのデータ列を示す。すなわち、2fscのデータ
列を示す。
FIG. 2A shows a data string of the color difference signal RY before the sampling rate is converted. That is,
6 shows a data string of 6.75 MHz. On the other hand, FIG. 3B shows a data sequence of the color difference signal RY after the sampling rate has been converted. That is, it shows a data string of 2fsc.

【0052】図示の如く、2fscのデータの変化点の
位相は、6.75MHzのデータの変化点の位相に対し
て、1サンプルごとに徐々に進み、4サンプル目で、ほ
ぼ元の位相に戻る。但し、両者のサンプリングレートの
比の関係から、完全には、元の位相に戻らず、さらに、
1回ずつ5サンプル目で元の位相に戻る部分が生じる。
As shown in the figure, the phase of the change point of the data of 2fsc gradually advances for each sample with respect to the phase of the change point of the data of 6.75 MHz, and returns to almost the original phase at the fourth sample. . However, due to the relationship between the two sampling rates, the phase does not completely return to the original phase.
There is a portion that returns to the original phase at the fifth sample each time.

【0053】しかし、いずれにしろ、2fscのデータ
の変化点の位相は、6.75MHzのデータの変化点の
位相に対して、所定の繰返しパターンで変化する。
In any case, however, the phase of the change point of the 2fsc data changes in a predetermined repetition pattern with respect to the phase of the change point of the 6.75 MHz data.

【0054】この実施例は、この点に着目し、6.75
MHzのデータ変化点の位相に対する2fscのデータ
変化点の位相を検出し、この検出出力に基づいて、バッ
ファメモリ18の読出し動作を制御し、この読出しデー
タに応じた内挿係数を割り当てるようにしたものであ
る。
This embodiment pays attention to this point, and 6.75
The phase of the data change point of 2 fsc with respect to the phase of the data change point of MHz is detected, the read operation of the buffer memory 18 is controlled based on the detected output, and an interpolation coefficient corresponding to the read data is assigned. Things.

【0055】すなわち、2fscのデータの4サンプル
ごとに、あるいは、5サンプルごとに1サンプル期間だ
けデータの読出しを停止し、この読出しデータに応じた
内挿係数を割り当てるようにしたものである。
That is, data reading is stopped for one sample period every four samples or every five samples of 2fsc data, and an interpolation coefficient corresponding to the read data is assigned.

【0056】このような構成によれば、サンプリングレ
ート変換前後のデータ変化点の位相に対応した内挿出力
を得ることができる。
According to such a configuration, an interpolation output corresponding to the phase of the data change point before and after the sampling rate conversion can be obtained.

【0057】また、少なくとも4つあるいは5つの内挿
係数を切り替えるだけで、内挿処理を実行することがで
きる。これにより、ディジタルフィルタの構成を簡単に
することができる。
Further, the interpolation processing can be executed only by switching at least four or five interpolation coefficients. Thereby, the configuration of the digital filter can be simplified.

【0058】ところで、6.75MHzのデータ変化点
に対する2fscのデータの変化点の位相を検出する方
法としては、2fscのデータの各変化点ごとに、その
実際の位相を検出する方法が考えられる。しかし、この
方法の場合、構成が複雑になる可能性がある。
By the way, as a method of detecting the phase of the change point of the data of 2fsc with respect to the data change point of 6.75 MHz, a method of detecting the actual phase of each change point of the data of 2fsc can be considered. However, in the case of this method, the configuration may be complicated.

【0059】そこで、この実施例では、6.75MHz
のデータ変化点に対して、2fscのデータ変化点がと
り得る4つあるいは5つの位相のうち、予め定めた特定
位相を検出し、この検出出力をリセット信号として、2
fscのクロック信号S5をカウントすることにより、
4つあるいは5つの位相すべてを検出するようになって
いる。
Therefore, in this embodiment, 6.75 MHz
Out of the four or five phases that the 2fsc data transition point can take with respect to the data transition point, a predetermined specific phase is detected.
By counting the clock signal S5 of fsc,
All four or five phases are detected.

【0060】このような構成によれば、4つあるいは5
つの位相のうち、実質的に1つの位相を検出することに
より、すべての位相の検出出力を得ることができるの
で、すべての位相を実際に検出する構成に比べ、位相検
出構成を簡単にすることができる。
According to such a configuration, four or five
The detection output of all phases can be obtained by detecting substantially one of the phases, so that the phase detection configuration can be simplified as compared with the configuration in which all phases are actually detected. Can be.

【0061】ここで、特定位相としては、上記の如く、
6.75MHzのデータの1サンプル期間に、2fsc
のデータ変化点が2つ存在するような部分の位相が定め
られている。
Here, as the specific phase, as described above,
In one sample period of 6.75 MHz data, 2 fsc
Are determined such that two data change points exist.

【0062】すなわち、2fscのデータ変化点に注目
すると、図2(a),(b)から明らかなように、この
変化点が、6.75MHzのデータの1サンプルの期間
に、2つ存在する場合と1つ存在する場合が生じる。こ
のうち、2つ存在する場合は、2fscのデータの4サ
ンプル周期あるいは5サンプル周期に1回だけ現れる。
That is, focusing on the data change point of 2fsc, as is apparent from FIGS. 2A and 2B, two such change points exist in the period of one sample of 6.75 MHz data. A case and a case where one exists. If two of them exist, they appear only once every 4 or 5 sample periods of 2 fsc data.

【0063】したがって、2fscのデータ変化点が2
つ存在する場合を検出し、この検出出力をリセット信号
として、2fscのクロック信号をカウントするように
すれば、実質的に、1つの位相を検出することにより、
4つあるいは5つの位相すべてを検出することができ
る。
Therefore, the data change point of 2fsc is 2
By detecting the presence of two clock signals and using this detection output as a reset signal to count a clock signal of 2 fsc, substantially one phase is detected.
All four or five phases can be detected.

【0064】以上が一実施例の動作の概略である。次
に、この動作を図1に従って説明する。 入力端子11
から入力された多重信号R−Y/B−Yは、まず、バッ
ファメモリ18と、書込み制御部19と、読出し制御部
20により、サンプリングレートを変換される。
The above is the outline of the operation of the embodiment. Next, this operation will be described with reference to FIG. Input terminal 11
Of the multiplexed signal RY / BY input from the buffer memory 18, the write control unit 19, and the read control unit 20, the sampling rate is converted.

【0065】次に、この変換出力は、遅延部21と、選
択部22と、荷重加算部23とにより、内挿処理を受け
る。これにより、サンプリングレートの変換によって不
連続となった多重信号R−Y/B−Yが連続な信号に変
換される。
Next, the converted output is subjected to an interpolation process by the delay unit 21, the selection unit 22, and the weight addition unit 23. As a result, the multiplexed signal RY / BY that is discontinuous due to the conversion of the sampling rate is converted into a continuous signal.

【0066】最後に、この変換出力は、分離部27と、
ローパスフィルタ28,29と,変調部30とにより変
調される。これにより、搬送色信号が得られる。この搬
送色信号は、出力端子31から出力され、図示しない輝
度信号処理部から与えられる輝度信号と合成される。
Finally, the converted output is supplied to the separation unit 27,
Modulation is performed by low-pass filters 28 and 29 and a modulation unit 30. Thereby, a transport color signal is obtained. The carrier chrominance signal is output from the output terminal 31 and is synthesized with a luminance signal provided from a luminance signal processing unit (not shown).

【0067】以上の動作を詳細に説明すると、次のよう
になる。入力端子11から入力された多重信号R−Y/
B−Yは、書込み制御部19により、13.5MHzの
クロック信号S2に同期して、順次バッファメモリ18
に書き込まれる。
The above operation will be described in detail as follows. The multiplexed signal RY /
BY is sequentially stored in the buffer memory 18 by the write control unit 19 in synchronization with the clock signal S2 of 13.5 MHz.
Is written to.

【0068】バッファメモリ18に書き込まれたデータ
列は、読出し制御部20により、4fscのクロック信
号S3に同期して、順次読み出される。これにより、多
重信号R−Y/B−Yの周波数は、13.5MHzから
4fscに変換される。
The data sequence written in the buffer memory 18 is sequentially read by the read control unit 20 in synchronization with the 4 fsc clock signal S3. As a result, the frequency of the multiplexed signal RY / BY is converted from 13.5 MHz to 4 fsc.

【0069】この読出し動作と並行して、特定位相検出
部17は、クロック信号S4,S5の位相を比較する。
ここで、クロック信号S4,S5の周波数は、それぞれ
6.75MHz、2fscであり、かつ、両信号S4,
S5は同期している。したがって、この位相比較によ
り、2fscのデータ変化点が、6.75MHzのデー
タの1サンプルの期間に、2つ存在するような位相(特
定位相)が検出される。
In parallel with this read operation, the specific phase detector 17 compares the phases of the clock signals S4 and S5.
Here, the frequencies of the clock signals S4 and S5 are 6.75 MHz and 2fsc, respectively, and both the signals S4 and S5 are
S5 is synchronized. Therefore, by this phase comparison, a phase (specific phase) in which two 2fsc data change points exist in one sample period of 6.75 MHz data is detected.

【0070】特定位相の検出信号S6は、図2(c)に
示すように、例えば、変化点が1つしか存在しない部分
では、ハイレベルとなり、変化点が2つ存在する部分で
は、ローレベルとなるような信号となる。この検出信号
S6は、読出し制御部20とカウンタ24に供給され
る。
As shown in FIG. 2C, the detection signal S6 of the specific phase is at a high level, for example, at a portion where only one change point exists, and at a low level at a portion where there are two change points. The signal becomes as follows. This detection signal S6 is supplied to the read control unit 20 and the counter 24.

【0071】読出し制御部20は、この検出信号S6が
ハイレベルの場合は、読出し動作を実行し、ローレベル
になると、その期間だけ読出しを停止する。これによ
り、バッファメモリ18の読出し出力は、図2(e)に
示すように、4サンプルあるいは5サンプルごとに1サ
ンプル分のデータが欠落したようなものとなる。つま
り、4サンプルあるいは5サンプルごとに、1サンプル
分の色差信号R−Yと色差信号B−Yが欠落したものと
なる。
When the detection signal S6 is at a high level, the read control unit 20 executes a read operation. When the detection signal S6 is at a low level, the read control unit 20 stops reading for that period. As a result, as shown in FIG. 2E, the read output of the buffer memory 18 is such that data for one sample is missing every four or five samples. That is, the color difference signal RY and the color difference signal BY for one sample are missing every four or five samples.

【0072】一方、カウンタ24は、検出信号S6の立
上りタイミングでリセットされ、2fscのクロック信
号S5をカウントする。これにより、図2(f)に示す
ように、4進及び5進のカウンタが構成される。このカ
ウンタ24のカウント値S7が、6.75MHzのデー
タ変化点に対する2fscのデータ変化点の位相を示
す。
On the other hand, the counter 24 is reset at the rising timing of the detection signal S6, and counts the clock signal S5 of 2 fsc. Thus, a quaternary and quinary counter is configured as shown in FIG. The count value S7 of the counter 24 indicates the phase of the data change point of 2 fsc with respect to the data change point of 6.75 MHz.

【0073】バッファメモリ18から読み出されたデー
タ列は、遅延部21で1サンプル分づつ遅延される。こ
れにより、図2(e),(f),(g)に示すように、
連続する3サンプル(X0,X1,X2)分のデータが
同時に出力される。このとき、色差信号R−Yと色差信
号B−Yのデータは、1/(4fsc)周期で、交互に
出力される。
The data sequence read from the buffer memory 18 is delayed by the delay unit 21 by one sample. Thereby, as shown in FIGS. 2 (e), (f) and (g),
Data for three consecutive samples (X0, X1, X2) are output simultaneously. At this time, the data of the color difference signal RY and the data of the color difference signal BY are output alternately at a period of 1 / (4 fsc).

【0074】遅延部21から出力された3サンプル分の
データは、選択部22に供給される。選択部22は、こ
の3サンプル分のデータから2サンプル分のデータD
1,D2を内挿用のデータとして選択する。
The data for three samples output from the delay unit 21 is supplied to the selection unit 22. The selection unit 22 calculates the data D for two samples from the data for three samples.
1 and D2 are selected as interpolation data.

【0075】この選択動作は、カウンタ24のカウント
値S7(図2(d)参照)に基づいて、選択制御部25
により制御される。この選択制御部25は、基本的に
は、3サンプル分のデータの中から、欠落したデータを
選択せず、内挿処理により新たに作り出されるデータD
3と相関の強い2つのデータD1,D2を選択するよう
に、選択部22の選択動作を制御する。
The selection operation is performed based on the count value S7 of the counter 24 (see FIG. 2D).
Is controlled by The selection control unit 25 basically does not select the missing data from the data of three samples, and newly selects the data D newly created by the interpolation processing.
The selection operation of the selection unit 22 is controlled so that two data D1 and D2 having a strong correlation with No. 3 are selected.

【0076】選択部22で選択されたデータD1,D2
は、荷重加算部23に供給され、内挿係数k1,k2に
基づいて、荷重加算される。これにより、サンプリング
レートの変換により不連続となった信号が連続な信号に
変換される。この内挿処理により得られたデータD3を
図2(h)に示す。
Data D1, D2 selected by selection section 22
Is supplied to the load adding unit 23, and the load is added based on the interpolation coefficients k1 and k2. As a result, the signal that has become discontinuous due to the conversion of the sampling rate is converted into a continuous signal. FIG. 2H shows data D3 obtained by this interpolation processing.

【0077】内挿係数k1,k2は、カウンタ24のカ
ウント値S7に基づいて、係数発生部26から出力され
る。この係数発生部26は、基本的には、予め定めた複
数の係数の中から、データD3とデータD1,D2との
相関の強さに応じた内挿係数k1,k2を選択し、これ
を乗算器231、232に与えるようになっている。
The interpolation coefficients k 1 and k 2 are output from the coefficient generator 26 based on the count value S 7 of the counter 24. The coefficient generation unit 26 basically selects interpolation coefficients k1 and k2 according to the strength of the correlation between the data D3 and the data D1 and D2 from among a plurality of predetermined coefficients. It is provided to multipliers 231 and 232.

【0078】図3は、4進カウンタが構成される部分で
の内挿処理の一例を示し、図4は、5進カウンタが構成
される部分での内挿処理の一例を示す。
FIG. 3 shows an example of an interpolation process in a portion where a quaternary counter is formed, and FIG. 4 shows an example of an interpolation process in a portion where a quinary counter is formed.

【0079】上記の如く、データD1,D2としては、
データD3と相関の強いものが選択される。このため、
例えば、データD3として、データ(7) ´を作る場合
は、図3に示すように、データD1,D2として、それ
ぞれデータ(5) ,(6) が選択される。なお、図2におい
て、二重括弧は、選択されないデータを示す。
As described above, the data D1 and D2 are:
A data having a strong correlation with the data D3 is selected. For this reason,
For example, when creating data (7) 'as data D3, data (5) and (6) are selected as data D1 and D2, respectively, as shown in FIG. In FIG. 2, double parentheses indicate data that is not selected.

【0080】また、内挿係数k1,k2としては、2f
scのデータの変化点の位相がnサンプル周期で変化す
るものとすると、それぞれ、n個準備される。また、各
内挿係数k1,k2の値は、例えば、1/nの自然数倍
に設定されている。
The interpolation coefficients k1 and k2 are 2f
Assuming that the phase of the change point of the data of the sc changes at the period of n samples, n pieces are prepared. The values of the interpolation coefficients k1 and k2 are set to, for example, a natural number times 1 / n.

【0081】この場合、k1+k2は、当然のことなが
ら1に設定される。したがって、内挿係数k1として、
1/n,2/n,…,(n−1)/n,1のn個の係数
が準備される場合は、内挿係数k2としては、(n−
1)/n,(n−2)/n,…,1/n,0のn個の係
数が準備される。
In this case, k1 + k2 is naturally set to 1. Therefore, as the interpolation coefficient k1,
When n coefficients of 1 / n, 2 / n, ..., (n-1) / n, 1 are prepared, the interpolation coefficient k2 is (n-
1) / n, (n−2) / n,..., 1 / n, 0 n coefficients are prepared.

【0082】この実施例の場合、nは4及び5である。
したがって、4進カウンタが構成されるところでは、内
挿係数k1,k2として、それぞれ1/4の自然数倍の
4個の係数が準備される。これに対し、5進カウンタが
構成されるところでは、1/5の自然数倍の5個の係数
が準備される。
In this embodiment, n is 4 and 5.
Therefore, where a quaternary counter is configured, four coefficients each of which is a natural number times 1/4 are prepared as interpolation coefficients k1 and k2. On the other hand, where a quinary counter is configured, five coefficients that are a natural number times 1/5 are prepared.

【0083】但し、この実施例では、5進カウンタが構
成される部分でも、図4に示すように、ある係数を2回
使用することにより、4進カウンタが構成される部分と
同じ内挿係数k1,k2を使用すようになっている。こ
れは、5進カウンタが構成される部分が4進カウンタが
構成される部分よりはるかに少ないことから、構成の簡
易化を優先させ、それぞれ4種類の係数で対応させるた
めである。
However, in this embodiment, even when a quinary counter is formed, as shown in FIG. 4, by using a certain coefficient twice, the same interpolation coefficient as the quaternary counter is formed. k1 and k2 are used. The reason for this is that since the number of parts constituting the quinary counter is much smaller than the number of parts constituting the quaternary counter, simplification of the structure is prioritized, and four types of coefficients are used.

【0084】図4の例では、5サンプル目で、4サンプ
ル目と同じ内挿係数k1,k2を使用することにより、
5進カウンタが構成される部分で、4進カウンタが構成
される部分と同じ内挿係数k1,k2を使用するように
なっている。
In the example of FIG. 4, by using the same interpolation coefficients k1 and k2 for the fifth sample and the fourth sample,
The same interpolation coefficients k1 and k2 as those used in the quaternary counter are used in the quinary counter.

【0085】なお、5サンプル目で、直前の4サンプル
目の内挿係数k1,k2を使用するのは、自サンプルに
より近いサンプルの内挿係数k1,k2を使用すること
により、信号の品質低下が極力生じないようにするため
である。この意味から言えば、ある周期の5サンプル目
で、次の周期の1サンプル目の内挿係数k1,k2を使
用するようにしてもよい。
In the fifth sample, the interpolation coefficients k1 and k2 of the immediately preceding fourth sample are used because the interpolation coefficients k1 and k2 of the sample closer to the own sample are used, thereby deteriorating the signal quality. This is for minimizing the occurrence. In this sense, the interpolation coefficients k1 and k2 of the first sample of the next cycle may be used at the fifth sample of the certain cycle.

【0086】上述した内挿処理により得られたデータD
3は、分離部27に供給され、色差信号R−Yのデータ
と色差信号B−Yのデータに分離される。各データは、
それぞれ対応するローパスフィルタ28、29で帯域制
限された後、変調部30で変調される。
The data D obtained by the above-described interpolation processing
3 is supplied to the separation unit 27 and is separated into data of the color difference signal RY and data of the color difference signal BY. Each data is
After being band-limited by the corresponding low-pass filters 28 and 29, the signals are modulated by the modulator 30.

【0087】以上詳述したこの実施例によれば、次のよ
うな効果が得られる。
According to this embodiment described in detail above, the following effects can be obtained.

【0088】(1) まず、この実施例によれば、サン
プリングレート変換前のデータの変化点に対するサンプ
リングレート変換後のデータの変化点の位相を検出し、
この検出出力に基づいて、バッファメモリ18の読出し
動作を制御するようにし、それに応じた内挿係数k1,
k2を割り当てるようにしたので、サンプリングレート
変換前後のデータの変化点の位相に対応した内挿出力を
得ることができる。
(1) First, according to this embodiment, the phase of the data change point after the sampling rate conversion with respect to the data change point before the sampling rate conversion is detected.
Based on this detection output, the read operation of the buffer memory 18 is controlled, and the interpolation coefficients k1,
Since k2 is assigned, an interpolation output corresponding to the phase of the data change point before and after the sampling rate conversion can be obtained.

【0089】また、少なくとも4種類の内挿係数k1,
k2を切り替えるだけで、内挿処理を行うことができる
ので、少ない数の内挿係数を使って内挿処理を行うこと
ができる。これにより、内挿用のディジタルフィルタの
構成を簡単にすることができる。
Further, at least four kinds of interpolation coefficients k1,
Since the interpolation processing can be performed only by switching k2, the interpolation processing can be performed using a small number of interpolation coefficients. Thereby, the configuration of the interpolation digital filter can be simplified.

【0090】さらに、サンプリングレート変換前のデー
タ変化点に対するサンプリングレート変換後のデータ変
化点の位相に基づいて、内挿係数k1,k2を設定する
ことができるので、オフセット量(1/625)fH
考慮した変換を行うことができる。これにより、ディジ
タルフィルタの構成を簡単にすることができるにもかか
わらず、画像歪みが発生しないようにすることができ
る。
Further, since the interpolation coefficients k1 and k2 can be set based on the phase of the data change point after the sampling rate conversion with respect to the data change point before the sampling rate conversion, the offset amount (1/625) f The conversion considering H can be performed. As a result, image distortion can be prevented even though the configuration of the digital filter can be simplified.

【0091】(2) また、この実施例によれば、サン
プリングレート変換前のデータ変化点に対して、サンプ
リングレート変換後のデータ変化点がとり得る4つある
いは5つの位相のうち、特定位相を検出し、この検出結
果をリセット信号として、2fscのクロック信号S5
をカウントすることにより、残りの位相をすべて検出す
るようにしたので、すべての位相を直接検出する場合に
比べ、位相検出構成を簡単にすることができる。
(2) According to this embodiment, a specific phase is selected from among four or five possible phases of a data change point after the sampling rate conversion with respect to the data change point before the sampling rate conversion. The clock signal S5 of 2fsc is detected as a reset signal.
Is counted, so that all the remaining phases are detected, so that the phase detection configuration can be simplified as compared with the case where all the phases are directly detected.

【0092】(3) また、この実施例によれば、特定
位相として、サンプリングレート変換前のデータの1サ
ンプル期間に、サンプリングレート変換後のデータ変化
点が2つ存在するような位相を検出するようにしたの
で、データ変化点が1つしか存在しないような位相を検
出する場合に比べ、特定位相を検出するための構成を簡
単にすることができる。
(3) According to this embodiment, as a specific phase, a phase in which two data change points after the sampling rate conversion exist in one sample period of the data before the sampling rate conversion is detected. With this configuration, the configuration for detecting a specific phase can be simplified as compared with the case of detecting a phase in which only one data change point exists.

【0093】これは、データ変化点が1つしか存在しな
いような位相を特定位相として検出するようにすると、
このような位相が3つあるいは4つ存在するので、この
複数の位相の中から、予め定めた特定位相を識別しなけ
ればならないからである。
This is because if a phase in which only one data change point exists is detected as a specific phase,
This is because, because there are three or four such phases, a predetermined specific phase must be identified from the plurality of phases.

【0094】(4) また、この実施例によれば、サン
プリングレートを変換する際に、4fscに変換するよ
うになっているので、変調部30の構成を簡単にするこ
とができるとともに、コンポジット信号のディジタル規
格をも満足することができる。
(4) Further, according to this embodiment, when the sampling rate is converted, it is converted to 4 fsc, so that the configuration of the modulation section 30 can be simplified and the composite signal can be converted. Digital standard can be satisfied.

【0095】以上、この発明の一実施例を詳細に説明し
たが、この発明は、上述したような実施例に限定される
ものではない。
Although the embodiment of the present invention has been described in detail, the present invention is not limited to the above embodiment.

【0096】(1) 例えば、先の実施例では、この発
明を、コンポーネント信号のサンプリングレートをPA
L方式のコンポジット信号のサンプリングレートに変換
するサンプリングレート変換装置に適用する場合を説明
した。
(1) For example, in the above embodiment, the present invention is applied to a case where the sampling rate of the component signal is set to PA
The case where the present invention is applied to a sampling rate conversion device that converts the sampling rate of an L-type composite signal into a sampling rate has been described.

【0097】しかし、この発明は、コンポーネント信号
のサンプリングレートをNTSC方式のコンポジット信
号のサンプリングレートに変換するサンプリングレート
変換装置にも適用することができる。
However, the present invention is also applicable to a sampling rate converter for converting the sampling rate of a component signal into the sampling rate of a composite signal of the NTSC system.

【0098】なお、コンポーネント信号のサンプリング
レートをNTSC方式のコンポジット信号のサンプリン
グレートに変換する場合は、上述したようなカウンタと
して、16進カウンタが構成される。
When converting the sampling rate of the component signal to the sampling rate of the composite signal of the NTSC system, a hexadecimal counter is configured as the above-described counter.

【0099】(2) また、先の実施例では、この発明
を、コンポーネント信号のサンプリングレートをコンポ
ジット信号のサンプリングレートに変換するサンプリン
グレート変換装置に適用する場合を説明した。
(2) In the above embodiment, a case has been described in which the present invention is applied to a sampling rate conversion device that converts a sampling rate of a component signal into a sampling rate of a composite signal.

【0100】しかし、この発明は、コンポジット信号の
サンプリングレートをコンポーネント信号のサンプリン
グレートに変換するサンプリングレート変換装置にも適
用することができる。
However, the present invention can also be applied to a sampling rate converter for converting the sampling rate of a composite signal into the sampling rate of a component signal.

【0101】この場合、サンプリングレートの変換は、
例えば、位相検出結果に基づいて、データを間引くよう
にして行えばよい。但し、この場合、内挿処理は、この
間引いたデータも使用して行う必要がある。
In this case, the conversion of the sampling rate is as follows.
For example, data may be thinned out based on the phase detection result. However, in this case, it is necessary to perform the interpolation processing using the thinned data.

【0102】(3) また、この発明は、コンポーネン
ト信号やコンポジット信号などのテレビジョン信号のサ
ンプリングレートを変換するサンプリングレート変換装
置だけでなく、ディジタル信号一般のサンプリングレー
トを変換するサンプリングレート変換装置にも適用する
ことができる。
(3) The present invention is applicable not only to a sampling rate converter for converting a sampling rate of a television signal such as a component signal or a composite signal, but also to a sampling rate converter for converting a general sampling rate of a digital signal. Can also be applied.

【0103】(4) このほかにも、この発明は、その
要旨を逸脱しない範囲で種々様々変形実施可能なことは
勿論である。
(4) In addition, it goes without saying that the present invention can be variously modified and implemented without departing from the scope of the invention.

【0104】[0104]

【発明の効果】以上詳述したように、この発明によれ
ば、画像歪みを招くことなく、内挿用のディジタルフィ
ルタの構成を簡単にすることができ、特定位相を検出す
るための構成や位相検出構成を簡単にすることが可能な
サンプリングレート変換装置を提供することができる。
As described in detail above, according to the present invention, the configuration of the interpolation digital filter can be simplified without causing image distortion, and a specific phase can be detected.
A sampling rate conversion device capable of simplifying a configuration for detecting the phase and a phase detection configuration can be provided.

【図面の簡単な説明】[Brief description of the drawings]

【図1】この発明の一実施例の構成を示すブロック図で
ある。
FIG. 1 is a block diagram showing a configuration of an embodiment of the present invention.

【図2】一実施例の動作を示すタイミングチャートであ
る。
FIG. 2 is a timing chart showing the operation of one embodiment.

【図3】一実施例の4進カウンタ部分での内挿処理の一
例を示す図である。
FIG. 3 is a diagram illustrating an example of an interpolation process in a quaternary counter part according to an embodiment;

【図4】一実施例の5進カウンタ部分での内挿処理の一
例を示す図である。
FIG. 4 is a diagram illustrating an example of an interpolation process in a quinary counter part according to an embodiment;

【符号の説明】[Explanation of symbols]

11,12,13,14…入力端子 15,16…1/2分周部 17…特定位相検出部 18…バッファメモリ 19…書込み制御部 20…読出し制御部 21…遅延部 22…選択部 23…荷重加算部 24…カウンタ 25…選択制御部 26…係数発生部 27…分離部 28,29…ローパスフィルタ 30…変調部 31…出力端子 211,212,213,214,271,272,2
73…シフトレジスタ 231,232…乗算器 233…加算器
11, 12, 13, 14 ... input terminals 15, 16 ... 1/2 frequency divider 17 ... specific phase detector 18 ... buffer memory 19 ... write controller 20 ... read controller 21 ... delay unit 22 ... selector 23 ... Load adder 24 ... Counter 25 ... Selection controller 26 ... Coefficient generator 27 ... Separator 28,29 ... Low pass filter 30 ... Modulator 31 ... Output terminal 211,212,213,214,271,272,2
73: shift register 231, 232: multiplier 233: adder

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H03H 17/00 - 17/08 ──────────────────────────────────────────────────続 き Continued on front page (58) Field surveyed (Int. Cl. 7 , DB name) H03H 17/00-17/08

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 ディジタル信号のサンプリングレートを
変換するサンプリングレート変換装置において、 前記ディジタル信号のサンプリングレートを変換するサ
ンプリングレート変換手段と、 このサンプリングレート変換手段のサンプリングレート
変換動作によって不連続となったディジタル信号を内挿
処理によって連続なディジタル信号に変換する内挿手段
と、 サンプリングレートを変換する前のディジタル信号のデ
ータ変化点に対するサンプリングレートを変換した後の
ディジタル信号のデータ変化点の位相を検出する位相検
出手段と、 この位相検出手段の検出出力に基づいて、前記サンプリ
ングレート変換手段の変換動作と前記内挿手段の内挿動
作を制御する制御手段とを備え、 前記位相検出手段は、 サンプリングレートを変換する前の前記ディジタル信号
のデータ変化点に対して、サンプリングレートを変換し
た後の前記ディジタル信号のデータ変化点がとり得る複
数の位相の中から、予め定めた位相を検出する特定位相
検出手段と、この特定位相検出手段の検出出力に基づい
てリセットされ、変換先のサンプリングレートに対応す
るクロック信号をカウントすることにより、前記複数の
位相を示す信号を出力するカウント手段と を具備したこ
とを特徴するサンプリングレート変換装置。
1. A sampling rate conversion device for converting a sampling rate of a digital signal, wherein the sampling rate conversion means for converting the sampling rate of the digital signal and the sampling rate conversion operation of the sampling rate conversion means are discontinued. Interpolation means for converting a digital signal into a continuous digital signal by interpolation processing, and detecting the phase of the data change point of the digital signal after converting the sampling rate with respect to the data change point of the digital signal before converting the sampling rate a phase detecting means for, based on a detection output of the phase detecting means, and control means for controlling the inner挿動operation of said interpolation means conversion operation and the sampling rate conversion unit, said phase detecting means, sampling Convert rates The digital signal
Convert the sampling rate for the data change point
After the data change point of the digital signal
A specific phase that detects a predetermined phase from among a number of phases
Detecting means and a detection output of the specific phase detecting means.
To reset to the sampling rate of the conversion destination.
By counting clock signals,
A sampling rate conversion device comprising: a counting unit that outputs a signal indicating a phase .
【請求項2】 前記制御手段は、前記位相検出手段の検
出出力に基づいて、この位相検出手段で検出される複数
の位相分の内挿係数を切り替え設定するように、前記内
挿手段の内挿動作を制御することを特徴とする請求項1
記載のサンプリングレート変換装置。
2. The control unit according to claim 1, wherein the control unit switches and sets interpolation coefficients for a plurality of phases detected by the phase detection unit based on a detection output of the phase detection unit. 2. The insertion operation is controlled.
The sampling rate converter according to the above.
【請求項3】 前記ディジタル信号は、テレビジョン信
号を構成するコンポーネント信号であり、前記サンプリ
ングレート変換手段は、前記コンポーネント信号のサン
プリングレートをこのコンポーネント信号を合成するこ
とにより得られるコンポジット信号のサンプリングレー
トに変換するように構成されていることを特徴とする請
求項1記載のサンプリングレート変換装置。
3. The digital signal is a component signal constituting a television signal, and the sampling rate conversion means converts a sampling rate of the component signal into a sampling rate of a composite signal obtained by synthesizing the component signal. The sampling rate conversion device according to claim 1, wherein the sampling rate conversion device is configured to convert the sampling rate into a value.
JP22318694A 1994-09-19 1994-09-19 Sampling rate converter Expired - Fee Related JP3349835B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22318694A JP3349835B2 (en) 1994-09-19 1994-09-19 Sampling rate converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22318694A JP3349835B2 (en) 1994-09-19 1994-09-19 Sampling rate converter

Publications (2)

Publication Number Publication Date
JPH0888539A JPH0888539A (en) 1996-04-02
JP3349835B2 true JP3349835B2 (en) 2002-11-25

Family

ID=16794156

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22318694A Expired - Fee Related JP3349835B2 (en) 1994-09-19 1994-09-19 Sampling rate converter

Country Status (1)

Country Link
JP (1) JP3349835B2 (en)

Also Published As

Publication number Publication date
JPH0888539A (en) 1996-04-02

Similar Documents

Publication Publication Date Title
EP0423921B1 (en) System and method for conversion of digital video signals
JP2696901B2 (en) Sampling frequency conversion circuit
JP3297165B2 (en) Sampling frequency converter
US4870661A (en) Sample rate conversion system having interpolation function
US5335074A (en) Phase locked loop synchronizer for a resampling system having incompatible input and output sample rates
EP0100678B1 (en) Reduced data rate signal separation system
JPH0783239B2 (en) Adaptive filter device
JPH04306975A (en) Jitter correcting circuit
JPS61142891A (en) Phase fixing loop
JPH0670342A (en) Timing adjustment device for sample data signal in re-sampling system
JPH0767141A (en) Muse-ntsc converter
JP2603096B2 (en) Chroma demodulator
JP3349835B2 (en) Sampling rate converter
US4398209A (en) Method and apparatus for digital control of a separately coded color television signal
EP0496000B1 (en) Circuit for sampling component signals and regenerating circuit
JPS6129290A (en) Clock signal generator circuit
JP2687444B2 (en) Rate converter
EP0290183A1 (en) Pal video signal processing device
JP2520606B2 (en) Composite television signal processor
EP0176239B1 (en) Progressive scan video processor providing video interpolation
JP3067036B2 (en) Sampling rate conversion circuit
JP2537821B2 (en) Signal processor
JPH0851553A (en) Synchronization processing unit for television receiver
JPH0496595A (en) Video signal processing circuit
JPH06292151A (en) High vision signal converter

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070913

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080913

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080913

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090913

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090913

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100913

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110913

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110913

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120913

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120913

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130913

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees