JP3034180B2 - 半導体装置及びその製造方法及び基板 - Google Patents
半導体装置及びその製造方法及び基板Info
- Publication number
- JP3034180B2 JP3034180B2 JP7059562A JP5956295A JP3034180B2 JP 3034180 B2 JP3034180 B2 JP 3034180B2 JP 7059562 A JP7059562 A JP 7059562A JP 5956295 A JP5956295 A JP 5956295A JP 3034180 B2 JP3034180 B2 JP 3034180B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor device
- semiconductor chip
- substrate
- hole
- metal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000004065 semiconductor Substances 0.000 title claims description 229
- 239000000758 substrate Substances 0.000 title claims description 79
- 238000004519 manufacturing process Methods 0.000 title claims description 8
- 239000002184 metal Substances 0.000 claims description 50
- 229910052751 metal Inorganic materials 0.000 claims description 50
- 229920005989 resin Polymers 0.000 claims description 24
- 239000011347 resin Substances 0.000 claims description 24
- 229910000679 solder Inorganic materials 0.000 claims description 23
- 230000002093 peripheral effect Effects 0.000 claims description 21
- 239000000945 filler Substances 0.000 claims description 12
- 238000000034 method Methods 0.000 claims description 6
- 239000011810 insulating material Substances 0.000 claims description 4
- 239000000919 ceramic Substances 0.000 description 17
- 239000000654 additive Substances 0.000 description 13
- 230000000996 additive effect Effects 0.000 description 13
- 230000005855 radiation Effects 0.000 description 13
- 238000007789 sealing Methods 0.000 description 9
- 239000010949 copper Substances 0.000 description 4
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 230000017525 heat dissipation Effects 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 229920003002 synthetic resin Polymers 0.000 description 3
- 239000000057 synthetic resin Substances 0.000 description 3
- 239000004593 Epoxy Substances 0.000 description 2
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000007747 plating Methods 0.000 description 2
- 238000004382 potting Methods 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 229910003460 diamond Inorganic materials 0.000 description 1
- 239000010432 diamond Substances 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/02—Containers; Seals
- H01L23/04—Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/486—Via connections through the substrate with or without pins
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/02—Containers; Seals
- H01L23/10—Containers; Seals characterised by the material or arrangement of seals between parts, e.g. between cap and base of the container or between leads and walls of the container
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/14—Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
- H01L23/142—Metallic substrates having insulating layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/16—Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
- H01L23/18—Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
- H01L23/24—Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device solid or gel at the normal operating temperature of the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
- H01L23/3128—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3135—Double encapsulation or coating and encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49833—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the chip support structure consisting of a plurality of insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0655—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4602—Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73253—Bump and layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/818—Bonding techniques
- H01L2224/81801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/0651—Wire or wire-like electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06582—Housing for the assembly, e.g. chip scale package [CSP]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06582—Housing for the assembly, e.g. chip scale package [CSP]
- H01L2225/06586—Housing with external bump or bump-like connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06589—Thermal management, e.g. cooling
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1515—Shape
- H01L2924/15153—Shape the die mounting substrate comprising a recess for hosting the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1517—Multilayer substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1532—Connection portion the connection portion being formed on the die mounting surface of the substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/156—Material
- H01L2924/15786—Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
- H01L2924/15787—Ceramics, e.g. crystalline carbides, nitrides or oxides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/161—Cap
- H01L2924/1615—Shape
- H01L2924/16151—Cap comprising an aperture, e.g. for pressure control, encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/161—Cap
- H01L2924/1615—Shape
- H01L2924/16152—Cap comprising a cavity for hosting the device, e.g. U-shaped cap
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/161—Cap
- H01L2924/1615—Shape
- H01L2924/16195—Flat cap [not enclosing an internal cavity]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19107—Disposition of discrete passive components off-chip wires
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/30107—Inductance
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3025—Electromagnetic shielding
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/095—Conductive through-holes or vias
- H05K2201/0959—Plated through-holes or plated blind vias filled with insulating material
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/09672—Superposed layout, i.e. in different planes
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Dispersion Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Ceramic Engineering (AREA)
- Geometry (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Wire Bonding (AREA)
- Insulated Metal Substrates For Printed Circuits (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
Description
(以下BGAという)型の半導体装置及びその製造方法
及び該半導体装置に用いる基板に関する。近年、半導体
チップが高集積化してきており、また、半導体装置の実
装の高密度化が要求されてきている。
子のピッチを広げることができ、且つ互いに近接させて
実装することができるBGA型半導体装置が注目されて
きている。また、近年、半導体装置が処理する信号が高
周波数化してきている。このため、BGA型半導体装置
は、高周波数の信号に有利な構造であることが望まし
い。
半導体チップの発熱量が増えてきており、BGA型半導
体装置は、放熱性の良い構造が必要とされる。
に示されているBGA型半導体装置10を示す。半導体
装置10は、基板11と、基板11の上面の中央に固着
してある半導体チップ12と、基板11の下面に格子状
に配してある半田ボール13と、半導体チップ12を封
止している樹脂製の封止部14とを有する。
板11上のパッド16との間にワイヤ17が張られてい
る。基板11は、図22及び図23に示すように、プリ
ント板20と、この上面のアディティブ層21とよりな
り、スルーホール22-1〜22-5等を有する。半導体チ
ップ12上の各パッド15が、基板11の下面の各半田
ボール13と、電気的に接続してある。
イヤ17-1−パッド16-1−アディティブ層21内の配
線パターン23−スルーホール22-2の内周面のスルー
ホール内周膜24を介して電気的に接続してある。
22-5は開口とされているため、アディティブ層21は
スルーホール22-1〜22-5の真上の位置には形成され
ていず、アディティブ層21の配線パターンを、スルー
ホールの上方を横切るように形成することは出来ない。
に、経路が、スルーホールによって制約を受けていた。
例えば、パッド15-1とスルーホール22-2との間を結
ぶ配線パターンを形成する場合についてみる。図22
中、二点鎖線で示すように、直線的な配線パターン25
を形成することは出来ず、スルーホール22-1,22-5
を迂回した経路の曲線状の配線パターン23が形成して
ある。
め、配線パターン23は長さがその分長くならざるを得
ない。このため、特に高周波数の信号については、波形
がなまって信号の伝播の特性が低下してしまう虞れがあ
った。また、半導体チップ12は封止部14で覆われて
いるため、半導体チップ12で発生した熱が半導体装置
10の外部にまで伝導しにくく、半導体装置10は、放
熱性が良くなかった。
体装置及びその製造方法及び基板を提供することを目的
とする。
半導体チップと、内周面が導電膜で形成されると共にそ
の内部が絶縁材料で形成された充填材で埋められたスル
ーホールを有する基板と、該導電膜及び半導体チップと
電気的に接続され、該基板の第一の面に形成され、該充
填材で埋められたスルーホール上を横切る配線パターン
と、該導電膜と電気的に接続され、該基板の第二の面に
設けられた端子とを有することを特徴とするものであ
る。
導体装置において、 前記端子上に半田ボールが形成され
ることを特徴とするものである。 請求項3記載の発明
は、請求項1または2記載の半導体装置において、 前記
基板がプリント板により構成されることを特徴とするも
のである。
いずれかに記載の半導体装置において、前記半導体チッ
プの表面がフェイスダウンボンディングにより前記基板
の第一の面に搭載されることを特徴とするものである。
請求項5記載の発明は、請求項4記載の半導体装置にお
いて、前記半導体チップの裏面に、メタルプレート若し
くは金属製のキャップが装着されることを特徴とするも
のである。
導体装置において、前記メタルプレート若しくは金属製
のキャップに放熱フィンが装着されることを特徴とする
ものである。請求項7記載の発明は、請求項5記載の半
導体装置において、前記半導体チップの裏面が前記メタ
ルプレート若しくは金属製のキャップから露出している
ことを特徴とする。
いずれかに記載の半導体装置において、前記半導体チッ
プの表面がフェイスアップボンディングにより前記基板
の第一の面に搭載され、該半導体チップが樹脂パッケー
ジ部により封止されていることを特徴とするものであ
る。
導体装置において、メタルプレート若しくは金属製キャ
ップが前記樹脂パッケージ部に設けられていることを特
徴とするものである。請求項10記載の発明に係る基板
は、内周面が導電膜で形成されると共にその内部が絶縁
材料で形成された充填材で埋められたスルーホールを有
する基板本体と、該導電膜と電気的に接続され、該基板
の第一の面に形成され、該充填材で埋められたスルーホ
ール上を横切る配線パターンと、該導電膜と電気的に接
続され、該基板の第二の面に設けられた端子とを有する
ことを特徴とするものである。
製造方法は、基板にスルーホールを形成する工程と、該
スルーホールの内周面に金属膜を形成する工程と、該ス
ルーホール内に樹脂を充填する工程と、該スルーホール
部分を含めて該基板上に絶縁層を形成する工程と、該絶
縁層の所定位置にビアホールを形成する工程と、該スル
ーホールの上を横切る絶縁層上に設けられ、該ビアホー
ルを介して該金属膜と電気的に接続された配線パターン
を形成する工程と、半導体チップを該配線パターンと接
続する工程とを有することを特徴とするものである。
ーホールの内部に絶縁材料で形成された充填材を有する
構成は、スルーホールを埋めて、基板本体の上面を平坦
化するように作用する。このことは、スルーホール上に
も配線パターンを形成することを可能とする。よって、
配線パターンの経路をスルーホールを迂回する経路とす
る必要はなくなり、高周波数特性に優れた半導体装置を
実現できる。
のキャップは、半導体チップの周りの空間を封止すると
共に、半導体チップの熱を奪うように作用する。請求項
6の放熱フィン、及び請求項9のメタルプレート若しく
は金属製のキャップは、半導体チップの熱を奪うように
作用する。請求項7のメタルプレートの開口及び金属製
のキャップの開口は、半導体チップの裏面を露出させる
ように作用する。
ップを封止するように作用する。請求項11の発明で
は、スルーホールの上を横切る絶縁層上に配線パターン
が設けられるため、配線パターンの配設位置にも余裕を
持たせることができ、配線パターンの形成が容易となり
歩留りの向上を図ることができる。
体装置30を示す。BGA型半導体装置30は、基板3
1と、半導体チップ32と、ダム部材33と、メタルプ
レート34と、半田ボール13Aとを有する。
プ32は、表面32aに半田バンプ40を有する。半導
体チップ32は、フェイスダウンの向きで、且つフリッ
プチップ方式で、半田バンプ40を、基板31上のパッ
ド41に半田付けされて、基板31の中央に固定してあ
る。
あり、四角枠形状を有し、基板31上の周囲に沿って接
着してある。メタルプレート34は、下面のうち周囲の
部分をダム部材33に接着されて固定してあり、半導体
チップ32の上方を覆っている。これにより、半導体装
置30の内部の空間42は気密になっている。
メタルプレート34との間に、ペースト層43を有す
る。ペースト層43は、フィラーとしてAlN,ダイヤ
モンド等が添加してある熱伝導性の高い絶縁性ペースト
よりなる。半導体チップ32と基板31との間にも、ペ
ースト層44を有する。
ペーストよりなる。半導体チップ32の各半田バンプ4
0は、各半田ボール13Aと、電気的に接続されてい
る。次に、基板31について説明する。基板31は、図
4に示すように、基板本体としてのプリント板50と、
この上面のアディティブ層51とを有する。
Aを有する。プリント板50にのみスルーホール22A
-1〜22A-5が形成してある。各スルーホール22A-1
〜22A-5は、その内周面にCu製のスルーホール内周
膜24A-1〜24A-5を有する。半田ボール13Aは、
スルーホール内周膜24A -1 〜24A -5 の下端と接続す
るようプリント基板50の下面に形成された端子26に
接合される。
なり、各スルーホール22A-1〜22A-5内を占めてい
る。従って、各スルーホール22A-1〜22A-5は、夫
々内周膜24Aを有し、且つ内部が合成樹脂によって充
填された構造である。アディティブ層51は、スルーホ
ール以外の部分については、プリント板50の上面に形
成してあり、各スルーホール22A-1〜22A-5の部分
については、充填コア部52の上面52aに形成してあ
る。
あり、アディティブ層51のうち、スルーホール22A
-1〜22A-5 の真上の部分である。即ち、アディティブ
層51は、開口を有しない。従って、アディティブ層5
1の配線パターンの経路は、スルーホール22A-1〜2
2A-5によって何ら制約されることなく定まり、配線パ
ターンの経路の自由度が向上している。
部分53-4,53-5,53-2を横切っている。配線パタ
ーン23Aの端は、ビア54を介して、スルーホール内
周膜24A-2と接続してある。従来の場合には、配線パ
ターン23Bはスルーホールを迂回して、図3中、二点
鎖線で示すような曲線の経路となってしまう。しかし、
本実施例においては、配線パターン23Aは、直線であ
り、長さは最短長さとなっている。
0-1と、基板31の下面の半田ボール13A-1とは、パ
ッド41-1−配線パターン23A−ビア54−スルーホ
ール内周膜24A-2を介して、電気的に接続してある。
半導体装置30は、半田ボール13Aを介して、プリン
ト基板(図示せず)上に実装される。
作特性について説明する。 〔高周波信号特性〕 第1には、配線パターン23Aが最短長さとなってお
り、第2にはフリップチップ方式であり、ワイヤを有し
ていないため、高周波数の信号も波形歪を生ずることな
く、良好に伝播する。
信号特性を有する。 〔放熱特性〕 半導体チップ32で発生した熱は、図2中、矢印60で
示すように、ペースト層43を通ってメタルプレート3
4に伝わり、矢印61で示すように、メタルプレート3
4内を拡がり、矢印62で示すように大気中に放熱され
る。
0で示すように、ペースト層44を通って基板31に伝
わり、矢印71で示すように基板31内を拡がって矢印
72で示すように、大気中に放熱される。従って、半導
体装置30の内部熱抵抗は、図14に示す半導体装置1
0の内部熱抵抗より小さく、半導体チップ32の熱は、
図14に示す半導体装置10に比べて、良好に放熱され
る。
図5を参照して説明する。まず、スルーホール形成工程
80を行い、図5(A)に示すように、プリント板50
にスルーホール22A-2,22A-4,22A-5をあけ
る。次いで、スルーホール内周膜形成工程81を行う。
同図(B)に示すように、銅メッキをし、エッチングを
してスルーホール内周膜24A-2,24A-4,24A-5
を形成する。
う。同図(C)に示すように、スルーホール22A-2,
22A-4,22A-5内に合成樹脂を充填し、充填コア部
52を形成し、全部のスルーホールを塞ぐ。次いで、ア
ディティブ層51を形成する工程を行う。まず、絶縁層
形成工程83を行う。
部分を含めて、プリント基板50の全面に絶縁層90を
形成する。また、絶縁層90のうち所定位置にビアホー
ル91を形成する。次いで、配線パターン形成工程84
を行う。銅メッキをし、エッチングをすることによっ
て、同図(E)に示すように、ビア54と、配線パター
ン23Aとを形成する。
を参照して本発明の別の実施例について説明する。各図
中、図1乃至図5に示す構成と対応する部分には同一符
号を付し、その説明は省略する。 〔第2実施例〕 図6は、本発明の第2実施例になるBGA型半導体装置
90を示す。
の開口91を有する。開口91は半導体チップ32より
一周り小さいサイズを有する。メタルプレート34Aの
下面のうち開口91の周囲の部分が、半導体チップ32
の周囲近傍の部分に接着してあり、空間42は気密にな
っている。半導体チップ32の裏面32bは、露出して
いる。半導体チップ32の熱は、矢印92で示すよう
に、直接大気中に放熱される。この半導体装置90の内
部熱抵抗は、図1の半導体装置30の内部熱抵抗より小
さい。
100を示す。この半導体装置100は、上記第2実施
例の半導体装置90に、放熱フィン101を設けた構造
を有する。放熱フィン101は、一部を、開口91内に
嵌合させて、半導体チップ32の裏面32bに、熱伝導
性の高いペースト層102によって接着してある。
すように、放熱フィン101に伝導し、矢印106で示
すように、大気中に放熱される。この半導体装置100
の内部熱抵抗は、図1の半導体装置30の内部熱抵抗よ
り小さい。 〔第4実施例〕 図8は、本発明の第4実施例になるBGA型半導体装置
110を示す。
材33及びメタルプレート34に代えて、プレス成形し
てなる金属製のキャップ111を、基板31の上面のう
ち周辺部と、フェイスダウンでボンディングされた半導
体チッフ32の裏面32bとに接着してなる構成を有す
る。この半導体装置110は、図1の半導体装置30に
比べて、少ない部品であって、図1の半導体装置30の
内部熱抵抗と同程度の内部熱抵抗を有する。
120を示す。キャップ111Aは、半導体チップ32
より一周り小さいサイズの矩形状の開口121を有す
る。半導体チップ32の裏面32bは、露出している。
置130を示す。この半導体装置130は、上記第5実
施例の半導体装置120に、放熱フィン101を設けた
構造を有する。放熱フィン101は、一部を開口91内
に嵌合して、半導体チップ32の裏面32bに、熱伝導
性の高いペースト層102によって接着してある。
置140を示す。半導体チップ32Aは、フェイスアッ
プボンディングしてある。140はワイヤである。14
1は樹脂パッケージ部であり、半導体チップ32A及び
ワイヤ141を覆って、これらを封止している。
の内側に、樹脂をポッティングすることによって形成し
たものである。 〔第8実施例〕 図12は、本発明の第8実施例になるBGA型半導体装
置150を示す。この半導体装置150は、上記第7実
施例の半導体装置140に、放熱フィン151を設けた
構造を有する。
41の上面に、熱伝導性の高いペースト層152によっ
て接着してある。 〔第9実施例〕 図13は、本発明の第9実施例になるBGA型半導体装
置160を示す。この半導体装置160は、上記第7実
施例の半導体装置140に、メタルプレート161を設
けた構造を有する。
部141の上面に、熱伝導性の高いペースト層152に
よって接着してある。上記各実施例において、半導体チ
ップ32の表面32aの半田バンプ40に代えて、スタ
ッドバンプを用いてもよい。また、半田ボール13Aに
代えて、ピンを設けてもよい。
フィルムを用いてもよい。またペースト層43は、フィ
ラーとしてAgを有するものでもよい。アディティブ層
51は、二層以上の構造でもよい。ペースト層44の熱
伝導性の高い絶縁性ペーストに代えて、異方性導電性樹
脂を用いてもよい。ダム部材33に代えて、絶縁性ペー
ストによりダムを形成してもよい。
を示す断面図である。本実施例に係る半導体装置200
は、大略すると半導体チップ201,基板202,封止
樹脂203,外部接続用ボール204,及び導電部材2
05等により構成されている。
と接続するための第1の電極となる複数の内部接続用バ
ンプ206(例えば、半田よりなる)が配設されてい
る。また、この下面と異なる他の面(具体的には半導体
チップ201の上面)には、第2の電極となる上部電極
207が形成されている。本実施例では、この上部電極
207はグランド電極とされている。
板であり、ガラス−エポキシ等よりなる絶縁層202b
の内部に配線層202aが形成された構成とされてい
る。また、基板202の上面には所定のパターンで複数
の外部接続配線209が形成されている。この外部接続
配線209は、信号線及び電源線として機能する第1の
外部接続配線209aと、グランド線として機能する第
2の外部接続配線209bとにより構成されている。
・チップ接合により基板202に搭載される。そして半
導体チップ201が基板202に搭載された状態におい
て、第1の外部接続配線209aの内側端部には半導体
チップ201に形成された内部接続用バンプ206が接
合され、後述するように第2の外部接続配線209bの
内側端部には導電部材205を介して半導体チップ20
1の上部電極207が接続される。
2aは、基板202内に形成されたビア210により層
間接続されて基板202の背面側まで引き出されてお
り、この基板202の背面において外部接続用ボール2
04(例えば、半田ボール)と接続されている。上記外
部接続用ボール204は、例えば半田ボールを配設する
方法,銅ボールの表面に半田メッキを行ったものを配設
する方法,或いはスクリーン印刷を用いて半田ペースト
を所定位置に塗布した後に加熱リフロー処理することに
より球状の半田を形成する方法等により配設或いは形成
することができる。
覆うように配設された導電部材205の更に上部を覆う
ように形成されており、半導体チップ201を保護する
機能を奏する。この封止樹脂203としては、例えばエ
ポキシ樹脂等が用いられている。導電部材205は、本
実施例の要部となるものであり、例えば銀ペーストによ
り構成されている。この導電部材205は、溶融した銀
ペーストをポッティング等により半導体チップ201を
覆うように配設さる。
201の上面に形成されている上部電極207と電気的
に接続されている。更に、導電部材205は、基板20
2の上面において、第2の外部接続配線209bとも電
気的に接続されている。従って、半導体チップ201と
第2の外部接続配線209bとは、導電部材205を介
して電気的に接続された構成となる。
プ201と外部接続配線209との電気的接続構造を示
す。尚、各図において、封止樹脂203,配線層202
a,及び外部接続用ボール204の図示は省略する。図
15は、半導体チップ201の信号用パッドに形成され
た内部接続用バンプ206aと第1の外部接続配線20
9aとの電気的接続構造を示している。
1と基板202との間には絶縁部材211が配設されて
おり、信号用パッドに形成された内部接続用バンプ20
6aと第1の外部接続配線209aとの接続部位におい
ては、この絶縁部材211は第1の外部接続配線209
aの上部にも配設されている。従って、絶縁部材211
は、導電部材205と第1の外部接続配線209aとを
電気的に分離しており、従って導電部材205と接続さ
れた上部電極207(グランド電極)が信号用の外部接
続配線209aと短絡するようなことはない。また、絶
縁部材211は所定の可撓性を有する(柔らかい)材質
よりなる樹脂により構成されている。このため、熱印加
時に半導体チップ201と基板202との間に熱膨張差
に起因して発生する応力をこの絶縁部材211で吸収す
ることができ、よって半導体装置200の信頼性を向上
させることができる。
ンド用パッドに形成された内部接続用バンプ206bと
第2の外部接続配線209bとの電気的接続構造を示し
ている。同図に示されるように、グランド用パッドに形
成された内部接続用バンプ206bと第2の外部接続配
線209bとの接続部位においては、上記絶縁部材21
1は第2の外部接続配線209bの上部には配設されて
はおらず、第2の外部接続配線209bは露出した状態
となっているため、導電部材205は第2の外部接続配
線209b及び内部接続用バンプ206bと電気的に接
続された構成となっている。
201の上面に形成されている上部電極207,半導体
チップ201の下面に形成されている内部接続用バンプ
206b,及び第2の外部接続配線209bを電気的に
接続する。これにより、導電部材205,上部電極20
7,内部接続用バンプ206b,第2の外部接続配線2
09bは共に同電位(グランド電位)となる。
に、配設状態において導電部材205は大なる体積を有
しているためワイヤによる接続に比べてインダクタンス
は小さく、従って半導体チップ201と第2の外部接続
配線209bとの間における接続の電気特性を向上させ
ることができる。図16に示されるように、グランド電
極は上部電極207のように半導体チップ201の上面
のみに形成されるものではなく、内部接続用バンプ20
6bのように半導体チップ201の下面にも合わせて配
設される場合がある。
01の上下面に夫々配設される構成であっても、本実施
例による接続構造を採用すれば、上部電極207及び内
部接続用バンプ206bを導電部材205により一括的
に第2の外部接続配線209bに接続することが可能と
なり、上部電極207及び内部接続用バンプ206bの
第2の外部接続配線209bに対する接続処理を容易に
行うことができる。
されている上部電極207と第2の外部接続配線209
bとの電気的接続を内部接続用バンプ206が形成され
ていない位置において行う構造を示している。同図に示
されるように、導電部材205による上部電極207と
第2の外部接続配線209bとの電気的接続は、図16
に示したグランド用パッドに形成された内部接続用バン
プ206bの形成位置に限定されるものではなく、内部
接続用バンプ206が形成されていない位置においても
行うことができる。尚、この構造においても、導電部材
205と第2の外部接続配線209bとの接続位置にお
いては、絶縁部材211は除去されている。
体装置200によれば、半導体チップ201に形成され
ている上部電極207は、内部接続用バンプ206を用
いることなく(上記したように内部接続用バンプ206
を併用することは可能)、第2の外部接続配線209b
に接続することができる。よって、半導体チップ201
の下面に形成される内部接続用バンプ206の配設数を
低減することができ、半導体チップ201の下面におけ
る内部接続用バンプ206の配設位置に余裕を持たせる
ことができる。
電部材205の配設位置であれば基板202上のどの位
置に形成してもよいためその配設の自由度は高くなり、
第1の外部接続配線209aが形成されない位置を選定
して第2の外部接続配線209bを形成することが可能
となる。よって、外部接続配線209の配設位置におい
ても余裕を持たせることができる。
200によれば、内部接続用バンプ206の配設位置及
び外部接続配線209の配設位置に共に余裕を持たせる
ことが可能となり、半導体装置200の製造を容易に行
うことができ、また実装時における歩留りを向上させる
ことができる。更に、本実施例のように導電部材205
をグランド電極と接続し、かつ半導体チップ201を覆
うように配設することにより、導電部材205を半導体
チップ201のシールド部材として用いることができ
る。これにより、半導体チップ201のシールドを確実
に行うことができ、半導体チップ201の誤動作の発生
を防止することができる。
をグランド電極となる上部電極207,内部接続用バン
プ206bに接続し、導電部材205をグランド配線と
して用いる構成を示したが、これに代えて導電部材20
5を電源電極或いは信号電極と接続する構成としてもよ
い。 〔第11実施例〕 図18は本発明の第11実施例に係る半導体装置220
を示す断面図である。尚、図18において、図14に示
した構成と対応する構成については同一符号を付して説
明する。
してガラス−エポキシ製の絶縁層202b内に配線層2
02a,ビア210を形成した多層プリント配線基板を
用いたが、本実施例では基板としてセラミック多層配線
基板221及びメタル基板222を用いたことを特徴と
するものである。半導体装置220は、大略すると半導
体チップ201,セラミック多層配線基板221,メタ
ル基板222,キャップ223,外部接続用ボール20
4,導電部材205等により構成されている。
多層の配線層221aが形成されると共に、各配線層2
21aを層間接続するビア221aが形成されている。
更に、セラミック多層配線基板221の下面には外部接
続用ボール204が所定の配線層221a或いはビア2
21aに電気的に接続された状態で配設されている。ま
た、セラミック多層配線基板221の略中央位置にはキ
ャビティ部225が形成されており、半導体チップ20
1はこのキャビティ部225の内部に搭載される構成と
なつている。更に、このキャビティ部225の開口部に
は、接合部材226により金属製のキャップ223が配
設され、これによりキャビティ部225は封止された構
成となっている。
縁膜224が形成されており、また絶縁膜224の下面
には外部接続配線209が配設されている。半導体チッ
プ201は、この外部接続配線209に内部接続用バン
プ206が接合されることによりメタル基板222にフ
リップ・チップ接合される。上記したセラミック多層配
線基板221は、このメタル基板222の半導体チップ
搭載面側に例えば接着等により接合される。
ンプ206が形成される面と対向する面に形成されてい
る上部電極207と外部接続配線209との電気的接続
構造に注目すると、本実施例においても上部電極207
と外部接続配線209とは導電部材205により接続さ
れた構成とされている。このようにセラミック多層配線
基板221を用いた、いわゆるセラミックパッケージ構
造の半導体装置220においても、上部電極207と外
部接続配線209とを導電部材205を用いて接合する
ことが可能である。よって、内部接続用バンプ206及
び外部接続配線209の配設位置に余裕を持たせること
ができ、半導体装置220の製造の容易化及び実装時に
おける歩留りの向上を図ることができる。
を示す断面図である。尚、図19において、図14に示
した構成と対応する構成については同一符号を付して説
明する。本実施例では、複数(図19では4個)の半導
体チップ201A〜201Dを配線基板231の上部に
配設してパッケージングすることにより、半導体装置2
30をマルチ・チップ・モジュール(MCM)化したこ
とを特徴とするものである。
ップ201A〜201D,配線基板231,セラミック
基板232,リード233,キャップ236,導電部材
205等により構成されている。配線基板231は、こ
の表面に図示しない複数の外部接続配線が形成されてお
り、所定位置において各半導体チップ201A〜201
Dがフリップ・チップ接合されている。また、各半導体
チップ201A〜201Dと配線基板231との間には
絶縁部材211が配設されており、図15乃至図17を
用いて説明したように、所定の内部接続用バンプ206
を導電部材205に対して絶縁した構成とされている。
2の上部に搭載されており、またセラミック基板232
の外周部分には枠状のセラミック枠体234が配設され
ている。また、リード233はセラミック基板232と
セラミック枠体234との間に挟持された状態で固定さ
れており、そのインナーリード部233aはワイヤ23
5により配線基板231に形成された外部接続配線と電
気的に接続された構成となっている。更に、セラミック
枠体234の上部開口部にはキャップ236が配設され
ており、これにより半導体チップ201A〜201Dは
封止された構成となっている。
内部接続用バンプ206A〜206Dが形成される面と
対向する面に形成されている上部電極207A〜207
Dと配線基板231に形成されている外部接続配線との
電気的接続構造に注目すると、本実施例においても上部
電極207A〜207Dと外部接続配線とは導電部材2
05により接続された構成となっている。従って、各2
01A〜201Dに形成された上部電極207A〜20
7Dは全て同電位(例えばグランド電位)となつてい
る。
半導体装置230においても、上部電極207A〜20
7Dと外部接続配線とを導電部材205を用いて接合す
ることが可能であり、半導体装置230の製造の容易化
及び実装時における歩留りの向上を図ることができる。 〔第13実施例〕 図20は本発明の第13実施例に係る半導体装置240
を示す断面図である。尚、図20において、図14に示
した構成と対応する構成については同一符号を付して説
明する。
1,241を重ね合わせて搭載しすることにより、半導
体装置240をチップ・オン・チップ(Chip on Chip)構
造としたことを特徴とするものである。半導体装置24
0は、大略すると半導体チップ201,241、基板2
02、絶縁部材242、封止樹脂203、外部接続用ボ
ール204、導電部材205等により構成されている。
243により基板202の上面に形成された外部接続配
線209に電気的に接続されている。また、半導体チッ
プ241の上面には、半導体チップ201と電気的に接
続される電極(図示せず)が形成されている。この電極
に半導体チップ201に形成されている内部接続用バン
プ206が接続されることにより、半導体チップ201
は半導体チップ241の上面にフリップ・チップ接合さ
れる。これにより、半導体201は半導体チップ241
の上部に積み重ねられた状態で配設されることとなる。
チップ241を覆うように、かつ少なくとも絶縁部材2
42と半導体チップ201との接続部分を覆うように配
設されている。よって、絶縁部材242と半導体チップ
201との電気的接続部と導電部材205とは電気的に
分離された構成となっている。また、封止樹脂203
は、電部材205の上部を覆うように形成されている。
ンプ206が形成される面と対向する面に形成されてい
る上部電極207は、導電部材205により基板202
に形成されている外部接続配線209bと電気的に接続
されている。このようにチップ・オン・チップ構造を有
する半導体装置240においても、上部電極207と外
部接続配線209bとを導電部材205を用いて接合す
ることが可能であり、本実施例によっても半導体装置2
30の製造の容易化及び実装時における歩留りの向上を
図ることができる。
項4、及び請求項10のスルーホールの内部に充填材を
有する構成は、スルーホールを埋めて、基板本体の上面
を平坦化するように作用する。このことは、スルーホー
ル上にも配線パターンを形成することを可能とする。よ
って、配線パターンの経路をスルーホールを迂回する経
路とする必要はなくなり、高周波数特性に優れた半導体
装置を実現できる。
金属製のキャップは、半導体チップの周りの空間を封止
すると共に半導体チップの熱を奪うため、半導体チップ
の信頼性の向上及び放熱特性の向上を図ることができ
る。また、請求項6の放熱フィン、及び請求項10のメ
タルプレート若しくは金属製のキャップは半導体チップ
の熱を奪うよう作用するため、放熱特性の向上を図るこ
とができる。
び金属製のキャップの開口は、半導体チップの裏面を露
出させるように作用するため、この開口部から半導体チ
ップの熱は放熱され、よって放熱特性の向上を図ること
ができる。また、請求項8の樹脂パッケージ部は、半導
体チップを封止するように作用するため、半導体チップ
の信頼性の向上を図ることができる。
ルの上を横切る絶縁層上に配線パターンが設けられるた
め、配線パターンの配設位置にも余裕を持たせることが
でき、配線パターンの形成が容易となり歩留りの向上を
図ることができる。
を示す一部切截斜視図である。
る。
る。
の切截斜視図である。
の切截斜視図である。
の切截斜視図である。
の切截斜視図である。
置の切截斜視図である。
置の切截斜視図である。
置の切截斜視図である。
置の切截斜視図である。
面図である。
して示す図である。
して示す図である。
して示す図である。
面図である。
面図である。
面図である。
ある。
である。
0,150,160 BGA半導体装置 31 基板 32,32A 半導体チップ 32a 表面 32b 裏面 33 ダム部材 34,34A メタルプレート 40 半田バンプ 41 パッド 42 内部空間 43,44 ペースト層 50 プリント板 51 アディティブ層 52 充填コア部 52a 上面 53-1〜53-5 スルーホール対向部分 54 ビア 60,61,62,70,71,72,92,105,
106 放熱を示す矢印 80 スルーホール形成工程 81 スルーホール内周膜形成工程 82 スルーホール充填工程 83 アディティブ層形成工程 84 絶縁層形成工程 85 配線パターン形成工程 91 開口 101 放熱フィン 102 ペースト層 111,111A 金属製のキャップ 121 開口 140 ワイヤ 141 樹脂パッケージ部 151 放熱フィン 152 ペースト層 200,220,230,240 半導体装置 201,201A〜201D 半導体チップ 202 基板 203 封止樹脂 204 外部接続用ボール 205 導電部材 206,206A〜206D 内部接続用バンプ 207 上部電極 209 外部接続配線 209a 第1の外部接続配線 209b 第2の外部接続配線 211 絶縁部材 221 セラミック多層配線基板 222 メタル基板 231 配線基板 232 セラミック基板 233 リード
Claims (11)
- 【請求項1】 半導体チップと、 内周面が導電膜で形成されると共にその内部が絶縁材料
で形成された充填材で埋められたスルーホールを有する
基板と、 該導電膜及び半導体チップと電気的に接続され、該基板
の第一の面に形成され、該充填材で埋められたスルーホ
ール上を横切る配線パターンと、 該導電膜と電気的に接続され、該基板の第二の面に設け
られた端子とを有することを特徴とする半導体装置。 - 【請求項2】 前記端子上に半田ボールが形成されるこ
とを特徴とする請求項1記載の半導体装置。 - 【請求項3】 前記基板がプリント板により構成される
ことを特徴とする請求項1または2記載の半導体装置。 - 【請求項4】 前記半導体チップの表面がフェイスダウ
ンボンディングにより前記基板の第一の面に搭載される
ことを特徴とする請求項1乃至3のいずれかに記載の半
導体装置。 - 【請求項5】 前記半導体チップの裏面に、メタルプレ
ート若しくは金属製のキャップが装着されることを特徴
とする請求項4記載の半導体装置。 - 【請求項6】 前記メタルプレート若しくは金属製のキ
ャップに放熱フィンが装着されることを特徴とする請求
項5記載の半導体装置。 - 【請求項7】 前記半導体チップの裏面が前記メタルプ
レート若しくは金属製のキャップから露出していること
を特徴とする請求項5記載の半導体装置。 - 【請求項8】 前記半導体チップの表面がフェイスアッ
プボンディングにより前記基板の第一の面に搭載され、
該半導体チップが樹脂パッケージ部により封止されてい
ることを特徴とする請求項1乃至3のいずれかに記載の
半導体装置。 - 【請求項9】 メタルプレート若しくは金属製キャップ
が前記樹脂パッケ ージ部に設けられていることを特徴と
する請求項8記載の半導体装置。 - 【請求項10】 内周面が導電膜で形成されると共にそ
の内部が絶縁材料で形成された充填材で埋められたスル
ーホールを有する基板本体と、 該導電膜と電気的に接続され、該基板の第一の面に形成
され、該充填材で埋め られたスルーホール上を横切る配
線パターンと、 該導電膜と電気的に接続され、該基板の第二の面に設け
られた端子とを有することを特徴とする基板。 - 【請求項11】 基板にスルーホールを形成する工程
と、 該スルーホールの内周面に金属膜を形成する工程と、 該スルーホール内に樹脂を充填する工程と、 該スルーホール部分を含めて該基板上に絶縁層を形成す
る工程と、 該絶縁層の所定位置にビアホールを形成する工程と、 該スルーホールの上を横切る絶縁層上に設けられ、該ビ
アホールを介して該金属膜と電気的に接続された配線パ
ターンを形成する工程と、 半導体チップを該配線パターンと接続する工程とを有す
ることを特徴とする半導体装置の製造方法。
Priority Applications (14)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7059562A JP3034180B2 (ja) | 1994-04-28 | 1995-03-17 | 半導体装置及びその製造方法及び基板 |
EP06116868A EP1715512A3 (en) | 1994-04-28 | 1995-04-13 | Semiconductor device and method of forming the same |
DE69536084T DE69536084D1 (de) | 1994-04-28 | 1995-04-13 | Halbleiterbauelement und Verfahren zu seiner Herstellung |
EP95105640A EP0685878B1 (en) | 1994-04-28 | 1995-04-13 | Semiconductor package and method of forming the same |
EP99101351A EP0915504A1 (en) | 1994-04-28 | 1995-04-13 | Semiconductor package and method of forming the same |
EP01129844A EP1198000A1 (en) | 1994-04-28 | 1995-04-13 | Semiconductor device and assembly board |
KR1019950009706A KR100199437B1 (ko) | 1994-04-28 | 1995-04-25 | 반도체장치 및 그 제조방법 및 기판 |
TW091212186U TW559338U (en) | 1994-04-28 | 1995-04-28 | Semiconductor device and assembly board |
TW092209806U TW563902U (en) | 1994-04-28 | 1995-04-28 | Semiconductor device |
US08/782,381 US5729435A (en) | 1994-04-28 | 1997-01-13 | Semiconductor device and assembly board having through-holes filled with filling core |
US08/924,958 US5978222A (en) | 1994-04-28 | 1997-09-08 | Semiconductor device and assembly board having through-holes filled with filling core |
US09/185,716 US6347037B2 (en) | 1994-04-28 | 1998-11-04 | Semiconductor device and method of forming the same |
US09/195,232 US6088233A (en) | 1994-04-28 | 1998-11-18 | Semiconductor device and assembly board having through-holes filled with filling core |
US09/506,733 US6184133B1 (en) | 1994-04-28 | 2000-02-18 | Method of forming an assembly board with insulator filled through holes |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6-92155 | 1994-04-28 | ||
JP9215594 | 1994-04-28 | ||
JP7059562A JP3034180B2 (ja) | 1994-04-28 | 1995-03-17 | 半導体装置及びその製造方法及び基板 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0817964A JPH0817964A (ja) | 1996-01-19 |
JP3034180B2 true JP3034180B2 (ja) | 2000-04-17 |
Family
ID=26400610
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7059562A Expired - Lifetime JP3034180B2 (ja) | 1994-04-28 | 1995-03-17 | 半導体装置及びその製造方法及び基板 |
Country Status (6)
Country | Link |
---|---|
US (4) | US5729435A (ja) |
EP (4) | EP0915504A1 (ja) |
JP (1) | JP3034180B2 (ja) |
KR (1) | KR100199437B1 (ja) |
DE (1) | DE69536084D1 (ja) |
TW (2) | TW559338U (ja) |
Families Citing this family (51)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3034180B2 (ja) | 1994-04-28 | 2000-04-17 | 富士通株式会社 | 半導体装置及びその製造方法及び基板 |
KR100386061B1 (ko) * | 1995-10-24 | 2003-08-21 | 오끼 덴끼 고오교 가부시끼가이샤 | 크랙을방지하기위한개량된구조를가지는반도체장치및리이드프레임 |
US6734545B1 (en) * | 1995-11-29 | 2004-05-11 | Hitachi, Ltd. | BGA type semiconductor device and electronic equipment using the same |
DE19546045C1 (de) * | 1995-12-09 | 1997-05-22 | Bosch Gmbh Robert | Flip-Chip-Verfahren zur Herstellung eines Multichip-Moduls |
US6209665B1 (en) * | 1996-07-01 | 2001-04-03 | Ardis L. Holte | Reverse circulation drilling system with bit locked underreamer arms |
US5798557A (en) * | 1996-08-29 | 1998-08-25 | Harris Corporation | Lid wafer bond packaging and micromachining |
JP3475426B2 (ja) * | 1997-03-24 | 2003-12-08 | セイコーエプソン株式会社 | 半導体装置の製造方法 |
US6317333B1 (en) * | 1997-08-28 | 2001-11-13 | Mitsubishi Denki Kabushiki Kaisha | Package construction of semiconductor device |
US5965944A (en) * | 1997-11-12 | 1999-10-12 | International Business Machines Corporation | Printed circuit boards for mounting a semiconductor integrated circuit die |
JP3579740B2 (ja) * | 1998-04-18 | 2004-10-20 | Tdk株式会社 | 電子部品の製造方法 |
US6049136A (en) * | 1998-06-03 | 2000-04-11 | Hewlett-Packard Company | Integrated circuit having unique lead configuration |
RU2134466C1 (ru) * | 1998-12-08 | 1999-08-10 | Таран Александр Иванович | Носитель кристалла ис |
JP3287408B2 (ja) * | 1999-06-16 | 2002-06-04 | 日本電気株式会社 | 半導体装置および半導体基板貫通導体の形成方法 |
JP2001077500A (ja) * | 1999-06-30 | 2001-03-23 | Murata Mfg Co Ltd | 電子部品、誘電体フィルタ、誘電体デュプレクサ、および電子部品の製造方法 |
DE10002852A1 (de) * | 2000-01-24 | 2001-08-02 | Infineon Technologies Ag | Abschirmeinrichtung und elektrisches Bauteil mit einer Abschirmeinrichtung |
US6465858B2 (en) * | 2000-03-24 | 2002-10-15 | Matsushita Electric Industrial Co., Ltd. | Semiconductor device package for optical communication device |
KR20030007753A (ko) * | 2000-05-31 | 2003-01-23 | 허니웰 인터내셔날 인코포레이티드 | 채움 방법 |
US6855385B2 (en) * | 2000-05-31 | 2005-02-15 | Ttm Advanced Circuits, Inc. | PCB support plate for PCB via fill |
DE10196259T1 (de) * | 2000-05-31 | 2003-05-15 | Honeywell Int Inc | Füllverfahren |
US6800232B2 (en) * | 2000-05-31 | 2004-10-05 | Ttm Advanced Circuits, Inc. | PCB support plate method for PCB via fill |
US6506332B2 (en) * | 2000-05-31 | 2003-01-14 | Honeywell International Inc. | Filling method |
US6417563B1 (en) * | 2000-07-14 | 2002-07-09 | Advanced Micro Devices, Inc. | Spring frame for protecting packaged electronic devices |
US6653730B2 (en) | 2000-12-14 | 2003-11-25 | Intel Corporation | Electronic assembly with high capacity thermal interface |
US20030009878A1 (en) * | 2001-07-12 | 2003-01-16 | John Gregory | Method for attaching an electronic component to a substrate |
US6927471B2 (en) * | 2001-09-07 | 2005-08-09 | Peter C. Salmon | Electronic system modules and method of fabrication |
US7297572B2 (en) * | 2001-09-07 | 2007-11-20 | Hynix Semiconductor, Inc. | Fabrication method for electronic system modules |
US6495926B1 (en) * | 2001-11-29 | 2002-12-17 | Sun Microsystems, Inc. | 60 degree bump placement layout for an integrated circuit power grid |
KR100499003B1 (ko) * | 2002-12-12 | 2005-07-01 | 삼성전기주식회사 | 도금 인입선을 사용하지 않는 패키지 기판 및 그 제조 방법 |
US7035113B2 (en) * | 2003-01-30 | 2006-04-25 | Endicott Interconnect Technologies, Inc. | Multi-chip electronic package having laminate carrier and method of making same |
CA2455024A1 (en) * | 2003-01-30 | 2004-07-30 | Endicott Interconnect Technologies, Inc. | Stacked chip electronic package having laminate carrier and method of making same |
US7109573B2 (en) * | 2003-06-10 | 2006-09-19 | Nokia Corporation | Thermally enhanced component substrate |
FR2884047A1 (fr) * | 2005-03-31 | 2006-10-06 | Intexys Sa | Procede et dispositif d'encapsulation de composants electroniques et optoelectroniques |
JP4611010B2 (ja) * | 2004-12-10 | 2011-01-12 | 日立ビアメカニクス株式会社 | 多層回路基板の製造方法 |
TWI246760B (en) * | 2004-12-22 | 2006-01-01 | Siliconware Precision Industries Co Ltd | Heat dissipating semiconductor package and fabrication method thereof |
JP4860994B2 (ja) * | 2005-12-06 | 2012-01-25 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
AU2005339356A1 (en) * | 2005-12-21 | 2007-06-28 | Toyo Seikan Kaisha, Ltd. | Process for producing packed product |
US7607355B2 (en) * | 2007-02-16 | 2009-10-27 | Yamaha Corporation | Semiconductor device |
US7561430B2 (en) * | 2007-04-30 | 2009-07-14 | Watlow Electric Manufacturing Company | Heat management system for a power switching device |
US8426960B2 (en) * | 2007-12-21 | 2013-04-23 | Alpha & Omega Semiconductor, Inc. | Wafer level chip scale packaging |
JP4833307B2 (ja) * | 2009-02-24 | 2011-12-07 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 半導体モジュール、端子板、端子板の製造方法および半導体モジュールの製造方法 |
KR100935854B1 (ko) | 2009-09-22 | 2010-01-08 | 테세라 리써치 엘엘씨 | 와이어 본딩 및 기준 와이어 본딩에 의해 제어되는 임피던스를 가진 마이크로전자 어셈블리 |
KR100950511B1 (ko) | 2009-09-22 | 2010-03-30 | 테세라 리써치 엘엘씨 | 와이어 본딩 및 도전성 기준 소자에 의해 제어되는 임피던스를 포함하는 마이크로전자 어셈블리 |
US8618654B2 (en) * | 2010-07-20 | 2013-12-31 | Marvell World Trade Ltd. | Structures embedded within core material and methods of manufacturing thereof |
GB2481836B (en) * | 2010-07-08 | 2012-06-13 | Keymat Technology Ltd | Circuit board connector with drilling tamper detection arrangement |
US8853708B2 (en) | 2010-09-16 | 2014-10-07 | Tessera, Inc. | Stacked multi-die packages with impedance control |
US8581377B2 (en) | 2010-09-16 | 2013-11-12 | Tessera, Inc. | TSOP with impedance control |
US8786083B2 (en) | 2010-09-16 | 2014-07-22 | Tessera, Inc. | Impedance controlled packages with metal sheet or 2-layer RDL |
US9136197B2 (en) | 2010-09-16 | 2015-09-15 | Tessera, Inc. | Impedence controlled packages with metal sheet or 2-layer RDL |
US8847412B2 (en) | 2012-11-09 | 2014-09-30 | Invensas Corporation | Microelectronic assembly with thermally and electrically conductive underfill |
KR101603285B1 (ko) | 2014-03-24 | 2016-03-14 | 대남환경 주식회사 | 해상 오일 방제선 |
CN107949188A (zh) * | 2017-11-16 | 2018-04-20 | 广东兴达鸿业电子有限公司 | 具有npth连孔的电路板加工方法 |
Family Cites Families (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4050756A (en) * | 1975-12-22 | 1977-09-27 | International Telephone And Telegraph Corporation | Conductive elastomer connector and method of making same |
US4218701A (en) * | 1978-07-24 | 1980-08-19 | Citizen Watch Co., Ltd. | Package for an integrated circuit having a container with support bars |
US4322778A (en) * | 1980-01-25 | 1982-03-30 | International Business Machines Corp. | High performance semiconductor package assembly |
US4483067A (en) * | 1981-09-11 | 1984-11-20 | U.S. Philips Corporation | Method of manufacturing an identification card and an identification manufactured, for example, by this method |
JPS58220451A (ja) * | 1982-06-17 | 1983-12-22 | Kyodo Printing Co Ltd | Icモジユ−ル |
JPS5999752A (ja) * | 1982-11-29 | 1984-06-08 | Toshiba Corp | 混成集積回路装置 |
JPS60134446A (ja) * | 1983-12-23 | 1985-07-17 | Hitachi Ltd | 半導体装置 |
FR2575331B1 (fr) * | 1984-12-21 | 1987-06-05 | Labo Electronique Physique | Boitier pour composant electronique |
FR2584235B1 (fr) * | 1985-06-26 | 1988-04-22 | Bull Sa | Procede de montage d'un circuit integre sur un support, dispositif en resultant et son application a une carte a microcircuits electroniques |
US4783722A (en) * | 1985-07-16 | 1988-11-08 | Nippon Telegraph And Telephone Corporation | Interboard connection terminal and method of manufacturing the same |
JPS6253000A (ja) * | 1985-08-31 | 1987-03-07 | 日本電気株式会社 | 半導体の実装構造 |
JPS62136865A (ja) * | 1985-12-11 | 1987-06-19 | Hitachi Ltd | モジユ−ル実装構造 |
US4843067A (en) * | 1986-11-19 | 1989-06-27 | Yaguang Liu | Polysaccharide containing pharmaceutical composition for increasing the immune function |
US5138438A (en) * | 1987-06-24 | 1992-08-11 | Akita Electronics Co. Ltd. | Lead connections means for stacked tab packaged IC chips |
US4978639A (en) * | 1989-01-10 | 1990-12-18 | Avantek, Inc. | Method for the simultaneous formation of via-holes and wraparound plating on semiconductor chips |
US4954313A (en) * | 1989-02-03 | 1990-09-04 | Amdahl Corporation | Method and apparatus for filling high density vias |
DE69018846T2 (de) * | 1989-02-10 | 1995-08-24 | Fujitsu Ltd | Keramische Packung vom Halbleiteranordnungstyp und Verfahren zum Zusammensetzen derselben. |
US4922376A (en) * | 1989-04-10 | 1990-05-01 | Unistructure, Inc. | Spring grid array interconnection for active microelectronic elements |
US4954878A (en) * | 1989-06-29 | 1990-09-04 | Digital Equipment Corp. | Method of packaging and powering integrated circuit chips and the chip assembly formed thereby |
JPH0344957A (ja) * | 1989-07-12 | 1991-02-26 | Fujitsu Ltd | 半導体チップ実装用セラミック基板の製造方法 |
US5200362A (en) * | 1989-09-06 | 1993-04-06 | Motorola, Inc. | Method of attaching conductive traces to an encapsulated semiconductor die using a removable transfer film |
US4978638A (en) * | 1989-12-21 | 1990-12-18 | International Business Machines Corporation | Method for attaching heat sink to plastic packaged electronic component |
DE3943087C1 (ja) * | 1989-12-27 | 1990-11-29 | Erhard 6900 Heidelberg De Lamberti | |
NO900229D0 (no) | 1990-01-16 | 1990-01-16 | Micro Electronics Ame A S | Fremgangsmaate for fremstilling av miniatyrisert impedanstilpasset ledningsnett. |
US5073814A (en) * | 1990-07-02 | 1991-12-17 | General Electric Company | Multi-sublayer dielectric layers |
JP3057766B2 (ja) * | 1990-12-18 | 2000-07-04 | 日本ケミコン株式会社 | 厚膜多層回路基板及びその製造方法 |
US5166772A (en) | 1991-02-22 | 1992-11-24 | Motorola, Inc. | Transfer molded semiconductor device package with integral shield |
JPH04276631A (ja) * | 1991-03-04 | 1992-10-01 | Toshiba Corp | 電界効果トランジスタの製造方法 |
JP2966972B2 (ja) | 1991-07-05 | 1999-10-25 | 株式会社日立製作所 | 半導体チップキャリアとそれを実装したモジュール及びそれを組み込んだ電子機器 |
JP2936819B2 (ja) | 1991-07-24 | 1999-08-23 | 日本電気株式会社 | Icチップの実装構造 |
JPH0541471A (ja) * | 1991-08-07 | 1993-02-19 | Hitachi Ltd | 半導体集積回路装置 |
JP2634516B2 (ja) * | 1991-10-15 | 1997-07-30 | 三菱電機株式会社 | 反転型icの製造方法、反転型ic、icモジュール |
JP2712967B2 (ja) * | 1991-12-19 | 1998-02-16 | 日本電気株式会社 | 半導体装置 |
US5311402A (en) * | 1992-02-14 | 1994-05-10 | Nec Corporation | Semiconductor device package having locating mechanism for properly positioning semiconductor device within package |
JPH05326631A (ja) * | 1992-05-15 | 1993-12-10 | Rohm Co Ltd | 半導体装置の実装構造 |
US5639990A (en) * | 1992-06-05 | 1997-06-17 | Mitsui Toatsu Chemicals, Inc. | Solid printed substrate and electronic circuit package using the same |
US5280413A (en) * | 1992-09-17 | 1994-01-18 | Ceridian Corporation | Hermetically sealed circuit modules having conductive cap anchors |
US5450290A (en) * | 1993-02-01 | 1995-09-12 | International Business Machines Corporation | Printed circuit board with aligned connections and method of making same |
US5703405A (en) * | 1993-03-15 | 1997-12-30 | Motorola, Inc. | Integrated circuit chip formed from processing two opposing surfaces of a wafer |
JP3034180B2 (ja) * | 1994-04-28 | 2000-04-17 | 富士通株式会社 | 半導体装置及びその製造方法及び基板 |
JPH09326142A (ja) * | 1996-06-05 | 1997-12-16 | Matsushita Electric Ind Co Ltd | 電子機器の画面操作装置 |
-
1995
- 1995-03-17 JP JP7059562A patent/JP3034180B2/ja not_active Expired - Lifetime
- 1995-04-13 DE DE69536084T patent/DE69536084D1/de not_active Expired - Lifetime
- 1995-04-13 EP EP99101351A patent/EP0915504A1/en not_active Ceased
- 1995-04-13 EP EP95105640A patent/EP0685878B1/en not_active Expired - Lifetime
- 1995-04-13 EP EP01129844A patent/EP1198000A1/en not_active Withdrawn
- 1995-04-13 EP EP06116868A patent/EP1715512A3/en not_active Withdrawn
- 1995-04-25 KR KR1019950009706A patent/KR100199437B1/ko not_active IP Right Cessation
- 1995-04-28 TW TW091212186U patent/TW559338U/zh not_active IP Right Cessation
- 1995-04-28 TW TW092209806U patent/TW563902U/zh not_active IP Right Cessation
-
1997
- 1997-01-13 US US08/782,381 patent/US5729435A/en not_active Expired - Lifetime
- 1997-09-08 US US08/924,958 patent/US5978222A/en not_active Expired - Lifetime
-
1998
- 1998-11-18 US US09/195,232 patent/US6088233A/en not_active Expired - Fee Related
-
2000
- 2000-02-18 US US09/506,733 patent/US6184133B1/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
EP0685878A2 (en) | 1995-12-06 |
EP1198000A1 (en) | 2002-04-17 |
DE69536084D1 (de) | 2010-08-05 |
KR100199437B1 (ko) | 1999-06-15 |
KR950030321A (ko) | 1995-11-24 |
EP0685878A3 (en) | 1996-11-06 |
EP0685878B1 (en) | 2010-06-23 |
US5978222A (en) | 1999-11-02 |
TW563902U (en) | 2003-11-21 |
EP0915504A1 (en) | 1999-05-12 |
US6184133B1 (en) | 2001-02-06 |
TW559338U (en) | 2003-10-21 |
US6088233A (en) | 2000-07-11 |
EP1715512A3 (en) | 2013-02-13 |
US5729435A (en) | 1998-03-17 |
EP1715512A2 (en) | 2006-10-25 |
JPH0817964A (ja) | 1996-01-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3034180B2 (ja) | 半導体装置及びその製造方法及び基板 | |
US6347037B2 (en) | Semiconductor device and method of forming the same | |
JP3481444B2 (ja) | 半導体装置及びその製造方法 | |
KR100211421B1 (ko) | 중앙부가 관통된 플렉서블 회로기판을 사용한 반도체 칩 패키지 | |
US7259457B2 (en) | Die-up ball grid array package including a substrate capable of mounting an integrated circuit die and method for making the same | |
KR100339044B1 (ko) | 볼그리드어레이 반도체패키지 및 그 제조방법 | |
JP3123638B2 (ja) | 半導体装置 | |
US7241645B2 (en) | Method for assembling a ball grid array package with multiple interposers | |
US7312108B2 (en) | Method for assembling a ball grid array package with two substrates | |
US6020626A (en) | Semiconductor device | |
US6819565B2 (en) | Cavity-down ball grid array semiconductor package with heat spreader | |
JP3312611B2 (ja) | フィルムキャリア型半導体装置 | |
JP2803656B2 (ja) | 半導体装置 | |
WO2008021797A1 (en) | Thermally enhanced bga package apparatus and method | |
JPH10321670A (ja) | 半導体装置 | |
JPH09266266A (ja) | 半導体装置およびその製造方法並びに半導体装置のキャップ | |
JPH08153826A (ja) | 半導体集積回路装置 | |
KR101185857B1 (ko) | Bga 타입 스택 패키지 및 이를 이용한 멀티 패키지 | |
JP2004072113A (ja) | 熱的に強化された集積回路パッケージ | |
JP3057194B2 (ja) | 半導体パッケージの製造方法 | |
JP3645701B2 (ja) | 半導体装置 | |
JP3405718B2 (ja) | 半導体装置 | |
JPH08186224A (ja) | リードフレームおよびそれを用いた半導体集積回路装置 | |
JPH09116041A (ja) | 半導体チップ搭載用パッケージおよび半導体装置 | |
JPH11233667A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20000201 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080218 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090218 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090218 Year of fee payment: 9 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090218 Year of fee payment: 9 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090218 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100218 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110218 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110218 Year of fee payment: 11 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110218 Year of fee payment: 11 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120218 Year of fee payment: 12 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130218 Year of fee payment: 13 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140218 Year of fee payment: 14 |
|
EXPY | Cancellation because of completion of term | ||
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R370 | Written measure of declining of transfer procedure |
Free format text: JAPANESE INTERMEDIATE CODE: R370 |