JP2915104B2 - 液晶素子および液晶駆動方法 - Google Patents
液晶素子および液晶駆動方法Info
- Publication number
- JP2915104B2 JP2915104B2 JP2199133A JP19913390A JP2915104B2 JP 2915104 B2 JP2915104 B2 JP 2915104B2 JP 2199133 A JP2199133 A JP 2199133A JP 19913390 A JP19913390 A JP 19913390A JP 2915104 B2 JP2915104 B2 JP 2915104B2
- Authority
- JP
- Japan
- Prior art keywords
- liquid crystal
- voltage
- pixel
- electrode group
- state
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3622—Control of matrices with row and column drivers using a passive matrix
- G09G3/3629—Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals
- G09G3/3637—Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals with intermediate tones displayed by domain size control
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/065—Waveforms comprising zero voltage phase or pause
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2011—Display of intermediate tones by amplitude modulation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/207—Display of intermediate tones by domain size control
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal Substances (AREA)
Description
【発明の詳細な説明】 [産業上の利用分野] 本発明は液晶素子および液晶駆動方法に関し、特に強
誘電液晶を用いたものに関する。
誘電液晶を用いたものに関する。
[従来技術] 強誘電液晶を用いた表示素子としては、特開昭61−94
023号公報などに示されているように、1〜3μm程度
のセルギャップを保って2枚の内面に透明電極を形成し
配向処理を施したガラス基板を向かい合わせて構成した
液晶セルに、強誘電液晶(以下、FLCともいう)を注入
したものが知られている。
023号公報などに示されているように、1〜3μm程度
のセルギャップを保って2枚の内面に透明電極を形成し
配向処理を施したガラス基板を向かい合わせて構成した
液晶セルに、強誘電液晶(以下、FLCともいう)を注入
したものが知られている。
強誘電液晶を用いた上記表示素子の特徴は、強誘電液
晶が自発分極を持つことにより、外部電界と自発分極と
の結合力をスイッチングに使えること、および、強誘電
液晶分子の長軸方向が自発分極の分極方向と1対1に対
応しているため外部電界の極性によってスイッチングで
きることである。
晶が自発分極を持つことにより、外部電界と自発分極と
の結合力をスイッチングに使えること、および、強誘電
液晶分子の長軸方向が自発分極の分極方向と1対1に対
応しているため外部電界の極性によってスイッチングで
きることである。
強誘電液晶は一般にカイラル・スメクチック液晶(Sm
C*,SmH*)を用いるので、バルク状態では液晶分子長
軸がねじれた配向を示すが、上述1〜3μm程度のセル
ギャップのセル内に配置することによって液晶分子長軸
のねじれを解消することができる(N.A.CLARK et al.,M
CLC(1983,Vol 94.P213−234)参照)。実際の強誘電液
晶セルの構成では第3図に示すような単純マトリックス
基板を用いている。そして従来、FLC表示素子のマトリ
ックス駆動方式としては、線順次走査方式が用いられて
おり、この駆動方式では、書き込み前の状態が、双安定
性のある2つの分子配列状態のいずれかを取るかによら
ず、同一の書き込み波形が印加される。
C*,SmH*)を用いるので、バルク状態では液晶分子長
軸がねじれた配向を示すが、上述1〜3μm程度のセル
ギャップのセル内に配置することによって液晶分子長軸
のねじれを解消することができる(N.A.CLARK et al.,M
CLC(1983,Vol 94.P213−234)参照)。実際の強誘電液
晶セルの構成では第3図に示すような単純マトリックス
基板を用いている。そして従来、FLC表示素子のマトリ
ックス駆動方式としては、線順次走査方式が用いられて
おり、この駆動方式では、書き込み前の状態が、双安定
性のある2つの分子配列状態のいずれかを取るかによら
ず、同一の書き込み波形が印加される。
[発明が解決しようとしている課題] ところが、実際には、書き込み前の状態が書き込み閾
値に大きく影響していることがわかった。
値に大きく影響していることがわかった。
具体的には、「白」画素を「黒」方向へ消去して
「白」を書く場合の閾値をVthWとし、「黒」画素を
「黒」方向へ消去して「白」を書くための閾値をVthBと
した場合、「黒」方向へ消去してから所定の緩和時間が
経過するまでは VthB>VthW という関係が成り立つのである。
「白」を書く場合の閾値をVthWとし、「黒」画素を
「黒」方向へ消去して「白」を書くための閾値をVthBと
した場合、「黒」方向へ消去してから所定の緩和時間が
経過するまでは VthB>VthW という関係が成り立つのである。
このような現象がある場合において閾値近傍の駆動電
圧を用いたときは、書き込み前の画素の状態が例えば上
述のように「白」画素か「黒」画素かによって表示内容
が異なることになり、表示素子の特性としては非常に好
ましくない。
圧を用いたときは、書き込み前の画素の状態が例えば上
述のように「白」画素か「黒」画素かによって表示内容
が異なることになり、表示素子の特性としては非常に好
ましくない。
また、階調表示を行う際に、同一画素内を電圧変調し
て中間調を表示する場合には、書込み前の画素の状態閾
による値近傍の電圧設定が避けられず、その影響は大き
い。そしてこれを避けるためには前記所定の緩和時間が
経過するまで書込みを待たなければならず、その場合は
動画の連続性が損なわれ、またレフレッシュ駆動すると
きは画面がちらつくという問題がある。
て中間調を表示する場合には、書込み前の画素の状態閾
による値近傍の電圧設定が避けられず、その影響は大き
い。そしてこれを避けるためには前記所定の緩和時間が
経過するまで書込みを待たなければならず、その場合は
動画の連続性が損なわれ、またレフレッシュ駆動すると
きは画面がちらつくという問題がある。
本発明の目的は、このような従来技術の問題点に鑑
み、液晶素子において、書込み前の状態によらず、所望
の書込みが安定して確実に行なえるようにするととも
に、上記緩和時間を待つことなく直ちに書込みが行なえ
るようにすることにある。
み、液晶素子において、書込み前の状態によらず、所望
の書込みが安定して確実に行なえるようにするととも
に、上記緩和時間を待つことなく直ちに書込みが行なえ
るようにすることにある。
[課題を解決するための手段] 上記目的を達成するため本発明では、相互に交差して
対向する走査信号電極群と情報信号電極群との間に配置
された、第1および第2の2つの安定した配向状態を有
する双安定性液晶を、各電極群を介して走査信号と情報
信号を印加して各電極群の交差部分に画素を形成すべく
駆動する方法であって、かつ各画素は走査信号と情報信
号によって印加される電圧の変調により階調表示可能な
方法において、ある画素を所望の階調レベルKとするに
際しては、すべて第1の配向状態にある画素をすべて第
2の配向状態にしてから階調レベルKにすることが可能
な電圧の大きさをVaとし、すべて第2の配向状態にある
画素をすべて第2の配向状態となるように電圧を印加し
てから階調レベルKにすることが可能な電圧の大きさを
Vbとすれば、まずその画素に所定電圧を印加して第2の
配向状態としてからVaの大きさの電圧を印加する第1の
ステップと、次にVbの大きさの電圧を印加する第2のス
テップとを含むようにしている。ここで通常、第1ステ
ップを行なう時点においては、Va<Vbであり、第2ステ
ップを行なう時点においてはVaとVbはほぼ等しい。
対向する走査信号電極群と情報信号電極群との間に配置
された、第1および第2の2つの安定した配向状態を有
する双安定性液晶を、各電極群を介して走査信号と情報
信号を印加して各電極群の交差部分に画素を形成すべく
駆動する方法であって、かつ各画素は走査信号と情報信
号によって印加される電圧の変調により階調表示可能な
方法において、ある画素を所望の階調レベルKとするに
際しては、すべて第1の配向状態にある画素をすべて第
2の配向状態にしてから階調レベルKにすることが可能
な電圧の大きさをVaとし、すべて第2の配向状態にある
画素をすべて第2の配向状態となるように電圧を印加し
てから階調レベルKにすることが可能な電圧の大きさを
Vbとすれば、まずその画素に所定電圧を印加して第2の
配向状態としてからVaの大きさの電圧を印加する第1の
ステップと、次にVbの大きさの電圧を印加する第2のス
テップとを含むようにしている。ここで通常、第1ステ
ップを行なう時点においては、Va<Vbであり、第2ステ
ップを行なう時点においてはVaとVbはほぼ等しい。
なお、第1および第2のステップは、その画素に対し
て連続して行なわれる2回の各走査時にそれぞれ1ステ
ップずつ連続して行なうようにしてもよい。
て連続して行なわれる2回の各走査時にそれぞれ1ステ
ップずつ連続して行なうようにしてもよい。
用いられる液晶は、通常、強誘電性液晶である。
[作用] この構成においてはある画素を所望の階調レベルKと
するに際し、まず、すべて第1の配向状態にある画素を
すべて第2の配向状態にしてから階調レベルKにするこ
とが可能な電圧Vaを印加し(ステップ1)、次に、すべ
て第2の配向状態にある画素をすべて第2の配向状態と
なるように電圧を印加してから階調レベルKにすること
が可能な電圧Vbを印加する(ステップ2)ようにしてい
るため、その画素が階調レベルKあるいはそれより第1
の配向状態寄りの階調レベルにある場合は第1ステップ
において階調レベルKとされ、また、その画素が階調レ
ベルKよりも第2の配向状態寄りの階調レベルにある場
合において第1ステップでは階調レベルKとされずに依
然として第2の配向状態寄りであってもステップ2によ
り確実に階調レベルKとされる。そして、ステップ2に
おいては通常、VaとVbはほぼ近い値あるいはより近い値
となっているため、第1ステップにおいて階調レベルK
となる画素の場合でも第2ステップにおいて階調状態が
変化することはない。したがって、書込み前の状態によ
らず、所望の階調レベルへの書込みが安定して行なわれ
るとともに、VaとVbとがほぼ近い値となるまで待つこと
なくステップ1を行なって所望の階調レベルに近い状態
とされる。これによれば、表示に連続性が出て動画の表
示に好都合であり、リフレッシュ駆動してもちらつきが
生じない。
するに際し、まず、すべて第1の配向状態にある画素を
すべて第2の配向状態にしてから階調レベルKにするこ
とが可能な電圧Vaを印加し(ステップ1)、次に、すべ
て第2の配向状態にある画素をすべて第2の配向状態と
なるように電圧を印加してから階調レベルKにすること
が可能な電圧Vbを印加する(ステップ2)ようにしてい
るため、その画素が階調レベルKあるいはそれより第1
の配向状態寄りの階調レベルにある場合は第1ステップ
において階調レベルKとされ、また、その画素が階調レ
ベルKよりも第2の配向状態寄りの階調レベルにある場
合において第1ステップでは階調レベルKとされずに依
然として第2の配向状態寄りであってもステップ2によ
り確実に階調レベルKとされる。そして、ステップ2に
おいては通常、VaとVbはほぼ近い値あるいはより近い値
となっているため、第1ステップにおいて階調レベルK
となる画素の場合でも第2ステップにおいて階調状態が
変化することはない。したがって、書込み前の状態によ
らず、所望の階調レベルへの書込みが安定して行なわれ
るとともに、VaとVbとがほぼ近い値となるまで待つこと
なくステップ1を行なって所望の階調レベルに近い状態
とされる。これによれば、表示に連続性が出て動画の表
示に好都合であり、リフレッシュ駆動してもちらつきが
生じない。
[実施例] 以下、図面を用いて本発明の実施例を説明する。
ここで用いる電極基板は、研磨されたガラス基板上に
シート抵抗約40Ω□のITO膜をスパッタ法により形成し
たものである。電極基板上にはさらに、日立化成社製の
LQ−1802(ポリイミド系配向膜)を塗布焼成し、その上
をナイロン植毛布(毛先約0.3mm)でラビング処理を施
してある。ラビング処理は上下の基板で同一方向であ
る。
シート抵抗約40Ω□のITO膜をスパッタ法により形成し
たものである。電極基板上にはさらに、日立化成社製の
LQ−1802(ポリイミド系配向膜)を塗布焼成し、その上
をナイロン植毛布(毛先約0.3mm)でラビング処理を施
してある。ラビング処理は上下の基板で同一方向であ
る。
用いる液晶は、第1表に示すような相転移系列、Ps、
チルト角、Δε(イプシロン)等の値を有する液晶Aで
ある。液晶Aは上記基板を対向させて形成したセル厚約
1.4μmのセルにISO状態で注入し、徐冷して配向させて
ある。測定温度は約30℃である。
チルト角、Δε(イプシロン)等の値を有する液晶Aで
ある。液晶Aは上記基板を対向させて形成したセル厚約
1.4μmのセルにISO状態で注入し、徐冷して配向させて
ある。測定温度は約30℃である。
第4図は、このようにして構成した液晶セル41を駆動
する回路のブロック図である。42は液晶セル41に供給す
るための電圧を生ずる駆動用電源、43は液晶セル41の情
報信号線群に対し駆動用電源42の電圧を画像情報信号と
して印加するセグメント側駆動IC、44はラッチ回路、45
はセグメント側S/R、46は電源42が出力する電圧を走査
線信号として液晶セル41の走査信号線群に印加するコモ
ン側駆動IC、47はコモン側S/R、48は画像情報源、49は
画像情報源48からの画像情報に基づきセグメント側S/R4
5およびコモン側S/R47を制御するコントローラである。
する回路のブロック図である。42は液晶セル41に供給す
るための電圧を生ずる駆動用電源、43は液晶セル41の情
報信号線群に対し駆動用電源42の電圧を画像情報信号と
して印加するセグメント側駆動IC、44はラッチ回路、45
はセグメント側S/R、46は電源42が出力する電圧を走査
線信号として液晶セル41の走査信号線群に印加するコモ
ン側駆動IC、47はコモン側S/R、48は画像情報源、49は
画像情報源48からの画像情報に基づきセグメント側S/R4
5およびコモン側S/R47を制御するコントローラである。
第5図はこの構成においてある画素に印加される従来
の電圧信号(画素信号)波形を示す。書込み画素がその
書込み前に「白」状態にあるか「黒」状態にあるかによ
って、書込み閾値に差を生じる。第5図の波形は「黒」
に消去して「白」に書き込む波形である。図中、P1は
「黒」方向への消去パルス、P2は「白」の書込みパルス
である。ΔT=40μs、Vi=6.2V、期間T=200μs、V
e=26.0V、VOPは所定のスイッチング電圧である。期間
Tにおいては他のラインにおいて情報信号が付加されて
いる。
の電圧信号(画素信号)波形を示す。書込み画素がその
書込み前に「白」状態にあるか「黒」状態にあるかによ
って、書込み閾値に差を生じる。第5図の波形は「黒」
に消去して「白」に書き込む波形である。図中、P1は
「黒」方向への消去パルス、P2は「白」の書込みパルス
である。ΔT=40μs、Vi=6.2V、期間T=200μs、V
e=26.0V、VOPは所定のスイッチング電圧である。期間
Tにおいては他のラインにおいて情報信号が付加されて
いる。
画素内の閾値変化はセル厚を1.0〜1.4μmの間で画素
内で変化させることにより実現している。
内で変化させることにより実現している。
この場合、スイッチング閾値Vthは、図中の期間Tの
大きさによって第6図に示すような差を生じる。同図は
30℃における閾値Vthの変化を示し、図中、黒丸61は書
込み前の状態が「黒」である画素を「黒」消去して
「白」書込みをする場合の閾値VthBであり、白丸62は
「白」状態にある画素を「黒」消去して「白」書込みを
する場合の閾値VthWである。同図からわかるように、期
間Tが短い場合には、 VthB−VthW>1.0V であり、この値の差は閾値近傍の書込みを行う場合には
無視できず、階調レベルの表示に困難を来たす。このV
thBとVthWとの差が無視できるようになるためには期間
Tとしてほぼ44ms必要であり、その場合はリフレッシュ
駆動しても、ちらつきの原因となり、表示素子として好
ましくない。また、階調表示を行う場合には、書き込み
前の状態によって表示階調レベルが約5%〜10%も異っ
て来る。
大きさによって第6図に示すような差を生じる。同図は
30℃における閾値Vthの変化を示し、図中、黒丸61は書
込み前の状態が「黒」である画素を「黒」消去して
「白」書込みをする場合の閾値VthBであり、白丸62は
「白」状態にある画素を「黒」消去して「白」書込みを
する場合の閾値VthWである。同図からわかるように、期
間Tが短い場合には、 VthB−VthW>1.0V であり、この値の差は閾値近傍の書込みを行う場合には
無視できず、階調レベルの表示に困難を来たす。このV
thBとVthWとの差が無視できるようになるためには期間
Tとしてほぼ44ms必要であり、その場合はリフレッシュ
駆動しても、ちらつきの原因となり、表示素子として好
ましくない。また、階調表示を行う場合には、書き込み
前の状態によって表示階調レベルが約5%〜10%も異っ
て来る。
そこでこのような状態を回避するために、本実施例で
は2つのステップにより構成される電圧印加方法を用い
ている。第1図を用いて、その方法を説明する。第1図
は初期状態が異なる4つの画素a〜dについての状態の
遷移の様子を示す模式図である。Aは初期状態、Bは
「黒」方向へ消去した状態、Cは階調情報信号を印加し
た状態、Dは2回目に階調情報信号を印加した状態を示
す。正方形の画素領域内では右端から左端に向って、閾
値Vthが増加していくものとする。初期状態に対し
「黒」消去を行ない第1回目に階調情報信号を印加する
までを第1ステップ、第2回目の階調情報信号印加を第
2ステップとする。書込み前の初期状態a〜dによっ
て、第1回目の階調情報の書込み後の状態Cに差を生じ
る。
は2つのステップにより構成される電圧印加方法を用い
ている。第1図を用いて、その方法を説明する。第1図
は初期状態が異なる4つの画素a〜dについての状態の
遷移の様子を示す模式図である。Aは初期状態、Bは
「黒」方向へ消去した状態、Cは階調情報信号を印加し
た状態、Dは2回目に階調情報信号を印加した状態を示
す。正方形の画素領域内では右端から左端に向って、閾
値Vthが増加していくものとする。初期状態に対し
「黒」消去を行ない第1回目に階調情報信号を印加する
までを第1ステップ、第2回目の階調情報信号印加を第
2ステップとする。書込み前の初期状態a〜dによっ
て、第1回目の階調情報の書込み後の状態Cに差を生じ
る。
例えば、第1回目で書き込む階調情報が画素の50%ま
での反転信号だとすると、第1ステップにおいてまず、
第5図と同様に「黒」方向への消去パルスP1(Ve=26.0
V)を印加して状態Bとし、その後期間T=200μSを置
いてから「白」の書込みパルスP2(VOP=13.7V)を印加
して第1回目の書込みを行う。このとき、初期状態が状
態bおよびcであった画素は、完全に情報内容が書き込
まれるが、初期状態が状態aおよびdであった画素は、
書込みが不十分である。これは先にも述べたように、書
き込み前の状態に起因する閾値差の影響である。
での反転信号だとすると、第1ステップにおいてまず、
第5図と同様に「黒」方向への消去パルスP1(Ve=26.0
V)を印加して状態Bとし、その後期間T=200μSを置
いてから「白」の書込みパルスP2(VOP=13.7V)を印加
して第1回目の書込みを行う。このとき、初期状態が状
態bおよびcであった画素は、完全に情報内容が書き込
まれるが、初期状態が状態aおよびdであった画素は、
書込みが不十分である。これは先にも述べたように、書
き込み前の状態に起因する閾値差の影響である。
このステップ1の後、第6図で示した緩和時間(閾値
が一致するまでの時間)T〜44msより大きいT0だけ時間
をおいてステップ2の書込み(再書込み)を行う。ただ
し、このステップ2での書込み前の画素は状態Cにあ
り、この再書込みにおいては、状態Bとなるような消去
パルスを印加してもしなくてもよく、また、書込み信号
値としては「黒」状態からのスイッチング閾値VOP=15.
0Vを用いる。
が一致するまでの時間)T〜44msより大きいT0だけ時間
をおいてステップ2の書込み(再書込み)を行う。ただ
し、このステップ2での書込み前の画素は状態Cにあ
り、この再書込みにおいては、状態Bとなるような消去
パルスを印加してもしなくてもよく、また、書込み信号
値としては「黒」状態からのスイッチング閾値VOP=15.
0Vを用いる。
こうして、書込みを行えば、初期状態がaおよびdの
画素においても50%までの反転情報が完全に書き込ま
れ、かつ既に階調情報が完全に書き込まれている初期状
態がbおよびcの画素においても「黒」く書き込まれた
部分は「黒」状態からのスイッチング閾値を有するの
で、結果としては、全画素a,b,c,dが同一の階調レベル
に書き込まれることになる。
画素においても50%までの反転情報が完全に書き込ま
れ、かつ既に階調情報が完全に書き込まれている初期状
態がbおよびcの画素においても「黒」く書き込まれた
部分は「黒」状態からのスイッチング閾値を有するの
で、結果としては、全画素a,b,c,dが同一の階調レベル
に書き込まれることになる。
このように本実施例によれば、ステップ1とステップ
2の2つの電圧印加ステップを連続的に行なうことによ
って、書込み前の状態によらず等しい階調情報内容を表
現することができる。そしてさらに、ステップ1でもあ
る程度は階調情報が書き込まれるため、全面を「白」も
しくは「黒」の初期状態Aのまま上記緩和時間Tだけ放
置して書き込むよりも、表示に連続性が出て、動画にも
対応可能となる。
2の2つの電圧印加ステップを連続的に行なうことによ
って、書込み前の状態によらず等しい階調情報内容を表
現することができる。そしてさらに、ステップ1でもあ
る程度は階調情報が書き込まれるため、全面を「白」も
しくは「黒」の初期状態Aのまま上記緩和時間Tだけ放
置して書き込むよりも、表示に連続性が出て、動画にも
対応可能となる。
すなわち、従来方式では消去から書き込みまで40ms以
上の“放置”が必要だったのに比べ、“放置”時間を実
質的に、マイクロ秒オーダーかもしくは不用にすること
ができる。そして、例えばステップ1およびステップ2
を連続する走査に描画フレームを分けて行った場合で
も、ステップ1で約10%位の誤差で階調内容を表示し、
さらにステップ2を経ることによって、完全に誤差のな
い階調内容を表示することができる。このときのフレー
ム走査時間を例えば100msとすると、上述の緩和時間が1
00ms以下であれば、前画素状態は無視できることにな
る。
上の“放置”が必要だったのに比べ、“放置”時間を実
質的に、マイクロ秒オーダーかもしくは不用にすること
ができる。そして、例えばステップ1およびステップ2
を連続する走査に描画フレームを分けて行った場合で
も、ステップ1で約10%位の誤差で階調内容を表示し、
さらにステップ2を経ることによって、完全に誤差のな
い階調内容を表示することができる。このときのフレー
ム走査時間を例えば100msとすると、上述の緩和時間が1
00ms以下であれば、前画素状態は無視できることにな
る。
さらに、緩和時間が100ms以上であっても前画素状態
の影響は減少しているので、(緩和時間以上のフレーム
走査時間を有することが理想的だが)リフレッシュ動作
においては、“放置”する方式に比べ格段の表示品質の
向上が達成される。
の影響は減少しているので、(緩和時間以上のフレーム
走査時間を有することが理想的だが)リフレッシュ動作
においては、“放置”する方式に比べ格段の表示品質の
向上が達成される。
なお、上述においては、ステップ1において消去パル
スとして先に閾値の高い画素(上例では「黒」)を書き
込むようにしているが、逆に閾値の低い画素を書き込む
ようにしてもよい。
スとして先に閾値の高い画素(上例では「黒」)を書き
込むようにしているが、逆に閾値の低い画素を書き込む
ようにしてもよい。
[他の実施例] この実施例は本発明を2値表示に適用した例を示し、
この実施例では、第2図(a)に示すような400本の走
査線(走査電極群)C1〜C400および640本の情報信号線
(信号電極群)S1〜S640を有するセルを駆動する場合
に、同図(b)に示すように、1フレーム(400本走
査)ごとに駆動電圧を変化させ、上述実施例におけるよ
うなステップ1とステップ2を相互に異なるフレームで
行なうようにしている。
この実施例では、第2図(a)に示すような400本の走
査線(走査電極群)C1〜C400および640本の情報信号線
(信号電極群)S1〜S640を有するセルを駆動する場合
に、同図(b)に示すように、1フレーム(400本走
査)ごとに駆動電圧を変化させ、上述実施例におけるよ
うなステップ1とステップ2を相互に異なるフレームで
行なうようにしている。
液晶素子の構成は、セル厚を1.4μmとして均一とし
た以外は上述の実施例の場合と同じである。そして、第
7図(a)および(b)に示すような、走査信号S、情
報信号I、したがって画素信号G(S−I)を、ΔT=
40μs、ステップ1における書込み信号値VOP=16.1V、
ステップ2における書込み信号電圧値VOP=17.4V、ステ
ップ1,2における消去信号電圧値Ve=22.0Vとして印加す
るようにしている。
た以外は上述の実施例の場合と同じである。そして、第
7図(a)および(b)に示すような、走査信号S、情
報信号I、したがって画素信号G(S−I)を、ΔT=
40μs、ステップ1における書込み信号値VOP=16.1V、
ステップ2における書込み信号電圧値VOP=17.4V、ステ
ップ1,2における消去信号電圧値Ve=22.0Vとして印加す
るようにしている。
[発明の効果] 以上説明したように本発明によれば、液晶素子の各画
素に対する電圧信号をステップ1とステップ2に分けて
連続的に印加するようにしたため、書込み前の状態によ
らず、所望の情報内容を確実に表示することができる。
素に対する電圧信号をステップ1とステップ2に分けて
連続的に印加するようにしたため、書込み前の状態によ
らず、所望の情報内容を確実に表示することができる。
特に階調表示を行う場合においては、書込み前の状態
によらずに所望の階調レベルへの書込みが安定して行な
われるとともに、書込み前の状態によって異なる書込み
閾値がほぼ一致するまで待つことなく直ちにステップ1
を行なって所望の階調レベルに近い状態とすることがで
きる。したがって、表示に連続性が出て動画の表示に好
都合であり、リフレッシュ駆動してもちらつきを生じな
いようにすることができる。
によらずに所望の階調レベルへの書込みが安定して行な
われるとともに、書込み前の状態によって異なる書込み
閾値がほぼ一致するまで待つことなく直ちにステップ1
を行なって所望の階調レベルに近い状態とすることがで
きる。したがって、表示に連続性が出て動画の表示に好
都合であり、リフレッシュ駆動してもちらつきを生じな
いようにすることができる。
第1図は、本発明の一実施例に係る液晶駆動方法を説明
するための説明図、 第2図(a)および(b)は、本発明の他の実施例に係
る液晶駆動方法を説明するための説明図、 第3図(a)は、従来例に係る液晶素子の構成を示す断
面図、同図(b)はその電極パターンを示す平面図、 第4図は、第1図に示される駆動方法を行なうための駆
動信号を発生する駆動回路のブロック図、 第5図は、第1図に示される駆動方法を実現する、画素
に印加される駆動波形の一部を示す波形図、 第6図は、強誘電液晶の書込み前状態によるスイッチン
グ閾値の差の時間的変化を示すグラフ、そして 第7図(a)および(b)は、第2図によって示される
駆動方法を行なう際の駆動波形を示す波形図である。 A(a〜d):初期状態の画素、B:黒消去した画素、C:
第1回書込み後の画素、D:第2回書込み後の画素、I:情
報信号、S:走査信号、G:画素信号、31:ガラス基板、32:
ITOストライプ電極、36:液晶、41:液晶セル、42:駆動用
電源、43:セグメント側駆動IC、45:セグメント側S/R、4
6:コモン側駆動IC、47:コモン側S/R、48:画像情報、49:
コントローラ、P1:消去パルス、P2:書込みパルス、C1〜
C400:走査線、S1〜S640:情報線。
するための説明図、 第2図(a)および(b)は、本発明の他の実施例に係
る液晶駆動方法を説明するための説明図、 第3図(a)は、従来例に係る液晶素子の構成を示す断
面図、同図(b)はその電極パターンを示す平面図、 第4図は、第1図に示される駆動方法を行なうための駆
動信号を発生する駆動回路のブロック図、 第5図は、第1図に示される駆動方法を実現する、画素
に印加される駆動波形の一部を示す波形図、 第6図は、強誘電液晶の書込み前状態によるスイッチン
グ閾値の差の時間的変化を示すグラフ、そして 第7図(a)および(b)は、第2図によって示される
駆動方法を行なう際の駆動波形を示す波形図である。 A(a〜d):初期状態の画素、B:黒消去した画素、C:
第1回書込み後の画素、D:第2回書込み後の画素、I:情
報信号、S:走査信号、G:画素信号、31:ガラス基板、32:
ITOストライプ電極、36:液晶、41:液晶セル、42:駆動用
電源、43:セグメント側駆動IC、45:セグメント側S/R、4
6:コモン側駆動IC、47:コモン側S/R、48:画像情報、49:
コントローラ、P1:消去パルス、P2:書込みパルス、C1〜
C400:走査線、S1〜S640:情報線。
Claims (8)
- 【請求項1】相互に交差して対向する走査信号電極群と
情報信号電極群との間に配置された、第1および第2の
2つの安定した配向状態を有する双安定性液晶を、各電
極群を介して走査信号と情報信号を印加して各電極群の
交差部分に画素を形成すべく駆動する方法であって、か
つ各画素は走査信号と情報信号によって印加される電圧
の変調により階調表示可能な方法において、ある画素を
所望の階調レベルKとするに際しては、すべて第1の配
向状態にある画素をすべて第2の配向状態にしてから階
調レベルKにすることが可能な電圧の大きさをVaとし、
すべて第2の配向状態にある画素をすべて第2の配向状
態となるように電圧を印加してから階調レベルKにする
ことが可能な電圧の大きさをVbとすれば、まずその画素
に所定電圧を印加して第2の配向状態としてからVaの大
きさの電圧を印加する第1のステップと、次にVbの大き
さの電圧を印加する第2のステップとを含むことを特徴
とする液晶駆動方法。 - 【請求項2】第1ステップを行なう時点においては、Va
<Vbであり、第2ステップを行なう時点においてはVaと
Vbはほぼ等しい、請求項1記載の液晶駆動方法。 - 【請求項3】前記第1および第2のステップは、その画
素に対して連続して行なわれる2回の各走査時にそれぞ
れ1ステップずつ連続して行なう、請求項1記載の液晶
駆動方法。 - 【請求項4】前記液晶は強誘電性液晶である、請求項1
記載の液晶の駆動方法。 - 【請求項5】対向する1組の基板と、これら基板の対向
面上に相互に交差するようにそれぞれ配置された走査信
号電極群および情報信号電極群と、これら基板および電
極群間に配置された、第1および第2の2つの安定した
配向状態を有する双安定性液晶と、各電極群を介して走
査信号と情報信号を印加して各電極群の交差部分に画素
を形成すべく該液晶を駆動する駆動手段とを備え、各電
極群はそれによって印加される電圧の変調により各画素
を階調表示しうるように構成された液晶素子において、
すべて第1の配向状態にある画素をすべて第2の配向状
態にしてから階調レベルKにすることが可能な電圧の大
きさをVaとし、すべて第2の配向状態にある画素をすべ
て第2の配向状態となるように電圧を印加してから階調
レベルKにすることが可能な電圧の大きさをVbとすれ
ば、該駆動手段は、ある画素を所望の階調レベルKとす
るに際しては、まずその画素に所定電圧を印加して第2
の配向状態としてからVaの大きさの電圧を印加する第1
のステップと、次にVbの大きさの電圧を印加する第2の
ステップとを行なうものであることを特徴とする液晶素
子。 - 【請求項6】第1ステップを行なう時点においては、Va
<Vbであり、第2ステップを行なう時点においてはVaと
Vbはほぼ等しい、請求項5記載の液晶素子。 - 【請求項7】前記第1および第2のステップは、その画
素に対して連続して行なわれる2回の各走査時にそれぞ
れ1ステップづつ連続して行なう、請求項5記載の液晶
素子。 - 【請求項8】前記液晶は強誘電性液晶である、請求項5
記載の液晶素子。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2199133A JP2915104B2 (ja) | 1990-07-30 | 1990-07-30 | 液晶素子および液晶駆動方法 |
AT91112750T ATE151190T1 (de) | 1990-07-30 | 1991-07-29 | Flüssigkristallgerät und verfahren zum steuern dieses gerätes |
DE69125427T DE69125427T2 (de) | 1990-07-30 | 1991-07-29 | Flüssigkristallgerät und Verfahren zum Steuern dieses Gerätes |
EP91112750A EP0469531B1 (en) | 1990-07-30 | 1991-07-29 | Liquid crystal apparatus and driving method therefor |
US08/196,800 US5379138A (en) | 1990-07-30 | 1994-02-15 | Bi-stable liquid crystal device and driving method which allows for time variable threshold voltages |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2199133A JP2915104B2 (ja) | 1990-07-30 | 1990-07-30 | 液晶素子および液晶駆動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0485517A JPH0485517A (ja) | 1992-03-18 |
JP2915104B2 true JP2915104B2 (ja) | 1999-07-05 |
Family
ID=16402695
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2199133A Expired - Fee Related JP2915104B2 (ja) | 1990-07-30 | 1990-07-30 | 液晶素子および液晶駆動方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5379138A (ja) |
EP (1) | EP0469531B1 (ja) |
JP (1) | JP2915104B2 (ja) |
AT (1) | ATE151190T1 (ja) |
DE (1) | DE69125427T2 (ja) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2802685B2 (ja) * | 1991-01-08 | 1998-09-24 | キヤノン株式会社 | 強誘電性液晶装置 |
JP2847331B2 (ja) * | 1991-04-23 | 1999-01-20 | キヤノン株式会社 | 液晶表示装置 |
ES2101036T3 (es) * | 1991-07-24 | 1997-07-01 | Canon Kk | Visualizacion de informacion. |
DE69317640T2 (de) * | 1992-12-28 | 1998-07-30 | Canon Kk | Verfahren und Einrichtung für eine Flüssigkristallanzeige |
US5592190A (en) * | 1993-04-28 | 1997-01-07 | Canon Kabushiki Kaisha | Liquid crystal display apparatus and drive method |
US6219019B1 (en) * | 1996-09-05 | 2001-04-17 | Kabushiki Kaisha Toshiba | Liquid crystal display apparatus and method for driving the same |
US6452581B1 (en) | 1997-04-11 | 2002-09-17 | Canon Kabushiki Kaisha | Driving method for liquid crystal device and liquid crystal apparatus |
US6177968B1 (en) | 1997-09-01 | 2001-01-23 | Canon Kabushiki Kaisha | Optical modulation device with pixels each having series connected electrode structure |
JP3347678B2 (ja) | 1998-06-18 | 2002-11-20 | キヤノン株式会社 | 液晶素子とその駆動方法 |
TWI227353B (en) * | 1998-10-22 | 2005-02-01 | Citizen Watch Co Ltd | Ferroelectric liquid crystal display element and method of driving the same |
KR100890092B1 (ko) * | 2001-05-08 | 2009-03-24 | 타이코 일렉트로닉스 레이켐 케이. 케이. | 회로 보호 장치 |
ATE334464T1 (de) * | 2002-05-29 | 2006-08-15 | Zbd Displays Ltd | Anzeigevorrichtung mit einem material mit mindestens zwei stabilen zuständen und ansteuerverfahren dafür |
WO2006134560A1 (en) * | 2005-06-17 | 2006-12-21 | Koninklijke Philips Electronics N.V. | Driving a bi-stable display device |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4613209A (en) * | 1982-03-23 | 1986-09-23 | At&T Bell Laboratories | Smectic liquid crystals |
EP0115693B1 (en) * | 1983-01-06 | 1987-08-26 | Chisso Corporation | Liquid crystalline compounds and mixtures thereof |
US4614609A (en) * | 1983-06-14 | 1986-09-30 | Chisso Corporation | Liquid crystalline biphenyl derivatives and mixtures thereof |
US4561726A (en) * | 1983-07-29 | 1985-12-31 | At&T Bell Laboratories | Alignment of ferroelectric LCDs |
JPS6054341A (ja) * | 1983-09-05 | 1985-03-28 | Chisso Corp | 液晶性炭酸エステル類 |
JPS60218358A (ja) * | 1984-04-13 | 1985-11-01 | Ajinomoto Co Inc | 液晶 |
JPS6152630A (ja) * | 1984-08-22 | 1986-03-15 | Hitachi Ltd | 液晶素子の駆動方法 |
JPS6167833A (ja) * | 1984-09-11 | 1986-04-08 | Citizen Watch Co Ltd | 液晶表示装置 |
JPS6186732A (ja) * | 1984-10-04 | 1986-05-02 | Canon Inc | 液晶装置 |
JPS6194023A (ja) * | 1984-10-15 | 1986-05-12 | Canon Inc | 液晶素子 |
JPS61156229A (ja) * | 1984-12-28 | 1986-07-15 | Canon Inc | 液晶装置 |
US4707078A (en) * | 1985-04-26 | 1987-11-17 | American Telephone And Telegraph Company, At&T Bell Laboratories | Ferroelectric liquid crystal devices using field-stabilized states |
DE3686462T2 (de) * | 1985-09-06 | 1993-01-21 | Matsushita Electric Ind Co Ltd | Verfahren zur ansteuerung eines fluessigkristallrasterbildschirmes. |
JPS62119521A (ja) * | 1985-11-19 | 1987-05-30 | Canon Inc | 光学変調装置 |
JPS62150334A (ja) * | 1985-12-25 | 1987-07-04 | Canon Inc | 液晶装置 |
US4770502A (en) * | 1986-01-10 | 1988-09-13 | Hitachi, Ltd. | Ferroelectric liquid crystal matrix driving apparatus and method |
GB2173629B (en) * | 1986-04-01 | 1989-11-15 | Stc Plc | Addressing liquid crystal cells |
GB8720856D0 (en) * | 1987-09-04 | 1987-10-14 | Emi Plc Thorn | Matrix addressing |
DE69012353T2 (de) * | 1989-01-09 | 1995-04-20 | Matsushita Electric Ind Co Ltd | Flüssigkristall-Anzeigevorrichtung und Verfahren zu ihrer Ansteuerung. |
-
1990
- 1990-07-30 JP JP2199133A patent/JP2915104B2/ja not_active Expired - Fee Related
-
1991
- 1991-07-29 EP EP91112750A patent/EP0469531B1/en not_active Expired - Lifetime
- 1991-07-29 AT AT91112750T patent/ATE151190T1/de not_active IP Right Cessation
- 1991-07-29 DE DE69125427T patent/DE69125427T2/de not_active Expired - Fee Related
-
1994
- 1994-02-15 US US08/196,800 patent/US5379138A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
EP0469531A3 (en) | 1993-01-27 |
EP0469531B1 (en) | 1997-04-02 |
EP0469531A2 (en) | 1992-02-05 |
JPH0485517A (ja) | 1992-03-18 |
US5379138A (en) | 1995-01-03 |
DE69125427D1 (de) | 1997-05-07 |
DE69125427T2 (de) | 1997-10-30 |
ATE151190T1 (de) | 1997-04-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0545400B1 (en) | Liquid crystal display apparatus | |
US5092665A (en) | Driving method for ferroelectric liquid crystal optical modulation device using an auxiliary signal to prevent inversion | |
JP2847331B2 (ja) | 液晶表示装置 | |
KR940004139B1 (ko) | 액정표시장치 및 그 구동방법 | |
JPS60156046A (ja) | 液晶装置 | |
JP2915104B2 (ja) | 液晶素子および液晶駆動方法 | |
US5296953A (en) | Driving method for ferro-electric liquid crystal optical modulation device | |
JP2826744B2 (ja) | 液晶表示装置 | |
JPH0453405B2 (ja) | ||
JP2651204B2 (ja) | 液晶装置の駆動法 | |
JPH06258614A (ja) | 表示素子 | |
JP2759589B2 (ja) | 強誘電性液晶表示素子 | |
JP2826776B2 (ja) | 強誘電性液晶装置 | |
JP2673805B2 (ja) | 強誘電性液晶電気光学装置 | |
JP3233925B2 (ja) | 強誘電液晶素子の駆動方法 | |
JPS6361233A (ja) | 光学変調素子の駆動法 | |
JPS6360428A (ja) | 光学変調素子の駆動法 | |
JPH0448366B2 (ja) | ||
JPH10142580A (ja) | 液晶装置 | |
JPH0422493B2 (ja) | ||
JPS61235897A (ja) | 液晶素子の駆動方法 | |
JPH0553091A (ja) | マトリツクス型液晶表示装置および該液晶表示装置の駆動方法 | |
JPH06208104A (ja) | 液晶表示装置および駆動方法 | |
JPS62235930A (ja) | 強誘電性液晶素子の駆動法 | |
JPH06175106A (ja) | 表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |