Nothing Special   »   [go: up one dir, main page]

JP2825171B2 - Magnetic recording / reproducing device - Google Patents

Magnetic recording / reproducing device

Info

Publication number
JP2825171B2
JP2825171B2 JP4086757A JP8675792A JP2825171B2 JP 2825171 B2 JP2825171 B2 JP 2825171B2 JP 4086757 A JP4086757 A JP 4086757A JP 8675792 A JP8675792 A JP 8675792A JP 2825171 B2 JP2825171 B2 JP 2825171B2
Authority
JP
Japan
Prior art keywords
output
signal
head
speed
switching
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP4086757A
Other languages
Japanese (ja)
Other versions
JPH05290458A (en
Inventor
信義 奥村
教敬 岸田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP4086757A priority Critical patent/JP2825171B2/en
Publication of JPH05290458A publication Critical patent/JPH05290458A/en
Application granted granted Critical
Publication of JP2825171B2 publication Critical patent/JP2825171B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、映像信号等の情報信号
を磁気テープ上に記録し、再生する磁気記録再生装置に
関するものであり、特に回転ドラムの制御に関するもの
である。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a magnetic recording / reproducing apparatus for recording and reproducing information signals such as video signals on a magnetic tape, and more particularly to control of a rotating drum.

【0002】[0002]

【従来の技術】映像信号等の情報信号を記録し、再生す
る磁気記録再生装置として代表的なものにVTRがあ
る。一般に、信号をアナログ記録するVTRのドラムサ
ーボ系においては、記録時再生時ともドラムに取り付け
られたFG(Frequency Generator) により速度制御を
行なう方法が用いられているが、再生時に再生映像信号
の時間軸変動を低減するために再生水平同期信号を用い
てドラムの速度制御を行なう方法が知られている。
2. Description of the Related Art A VTR is a typical magnetic recording / reproducing apparatus for recording and reproducing information signals such as video signals. Generally, in a drum servo system of a VTR that records a signal in an analog manner, a method of controlling the speed by an FG (Frequency Generator) attached to the drum at the time of recording and reproduction is used. There is known a method of controlling the speed of a drum using a reproduced horizontal synchronizing signal in order to reduce axis fluctuation.

【0003】図15は従来のVTRのドラムサーボ系の
概略を示すブロック図である。図において、1はドラム
モータ、2はモータ駆動回路、3はドラムモータ1の回
転数に比例した周波数信号FGを作成するFG部、4は
ドラムモータ1の回転位相を表わす信号PGを作成する
PG(Pulse Generator) 部、5はFGの周期を検出し
て速度誤差信号を作成する速度検出器、6は基準位相信
号とPGの位相差を検出して位相誤差信号を作成する位
相検出器、7は再生水平同期信号の周期を検出して速度
誤差信号を作成する速度検出器、8はFGの速度検出器
5と水平同期信号の速度検出器7の出力を切り換える切
換スイッチ、9は位相検出器6と切換スイッチ8の出力
を加算する加算器である。
FIG. 15 is a block diagram schematically showing a drum servo system of a conventional VTR. In the figure, 1 is a drum motor, 2 is a motor drive circuit, 3 is an FG unit that creates a frequency signal FG proportional to the number of revolutions of the drum motor 1, and 4 is a PG that creates a signal PG representing the rotation phase of the drum motor 1. (Pulse Generator) unit, 5 is a speed detector for detecting a period of FG to generate a speed error signal, 6 is a phase detector for detecting a phase difference between a reference phase signal and PG to generate a phase error signal, 7 Is a speed detector for detecting the period of the reproduced horizontal synchronizing signal to create a speed error signal, 8 is a changeover switch for switching the output of the FG speed detector 5 and the output of the horizontal synchronizing signal speed detector 7, and 9 is a phase detector. 6 is an adder that adds the output of the changeover switch 6 and the output of the changeover switch 8.

【0004】次に動作について説明する。ドラムモータ
1が回転すると、FG部3において、回転速度に比例し
た周波数のFGが1回転あたりn(nは正の整数)パル
ス発生する。速度検出器5において、FGの周期が検出
され所定の周期からのずれに応じた電圧が速度誤差信号
として出力される。また、PG部4において、1回転に
つき1パルスのPGが発生する。
Next, the operation will be described. When the drum motor 1 rotates, the FG section 3 generates n (n is a positive integer) pulses of FG having a frequency proportional to the rotation speed per rotation. The speed detector 5 detects the period of the FG, and outputs a voltage corresponding to the deviation from the predetermined period as a speed error signal. Further, in the PG section 4, one pulse of PG is generated per rotation.

【0005】記録時は、位相検出器6において、記録す
べき映像信号から抽出された垂直同期信号を1/2分周
して作られた基準位相信号とPGの位相差に応じた電圧
が位相誤差信号として出力される。切換スイッチ8はF
Gの速度検出器5の側に切り換えられており、加算器9
において切換スイッチ8を経た速度検出器5の出力と位
相検出器6の出力が加算される。モータ駆動回路2は加
算器9の出力に応じてドラムモータ1を駆動する。この
ようにして、ドラムモータ1が記録すべき映像信号の垂
直同期信号に同期して一定速度で回転するよう制御され
る。
At the time of recording, a voltage corresponding to the phase difference between a PG and a reference phase signal generated by dividing the vertical synchronizing signal extracted from the video signal to be recorded by 位相 is applied to the phase detector 6. It is output as an error signal. The changeover switch 8 is F
G is switched to the speed detector 5 side, and the adder 9
In the above, the output of the speed detector 5 and the output of the phase detector 6 that have passed through the changeover switch 8 are added. The motor drive circuit 2 drives the drum motor 1 according to the output of the adder 9. In this way, the drum motor 1 is controlled to rotate at a constant speed in synchronization with the vertical synchronization signal of the video signal to be recorded.

【0006】再生時は、再生された映像信号から抽出さ
れた水平同期信号の周期が速度検出器7において検出さ
れ、所定の周期からのずれに応じた電圧が速度誤差信号
として出力される。また、位相検出器6において、サー
ボ回路内部で作成された基準位相信号とPGの位相差に
応じた電圧が位相誤差信号として出力される。切換スイ
ッチ8は水平同期信号の速度検出器7の側に切り換えら
れており、加算器9において切換スイッチ8を経た速度
検出器7の出力と位相検出器6の出力が加算される。モ
ータ駆動回路2は加算器9の出力に応じてドラムモータ
1を駆動する。このようにして、ドラムモータ1が記録
時と等しい一定速度で回転するよう制御される。
At the time of reproduction, the period of the horizontal synchronizing signal extracted from the reproduced video signal is detected by the speed detector 7, and a voltage corresponding to a deviation from a predetermined period is output as a speed error signal. In the phase detector 6, a voltage corresponding to the phase difference between the reference phase signal generated inside the servo circuit and the PG is output as a phase error signal. The changeover switch 8 is switched to the side of the speed detector 7 of the horizontal synchronizing signal, and the adder 9 adds the output of the speed detector 7 passed through the changeover switch 8 and the output of the phase detector 6. The motor drive circuit 2 drives the drum motor 1 according to the output of the adder 9. In this way, the drum motor 1 is controlled to rotate at a constant speed equal to that during recording.

【0007】再生時において、再生開始からトラッキン
グが引き込んで安定した再生映像信号が得られるまでの
期間や、トラック曲がりやドロップアウト等種々の原因
により再生映像信号の出力が低下した場合等、正常な再
生水平同期信号が得られない時がある。このような時
は、切換スイッチ8をFGの速度検出器5の側に切り換
えて、FGにより速度を制御する。
At the time of reproduction, a normal period such as a period from the start of reproduction to the time when tracking is pulled in to obtain a stable reproduced video signal, or a case where the output of the reproduced video signal is reduced due to various causes such as track bending or dropout, etc. There are times when the playback horizontal synchronization signal cannot be obtained. In such a case, the changeover switch 8 is switched to the FG speed detector 5 side to control the speed by the FG.

【0008】[0008]

【発明が解決しようとする課題】従来のVTRは以上の
ように構成されているので、FGだけを用いてドラムの
速度制御を行なう場合と比べて、水平同期信号の周期を
検出するための速度検出器7を新たに追加しなければな
らず部品点数が増えてしまう。また、FGの速度検出器
5および位相検出器6とともに水平同期信号の速度検出
器7をひとつのディジタルサーボICで構成して、部品
点数を増やさないようにすることもできるが、一旦IC
化してしまうと速度検出ゲイン等サーボ系の構成を変更
しにくくなる。
Since the conventional VTR is configured as described above, the speed for detecting the period of the horizontal synchronizing signal is lower than when the speed of the drum is controlled using only the FG. The detector 7 must be newly added, and the number of parts increases. Further, the speed detector 7 for the horizontal synchronizing signal together with the speed detector 5 and the phase detector 6 for the FG can be constituted by one digital servo IC so as not to increase the number of parts.
This makes it difficult to change the servo system configuration such as the speed detection gain.

【0009】また、記録機と再生機が異なる場合、両機
の回転ヘッドの取り付け精度の差により、ヘッドの切り
換わり位置で再生映像信号の不連続が生じ、ヘッドの切
り換わり位置の前後の水平同期信号間の周期が本来の周
期と大きくずれることがある。このような水平同期信号
の周期を用いて速度検出を行なうと、ヘッドの切り換わ
り直後の速度誤差値が正しくないため、外乱成分となっ
てドラムの回転速度変動を引き起こしてしまう。
When the recording device and the reproducing device are different from each other, discontinuity of the reproduced video signal occurs at the switching position of the head due to the difference in the mounting accuracy of the rotary head between the two devices, and horizontal synchronization before and after the switching position of the head is performed. In some cases, the period between signals may deviate significantly from the original period. If speed detection is performed using such a cycle of the horizontal synchronization signal, the speed error value immediately after the head switching is incorrect, which becomes a disturbance component and causes fluctuations in the rotational speed of the drum.

【0010】また、スピードサーチを行なう場合、トラ
ックを横切る位置の付近で再生映像信号の不連続が生
じ、水平同期信号間の周期が本来の周期と大きくずれる
ことがある。このような水平同期信号の周期を用いて速
度検出を行なうと、ヘッドの切り換わり直後の速度誤差
値が正しくないため、外乱成分となってドラムの回転速
度変動を引き起こしてしまう。
In the case of performing a speed search, discontinuity of a reproduced video signal occurs near a position crossing a track, and a cycle between horizontal synchronizing signals may be largely deviated from an original cycle. If speed detection is performed using such a cycle of the horizontal synchronization signal, the speed error value immediately after the head switching is incorrect, which becomes a disturbance component and causes fluctuations in the rotational speed of the drum.

【0011】本発明は上記のような問題点を解消するた
めになされたもので、部品点数を増やすことなく水平同
期信号を用いてドラムの速度制御ができ、速度検出ゲイ
ン等サーボ系の構成の変更に容易に対応できる磁気記録
再生装置を得ることを目的とする。
SUMMARY OF THE INVENTION The present invention has been made to solve the above problems, and can control the speed of a drum using a horizontal synchronizing signal without increasing the number of parts. An object of the present invention is to provide a magnetic recording / reproducing apparatus which can easily cope with a change.

【0012】また、ヘッドの切り換わり位置で再生映像
信号の不連続によるドラムの回転速度変動を引き起こさ
ないで、ドラムの速度制御ができる磁気記録再生装置を
得ることを目的とする。
It is another object of the present invention to provide a magnetic recording / reproducing apparatus capable of controlling the speed of a drum without causing fluctuations in the rotation speed of the drum due to discontinuity of a reproduced video signal at a switching position of a head.

【0013】また、スピードサーチにおいてトラックを
横切る位置の付近で再生映像信号の不連続によるドラム
の回転速度変動を引き起こさないで、ドラムの速度制御
ができる磁気記録再生装置を得ることを目的とする。
It is another object of the present invention to provide a magnetic recording / reproducing apparatus capable of controlling the speed of a drum without causing fluctuations in the rotational speed of the drum due to discontinuity of a reproduced video signal near a position crossing a track in a speed search.

【0014】本発明に係る磁気記録再生装置は、ドラム
FGの周期を検出する速度検出器と、ドラムPGと基準
位相信号の位相差を検出する位相検出器と、再生情報信
号中の周波数信号の周期を検出する速度検出器をひとつ
のマイクロプロセッサで構成することをベースとしたも
のである。
A magnetic recording / reproducing apparatus according to the present invention comprises a speed detector for detecting a period of a drum FG, a phase detector for detecting a phase difference between a drum PG and a reference phase signal, and a phase detector for detecting a frequency signal in a reproduction information signal. It is based on the fact that a speed detector for detecting a cycle is constituted by one microprocessor.

【0015】[0015]

【課題を解決するための手段】発明に係る磁気記録再
生装置は、ヘッド切換信号によりヘッドの切り換わり位
置の前後の再生情報信号中の周波数信号を判別し、この
間の周期を速度検出に用いないようにしたものである。
A magnetic recording / reproducing apparatus according to the present invention discriminates a frequency signal in a reproduced information signal before and after a head switching position by a head switching signal, and uses a period between the signals for speed detection. It is not to be.

【0016】また、本発明に係る磁気記録再生装置は、
ヘッド切換信号と複合4ヘッドのヘッドアンプ出力を比
較してヘッドアンプを切り換えるヘッドアンプ切換信号
によりヘッドおよびヘッドアンプの切り換わり位置の前
後の再生情報信号中の周波数信号を判別し、この間の周
期を速度検出に用いないようにしたものである。
Further, the magnetic recording / reproducing apparatus according to the present invention comprises:
The head switching signal is compared with the head amplifier output of the combined four heads, and the head amplifier switching signal for switching the head amplifier is used to determine the frequency signal in the reproduced information signal before and after the head and the head amplifier switching position, and determine the period between these. It is not used for speed detection.

【0017】また、本発明に係る磁気記録再生装置は、
ヘッドアンプ出力を一定レベルと比較してヘッドアンプ
出力の低下を検出する信号により、ヘッドアンプ出力が
低下している期間の再生情報信号中の周波数信号の周期
を速度検出に用いないようにしたものである。
Further, the magnetic recording / reproducing apparatus according to the present invention comprises:
A signal that detects a decrease in head amplifier output by comparing the head amplifier output with a certain level, so that the period of the frequency signal in the reproduced information signal during the period when the head amplifier output is reduced is not used for speed detection. It is.

【0018】[0018]

【作用】本発明におけるマイクロプロセッサは、FGに
よるドラムの速度制御と再生情報信号中の周波数信号に
よるドラムの速度制御を切り換えて行なうとともに、P
Gによるドラムの位相制御を行なう。
The microprocessor according to the present invention switches between the drum speed control by the FG and the drum speed control by the frequency signal in the reproduction information signal.
G controls the phase of the drum.

【0019】また、本発明においては、ヘッドの切り換
わり位置の前後の再生情報信号中の周波数信号間の周期
を速度検出に用いないようにしたので、再生情報信号の
不連続があっても速度誤差値が大きくずれることはな
い。
Further, in the present invention, the period between the frequency signals in the reproduction information signal before and after the head switching position is not used for speed detection. The error value does not significantly shift.

【0020】また、本発明においては、スピードサーチ
においてヘッドおよびヘッドアンプの切り換わり位置の
前後の再生情報信号中の周波数信号間の周期を速度検出
に用いないようにしたので、再生情報信号の不連続があ
っても速度誤差値が大きくずれることはない。
Further, in the present invention, in the speed search, the period between the frequency signals in the reproduced information signal before and after the switching position of the head and the head amplifier is not used for speed detection. Even if there is a continuation, the speed error value does not significantly deviate.

【0021】また、本発明においては、スピードサーチ
においてヘッドがトラックを横切る際、ヘッドアンプ出
力の低下を検出した期間の再生情報信号中の周波数信号
の周期を速度検出に用いないようにしたので、再生情報
信号の不連続があっても速度誤差値が大きくずれること
はない。
Further, in the present invention, when the head crosses the track in the speed search, the period of the frequency signal in the reproduced information signal during the period in which the decrease in the head amplifier output is detected is not used for speed detection. Even if there is a discontinuity in the reproduction information signal, the speed error value does not significantly deviate.

【0022】[0022]

【実施例】【Example】

実施例1.以下、従来例と同様アナログ記録方式のVT
Rを例にし、再生映像信号中の周波数信号として水平同
期信号を用いた本発明の一実施例を図について説明す
る。図1において、1はドラムモータ、2はモータ駆動
回路、3はドラムモータ1の回転数に比例した周波数信
号FGを作成するFG部、4はドラムモータ1の回転位
相を表わす信号PGを作成するPG部、10はマイクロ
プロセッサ、11は信号の入力時刻を計測するインプッ
トキャプチャ、12はドラムFGの周期を検出して速度
誤差値を演算する速度検出器、13は基準位相信号とP
Gの位相差を検出して位相誤差値を演算する位相検出
器、14は再生水平同期信号の周期を検出して速度誤差
値を演算する速度検出器、15はFGの速度検出器12
と水平同期信号の速度検出器14の出力を切り換える切
換スイッチ、16は位相検出器13と切換スイッチ15
の出力を加算する加算器、17は加算器16の出力をP
WM(Pulse Width Modulation)信号に変換するPWM
変換器、18はPWM信号を平滑化して直流電圧にする
LPF(Low Pass Filter) である。速度検出器12、
位相検出器13、速度検出器14、切換スイッチ15お
よび加算器16はCPU(Central Processing Unit)
(図示せず)においてソフトウェアで構成される。
Embodiment 1 FIG. Hereinafter, the VT of the analog recording system is used similarly to the conventional example.
Using R as an example, an embodiment of the present invention using a horizontal synchronization signal as a frequency signal in a reproduced video signal will be described with reference to the drawings. In FIG. 1, 1 is a drum motor, 2 is a motor drive circuit, 3 is an FG section that creates a frequency signal FG proportional to the number of revolutions of the drum motor 1, and 4 is a signal that represents the rotation phase of the drum motor 1. PG unit, 10 is a microprocessor, 11 is an input capture for measuring the input time of the signal, 12 is a speed detector for detecting the period of the drum FG and calculating a speed error value, 13 is a reference phase signal and P
A phase detector that detects the phase difference of G and calculates a phase error value; 14 is a speed detector that detects the period of the reproduced horizontal synchronization signal and calculates a speed error value; 15 is an FG speed detector 12
A switch for switching the output of the speed detector 14 for the horizontal synchronization signal and the phase detector 13 and a switch 15 for the phase detector 13
The adder 17 adds the output of the adder 16 to P.
PWM to convert to WM (Pulse Width Modulation) signal
The converter 18 is an LPF (Low Pass Filter) which smoothes the PWM signal and converts it into a DC voltage. Speed detector 12,
The phase detector 13, the speed detector 14, the changeover switch 15, and the adder 16 are a CPU (Central Processing Unit).
(Not shown).

【0023】次に、この実施例の動作について説明す
る。ドラムモータ1が回転すると、FG部3において、
回転速度に比例した周波数のFGが1回転あたりn(n
は正の整数)パルス発生する。また、PG部4におい
て、1回転につき1パルスのPGが発生する。このFG
およびPGおよび記録すべき映像信号から抽出された垂
直同期信号および再生映像信号から抽出された水平同期
信号がマイクロプロセッサ10に入力され、インプット
キャプチャ11において各信号の入力時刻が取り込まれ
る。インプットキャプチャ11にFGが入力されると、
速度検出器12において、その時の入力時刻データと前
回FGが入力された時の入力時刻データを用いてFGの
周期に応じた値が演算され、ゲインを調整するため適当
な係数が乗算され速度誤差値が算出される。インプット
キャプチャ11における垂直同期信号の入力時刻の取り
込みは、記録時は許可されており、再生時は禁止されて
いる。記録時、インプットキャプチャ11に垂直同期信
号が入力されると、CPUにおいて1/2分周され、す
なわち2回に1回入力時刻データが取り込まれ基準位相
の時刻データとされる。
Next, the operation of this embodiment will be described. When the drum motor 1 rotates, in the FG section 3,
FG of a frequency proportional to the rotation speed is n (n
Is a positive integer). Further, in the PG section 4, one pulse of PG is generated per rotation. This FG
The PG and the vertical synchronization signal extracted from the video signal to be recorded and the horizontal synchronization signal extracted from the reproduced video signal are input to the microprocessor 10, and the input capture 11 captures the input time of each signal. When FG is input to the input capture 11,
The speed detector 12 calculates a value corresponding to the FG cycle using the input time data at that time and the input time data when the previous FG is input, and multiplies by an appropriate coefficient to adjust the gain. A value is calculated. The capturing of the input time of the vertical synchronizing signal in the input capture 11 is permitted at the time of recording, and is prohibited at the time of reproduction. At the time of recording, when a vertical synchronizing signal is input to the input capture 11, the CPU divides the frequency by 、, that is, the input time data is fetched once every two times and becomes time data of the reference phase.

【0024】再生時は、CPUにおいて演算により基準
位相の時刻データが作成される。インプットキャプチャ
11にPGが入力されると、位相検出器13において、
その時の入力時刻データと基準位相の時刻データを用い
て位相に応じた値が演算され、ゲインを調整するため適
当な係数が乗算され位相誤差値が算出される。インプッ
トキャプチャ11における水平同期信号の入力時刻の取
り込みは、再生時は許可されており、記録時は禁止され
ている。再生時、インプットキャプチャ11に水平同期
信号が入力されると、速度検出器14において、その時
の入力時刻データと前回水平同期信号が入力された時の
入力時刻データを用いて水平同期信号の周期に応じた値
が演算され、ゲインを調整するため適当な係数が乗算さ
れ速度誤差値が算出される。
At the time of reproduction, time data of the reference phase is created by calculation in the CPU. When the PG is input to the input capture 11, the phase detector 13
A value corresponding to the phase is calculated using the input time data at that time and the time data of the reference phase, and an appropriate coefficient is multiplied to adjust the gain, thereby calculating a phase error value. The capture of the input time of the horizontal synchronizing signal in the input capture 11 is permitted during reproduction and prohibited during recording. During reproduction, when a horizontal synchronization signal is input to the input capture 11, the speed detector 14 uses the input time data at that time and the input time data when the previous horizontal synchronization signal was input to determine the period of the horizontal synchronization signal. A corresponding value is calculated, and an appropriate coefficient is multiplied to adjust the gain, and a speed error value is calculated.

【0025】記録時は、切換スイッチ15はFGの速度
検出器12の側に切り換わっており、インプットキャプ
チャ11にFGが入力されるごとに、加算器16におい
て、FGの速度検出器12の出力の速度誤差値と位相検
出器13の出力の位相誤差値が加算される。再生時は、
切換スイッチ15は水平同期信号の速度検出器14の側
に切り換わっており、インプットキャプチャ11に水平
同期信号が入力されるごとに、加算器16において、水
平同期信号の速度検出器14の出力の速度誤差値と位相
検出器13の出力の位相誤差値が加算される。加算器1
6の出力の加算値は、PWM変換器17において、加算
値に応じたデューティのPWM信号に変換されて出力さ
れる。PWM信号は、LPF18において平滑化され直
流電圧に変換されMDA2に入力される。MDA2は、
この直流電圧に応じてドラムモータを駆動する。
At the time of recording, the changeover switch 15 is switched to the side of the FG speed detector 12. Every time FG is input to the input capture 11, the adder 16 outputs the output of the FG speed detector 12. And the phase error value of the output of the phase detector 13 are added. During playback,
The changeover switch 15 is switched to the side of the horizontal sync signal speed detector 14. Every time the horizontal sync signal is input to the input capture 11, the adder 16 changes the output of the horizontal sync signal speed detector 14. The speed error value and the phase error value of the output of the phase detector 13 are added. Adder 1
The added value of the output of No. 6 is converted by the PWM converter 17 into a PWM signal having a duty corresponding to the added value and output. The PWM signal is smoothed in the LPF 18, converted into a DC voltage, and input to the MDA 2. MDA2 is
The drum motor is driven according to the DC voltage.

【0026】このようにして、記録時はドラムモータ1
が記録すべき映像信号の垂直同期信号に同期して一定速
度で回転するよう制御され、再生時はドラムモータ1が
記録と等しい一定速度で回転するよう制御される。
Thus, during recording, the drum motor 1
Are controlled so as to rotate at a constant speed in synchronization with a vertical synchronizing signal of a video signal to be recorded. At the time of reproduction, the drum motor 1 is controlled to rotate at a constant speed equal to that at the time of recording.

【0027】なお、図示していないが、マイクロプロセ
ッサ10はドラムモータと同様にキャプスタンモータ
(図示せず)の速度制御および位相制御を行い、記録時
はテープが所定の速度で走行し、再生時はドラムに搭載
された回転ヘッドが記録トラックを正確に走査するよう
制御する。また、マイクロプロセッサ10はリールモー
タやローディングモータ等の機構系の動作を制御すると
ともに、信号系の記録動作と再生動作の切り換えといっ
たシステム全体の制御も行なう。
Although not shown, the microprocessor 10 includes a capstan motor similarly to the drum motor.
(Not shown) speed control and phase control are performed so that the tape runs at a predetermined speed at the time of recording and the rotating head mounted on the drum scans the recording track accurately during reproduction. The microprocessor 10 controls the operation of a mechanical system such as a reel motor and a loading motor, and also controls the entire system such as switching between a recording operation and a reproducing operation of a signal system.

【0028】次に、図2に示したフローチャートを用い
てCPUの動作について説明する。ステップ20におい
て、インプットキャプチャ11にFGが入力されていな
ければステップ21へ移り、ステップ21において、垂
直同期信号が入力されていなければステップ22へ移
り、ステップ22において、PGが入力されていなけれ
ばステップ23へ移り、ステップ23において、水平同
期信号が入力されていなければステップ20へ移る。な
お、インプットキャプチャ11における垂直同期信号の
入力時刻の取り込みは、記録時は許可されており、再生
時は禁止されている。また、インプットキャプチャ11
における水平同期信号の入力時刻の取り込みは、再生時
は許可されており、記録時は禁止されている。
Next, the operation of the CPU will be described with reference to the flowchart shown in FIG. If it is determined in step 20 that no FG has been input to the input capture 11, the process proceeds to step 21. If the vertical synchronization signal has not been input in step 21, the process proceeds to step 22. If the PG has not been input in step 22, the process proceeds to step 21. The process proceeds to step 23, and if the horizontal synchronization signal is not input in step 23, the process proceeds to step 20. The capturing of the input time of the vertical synchronizing signal in the input capture 11 is permitted at the time of recording, and is prohibited at the time of reproduction. Also, input capture 11
The capture of the input time of the horizontal synchronizing signal is permitted during reproduction and prohibited during recording.

【0029】ステップ20において、FGが入力されて
いればステップ24へ移る。FGが入力された時の入力
時刻データをTF1、前回FGが入力された時の入力時刻
データをTF0、適当な定数をNF0とし、ステップ24に
おいて、FGの周期に応じた値 NF=TF1−TF0−NF0 を計算する。なお、ここでは「=」は等号ではなく、右
辺を左辺に代入することを意味する。次に、ステップ2
5へ移り、ゲインを調整するための適当な係数をKF
し、 NF=NF×KF を計算し速度誤差値とする。次に、ステップ26へ移
り、 TF0=TF1 として次回FGが入力された時の演算に備える。次に、
ステップ27へ移り、FGにより速度制御を行なうかど
うか判別する。再生時は水平同期信号により速度制御を
行なうのでステップ21へ移り、記録時はFGにより速
度制御を行なうのでステップ28へ移る。ステップ28
において、速度誤差値NFと位相誤差値NPを加算して、
加算結果をPWM変換器17へ出力した後ステップ21
へ移る。PWM変換器17から、この加算結果の値に応
じたデューティのPWM信号が出力される。
If it is determined in step S20 that FG has been input, the process proceeds to step S24. The input time data when the FG is input is T F1 , the input time data when the previous FG is input is T F0 , and an appropriate constant is N F0 . In step 24, a value N F according to the FG cycle is set. = calculating the T F1 -T F0 -N F0. Here, “=” does not mean an equal sign, but means that the right side is substituted for the left side. Next, step 2
The process proceeds to step 5, and an appropriate coefficient for adjusting the gain is set to K F, and N F = N F × K F is calculated and set as a speed error value. Next, the process proceeds to step 26, where T F0 = T F1 and a preparation is made for the next time FG is input. next,
The process proceeds to a step 27, wherein it is determined whether or not the speed control is performed by the FG. At the time of reproduction, the speed is controlled by the horizontal synchronizing signal, so that the process proceeds to step 21. At the time of recording, the speed is controlled by the FG, and the process proceeds to step. Step 28
, The speed error value N F and the phase error value N P are added,
Step 21 after outputting the addition result to the PWM converter 17
Move to The PWM converter 17 outputs a PWM signal having a duty according to the value of the addition result.

【0030】記録時、ステップ21において、垂直同期
信号が入力されていればステップ29へ移り、垂直同期
信号のパルス数をカウントするカウンタ値をCVとし、 CV=CV+1 とする。次に、ステップ30において、カウンタ値CV
が奇数かどうか判別し、奇数でなければステップ22へ
移り、奇数ならばステップ31へ移る。垂直同期信号が
入力された時の入力時刻データをTV、基準位相の時刻
データをTREFとし、ステップ31において、 TREF=TV とした後、ステップ22へ移る。
At the time of recording, if a vertical synchronizing signal has been input in step 21, the process proceeds to step 29, where a counter value for counting the number of pulses of the vertical synchronizing signal is set to C V, and C V = C V +1. Next, in step 30, the counter value C V
Is odd, the process proceeds to step 22 if it is not an odd number, and proceeds to step 31 if it is an odd number. The input time data when the vertical synchronizing signal is input is T V , the time data of the reference phase is T REF, and in step 31, T REF = T V.

【0031】ステップ22において、PGが入力されて
いればステップ32へ移り、PGが入力された時の入力
時刻データをTP、適当な定数をNP0 とし、PGと基準
位相の位相差に応じた値 NP=TP−TREF−NP0 を計算する。次に、ステップ33へ移り、ゲインを調整
するための適当な係数をKPとし、 NP=NP×KP を計算し位相誤差値とする。次に、ステップ34へ移
り、再生モードかどうか判別し、再生モードでなければ
ステップ23へ移り、再生モードならばステップ35へ
移る。垂直同期信号の周期の2倍に相当する時刻データ
をT2Vとし、ステップ35において、 TREF=TREF+T2V として次の基準位相の時刻データを計算し、次回PGが
入力された時の演算の準備をした後、ステップ23へ移
る。
In step 22, if PG has been input, the process proceeds to step 32, in which the input time data when PG is input is T P , an appropriate constant is N P0, and the phase difference between PG and the reference phase is determined. calculating the value N P = T P -T REF -N P0 was. Next, the routine proceeds to step 33, where K P is an appropriate coefficient for adjusting the gain, and N P = N P × K P is calculated and used as a phase error value. Next, the process proceeds to step 34, where it is determined whether or not the mode is the playback mode. If the mode is not the playback mode, the process proceeds to step 23. The time data corresponding to twice the period of the vertical synchronizing signal and T2V, at step 35, the time data of the next reference phase calculated as T REF = T REF + T 2V , the operation when the PG is inputted next After the preparation, go to step 23.

【0032】再生時、ステップ23において、水平同期
信号が入力されていればステップ36へ移る。水平同期
信号が入力された時の入力時刻データをTH1、前回水平
同期信号が入力された時の入力時刻データをTH0、適当
な定数をNH0とし、ステップ36において、水平同期信
号の周期に応じた値 NH=TH1−TH0−NH0 を計算する。次に、ステップ37へ移り、ゲインを調整
するための適当な係数をKHとし、 NH=NH×KH を計算し速度誤差値とする。次に、ステップ38へ移
り、 TH0=TH1 として次回水平同期信号が入力された時の演算に備え
る。次に、ステップ39において、速度誤差値NHと位
相誤差値NPを加算して、加算結果をPWM変換器17
へ出力した後ステップ20へ移る。PWM変換器17か
ら、この加算結果の値に応じたデューティのPWM信号
が出力される。
At the time of reproduction, if a horizontal synchronizing signal has been input in step 23, the process proceeds to step 36. The input time data when the horizontal synchronizing signal is input is T H1 , the input time data when the previous horizontal synchronizing signal is input is T H0 , and an appropriate constant is N H0. Is calculated according to the following equation: NH = TH1 - TH0 - NH0 . Next, the process proceeds to step 37, where K H is an appropriate coefficient for adjusting the gain, and N H = N H × K H is calculated and set as a speed error value. Next, the routine proceeds to step 38, where T H0 = T H1 , to prepare for the calculation when the next horizontal synchronization signal is input. Next, in step 39, the speed error value N H and the phase error value N P are added, and the addition result is output to the PWM converter 17.
Then, the process proceeds to step 20. The PWM converter 17 outputs a PWM signal having a duty according to the value of the addition result.

【0033】実施例2. なお、上記実施例では、水平同期信号が入力されるごと
に水平同期信号の周期を計算し、速度誤差値を求めるよ
うにした場合について示したが、CPUの処理速度が十
分速くない場合には、水平同期信号の一周期間に一連の
処理を仕切れなくなることがある。このような場合に
は、水平同期信号を1/Mに分周し、その周期から速度
誤差値を求めるようにしてもよい。ただし、水平同期信
号を分周しない場合と比べ、速度検出のサンプリング周
期が長くなるためサーボ性能が若干低下する
Embodiment 2 FIG. In the above embodiment, the case where the cycle of the horizontal synchronizing signal is calculated every time the horizontal synchronizing signal is input and the speed error value is obtained is described. However, when the processing speed of the CPU is not sufficiently fast, In some cases, a series of processes cannot be completed during one cycle of the horizontal synchronizing signal. In such a case, the horizontal synchronization signal may be frequency-divided by 1 / M, and the speed error value may be obtained from the cycle. However, compared with the case where the frequency of the horizontal synchronizing signal is not divided, the servo performance is slightly reduced because the sampling period of the speed detection is longer .

【0034】水平同期信号をソフトウェアで分周する場
合、装置の構成は図1に示した実施例1の場合と同じで
あり、ソフトウェアの概略を図3のフローチャートに示
す。ステップ23とステップ36の間にステップ40、
41、42が挿入されている点を除いては、図2に示し
た実施例1の場合と同じである。再生時、ステップ23
において、水平同期信号が入力されていればステップ4
0へ移る。水平同期信号のパルス数をカウントするカウ
ンタ値をC H とし、ステップ40において、 CH=CH−1 とする。次に、ステップ41において、カウンタ値CH
が0かどうか判別し、0でなければステップ20へ移
り、0ならばステップ42へ移る。ステップ42におい
て、 CH=M として、カウンタ値を分周比にプリセットした後、ステ
ップ36へ移る。水平同期信号が入力された時の入力時
刻データをTH1、前回1/M分周された水平同期信号が
入力された時の入力時刻データをTH0、適当な定数をN
H0とし、ステップ36において、水平同期信号のM周期
に応じた値 NH=TH1−TH0−NH0 を計算する。他のステップにおける動作は、図2に示し
た実施例1の場合と同様である。
When dividing the horizontal synchronizing signal by software, the configuration of the apparatus is the same as that of the first embodiment shown in FIG. 1, and the outline of the software is shown in the flowchart of FIG. Step 40 between Step 23 and Step 36,
This is the same as the first embodiment shown in FIG. 2 except that 41 and 42 are inserted. During playback, step 23
In step 4, if a horizontal synchronization signal is input,
Move to 0. The counter value for counting the number of pulses of the horizontal synchronizing signal is set to CH, and in step 40, CH = CH- 1. Next, in step 41, the counter value C H
Is determined to be 0, and if it is not 0, the process proceeds to step 20, and if it is 0, the process proceeds to step 42. In step 42, a C H = M, after presetting the counter value to the division ratio, the process proceeds to step 36. The input time data when the horizontal synchronizing signal is input is T H1 , the input time data when the previous 1 / M- divided horizontal synchronizing signal is input is T H0 , and an appropriate constant is N
In step 36, a value N H = T H1 −T H0 −N H0 according to the M period of the horizontal synchronization signal is calculated. Operations in other steps are the same as those in the case of the first embodiment shown in FIG.

【0035】なお、実施例1においては垂直同期信号
を、実施例2においては垂直同期信号および水平同期信
号をソフトウェアで分周する場合について説明したが、
これらの信号をハードウェアで分周するようにしてもよ
い。
In the first embodiment, the vertical synchronizing signal is divided by software, and in the second embodiment, the vertical synchronizing signal and the horizontal synchronizing signal are divided by software.
These signals may be divided by hardware.

【0036】実施例3.次に、ヘッド切り換わり位置の
前後の水平同期信号間の周期を速度検出に用いないVT
Rに関する発明の一実施例について説明する。図4にお
いて、マイクロプロセッサ10に入力されたFGとPG
は、インプットキャプチャ11に入力されるとともにヘ
ッド切換信号作成器43に入力され、ヘッド切換信号作
成器43の出力は、マイクロプロセッサ10から出力さ
れるとともに割り込み制御部44に入力される点を除い
ては、図1に示した実施例1と同じ構成である。
Embodiment 3 FIG. Next, a VT that does not use the cycle between the horizontal synchronization signals before and after the head switching position for speed detection.
One embodiment of the invention relating to R will be described. In FIG. 4, FG and PG input to the microprocessor 10 are shown.
Are input to the input capture 11 and also to the head switching signal generator 43, except that the output of the head switching signal generator 43 is output from the microprocessor 10 and input to the interrupt controller 44. Has the same configuration as the first embodiment shown in FIG.

【0037】次に、動作について説明する。ヘッド切換
信号作成器43にPGが入力されると、その直後に入力
されたFGの立ち上がりエッジから一定時間τだけ遅延
したヘッド切換信号の立ち上がりエッジが作成され、そ
の後、一回転当りのFGパルスの半分のFGパルス数番
目のFGの立ち上がりエッジから一定時間τだけ遅延し
たヘッド切換信号の立ち下がりエッジが作成される。こ
うして作成されたヘッド切換信号は、映像信号処理系へ
送られ、再生ヘッドアンプの切り換え等に使用される。
また、割り込み制御部44において、ヘッド切換信号の
立ち上がり立ち下がり両エッジが入力されるごとに、C
PU内部で割り込みが発生する。他の部分については、
実施例1と同様の動作なので説明を省略する。
Next, the operation will be described. When the PG is input to the head switching signal generator 43, a rising edge of the head switching signal delayed by a predetermined time τ from the rising edge of the FG input immediately thereafter is generated. A falling edge of the head switching signal which is delayed by a predetermined time τ from the rising edge of the FG of the number of half FG pulses is created. The head switching signal created in this way is sent to the video signal processing system and used for switching the reproducing head amplifier and the like.
Each time the rising and falling edges of the head switching signal are input to the interrupt control unit 44,
An interrupt occurs inside the PU. For other parts,
Since the operation is the same as that of the first embodiment, the description is omitted.

【0038】次に、図5に示したフローチャートを用い
てCPUの動作について説明する。割り込み制御部44
の割り込みは、再生時のみ許可されており、記録時は禁
止されている。再生時にヘッド切換信号の立ち上がりあ
るいは立ち下がりエッジが割り込み制御部44入力さ
れると、割り込みが発生し、CPUはその時点での処理
を中断してステップ45へ移る。ステップ45におい
て、フラグを1にセットした後、中断前の処理ルーチン
へ戻る。ステップ20、21、22および24から35
までの動作は図2に示した実施例1の動作と同様であ
る。
Next, the operation of the CPU will be described with reference to the flowchart shown in FIG. Interrupt control unit 44
Is permitted only during reproduction, and is prohibited during recording. When the rising or falling edge of the head switching signal is input to the interrupt control unit 44 during reproduction, an interrupt occurs, and the CPU interrupts the process at that time and proceeds to step 45. In step 45, after setting the flag to 1, the process returns to the processing routine before the interruption. Steps 20, 21, 22, and 24 to 35
The operation up to this point is the same as the operation of the first embodiment shown in FIG.

【0039】再生時、ステップ23において、水平同期
信号が入力されていればステップ46へ移り、フラグが
1かどうか判別する。フラグが0ならばステップ36へ
移る。水平同期信号が入力された時の入力時刻データを
H1、前回水平同期信号が入力された時の入力時刻デ
ータをTH0、適当な定数をNH0とし、ステップ36にお
いて、水平同期信号の周期に応じた値 NH=TH1−TH0−NH0 を計算する。次に、ステップ37へ移り、ゲインを調整
するための適当な係数をKHとし、 NH=NH×KH を計算し速度誤差値とする。次に、ステップ38へ移
り、 TH0=TH1 として次回水平同期信号が入力された時の演算に備え
る。次に、ステップ39において、速度誤差値NHと位
相誤差値NPを加算して、加算結果をPWM変換器17
へ出力した後ステップ20へ移る。
At the time of reproduction, in step 23, if a horizontal synchronizing signal has been input, the flow shifts to step 46 to determine whether or not the flag is 1. If the flag is 0, the process proceeds to step 36. The input time data when the horizontal synchronization signal is input is T H1 , the input time data when the previous horizontal synchronization signal was input is T H0 , and an appropriate constant is N H0. Is calculated according to the following equation: NH = TH1 - TH0 - NH0 . Next, the process proceeds to step 37, where K H is an appropriate coefficient for adjusting the gain, and N H = N H × K H is calculated and set as a speed error value. Next, the routine proceeds to step 38, where T H0 = T H1 , to prepare for the calculation when the next horizontal synchronization signal is input. Next, in step 39, the speed error value N H and the phase error value N P are added, and the addition result is output to the PWM converter 17.
Then, the process proceeds to step 20.

【0040】ステップ46において、フラグが1ならば
ステップ47へ移り、フラグを0にクリアする。次に、
ステップ48において、水平同期信号が入力された時の
入力時刻データをTH0にストアし、次回水平同期信号が
入力された時の演算に備えた後、ステップ20へ移る。
In step 46, if the flag is 1, the process proceeds to step 47, where the flag is cleared to 0. next,
In step 48, the input time data when the horizontal synchronizing signal is input is stored in T H0 , and the process proceeds to step 20 after preparing for the calculation when the next horizontal synchronizing signal is input.

【0041】実施例4.次に、水平同期信号を分周して
速度検出を行い、ヘッド切り換わり位置の前後の水平同
期信号間の周期を速度検出に用いないVTRに関する発
明の一実施例について説明する。水平同期信号をソフト
ウェアで分周する場合、装置の構成は図4に示した実施
例3の場合と同じである。CPU内部の動作以外は、実
施例3と同様の動作なので説明を省略する。
Embodiment 4 FIG. Next, an embodiment of the invention relating to a VTR in which the speed is detected by dividing the horizontal synchronization signal and the period between the horizontal synchronization signals before and after the head switching position is not used for speed detection will be described. When the frequency of the horizontal synchronization signal is divided by software, the configuration of the device is the same as that of the third embodiment shown in FIG. Except for the operation inside the CPU, the operation is the same as that of the third embodiment, and the description is omitted.

【0042】次に、図6に示したフローチャートを用い
てCPUの動作について説明する。割り込み制御部44
の割り込みは、再生時のみ許可されており、記録時は禁
止されている。再生時にヘッド切換信号の立ち上がりあ
るいは立ち下がりエッジが割り込み制御部44入力さ
れると、割り込みが発生し、CPUはその時点での処理
を中断してステップ45へ移る。ステップ45におい
て、フラグを1にセットし、ステップ49において、 CH=M として、カウンタ値を分周比にプリセットした後、中断
前の処理ルーチンへ戻る。ステップ20、21、22お
よび24から35までの動作は図2に示した実施例1の
動作と同様である。
Next, the operation of the CPU will be described with reference to the flowchart shown in FIG. Interrupt control unit 44
Is permitted only during reproduction, and is prohibited during recording. When the rising or falling edge of the head switching signal is input to the interrupt control unit 44 during reproduction, an interrupt occurs, and the CPU interrupts the process at that time and proceeds to step 45. In step 45, the flag is set to 1, and in step 49, CH = M is set, the counter value is preset to the frequency division ratio, and the process returns to the processing routine before the interruption. The operations in steps 20, 21, 22, and 24 to 35 are the same as the operations in the first embodiment shown in FIG.

【0043】再生時、ステップ23において、水平同期
信号が入力されていればステップ46へ移り、フラグが
1かどうか判別する。フラグが0ならばステップ40へ
移る。水平同期信号のパルス数をカウントするカウンタ
値をCH とし、ステップ40において、 CH=CH−1 とする。次に、ステップ41において、カウンタ値CH
が0かどうか判別し、0でなければステップ20へ移
り、0ならばステップ42へ移る。ステップ42におい
て、 CH=M として、カウンタ値を分周比にプリセットした後、ステ
ップ36へ移る。水平同期信号が入力された時の入力時
刻データをTH1、前回1/M分周された水平同期信号が
入力された時の入力時刻データをTH0、適当な定数をN
H0とし、ステップ36において、水平同期信号のM周期
に応じた値 NH=TH1−TH0−NH0 を計算する。次に、ステップ37へ移り、ゲインを調整
するための適当な係数をKHとし、 NH=NH×KH を計算し速度誤差値とする。次に、ステップ38へ移
り、 TH0=TH1 として次回水平同期信号が入力された時の演算に備え
る。次に、ステップ39において、速度誤差値NHと位
相誤差値NPを加算して、加算結果をPWM変換器17
へ出力した後ステップ20へ移る。
At the time of reproduction, in step 23, if a horizontal synchronizing signal has been input, the flow proceeds to step 46, and it is determined whether or not the flag is 1. If the flag is 0, the process proceeds to step 40. The counter value for counting the number of pulses of the horizontal synchronizing signal is set to CH, and in step 40, CH = CH- 1. Next, in step 41, the counter value C H
Is determined to be 0, and if it is not 0, the process proceeds to step 20, and if it is 0, the process proceeds to step 42. In step 42, a C H = M, after presetting the counter value to the division ratio, the process proceeds to step 36. The input time data when the horizontal synchronizing signal is input is T H1 , the input time data when the previous 1 / M- divided horizontal synchronizing signal is input is T H0 , and an appropriate constant is N
In step 36, a value N H = T H1 −T H0 −N H0 according to the M period of the horizontal synchronization signal is calculated. Next, the process proceeds to step 37, where K H is an appropriate coefficient for adjusting the gain, and N H = N H × K H is calculated and set as a speed error value. Next, the routine proceeds to step 38, where T H0 = T H1 , to prepare for the calculation when the next horizontal synchronization signal is input. Next, in step 39, the speed error value N H and the phase error value N P are added, and the addition result is output to the PWM converter 17.
Then, the process proceeds to step 20.

【0044】ステップ46において、フラグが1ならば
ステップ47へ移り、フラグを0にクリアする。次に、
ステップ48において、水平同期信号が入力された時の
入力時刻データをTH0にストアし、次回水平同期信号が
入力された時の演算に備えた後、ステップ20へ移る。
In step 46, if the flag is 1, the process proceeds to step 47, where the flag is cleared to 0. next,
In step 48, the input time data when the horizontal synchronizing signal is input is stored in T H0 , and the process proceeds to step 20 after preparing for the calculation when the next horizontal synchronizing signal is input.

【0045】実施例5.次に、複合4ヘッドを用いてス
ピードサーチを行なう際、ヘッド切り換わり位置の前後
の水平同期信号間の周期を速度検出に用いないVTRに
関する発明の一実施例について説明する。
Embodiment 5 FIG. Next, an embodiment of the invention relating to a VTR in which a cycle between horizontal synchronization signals before and after a head switching position is not used for speed detection when a speed search is performed using a combined four heads will be described.

【0046】まず、複合4ヘッドの概略を図7に示す。
50および51は同一のベース上に取り付けられたヘッ
ドであり、50は標準モードの記録および通常再生用の
Lアジマスのヘッドであり、51は長時間モードの記録
および通常再生用のRアジマスのヘッドである。52お
よび53は50および51と180゜対向する位置にあ
る同一のベース上に取り付けられたヘッドであり、52
は標準モードの記録および通常再生用のRアジマスのヘ
ッドであり、53は長時間モードの記録および通常再生
用のLアジマスのヘッドである。
First, FIG. 7 shows an outline of the composite four head.
50 and 51 are heads mounted on the same base, 50 is an L azimuth head for standard mode recording and normal reproduction, and 51 is an R azimuth head for long time recording and normal reproduction. It is. 52 and 53 are heads mounted on the same base at positions 180 ° opposite to 50 and 51;
Reference numeral 53 denotes an R azimuth head for recording and normal reproduction in a standard mode, and reference numeral 53 denotes an L azimuth head for recording and normal reproduction in a long mode.

【0047】ヘッドおよびヘッドアンプ系の概略を図8
に示す。54、55、56および57は、それぞれヘッ
ド50、51、52および53の再生出力を増幅するヘ
ッドアンプである。58はヘッド切換信号がHighレ
ベルのときヘッドアンプ54の出力を、ヘッド切換信号
がLowレベルのときヘッドアンプ56の出力を選択す
る切換スイッチであり、59はヘッド切換信号がHig
hレベルのときヘッドアンプ55の出力を、ヘッド切換
信号がLowレベルのときヘッドアンプ57の出力を選
択する切換スイッチであり、60は切換信号がHigh
レベルのとき切換スイッチ58を、切換信号がLowレ
ベルのとき切換スイッチ59の出力を選択する切換スイ
ッチである。61は切換スイッチ60の切換信号を選択
して切り換える切換スイッチである。切換スイッチ60
の出力は信号処理回路62に入力される。切換スイッチ
58および59の出力は、また、それぞれ振幅検波回路
63および64に入力される。65は振幅検波回路63
および64の出力を比較し、振幅検波回路63の出力の
ほうが大きければHighレベルの信号を、小さければ
Lowレベルの信号を出力するコンパレータである。コ
ンパレータ65の出力をヘッドアンプ切換信号と呼ぶこ
とにする。コンパレータ65の出力は切換スイッチ61
の一方の入力端子に入力される。切換スイッチ61の他
方の入力端子には、標準モードのときHighレベル、
長時間モードのときLowレベルとなる信号が入力され
る。
FIG. 8 schematically shows a head and a head amplifier system.
Shown in Head amplifiers 54, 55, 56, and 57 amplify the reproduction outputs of the heads 50, 51, 52, and 53, respectively. Reference numeral 58 denotes a switch for selecting the output of the head amplifier 54 when the head switching signal is at a high level, and selecting the output of the head amplifier 56 when the head switching signal is at a low level.
A changeover switch selects the output of the head amplifier 55 when the signal is at the h level, and selects the output of the head amplifier 57 when the head switching signal is at the low level.
The selector switch selects the output of the selector switch 58 when the level is at the level and the output of the selector switch 59 when the switching signal is at the low level. Reference numeral 61 denotes a changeover switch that selects and changes the changeover signal of the changeover switch 60. Selector switch 60
Is input to the signal processing circuit 62. Outputs of the changeover switches 58 and 59 are input to amplitude detection circuits 63 and 64, respectively. 65 is an amplitude detection circuit 63
And 64 are compared, and if the output of the amplitude detection circuit 63 is larger, the comparator outputs a high-level signal, and if smaller, outputs a low-level signal. The output of the comparator 65 is called a head amplifier switching signal. The output of the comparator 65 is a switch 61
Is input to one of the input terminals. The other input terminal of the changeover switch 61 has a High level in the standard mode,
A signal which becomes Low level in the long time mode is input.

【0048】標準モードの通常再生時、切換スイッチ6
1はコンパレータ65と反対側に切り換わっており、H
ighレベルの信号を出力している。これにより切換ス
イッチ60は切換スイッチ58側に切り換わっており、
ヘッドアンプ54および56を介したヘッド50および
52の出力が切換スイッチ58において切り換えられ、
切換スイッチ60をへて信号処理回路62に入力され
る。
During normal reproduction in the standard mode, the changeover switch 6
1 is switched to the opposite side of the comparator 65,
It outputs a high level signal. As a result, the changeover switch 60 is switched to the changeover switch 58 side.
The outputs of the heads 50 and 52 via the head amplifiers 54 and 56 are switched by a changeover switch 58,
The signal is input to the signal processing circuit 62 via the changeover switch 60.

【0049】標準モードのスピードサーチ時、切換スイ
ッチ61はコンパレータ65側に切り換わっている。ヘ
ッド50および51がテープ上をトラックを横切って走
査している期間、ヘッド切換信号はHighレベルであ
り、切換スイッチ58はヘッドアンプ54側に切り換わ
っており、切換スイッチ59はヘッドアンプ55側に切
り換わっている。ヘッド50および51がLアジマスの
トラックを走査している期間、ヘッド50からは大きな
再生出力が得られヘッド51からはほとんど再生出力が
得られない。
At the time of speed search in the standard mode, the changeover switch 61 is switched to the comparator 65 side. While the heads 50 and 51 are scanning across the track on the tape, the head switching signal is at the high level, the switch 58 is switched to the head amplifier 54 side, and the switch 59 is switched to the head amplifier 55 side. Has switched. While the heads 50 and 51 are scanning the L-azimuth track, a large reproduction output is obtained from the head 50 and almost no reproduction output is obtained from the head 51.

【0050】逆に、ヘッド50および51がRアジマス
のトラックを走査している期間、ヘッド51からは大き
な再生出力が得られヘッド50からはほとんど再生出力
が得られない。切換スイッチ58および59の出力は、
切換スイッチ60に入力されるとともに、それぞれ振幅
検波回路63および64に入力され振幅検波される。振
幅検波回路63および64の出力はコンパレータ65に
て比較され、振幅検波回路63の出力のほうが大きいと
きはHighレベルの信号が、振幅検波回路64の出力
のほうが大きいときはLowレベルの信号が出力され
る。このコンパレータ65の出力は切換スイッチ61を
介して切換スイッチ60に切換信号として入力される。
このようにして、ヘッド50および51の出力のうち大
きいほうが切換スイッチ60で選択され、信号処理回路
62に入力される。
Conversely, while the heads 50 and 51 scan the R azimuth track, a large reproduction output is obtained from the head 51 and almost no reproduction output is obtained from the head 50. The outputs of the changeover switches 58 and 59 are
While being input to the changeover switch 60, it is also input to the amplitude detection circuits 63 and 64, respectively, and is subjected to amplitude detection. The outputs of the amplitude detection circuits 63 and 64 are compared by a comparator 65. When the output of the amplitude detection circuit 63 is larger, a high-level signal is output, and when the output of the amplitude detection circuit 64 is larger, a low-level signal is output. Is done. The output of the comparator 65 is input to the changeover switch 60 via the changeover switch 61 as a changeover signal.
In this way, the larger one of the outputs of the heads 50 and 51 is selected by the changeover switch 60 and input to the signal processing circuit 62.

【0051】次に、ドラムサーボ系について説明する。
図9において、割り込み制御部44にヘッド切換信号作
成器43の出力のヘッド切換信号が入力される他に、コ
ンパレータ65の出力のヘッドアンプ切換信号が入力さ
れる点を除いては、図4に示した実施例3と同じ構成で
ある。
Next, the drum servo system will be described.
In FIG. 9, except that a head switching signal output from the head switching signal generator 43 is input to the interrupt control unit 44 and a head amplifier switching signal output from the comparator 65 is input to the interrupt control unit 44. The configuration is the same as that of the third embodiment shown.

【0052】次に、動作について説明する。ヘッド切換
信号作成器43にPGが入力されると、その直後に入力
されたFGの立ち上がりエッジから一定時間τだけ遅延
したヘッド切換信号の立ち上がりエッジが作成され、そ
の後、一回転当りのFGパルスの半分のFGパルス数番
目のFGの立ち上がりエッジから一定時間τだけ遅延し
たヘッド切換信号の立ち下がりエッジが作成される。こ
うして作成されたヘッド切換信号は、映像信号処理系へ
送られ、切換スイッチ58および59の切り換え等に使
用される。また、割り込み制御部44において、ヘッド
切換信号の立ち上がり立ち下がり両エッジあるいはヘッ
ドアンプ切換信号の立ち上がり立ち下がり両エッジが入
力されるごとに、CPU内部で割り込みが発生する。他
の部分については、実施例3と同様の動作であるので説
明を省略する。
Next, the operation will be described. When the PG is input to the head switching signal generator 43, a rising edge of the head switching signal delayed by a predetermined time τ from the rising edge of the FG input immediately thereafter is generated. A falling edge of the head switching signal which is delayed by a predetermined time τ from the rising edge of the FG of the number of half FG pulses is created. The head switching signal created in this way is sent to the video signal processing system, and is used for switching the changeover switches 58 and 59 and the like. In addition, every time the rising and falling edges of the head switching signal or both the rising and falling edges of the head amplifier switching signal are input to the interrupt control unit 44, an interrupt is generated inside the CPU. The other parts operate in the same manner as in the third embodiment, and a description thereof will be omitted.

【0053】次に、CPUの動作について説明する。割
り込みの条件が異なる点を除くと、フローチャートは図
5に示した実施例3の場合と同じである。割り込み制御
部44の割り込みは、通常再生時はヘッド切換信号によ
る割り込みのみ許可されており、スピードサーチ時はヘ
ッド切換信号およびヘッドアンプ切換信号による割り込
みが許可されており、記録時は禁止されている。通常再
生時にヘッド切換信号の立ち上がりあるいは立ち下がり
エッジが割り込み制御部44に入力されると、あるいは
スピードサーチ時にヘッド切換信号あるいはヘッドアン
プ切換信号の立ち上がりあるいは立ち下がりエッジが割
り込み制御部44入力されると、割り込みが発生し、
CPUはその時点での処理を中断してステップ45へ移
る。ステップ45において、フラグを1にセットした
後、中断前の処理ルーチンへ戻る。ステップ20からス
テップ39までの動作およびステップ46からステップ
48までの動作は図5に示した実施例3の動作と同様で
ある。
Next, the operation of the CPU will be described. The flowchart is the same as that of the third embodiment shown in FIG. 5 except that the interrupt conditions are different. As for the interruption of the interruption control unit 44, only interruption by a head switching signal is permitted at the time of normal reproduction, interruption by a head switching signal and a head amplifier switching signal is permitted at the time of speed search, and prohibited at the time of recording. . When the rising or falling edge of the head switching signal in the normal reproduction is inputted to the interrupt control unit 44, or the rising or falling edge of the head switching signal or the head amplifier switching signal during speed search is input to the interrupt controller 44 And an interrupt occurs,
The CPU interrupts the process at that time and proceeds to step 45. In step 45, after setting the flag to 1, the process returns to the processing routine before the interruption. The operation from step 20 to step 39 and the operation from step 46 to step 48 are the same as the operation of the third embodiment shown in FIG.

【0054】実施例6.次に、複合4ヘッドを用いてス
ピードサーチを行なう際、水平同期信号を分周して速度
検出を行い、ヘッド切り換わり位置の前後の水平同期信
号間の周期を速度検出に用いないVTRに関する発明の
一実施例について説明する。装置の構成は図7、図8お
よび図9に示した実施例5の場合と同じであり、CPU
内部の動作以外は、実施例5と同様の動作であるので説
明を省略する。
Embodiment 6 FIG. Next, an invention relating to a VTR in which when performing a speed search using a composite 4 head, the horizontal synchronization signal is frequency-divided to detect the speed, and the period between the horizontal synchronization signals before and after the head switching position is not used for speed detection. An embodiment will be described. The configuration of the device is the same as that of the fifth embodiment shown in FIGS.
Except for the internal operation, the operation is the same as that of the fifth embodiment, and the description is omitted.

【0055】次に、CPUの動作について説明する。割
り込みの条件が異なる点を除くと、フローチャートは図
6に示した実施例4の場合と同じである。割り込み制御
部44の割り込みは、通常再生時はヘッド切換信号によ
る割り込みのみ許可されており、スピードサーチ時はヘ
ッド切換信号およびヘッドアンプ切換信号による割り込
みが許可されており、記録時は禁止されている。通常再
生時にヘッド切換信号の立ち上がりあるいは立ち下がり
エッジが割り込み制御部44入力されると、あるいは
スピードサーチ時にヘッド切換信号あるいはヘッドアン
プ切換信号の立ち上がりあるいは立ち下がりエッジが割
り込み制御部44入力されると、割り込みが発生し、
CPUはその時点での処理を中断してステップ45へ移
る。ステップ45において、フラグを1にセットし、ス
テップ49において、 CH=M として、カウンタ値を分周比にプリセットした後、中断
前の処理ルーチンへ戻る。ステップ20からステップ4
2までの動作およびステップ46からステップ48まで
の動作は図6に示した実施例4の動作と同様である。
Next, the operation of the CPU will be described. The flowchart is the same as that of the fourth embodiment shown in FIG. 6 except that the interrupt conditions are different. As for the interruption of the interruption control unit 44, only interruption by a head switching signal is permitted at the time of normal reproduction, interruption by a head switching signal and a head amplifier switching signal is permitted at the time of speed search, and prohibited at the time of recording. . When the rising or falling edge of the head switching signal in the normal reproduction is inputted to the interrupt control unit 44, or the rising or falling edge of the head switching signal or the head amplifier switching signal during speed search is input to the interrupt controller 44 And an interrupt occurs,
The CPU interrupts the process at that time and proceeds to step 45. In step 45, the flag is set to 1, and in step 49, CH = M is set, the counter value is preset to the frequency division ratio, and the process returns to the processing routine before the interruption. Step 20 to Step 4
The operations up to 2 and the operations from step 46 to step 48 are the same as the operation of the fourth embodiment shown in FIG.

【0056】実施例7.次に、複合4ヘッドを用いず、
記録時と同じヘッドを用いてスピードサーチを行なう
際、トラックを横切る位置の付近の水平同期信号間の周
期を速度検出に用いないVTRに関する発明の一実施例
について説明する。
Embodiment 7 FIG. Next, without using the composite 4 head,
An embodiment of the invention relating to a VTR that does not use the period between horizontal synchronization signals near a position crossing a track for speed detection when performing a speed search using the same head as during recording will be described.

【0057】ヘッドおよびヘッドアンプ系の概略を図1
0に示す。55および57は、それぞれヘッド51およ
び53の再生出力を増幅するヘッドアンプである。59
はヘッド切換信号がHighレベルのときヘッドアンプ
55の出力を、ヘッド切換信号がLowレベルのときヘ
ッドアンプ57の出力を選択する切換スイッチであり、
切換スイッチ59の出力は信号処理回路62に入力され
る。切換スイッチ59の出力はまた振幅検波回路64に
入力される。
FIG. 1 schematically shows a head and a head amplifier system.
0 is shown. 55 and 57 are head amplifiers for amplifying the reproduction output of the heads 51 and 53, respectively. 59
Is a switch for selecting the output of the head amplifier 55 when the head switching signal is at a high level, and selecting the output of the head amplifier 57 when the head switching signal is at a low level.
The output of the changeover switch 59 is input to the signal processing circuit 62. The output of the changeover switch 59 is also input to the amplitude detection circuit 64.

【0058】66は振幅検波回路64の出力レベル
定レベルの電圧とを比較し、振幅検波回路64の出力の
ほうが大きければHighレベルの信号を、小さければ
Lowレベルの信号を出力するコンパレータである。R
アジマスのヘッド51がRアジマスの記録トラックを走
査している期間は、ヘッドアンプ55の出力は大きく、
検波回路64の出力レベルも十分大きいので、コンパレ
ータ66の出力はHighレベルになる。Rアジマスの
ヘッド51がRアジマスの記録トラックからLアジマス
の記録トラックを横切ってRアジマスの記録トラックへ
移る期間は、ヘッドアンプ55の出力が低下し、検波回
路64の出力レベルも低下して、コンパレータ66の一
定電圧レベルより小さくなり、コンパレータ66の出力
はLowレベルになる。
Reference numeral 66 compares the output level of the amplitude detection circuit 64 with a constant level voltage. If the output of the amplitude detection circuit 64 is higher, a high-level signal is output. If the output is lower, a low-level signal is output. Output comparator. R
While the azimuth head 51 scans the R azimuth recording track, the output of the head amplifier 55 is large,
Since the output level of the detection circuit 64 is also sufficiently high, the output of the comparator 66 becomes High level. During the period in which the R azimuth head 51 moves from the R azimuth recording track to the R azimuth recording track across the L azimuth recording track, the output of the head amplifier 55 decreases, and the output level of the detection circuit 64 also decreases. The voltage becomes lower than the constant voltage level of the comparator 66, and the output of the comparator 66 becomes Low level.

【0059】次に、ドラムサーボ系について説明する。
図11において、コンパレータ66の出力がマイクロプ
ロセッサ10の入力ポートP1 67に入力される点を除
いては、図1に示した実施例1と同じ構成である。
Next, the drum servo system will be described.
In FIG. 11, the configuration is the same as that of the first embodiment shown in FIG. 1 except that the output of the comparator 66 is input to the input port P 1 67 of the microprocessor 10.

【0060】次に、図12に示したフローチャートを用
いてCPUの動作について説明する。再生時、ステップ
23において、水平同期信号が入力されていればステッ
プ68へ移り、ポートP1がHighレベルかどうか判
別する。ポートP1がLowレベルならばステップ69
へ移り、フラグ2を1にセットした後、ステップ20へ
移る。ステップ68において、ポートP1 がHighレ
ベルならばステップ70へ移り、フラグ2が0かどうか
判別する。フラグ2が1ならばステップ71へ移り、フ
ラグ2を0にクリアした後、ステップ20へ移る。フラ
グ2が0ならばステップ36へ移る。ステップ20、2
1、22、および24から39までの動作は図2に示し
た実施例1の動作と同様である。
Next, the operation of the CPU will be described with reference to the flowchart shown in FIG. Playback, in step 23, if the input is the horizontal sync signal goes to step 68, the port P 1 is to determine whether the High level. If the port P 1 is Low level step 69
Then, the flag 2 is set to 1, and then the process proceeds to step 20. In step 68, the port P 1 is if High level goes to step 70, the flag 2 is to determine whether 0. If the flag 2 is 1, the process proceeds to step 71. After the flag 2 is cleared to 0, the process proceeds to step 20. If the flag 2 is 0, the process proceeds to step 36. Step 20, 2
The operations 1, 22, and 24 to 39 are the same as those in the first embodiment shown in FIG.

【0061】実施例8.次に、複合4ヘッドを用いず、
記録時と同じヘッドを用いてスピードサーチを行なう
際、水平同期信号を分周して速度検出を行い、トラック
を横切る位置の付近の水平同期信号間の周期を速度検出
に用いないVTRに関する発明の一実施例について説明
する。装置の構成は図10および図11に示した実施例
7の場合と同じであり、CPU内部の動作以外は、実施
例7と同様の動作なので説明を省略する。
Embodiment 8 FIG. Next, without using the composite 4 head,
When performing a speed search using the same head as during recording, the horizontal sync signal is frequency-divided to detect the speed, and a VTR that does not use the period between the horizontal sync signals near the position crossing the track for speed detection. An embodiment will be described. The configuration of the apparatus is the same as that of the seventh embodiment shown in FIGS. 10 and 11, and the operation is the same as that of the seventh embodiment except for the operation inside the CPU, and therefore the description is omitted.

【0062】次に、図13に示したフローチャートを用
いてCPUの動作について説明する。再生時、ステップ
23において、水平同期信号が入力されていればステッ
プ68へ移り、ポートP1がHighレベルかどうか判
別する。ポートP1がLowレベルならばステップ69
へ移り、フラグ2を1にセットした後、ステップ20へ
移る。ステップ68において、ポートP1 がHighレ
ベルならばステップ70へ移り、フラグ2が0かどうか
判別する。フラグ2が1ならばステップ71へ移り、フ
ラグ2を0にクリアする。次に、ステップ72におい
て、水平同期信号が入力された時の入力時刻データをT
H0にストアし、次回水平同期信号が入力された時の演算
に備え、ステップ73において、 CH=M として、カウンタ値を分周比にプリセットした後、ステ
ップ20へ移る。ステップ70において、フラグ2が0
ならばステップ40へ移る。ステップ20、21、2
2、および24から42までの動作は図3に示した実施
例2の動作と同様である。
Next, the operation of the CPU will be described with reference to the flowchart shown in FIG. Playback, in step 23, if the input is the horizontal sync signal goes to step 68, the port P 1 is to determine whether the High level. If the port P 1 is Low level step 69
Then, the flag 2 is set to 1, and then the process proceeds to step 20. In step 68, the port P 1 is if High level goes to step 70, the flag 2 is to determine whether 0. If the flag 2 is 1, the process proceeds to step 71, and the flag 2 is cleared to 0. Next, in step 72, the input time data when the horizontal synchronizing signal is
In step 73, the counter value is preset to the frequency division ratio by setting C H = M in preparation for the calculation when the horizontal synchronizing signal is input next time. In step 70, the flag 2 is set to 0
If so, proceed to step 40. Steps 20, 21, 2
2, and operations from 24 to 42 are the same as the operations of the second embodiment shown in FIG.

【0063】なお、実施例7および8においては、スピ
ードサーチ時について説明したが、通常再生時において
もドロップアウトが発生した場合やトラック曲がり等に
より再生出力が低下した場合にも有効であり、この期間
の水平同期信号間の周期を速度検出に用いないようにす
ることができる。
In the seventh and eighth embodiments, the speed search has been described. However, the present invention is also effective in a case where a dropout occurs during normal reproduction and a case where the reproduction output is reduced due to a track bend or the like. The period between the horizontal synchronization signals in the period can be prevented from being used for speed detection.

【0064】また、実施例1から8においては、記録時
再生時ともPGと基準位相との位相差を検出してドラム
の位相制御を行なう方法について示したが、再生時は再
生映像信号の垂直同期信号あるいは垂直同期信号を分周
した信号と基準位相との位相差を検出してドラムの位相
制御を行なうにしてもよい。
In the first to eighth embodiments, the method of detecting the phase difference between the PG and the reference phase and controlling the phase of the drum at the time of recording and reproduction has been described. The phase control of the drum may be performed by detecting a phase difference between a reference signal and a signal obtained by dividing the synchronization signal or the vertical synchronization signal.

【0065】この一例を図14に示す。図において、7
4は再生垂直同期信号と基準位相の位相差を検出する位
相検出器であり、75は位相検出器13と位相検出器7
4の出力を切り換える切換スイッチである。インプット
キャプチャ11に取り込まれた垂直同期信号の入力時刻
が位相検出器13に入力されるとともに、位相検出器7
4にも入力され、加算器16へは切換スイッチ75で切
り換えられた位相検出器13あるいは位相検出器74の
出力が入力される点を除いては、図1に示した実施例1
のものと同様である。記録時は、切換スイッチ75は位
相検出器13側に切り換えられており、位相検出器13
において記録垂直同期信号を1/2分周した基準位相と
PGの位相差が検出され、切換スイッチ75をへて加算
器16で速度誤差と加算される。再生時は、切換スイッ
チ75は位相検出器74側に切り換えられており、位相
検出器74において基準位相と再生垂直同期信号を1/
2分周した信号の位相差が検出され、切換スイッチ75
をへて加算器16で速度誤差と加算される。
FIG. 14 shows an example of this. In the figure, 7
4 is a phase detector for detecting the phase difference between the reproduced vertical synchronizing signal and the reference phase, and 75 is a phase detector 13 and a phase detector 7
4 is a changeover switch for switching the output of No. 4. The input time of the vertical synchronization signal captured by the input capture 11 is input to the phase detector 13 and the phase detector 7
4 except that the output of the phase detector 13 or the phase detector 74 switched by the changeover switch 75 is input to the adder 16 in the first embodiment shown in FIG.
It is similar to that of At the time of recording, the changeover switch 75 is switched to the phase detector 13 side.
In, the phase difference between the reference phase obtained by dividing the recording vertical synchronizing signal by と and the PG is detected and added to the speed error by the adder 16 via the changeover switch 75. At the time of reproduction, the changeover switch 75 is switched to the phase detector 74 side, and the phase detector 74 switches the reference phase and the reproduced vertical synchronization signal by 1 /.
The phase difference of the signal divided by 2 is detected, and the changeover switch 75
, And is added to the speed error by the adder 16.

【0066】また、実施例1から8においては、信号を
アナログ記録する方式のVTRについて示したが、信号
をディジタル記録する方式のVTRやデータレコーダ等
の情報記録再生装置であってもよく、水平同期信号の代
わりに再生クロック等の周期信号を用いて速度検出する
ようにすれば同様の効果を発揮する。
In the first to eighth embodiments, a VTR of a system for recording a signal in an analog manner has been described. However, an information recording / reproducing apparatus such as a VTR of a system for digitally recording a signal or a data recorder may be used. The same effect can be obtained by detecting the speed using a periodic signal such as a reproduction clock instead of the synchronization signal.

【0067】[0067]

【発明の効果】の発明によればFGによるドラムの
速度制御と再生情報信号中の周波数信号によるドラムの
速度制御を切り換えて行なうとともに、PGによるドラ
ムの位相制御を行なうようにしたので部品点数が少なく
てすむ
According to this invention, according to the present invention, it carries out by switching the speed control of the drum by the frequency signal in the reproduced information signal and the speed control of the drum by FG, since to carry out the phase control of the drum by PG parts The score is small .

【0068】の発明によれば、また、再生情報信号中
の周波数信号を分周して速度検出を行なうこともできる
ので、マイクロプロセッサの処理速度が十分速くない場
合でも必要時間内に処理できる
[0068] According to this invention, it can also be carried out by dividing by the speed detecting frequency signal in the reproduced information signal
Therefore, even when the processing speed of the microprocessor is not sufficiently high, processing can be performed within a required time .

【0069】の発明によれば、更に、ヘッド切り換わ
り位置の前後の再生情報信号中の周波数信号間の周期を
速度検出に用いないようにしたので、互換再生等におい
てヘッド切り換わり位置の前後で再生情報信号の不連続
があっても、速度誤差値が乱れることはなく、安定した
制御ができる
[0069] According to this invention, further, since the period between the frequency signal in the front and rear of the reproduced information signal head switched-position was not used in speed detection, before and after the head switched-positions in the compatible reproduction and the like Thus, even if there is a discontinuity in the reproduced information signal, the speed error value is not disturbed and stable control can be performed .

【0070】の発明によれば、更にまた、再生情報信
号中の周波数信号を分周して速度検出を行ない、ヘッド
切り換わり位置で分周手段をリセットすることにより、
ヘッド切り換わり位置の前後の再生情報信号中の周波数
信号間の周期を速度検出に用いないようにしたので、互
換再生等においてヘッド切り換わり位置の前後で再生情
報信号の不連続があっても、速度誤差値が乱れることは
なく、安定した制御ができる
[0070] According to this invention, by further addition, the frequency signal in the reproduced information signal subjected to frequency division to the speed detected, resets the frequency dividing means at a head switched-position,
Since the period between frequency signals in the reproduction information signal before and after the head switching position is not used for speed detection, even if there is a discontinuity in the reproduction information signal before and after the head switching position in compatible reproduction, etc. The speed error value is not disturbed, and stable control can be performed .

【0071】の発明によれば、また、複合4ヘッドを
用いてスピードサーチを行なう際、ヘッドおよびヘッド
アンプの切り換わり位置の前後の再生情報信号中の周波
数信号間の周期を速度検出に用いないようにしたので、
ヘッドおよびヘッドアンプの切り換わり位置の前後で再
生情報信号の不連続があっても、速度誤差値が乱れるこ
とはなく、安定した制御ができる
[0071] According to this invention, also when performing speed search using the composite 4 head, use a period between the frequency signal in the front and rear of the reproduced information signal switched position of the head and the head amplifier speed detection So I did not
Even if there is a discontinuity in the reproduced information signal before and after the switching position of the head and the head amplifier, the speed error value is not disturbed and stable control can be performed .

【0072】の発明によれば、また、再生情報信号中
の周波数信号を分周して速度検出を行ない複合4ヘッド
を用いてスピードサーチを行なう際、ヘッドおよびヘッ
ドアンプの切り換わり位置で分周手段をリセットするこ
とにより、ヘッドおよびヘッドアンプの切り換わり位置
の前後の再生情報信号中の周波数信号間の周期を速度検
出に用いないようにしたので、ヘッドおよびヘッドアン
プの切り換わり位置の前後で再生情報信号の不連続があ
っても、速度誤差値が乱れることはなく、安定した制御
ができる
[0072] According to this invention, also when performing speed search using the composite 4 head performs dividing by the speed detecting frequency signal in the reproduced information signal, min switched position of the head and the head amplifier By resetting the peripheral means, the period between the frequency signals in the reproduced information signal before and after the switching position of the head and the head amplifier is not used for speed detection. Thus, even if there is a discontinuity in the reproduced information signal, the speed error value is not disturbed and stable control can be performed .

【0073】の発明によれば、また、複合4ヘッドを
用いず記録時と同じヘッドを用いてスピードサーチを行
なう際、再生情報信号の出力レベルが一定レベル以下に
なったことにより、ヘッドがトラックを横切っているこ
とを判別してこの期間の再生情報信号中の周波数信号間
の周期を速度検出に用いないようにしたので、ヘッドが
トラックを横切る際、再生情報信号の出力レベルが低下
しても、速度誤差値が乱れることはなく、安定した制御
ができる
[0073] According to this invention, also when performing speed search using the same head as the recording without using the composite 4 head, the output level of the reproduced information signal becomes below a certain level, the head Since it is determined that the head is crossing the track and the period between the frequency signals in the reproduction information signal during this period is not used for speed detection, when the head crosses the track, the output level of the reproduction information signal decreases. However, the speed error value is not disturbed, and stable control can be performed .

【0074】の発明によれば、また、水平同期信号を
分周して速度検出を行ない複合4ヘッドを用いず記録時
と同じヘッドを用いてスピードサーチを行なう際、再生
情報信号の出力レベルが一定レベル以下になったことに
より、ヘッドがトラックを横切っていることを判別して
この期間に分周手段をリセットすることにより、この期
間の再生情報信号中の周波数信号間の周期を速度検出に
用いないようにしたので、ヘッドがトラックを横切る
際、再生情報信号の出力レベルが低下しても、速度誤差
値が乱れることはなく、安定した制御ができる
[0074] According to this invention, also when performing speed search using the same head as the recording without using the composite 4 head performs dividing by the speed detecting horizontal sync signal, the output level of the reproduced information signal Is below a certain level, it is determined that the head is crossing the track, and the frequency dividing means is reset during this period, so that the period between frequency signals in the reproduced information signal during this period is speed detected. When the head crosses the track, even if the output level of the reproduction information signal is reduced, the speed error value is not disturbed and stable control can be performed .

【図面の簡単な説明】[Brief description of the drawings]

【図1】の発明のベースとなるVTRのドラムサーボ
系の概略を示すブロック図である。
1 is a block diagram showing a base to become a schematic of the VTR of the drum servo system of the invention of this.

【図2】図1に示すVTRのマイクロプロセッサの動作
を示すフローチャートである。
2 is a flowchart showing the operation of the microprocessor of VTR shown in FIG.

【図3】改良されたVTRのマイクロプロセッサの動作
を示すフローチャートである。
FIG. 3 is a flowchart illustrating the operation of the microprocessor of the improved VTR.

【図4】の発明の実施例によるVTRのドラムサーボ
系の概略を示すブロック図である。
4 is a block diagram showing an outline of a VTR of the drum servo system by Real施例invention of this.

【図5】の発明の実施例によるVTRのマイクロプロ
セッサの動作を示すフローチャートである。
5 is a flowchart showing the operation of the microprocessor of VTR by Real施例invention of this.

【図6】の発明の実施例によるVTRのマイクロプロ
セッサの動作を示すフローチャートである。
6 is a flowchart showing the operation of the microprocessor of VTR by Real施例invention of this.

【図7】の発明の実施例によるVTRのヘッドの構成
を示す概略図である。
7 is a schematic diagram showing a head arrangement of a VTR according to the actual施例invention of this.

【図8】の発明の実施例によるVTRのヘッドおよび
ヘッドアンプ系の概略を示すブロック図である。
8 is a block diagram illustrating a head and a schematic of the head amplifier system of the VTR according to the actual施例invention of this.

【図9】の発明の実施例によるVTRのドラムサーボ
系の概略を示すブロック図である。
9 is a block diagram showing an outline of a VTR of the drum servo system by Real施例invention of this.

【図10】の発明の実施例によるVTRのヘッドおよ
びヘッドアンプ系の概略を示すブロック図である。
10 is a block diagram illustrating a head and a schematic of the head amplifier system of the VTR according to the actual施例invention of this.

【図11】の発明の実施例によるVTRのドラムサー
ボ系の概略を示すブロック図である。
11 is a block diagram showing an outline of a VTR of the drum servo system by Real施例invention of this.

【図12】の発明の実施例によるVTRのマイクロプ
ロセッサの動作を示すフローチャートである。
12 is a flowchart showing the operation of the microprocessor of VTR by Real施例invention of this.

【図13】の発明の実施例によるVTRのマイクロプ
ロセッサの動作を示すフローチャートである。
13 is a flowchart showing the operation of the microprocessor of VTR by Real施例invention of this.

【図14】の発明の実施例によるVTRのドラムサー
ボ系の概略を示すブロック図である。
14 is a block diagram showing an outline of a VTR of the drum servo system by Real施例invention of this.

【図15】従来のVTRのドラムサーボ系の概略を示す
ブロック図である。
FIG. 15 is a block diagram schematically showing a drum servo system of a conventional VTR.

【符号の説明】[Explanation of symbols]

1 ドラムモータ 3 FG 4 PG 10 マイクロプロセッサ 12、14 速度検出器 13 位相検出器 15 切換スイッチ 16 加算器 43 ヘッド切換信号作成器 50〜53 ヘッド 54〜57 ヘッドアンプ 58、59 切換スイッチ 63、64 検波回路 65、66 コンパレータ DESCRIPTION OF SYMBOLS 1 Drum motor 3 FG 4 PG 10 Microprocessor 12, 14 Speed detector 13 Phase detector 15 Switching switch 16 Adder 43 Head switching signal generator 50-53 Head 54-57 Head amplifier 58, 59 Switching switch 63, 64 Detection Circuit 65, 66 Comparator

フロントページの続き (58)調査した分野(Int.Cl.6,DB名) G11B 15/52 G11B 15/473Continuation of the front page (58) Field surveyed (Int.Cl. 6 , DB name) G11B 15/52 G11B 15/473

Claims (6)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 ドラムの回転速度に応じた周波数信号か
らドラムの回転速度を検出する第1の速度検出器と、ド
ラムの回転位相を表わす信号と基準位相の位相差を検出
する位相検出器と、再生映像信号中の周波数信号の周期
を検出する第2の速度検出器と、第1の速度検出器と第
2の速度検出器の出力を切り換える切換手段と、位相検
出器の出力と切換手段の出力を加算する加算器と、再生
ヘッドを切り換えるヘッド切換信号作成手段とを備え、
再生映像信号中の周波数信号の周期を検出する際、ヘッ
ド切換信号の前後の周波数信号間の周期を速度検出に用
いないようにしたことを特徴とする磁気記録再生装置。
1. A frequency signal according to a rotation speed of a drum.
A first speed detector for detecting the rotation speed of the drum from the
Detects the phase difference between the signal representing the rotational phase of the ram and the reference phase
Phase detector and the period of the frequency signal in the reproduced video signal
A second speed detector for detecting the
Switching means for switching the output of the second speed detector;
An adder for adding the output of the output device and the output of the switching means;
Head switching signal generating means for switching the head,
When detecting the period of the frequency signal in the playback video signal,
The period between frequency signals before and after the mode switching signal is used for speed detection.
A magnetic recording / reproducing apparatus characterized in that it is not provided.
【請求項2】 ドラムの回転速度に応じた周波数信号か
らドラムの回転速度を検出する第1の速度検出器と、ド
ラムの回転位相を表わす信号と基準位相の位相差を検出
する位相検出器と、再生映像信号中の周波数信号を1/
n(nは2以上の整数)に分周する分周手段と、分周手
段の周期を検出する第2の速度検出器と、第1の速度検
出器と第2の速度検出器の出力を切り換える切換手段
と、位相検出器の出力と切換手段の出力を加算する加算
器と、再生ヘッドを切り換えるヘッド切換信号作成手段
とを備え、分周した再生映像信号中の周波数信号の周期
を検出する際、ヘッド切換信号の前後の周波数信号間の
周期を速度検出に用いないようにしたことを特徴とする
磁気記録再生装置。
2. A frequency signal according to a rotation speed of a drum.
A first speed detector for detecting the rotation speed of the drum from the
Detects the phase difference between the signal representing the rotational phase of the ram and the reference phase
And a frequency signal in the reproduced video signal by 1 /
frequency dividing means for dividing the frequency into n (n is an integer of 2 or more), and a frequency dividing means
A second speed detector for detecting the cycle of the stage; and a first speed detector.
Switching means for switching the output of the output device and the output of the second speed detector
For adding the output of the phase detector and the output of the switching means
Switching means for switching between a reproducing device and a reproducing head
And the period of the frequency signal in the divided reproduced video signal
Between the frequency signals before and after the head switching signal
The cycle is not used for speed detection.
Magnetic recording and reproducing device.
【請求項3】 ドラム上の第1のベース上に取り付けら
れた異なるアジマスを有する第1および第2のヘッド
と、第1のベースと180゜対向する位置にある第2の
ベース上に取り付けられた異なるアジマスを有する第3
および第4のヘッドと、それぞれ第1、第2、第3およ
び第4のヘッドの再生出力を増幅する第1、第2、第3
および第4のヘッドアンプと、第1と第2のヘッドアン
プの出力レベルおよび第3と第4のヘッドアンプの出力
レベルを比較する比較手段と、比較手段の出力に基づき
第1と第2のヘッドアンプの出力および第3と第4のヘ
ッドアンプの出力を切り換えるヘッドアンプ切換信号を
作成する手段と、ドラムの回転速度に応じた周波数信号
からドラムの回転速度を検出する第1の速度検出器と、
ドラムの回転位相を表わす信号と基準位相の位相差を検
出する位相検出器と、再生映像信号中の周波数信号の周
期を検出する第2の速度検出器と、第1の速 度検出器と
第2の速度検出器の出力を切り換える切換手段と、位相
検出器の出力と切換手段の出力を加算する加算器とを備
え、再生映像信号中の周波数信号の周期を検出する際、
ヘッドアンプ切換信号の前後の周波数信号間の周期を速
度検出に用いないようにしたことを特徴とする磁気記録
再生装置。
3. A device mounted on a first base on a drum.
First and second heads with different azimuths
And a second base 180 ° opposite to the first base.
Third with different azimuth mounted on base
And the fourth head, respectively, the first, second, third and
First, second, and third amplifying the reproduction output of the fourth and fourth heads.
And a fourth head amplifier, and first and second head amplifiers.
Output level and output of the third and fourth head amplifiers
Comparison means for comparing levels, and based on the output of the comparison means
The outputs of the first and second head amplifiers and the third and fourth head amplifiers
Head amplifier switching signal that switches the output of the
Means to create and frequency signal according to drum rotation speed
A first speed detector for detecting the rotation speed of the drum from
The phase difference between the signal representing the drum rotation phase and the reference phase is detected.
Phase detector and the frequency of the frequency signal in the reproduced video signal.
A second speed detector for detecting the period, a first velocity detector
Switching means for switching the output of the second speed detector;
An adder for adding the output of the detector and the output of the switching means.
When detecting the period of the frequency signal in the reproduced video signal,
Speeds up the period between frequency signals before and after the head amplifier switching signal.
Magnetic recording characterized in that it is not used for degree detection
Playback device.
【請求項4】 ドラム上の第1のベース上に取り付けら
れた異なるアジマスを有する第1および第2のヘッド
と、第1のベースと180゜対向する位置にある第2の
ベース上に取り付けられた異なるアジマスを有する第3
および第4のヘッドと、それぞれ第1、第2、第3およ
び第4のヘッドの再生出力を増幅する第1、第2、第3
および第4のヘッドアンプと、第1と第2のヘッドアン
プの出力レベルおよび第3と第4のヘッドアンプの出力
レベルを比較する比較手段と、比較手段の出力に基づき
第1と第2のヘッドアンプの出力および第3と第4のヘ
ッドアンプの出力を切り換えるヘッドアンプ切換信号を
作成する手段と、ドラムの回転速度に応じた周波数信号
からドラムの回転速度を検出する第1の速度検出器と、
ドラムの回転位相を表わす信号と基準位相の位相差を検
出する位相検出器と、再生映像信号中の周波数信号を1
/n(nは2以上の整数)に分周する分周手段と、分周
手段の周期を検出する第2の速度検出器と、第1の速度
検出器と第2の速度検出器の出力を切り換える切換手段
と、位相検出器の出力と切換手段の出力を加算する加算
器とを備え、分周した再生映像信号中の周波数信号の周
期を検出する際、ヘッドアンプ切換信号の前後の周波数
信号間の周期を速度検出に用いないようにしたことを特
徴とする磁気記録再生装置。
4. A device mounted on a first base on a drum.
First and second heads with different azimuths
And a second base 180 ° opposite to the first base.
Third with different azimuth mounted on base
And the fourth head, respectively, the first, second, third and
First, second, and third amplifying the reproduction output of the fourth and fourth heads.
And a fourth head amplifier, and first and second head amplifiers.
Output level and output of the third and fourth head amplifiers
Comparison means for comparing levels, and based on the output of the comparison means
The outputs of the first and second head amplifiers and the third and fourth head amplifiers
Head amplifier switching signal that switches the output of the
Means to create and frequency signal according to drum rotation speed
A first speed detector for detecting the rotation speed of the drum from
The phase difference between the signal representing the drum rotation phase and the reference phase is detected.
Output phase detector and the frequency signal in the reproduced video signal
/ N (n is an integer of 2 or more) dividing means, and dividing
A second speed detector for detecting the period of the means, and a first speed
Switching means for switching the outputs of the detector and the second speed detector
For adding the output of the phase detector and the output of the switching means
Frequency signal in the divided reproduced video signal.
Frequency before and after the head amplifier switching signal
Note that the period between signals is not used for speed detection.
Magnetic recording and reproducing device.
【請求項5】 ヘッドの再生出力を増幅するヘッドアン
プと、ヘッドアンプの出力レベルと一定レベルを比較す
る比較手段と、ドラムの回転速度に応じた周波数信号か
らドラムの回転速度を検出する第1の速度検出器と、ド
ラムの回転位相を表わす信号と基準位相の位相差を検出
する位相検出器と、再生映像信号中の周波数信号の周期
を検出する第2の速度検出器と、第1の速度検出器と第
2の速度検出器の出力を切り換える切換手段と、位相検
出器の出力と切換手段の出力を加算する加算器とを備
え、再生映像信号中の周波数信号の周期を検出する際、
比較手段においてヘッドアンプの出力レベルが一定レベ
ルより小さい期間は周波数信号の周期を速度検出に用い
ないようにしたことを特徴とする磁気記録再生装置
5. A head amplifier for amplifying a reproduction output of a head.
And the head amp output level to a certain level.
And a frequency signal corresponding to the rotation speed of the drum.
A first speed detector for detecting the rotation speed of the drum from the
Detects the phase difference between the signal representing the rotational phase of the ram and the reference phase
Phase detector and the period of the frequency signal in the reproduced video signal
A second speed detector for detecting the
Switching means for switching the output of the second speed detector;
An adder for adding the output of the output unit and the output of the switching means.
When detecting the period of the frequency signal in the reproduced video signal,
When the output level of the head amplifier is
The period of the frequency signal is used for speed detection during periods shorter than
A magnetic recording / reproducing apparatus characterized in that it is not provided .
【請求項6】 ヘッドの再生出力を増幅するヘッドアン
プと、ヘッドアンプの出力レベルと一定レベルを比較す
る比較手段と、ドラムの回転速度に応じた周波数信号か
らドラムの回転速度を検出する第1の速度検出器と、ド
ラムの回転位相を表わす信号と基準位相の位相差を検出
する位相検出器と、再生映像信号中の周波数信号を1/
n(nは2以上の整数)に分周する分周手段と、分周手
段の周期を検出する第2の速度検出器と、第1の速度検
出器と第2の速度検出器の出力を切り換える切換手段
と、位相検出器の出力と切換手段の出力を加算する加算
器とを備え、分周した再生映像信号中の周波数信号の周
期を検出する際、比較手段においてヘッドアンプの出力
レベルが一定レベルより小さい期間は周波数信号の周期
を速度検出に用いないようにしたことを特徴とする磁気
記録再生装置。
6. A head amplifier for amplifying a reproduction output of a head.
And the head amp output level to a certain level.
And a frequency signal corresponding to the rotation speed of the drum.
A first speed detector for detecting the rotation speed of the drum from the
Detects the phase difference between the signal representing the rotational phase of the ram and the reference phase
And a frequency signal in the reproduced video signal by 1 /
frequency dividing means for dividing the frequency into n (n is an integer of 2 or more), and a frequency dividing means
A second speed detector for detecting the cycle of the stage; and a first speed detector.
Switching means for switching the output of the output device and the output of the second speed detector
For adding the output of the phase detector and the output of the switching means
Frequency signal in the divided reproduced video signal.
When detecting the period, the output of the head amplifier is
The period of the frequency signal is the period when the level is smaller than the certain level
Characterized in that the magnetic field is not used for speed detection
Recording and playback device.
JP4086757A 1992-04-08 1992-04-08 Magnetic recording / reproducing device Expired - Fee Related JP2825171B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4086757A JP2825171B2 (en) 1992-04-08 1992-04-08 Magnetic recording / reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4086757A JP2825171B2 (en) 1992-04-08 1992-04-08 Magnetic recording / reproducing device

Publications (2)

Publication Number Publication Date
JPH05290458A JPH05290458A (en) 1993-11-05
JP2825171B2 true JP2825171B2 (en) 1998-11-18

Family

ID=13895629

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4086757A Expired - Fee Related JP2825171B2 (en) 1992-04-08 1992-04-08 Magnetic recording / reproducing device

Country Status (1)

Country Link
JP (1) JP2825171B2 (en)

Also Published As

Publication number Publication date
JPH05290458A (en) 1993-11-05

Similar Documents

Publication Publication Date Title
JPH0344183A (en) Reproducing device for digital picture signal
JPH01251363A (en) Tracking controller
US5680499A (en) Time-lapse video cassette recorder
JP2825171B2 (en) Magnetic recording / reproducing device
US5239245A (en) Method of controlling rotational speeds and phases of a drum motor and a capstan motor in a vcr
JP2702849B2 (en) Magnetic recording / reproducing device
JP3121256B2 (en) Servo controller for video cassette recorder
KR0115143Y1 (en) Phase control apparatus of capstan motor
US6282048B1 (en) Tracking control method and apparatus for controlling capstan motor speed
JP2597968B2 (en) Rotating head type video signal reproducing device
JP2702363B2 (en) Magnetic recording / reproducing device
JP3484967B2 (en) Magnetic recording / reproducing device
JP2800536B2 (en) Tracking control device for magnetic recording / reproducing device
JP3484964B2 (en) Magnetic recording / reproducing device
JP3495093B2 (en) Screen wobble prevention device and reverse pulse compensation device of video tape recorder, and control device and method of servo system of video tape recorder
JP3339084B2 (en) Magnetic recording / reproducing device
JPH0341022B2 (en)
JP2529443B2 (en) Tracking control device for magnetic recording / reproducing device
JP3318147B2 (en) Magnetic playback device
JPH0689486A (en) Magnetic recording and reproducing device
JPH067416B2 (en) Magnetic recording / reproducing device
JPH0729259A (en) Digital signal recorder
KR980009461U (en) VSI System with Drum Fiji Position Compensation
JPH0522972A (en) Motor speed controller
JPH06131759A (en) Device for generating timing pulse in magnetic recording and reproducing device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees