Nothing Special   »   [go: up one dir, main page]

JP2751242B2 - Method for manufacturing semiconductor device - Google Patents

Method for manufacturing semiconductor device

Info

Publication number
JP2751242B2
JP2751242B2 JP24502388A JP24502388A JP2751242B2 JP 2751242 B2 JP2751242 B2 JP 2751242B2 JP 24502388 A JP24502388 A JP 24502388A JP 24502388 A JP24502388 A JP 24502388A JP 2751242 B2 JP2751242 B2 JP 2751242B2
Authority
JP
Japan
Prior art keywords
film
wiring
electrolytic plating
forming
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP24502388A
Other languages
Japanese (ja)
Other versions
JPH0290623A (en
Inventor
孝彰 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP24502388A priority Critical patent/JP2751242B2/en
Publication of JPH0290623A publication Critical patent/JPH0290623A/en
Application granted granted Critical
Publication of JP2751242B2 publication Critical patent/JP2751242B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electroplating Methods And Accessories (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は半導体装置の製造方法に関し、特に突起電極
を有する半導体装置の製造方法に関する。
Description: TECHNICAL FIELD The present invention relates to a method for manufacturing a semiconductor device, and more particularly to a method for manufacturing a semiconductor device having a protruding electrode.

〔従来の技術〕[Conventional technology]

一般にテープキャリア方式の半導体装置では、半導体
基板の主面に突出する金属の突起電極を設けている。従
来、この種の突起電極を有する半導体装置の製造方法
は、半導体基板に対する所要の素子形成工程及び配線形
成工程を全て終了した後、基板表面全体に新たに金属膜
を被着してこれを電解メッキの際の電流路として構成
し、その後この金属膜上にリフトオフ法等を利用して突
起電極形成領域の下地膜を形成し、更にフォトレジスト
等をマスクとしかつ前記金属膜を電流路とする電解メッ
キにより突起電極形成領域に突起電極を形成する方法が
とられていた。
Generally, in a tape carrier type semiconductor device, a protruding metal electrode is provided on a main surface of a semiconductor substrate. Conventionally, in a method of manufacturing a semiconductor device having this type of bump electrode, after all required element forming steps and wiring forming steps for a semiconductor substrate are completed, a new metal film is deposited on the entire surface of the substrate, and this is electrolyzed. It is configured as a current path at the time of plating, then a base film of the protruding electrode formation region is formed on this metal film by using a lift-off method or the like, and further, a photoresist or the like is used as a mask and the metal film is used as a current path. A method of forming a projection electrode in a projection electrode formation region by electrolytic plating has been adopted.

〔発明が解決しようとする課題〕[Problems to be solved by the invention]

上述した従来の突起電極を有する半導体装置の製造方
法は、半導体装置の配線形成後に、電解メッキを行う際
の電流路としての金属膜を半導体基板表面全体に新たに
被着しているため、電解メッキ終了後に不要となったこ
の金属膜を除去する必要がある。この除去に際しては、
形成した突起電極をマスクにしたエッチング法が採用さ
れているため、突起電極の下側にアンダーカットが生じ
易く、さらにエッチング液の残液により金属膜が腐食す
る場合があり、突起電極と基板間の密着強度を著しく低
下させる原因になるという欠点がある。
According to the above-described conventional method for manufacturing a semiconductor device having a protruding electrode, a metal film as a current path for performing electrolytic plating is newly applied over the entire surface of the semiconductor substrate after the wiring of the semiconductor device is formed. It is necessary to remove the unnecessary metal film after the plating is completed. Upon this removal,
Since the etching method using the formed protruding electrode as a mask is employed, an undercut is easily generated under the protruding electrode, and a metal film may be corroded by a residual liquid of the etching solution. However, there is a drawback in that the adhesion strength is significantly reduced.

〔課題を解決するための手段〕[Means for solving the problem]

本発明の半導体装置の製造方法は、半導体基板上に配
線用金属膜を形成したのちパターニングし、素子用配線
および電解メッキ用配線を形成する工程と、全面に保護
膜を形成したのちパターニングし、前記素子用配線の突
起電極形成領域と、前記素子用配線と電解メッキ用配線
とを電気的に接続させるための接続膜形成領域の該保護
膜を除去する工程と、保護膜が除去された前記突起電極
形成領域および接続膜形成領域にバリア膜を形成する工
程と、バリア膜が形成された前記突起電極形成領域に電
解メッキ法により突起電極を形成する工程と、突起電極
形成後突起電極間の短絡を解除するために前記電解メッ
キ用配線を選択的に除去する工程とを含んで構成され
る。
The method of manufacturing a semiconductor device according to the present invention includes the steps of: forming a metal film for wiring on a semiconductor substrate and then patterning; forming a wiring for element and wiring for electrolytic plating; and patterning after forming a protective film on the entire surface. A step of removing the protective film in a projecting electrode forming region of the element wiring, and a connection film forming region for electrically connecting the element wiring and the electrolytic plating wiring; and A step of forming a barrier film in the projection electrode formation region and the connection film formation region, a step of forming a projection electrode by electrolytic plating in the projection electrode formation region in which the barrier film is formed, and Selectively removing the electrolytic plating wiring to remove the short circuit.

〔実施例〕〔Example〕

次に本発明を図面を参照して説明する。 Next, the present invention will be described with reference to the drawings.

第1図(a)〜(i)及び第2図は本発明をテープキ
ャリア式集積回路の突起電極形成に適用した第1の実施
例を説明するための図であり、第2図は製造工程途中に
おける平面図、第1図(a)〜(i)はそのAA′線にお
ける製造工程順に示した断面図である。以下、製造工程
順に説明する。
1 (a) to 1 (i) and FIG. 2 are views for explaining a first embodiment in which the present invention is applied to the formation of a bump electrode of a tape carrier type integrated circuit, and FIG. 2 is a manufacturing process. 1 (a) to 1 (i) are cross-sectional views along the line AA 'in the order of manufacturing steps. Hereinafter, description will be made in the order of the manufacturing process.

まず第1図(a)に示すように、シリコンからなる半
導体基板1に素子を形成する。次で厚さ約1μmのシリ
コン酸化膜が形成された素子領域及び半導体基板1の表
面が露出された幅約200μmのダイシングライン領域I
上に、スパッタ法により厚さ約0.8μmのアルミニウム
膜3を形成する。
First, as shown in FIG. 1A, an element is formed on a semiconductor substrate 1 made of silicon. Next, a device region in which a silicon oxide film having a thickness of about 1 μm is formed and a dicing line region I having a width of about 200 μm in which the surface of the semiconductor substrate 1 is exposed.
An aluminum film 3 having a thickness of about 0.8 μm is formed thereon by sputtering.

次に第1図(b)のように、所望の厚さ及び形状に第
1のフォトレジストパターン4を形成し、これをマスク
としたエッチング法により不要部分のアルミニウム膜3
を除去し、半導体装置に必要な素子用配線を形成する。
この素子用配線は突起電極形成領域IIを含むアルミニウ
ム配線3aとして形成する。また、同時に、ダイシングラ
イン領域Iに電解メッキ用配線3bを形成する。
Next, as shown in FIG. 1B, a first photoresist pattern 4 having a desired thickness and shape is formed, and an unnecessary portion of the aluminum film 3 is formed by etching using the first photoresist pattern 4 as a mask.
Is removed, and element wiring required for the semiconductor device is formed.
This element wiring is formed as an aluminum wiring 3a including the protruding electrode formation region II. At the same time, the wiring 3b for electrolytic plating is formed in the dicing line region I.

次に、第1図(c)のように第1のフォトレジストパ
ターン4を剥離した後、保護膜であるシリコン酸化膜5
を全面に約0.5μmの膜厚で成長させる。次で所望の厚
さ及び形状にパターニングした第2のフォトレジストパ
ターン6をマスクにして突起電極形成領域IIと、アルミ
ニウム配線3aと電解メッキ用配線3bとを接続するための
接続膜形成領域IIIのシリコン酸化膜5をエッチング除
去する。
Next, as shown in FIG. 1C, after the first photoresist pattern 4 is peeled off, a silicon oxide film 5 serving as a protective film is removed.
Is grown on the entire surface with a thickness of about 0.5 μm. Next, using the second photoresist pattern 6 patterned to a desired thickness and shape as a mask, a projection electrode formation region II and a connection film formation region III for connecting the aluminum wiring 3a and the electrolytic plating wiring 3b are formed. The silicon oxide film 5 is removed by etching.

次に第1図(d)のように、第2のフォトレジストパ
ターン6を残したまま、メッキを成長させる際のバリア
膜となる金属膜7を基板表面に被着する。ここで金属膜
7は、金が下層に拡散することを防ぐことを目的とした
膜厚0.1μmの白金膜と、白金膜と下地の密着性を強化
することを目的とした膜厚0.1μmのチタン膜の2層構
造とする。
Next, as shown in FIG. 1 (d), a metal film 7 serving as a barrier film when plating is grown is applied to the substrate surface while the second photoresist pattern 6 is left. Here, the metal film 7 has a thickness of 0.1 μm for the purpose of preventing gold from diffusing into the lower layer, and a thickness of 0.1 μm for the purpose of enhancing the adhesion between the platinum film and the base. It has a two-layer structure of a titanium film.

次に第1図(e)のように、第2のフォトレジストパ
ターン6を剥離することにより、同時に不要部分の金属
膜7をリフトオフ法により除去し、400℃の窒素雰囲気
中で60分間熱処理することにより、突起電極形成領域II
内にバリア膜7aを、また接続膜形成領域IIIに電解メッ
キ用配線の接続膜7bを形成する。したがって、ここでア
ルミニウム配線3aは接続膜7bによって電解メッキ用配線
3bと電気的に接続される。
Next, as shown in FIG. 1 (e), by removing the second photoresist pattern 6, the unnecessary portion of the metal film 7 is simultaneously removed by a lift-off method, and heat-treated in a nitrogen atmosphere at 400 ° C. for 60 minutes. Thus, the projection electrode formation region II
The barrier film 7a is formed therein, and the connection film 7b of the wiring for electrolytic plating is formed in the connection film formation region III. Therefore, the aluminum wiring 3a is now connected to the wiring for electrolytic plating by the connection film 7b.
It is electrically connected to 3b.

次に第1図(f)のように、保護膜であるポリイミド
樹脂8を約3μmの厚さに塗布し、所望の厚さ及び形状
にパターニングした第3のフォトレジストパターン9を
マスクにして突起電極形成領域II及びダイシングライン
領域Iの各ポリイミド樹脂8を除去する。なお、第2図
の平面構造は、この第1図(f)の工程完了状態を示し
ている。
Next, as shown in FIG. 1 (f), a polyimide resin 8 as a protective film is applied to a thickness of about 3 μm, and a projection is formed using a third photoresist pattern 9 patterned to a desired thickness and shape as a mask. The polyimide resin 8 in the electrode forming region II and the dicing line region I is removed. The plan structure of FIG. 2 shows a state where the process of FIG. 1 (f) is completed.

次に第1図(g)のように、基板全体を金メッキ液に
浸漬し、半導体基板1と金メッキ装置側に設置された陽
極電極板間との間に電流を流して、金突起電極10が突起
電極形成領域IIのバリア膜7a上に10〜30μmの厚さに形
成されるまで電解メッキを行う。
Next, as shown in FIG. 1 (g), the entire substrate is immersed in a gold plating solution, and a current flows between the semiconductor substrate 1 and the anode electrode plate provided on the gold plating apparatus side, so that the gold projection electrode 10 is formed. Electroplating is performed until a thickness of 10 to 30 μm is formed on the barrier film 7a in the protruding electrode formation region II.

電解メッキ終了後に、第1図(h)のように第3のフ
ォトレジストパターン9及び金突起電極10をマスクにし
てエッチング法でダイシングライン領域Iのシリコン酸
化膜5及び電解メッキ用配線3bを除去し、ダイシングラ
イン領域Iとアルミニウム配線3aを絶縁分離する。ここ
で、アルミニウム配線3aは、接続膜7bがエッチングのス
トッパーとなるためにエッチングされることはない。
After completion of the electrolytic plating, as shown in FIG. 1 (h), the silicon oxide film 5 and the electrolytic plating wiring 3b in the dicing line region I are removed by an etching method using the third photoresist pattern 9 and the gold bump electrode 10 as a mask. Then, the dicing line region I and the aluminum wiring 3a are insulated and separated. Here, the aluminum wiring 3a is not etched because the connection film 7b serves as an etching stopper.

その後、第3のフォトレジストパターン9を全部剥離
することにより、第1図(i)のように金突起電極10を
有する半導体装置が完成する。
Thereafter, the third photoresist pattern 9 is entirely stripped to complete the semiconductor device having the gold bump electrode 10 as shown in FIG. 1 (i).

このように第1の実施例では、電解メッキ時の電流路
に半導体素子用の配線と同時に形成した電解メッキ用配
線3bを利用しているので、電解メッキ工程の後には、ダ
イシングライン領域Iにおける不要の電解メッキ用配線
3bを除去するだけで良く、しかもこの際アルミニウム配
線3aは接続膜7bで保護されているためエッチングされる
ことはなく、金突起電極10と半導体基板1の密着強度を
保持することができる。
As described above, in the first embodiment, the electrolytic plating wiring 3b formed at the same time as the wiring for the semiconductor element is used for the current path at the time of electrolytic plating. Unnecessary wiring for electrolytic plating
It is only necessary to remove 3b, and at this time, since the aluminum wiring 3a is protected by the connection film 7b, it is not etched and the adhesion strength between the gold bump electrode 10 and the semiconductor substrate 1 can be maintained.

また、最終段階の保護膜に比較的膜厚調整の容易なポ
リイミド樹脂8を用いているので、シリコン酸化膜5と
合わせた保護膜の膜厚を厚くすることができ、メッキの
等方成長による突起電極の肥大化を抑えて半導体装置の
微細化にも有効となる。
Also, since the polyimide resin 8 whose film thickness can be relatively easily adjusted is used for the protective film in the final stage, the film thickness of the protective film combined with the silicon oxide film 5 can be increased, and the plating isotropically grown. It is also effective for miniaturization of the semiconductor device by suppressing the enlargement of the projection electrode.

第3図(a)〜(f)は本発明の第2の実施例を説明
するための製造工程順に示した断面図であり、第1の実
施例と同じ位置で切断した断面図である。
3 (a) to 3 (f) are cross-sectional views shown in the order of manufacturing steps for explaining a second embodiment of the present invention, and are cross-sectional views cut at the same positions as in the first embodiment.

まず第3図(a)に示すように、第1の実施例と同様
にシリコン酸化膜2を除去して半導体基板1の表面を露
呈させたダイシングライン領域Iと、シリコン酸化膜2
が形成された素子領域の全面にアルミニウム膜を被着す
る。次で所望の膜厚及び形状に形成した第1のレジスト
パターン4をマスクにして不要部分のアルミニウム膜を
除去して、突起電極形成領域IIを含むアルミニウム配線
3aと電解メッキ用配線3bを形成する。
First, as shown in FIG. 3A, a dicing line region I in which the surface of the semiconductor substrate 1 is exposed by removing the silicon oxide film 2 in the same manner as in the first embodiment, and a silicon oxide film 2
An aluminum film is deposited on the entire surface of the element region in which is formed. Then, unnecessary portions of the aluminum film are removed by using the first resist pattern 4 having a desired thickness and shape as a mask, and the aluminum wiring including the protruding electrode formation region II is removed.
3a and electrolytic plating wiring 3b are formed.

次に第3図(b)に示すように、第1のフォトレジス
トパターン4を剥離した後、保護膜であるシリコン窒化
膜11を基板全面に0.4〜0.6μmの厚さに成長させ、所望
の膜厚及び形状にパターニングした第2のフォトレジス
トパターン6Aをマスクにして突起電極形成領域II,接続
膜形成領域III及びダイシングライン領域Iのシリコン
窒化膜11を除去する。
Next, as shown in FIG. 3B, after removing the first photoresist pattern 4, a silicon nitride film 11 as a protective film is grown to a thickness of 0.4 to 0.6 μm on the entire surface of the substrate, and Using the second photoresist pattern 6A patterned to a thickness and a shape as a mask, the silicon nitride film 11 in the protruding electrode formation region II, the connection film formation region III, and the dicing line region I is removed.

次に第3図(c)に示すように、第2のフォトレジス
トパターン6Aを剥離し、新たに所望の膜厚及び形状に第
3のフォトレジストパターン9Aを形成し、突起電極形成
領域II及び接続膜形成領域IIIのみを露呈させる。次で
メッキを成長させる際のバリア膜となる金属膜7を基板
表面に被着する。ここで金属膜7は第1の実施例と同様
に、チタン及び白金の2層膜である。
Next, as shown in FIG. 3 (c), the second photoresist pattern 6A is peeled off, and a third photoresist pattern 9A having a desired film thickness and shape is newly formed. Only the connection film formation region III is exposed. Next, a metal film 7 serving as a barrier film when growing the plating is deposited on the substrate surface. Here, the metal film 7 is a two-layer film of titanium and platinum as in the first embodiment.

次に第3図(d)のように、第3のフォトレジストパ
ターン9Aを剥離すると同時に不要部分の金属膜7をリフ
トオフ法で除去し、400℃の窒素雰囲気中で60分間熱処
理を行い、突起電極形成領域II内にバリア膜7aを、接続
膜形成領域III内に接続膜7bを形成する。
Next, as shown in FIG. 3D, the third photoresist pattern 9A is peeled off, and at the same time, unnecessary portions of the metal film 7 are removed by a lift-off method, and a heat treatment is performed for 60 minutes in a nitrogen atmosphere at 400 ° C. The barrier film 7a is formed in the electrode formation region II, and the connection film 7b is formed in the connection film formation region III.

次に第3図(e)のように、基板全体を金メッキ液に
浸漬し、半導体基板1とメッキ装置側に設置された陽極
電極板との間に電流を流して金突起電極10Aが10〜30μ
mに形成されるまで電解メッキをおこなう。
Next, as shown in FIG. 3 (e), the entire substrate is immersed in a gold plating solution, and a current is applied between the semiconductor substrate 1 and the anode electrode plate provided on the plating apparatus side so that the gold projection electrode 10A becomes 10 to 10 μm. 30μ
Electroplating is performed until the thickness of m is formed.

電解メッキ終了後、第1の実施例と同様にしてダイシ
ングライン領域Iの電解メッキ用配線3bを全て除去し、
ダイシングライン領域Iとアルミニウム配線3aを絶縁分
離すれば、第3図(f)のように金突起電極10A及び小
金突起電極10Bを有する半導体装置が完成する。
After the completion of the electrolytic plating, all the electrolytic plating wirings 3b in the dicing line region I are removed in the same manner as in the first embodiment.
If the dicing line region I is insulated and separated from the aluminum wiring 3a, a semiconductor device having the gold projecting electrodes 10A and the small gold projecting electrodes 10B is completed as shown in FIG. 3 (f).

この第2の実施例においても、金突起電極10Aの形成
後に電解メッキ用配線3bを除去する際に、接続膜7bでア
ルミニウム配線3aが保護されているので、アルミニウム
配線3aのサイドエッチングを防止して基板との密着強度
を保持することができる。
Also in the second embodiment, the aluminum wiring 3a is protected by the connection film 7b when the electrolytic plating wiring 3b is removed after the formation of the gold projection electrode 10A, so that side etching of the aluminum wiring 3a is prevented. Thus, the adhesive strength with the substrate can be maintained.

また、この第2の実施例では、第3図(b)の工程で
突起電極形成領域IIのシリコン窒化膜11とともに、ダイ
シングライン領域Iにおけるシリコン窒化膜11を同時に
エッチング除去しているので、電解メッキ用配線3bを除
去してダイシングライン領域Iとアルミニウム配線3aを
絶縁分離する際にシリコン窒化膜11を除去する必要がな
い。このため、電解メッキを行う前にダイシングライン
領域I及び突起電極形成領域II以外をレジスト等でマス
クする必要がなく、セルフアラインによる電解メッキが
できる利点がある。また、この際に同時に形成された小
金突起電極10Bはテープキャリアと半導体装置を圧着ボ
ンディングする際に、テープキャリアのリードが半導体
装置のエッジ部と接触することを防止する役割りもはた
すことができる。
Further, in the second embodiment, since the silicon nitride film 11 in the dicing line region I and the silicon nitride film 11 in the projecting electrode formation region II are simultaneously removed by etching in the step of FIG. It is not necessary to remove the silicon nitride film 11 when removing the plating wiring 3b to insulate and separate the dicing line region I and the aluminum wiring 3a. Therefore, there is no need to mask the area other than the dicing line area I and the projection electrode forming area II with a resist or the like before performing the electrolytic plating, and there is an advantage that the self-aligned electrolytic plating can be performed. In addition, the small gold projection electrode 10B formed at this time can also play a role of preventing the lead of the tape carrier from coming into contact with the edge of the semiconductor device when the tape carrier and the semiconductor device are pressure-bonded. .

尚、上記実施例では突起電極の形成に金メッキを用い
た場合について説明したが、他の金属からなるメッキ法
により突起電極を形成してもよい。
In the above embodiment, the case where gold plating is used to form the protruding electrodes has been described. However, the protruding electrodes may be formed by a plating method using another metal.

〔発明の効果〕〔The invention's effect〕

以上説明した様に本発明は、半導体基板に形成した金
属膜をパターン形成して素子用配線及び電解メッキ用配
線を形成し、突起電極領域及び接続膜形成領域を露出し
た保護膜を形成したのち、これらの領域にバリア膜を形
成し、突起電極形成領域のみあるいは突起電極形成領域
と接続膜形成領域に電解メッキ用配線を電流路として電
解メッキを行い、金属メッキ膜からなる突起電極を形成
し、しかる上で電解メッキ用配線を選択的に除去して、
半導体装置に必要な配線と半導体基板との絶縁分離を行
うことにより、電解メッキ完了後は電解メッキ用配線を
除去するだけでよく、工程は極めて簡単なものとなる。
さらにバリア膜からなる接続膜をストッパーとして用い
ているので、突起電極形成領域の下側にアンダーカット
が発生することを防止して突起電極と基板間の密着強度
を確保することができる効果がある。
As described above, according to the present invention, after a metal film formed on a semiconductor substrate is patterned to form a wiring for an element and a wiring for electrolytic plating, and after forming a protective film exposing a bump electrode region and a connection film forming region, A barrier film is formed in these regions, and electrolytic plating is performed only on the protruding electrode forming region or on the protruding electrode forming region and the connection film forming region using an electrolytic plating wiring as a current path to form a protruding electrode made of a metal plating film. Then, selectively remove the wiring for electrolytic plating,
By performing insulation separation between the wiring required for the semiconductor device and the semiconductor substrate, it is only necessary to remove the wiring for electrolytic plating after the completion of electrolytic plating, and the process becomes extremely simple.
Further, since the connection film made of the barrier film is used as the stopper, it is possible to prevent the occurrence of undercut below the region where the bump electrode is formed and to secure the adhesion strength between the bump electrode and the substrate. .

また、突起電極形成以前に最終段階の保護膜を形成し
ているため、セルフアラインによる電解メッキが可能と
なり、独立したマスク形成工程等を省略して工程の簡易
化を図ることができる。
In addition, since the final protective film is formed before the formation of the protruding electrodes, self-aligned electrolytic plating can be performed, and the process can be simplified by omitting an independent mask forming process and the like.

【図面の簡単な説明】[Brief description of the drawings]

第1図(a)〜(i)は本発明の第1の実施例を説明す
るための工程順に示した断面図、第2図は第1の実施例
の工程途中における平面図、第3図(a)〜(f)は本
発明の第2の実施例を説明するための工程順に示した断
面図である。 1……半導体基板、2……シリコン酸化膜、3……アル
ミニウム膜、3a……アルミニウム配線、3b……電解メッ
キ用配線、4……第1のフォトレジストパターン、5…
…シリコン酸化膜、6,6A……第2のフォトレジストパタ
ーン、7……金属膜、7a……バリア膜、7b……接続膜、
8……ポリイミド樹脂、9,9A……第3のフォトレジスト
パターン、10,10A……金突起電極、10B……小金突起電
極、11……シリコン窒化膜、I……ダイシングライン領
域、II……突起電極形成領域、III……接続膜形成領
域。
1 (a) to 1 (i) are sectional views showing steps in order to explain a first embodiment of the present invention, FIG. 2 is a plan view in the middle of the steps of the first embodiment, FIG. (A)-(f) is sectional drawing shown in order of the process for demonstrating the 2nd Example of this invention. DESCRIPTION OF SYMBOLS 1 ... Semiconductor substrate, 2 ... Silicon oxide film, 3 ... Aluminum film, 3a ... Aluminum wiring, 3b ... Electroplating wiring, 4 ... First photoresist pattern, 5 ...
... silicon oxide film, 6, 6A ... second photoresist pattern, 7 ... metal film, 7a ... barrier film, 7b ... connection film,
8: polyimide resin, 9, 9A: third photoresist pattern, 10, 10A: gold projection electrode, 10B: small gold projection electrode, 11: silicon nitride film, I: dicing line region, II: ... Protrusion electrode formation region, III ... Connection film formation region.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】半導体基板上に配線用金属膜を形成したの
ちパターニングし、素子用配線および電解メッキ用配線
を形成する工程と、全面に保護膜を形成したのちパター
ニングし、前記素子用配線の突起電極形成領域と、前記
素子用配線と電解メッキ用配線とを電気的に接続させる
ための接続膜形成領域の該保護膜を除去する工程と、保
護膜が除去された前記突起電極形成領域および接続膜形
成領域にバリア膜を形成する工程と、バリア膜が形成さ
れた前記突起電極形成領域に電解メッキ法により突起電
極を形成する工程と、突起電極形成後突起電極間の短絡
を解除するために前記電解メッキ用配線を選択的に除去
する工程とを含むことを特徴とする半導体装置の製造方
法。
A step of forming a wiring metal film on a semiconductor substrate and then patterning to form an element wiring and an electrolytic plating wiring; and forming a protective film on the entire surface and then patterning the wiring. A step of removing the protective film in a connection film forming area for electrically connecting the projecting electrode forming area and the element wiring and the electrolytic plating wiring; and forming the projecting electrode forming area in which the protective film has been removed and A step of forming a barrier film in the connection film formation region, a step of forming a protrusion electrode by electrolytic plating in the protrusion electrode formation region in which the barrier film is formed, and a step of removing a short circuit between the protrusion electrodes after the formation of the protrusion electrode. Selectively removing the electrolytic plating wiring.
JP24502388A 1988-09-28 1988-09-28 Method for manufacturing semiconductor device Expired - Fee Related JP2751242B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24502388A JP2751242B2 (en) 1988-09-28 1988-09-28 Method for manufacturing semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24502388A JP2751242B2 (en) 1988-09-28 1988-09-28 Method for manufacturing semiconductor device

Publications (2)

Publication Number Publication Date
JPH0290623A JPH0290623A (en) 1990-03-30
JP2751242B2 true JP2751242B2 (en) 1998-05-18

Family

ID=17127426

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24502388A Expired - Fee Related JP2751242B2 (en) 1988-09-28 1988-09-28 Method for manufacturing semiconductor device

Country Status (1)

Country Link
JP (1) JP2751242B2 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5568214A (en) * 1995-06-01 1996-10-22 Eastman Kodak Company Take-up spool clutch with delayed engagement
JP4630680B2 (en) * 2005-01-31 2011-02-09 キヤノン株式会社 Manufacturing method of semiconductor element and manufacturing method of ink jet recording head
EP1741804B1 (en) * 2005-07-08 2016-04-27 Rohm and Haas Electronic Materials, L.L.C. Electrolytic copper plating method
JP2006295209A (en) * 2006-06-26 2006-10-26 Rohm Co Ltd Semiconductor device

Also Published As

Publication number Publication date
JPH0290623A (en) 1990-03-30

Similar Documents

Publication Publication Date Title
JP2809088B2 (en) Protruding electrode structure of semiconductor device and method for forming the protruding electrode
JP2751242B2 (en) Method for manufacturing semiconductor device
JP2000150518A (en) Manufacture of semiconductor device
JP3523815B2 (en) Semiconductor device
JPH03198342A (en) Manufacture of semiconductor device
JP2748530B2 (en) Method for manufacturing semiconductor device
JPS63122248A (en) Manufacture of semiconductor device
JPH0558653B2 (en)
JP3573894B2 (en) Semiconductor device and manufacturing method thereof
JP2874184B2 (en) Method for manufacturing semiconductor device
JPS6336548A (en) Semiconductor device and manufacture thereof
JPH0485829A (en) Semiconductor device and manufacture thereof
EP0396276A2 (en) Method of manufacturing semiconductor device
JPH03101233A (en) Electrode structure and its manufacture
JPH065609A (en) Bump forming method
JP2621186B2 (en) Method of forming transfer bump
JP2644079B2 (en) Semiconductor integrated circuit
JPH09232321A (en) Bump electrode and manufacture thereof
JP3119352B2 (en) Method for forming plated structure of semiconductor device
JP2985426B2 (en) Semiconductor device and manufacturing method thereof
JPH04307737A (en) Manufacture of semiconductor device
JP3049872B2 (en) Method for manufacturing semiconductor device
JPS63305533A (en) Manufacture of semiconductor device
JPS63124552A (en) Manufacture of semiconductor device
JPS6390156A (en) Manufacture of semiconductor device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees