JP2696661B2 - Stereo signal demodulation circuit and stereo signal demodulation device using the same - Google Patents
Stereo signal demodulation circuit and stereo signal demodulation device using the sameInfo
- Publication number
- JP2696661B2 JP2696661B2 JP5201143A JP20114393A JP2696661B2 JP 2696661 B2 JP2696661 B2 JP 2696661B2 JP 5201143 A JP5201143 A JP 5201143A JP 20114393 A JP20114393 A JP 20114393A JP 2696661 B2 JP2696661 B2 JP 2696661B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- frequency
- oscillation
- circuit
- stereo
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Stereo-Broadcasting Methods (AREA)
Description
【0001】[0001]
【産業上の利用分野】この発明は、ステレオ信号の復調
回路およびステレオ信号復調装置に関し、詳しくは、オ
ーディオ機器や映像機器のFM,AMチューナ等におけ
るステレオ信号の復調回路の外付け部品を無くすことが
でき、IC化に適するステレオ信号の復調回路およびチ
ューナ等のステレオ信号復調装置に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a stereo signal demodulation circuit and a stereo signal demodulation device, and more particularly, to eliminating external components of a stereo signal demodulation circuit in an FM or AM tuner of audio equipment or video equipment. The present invention relates to a stereo signal demodulation circuit and a stereo signal demodulation device such as a tuner suitable for IC integration.
【0002】[0002]
【従来の技術】IC化されたステレオ信号復調回路は、
初期には、コンデンサとコイルあるいはコンデンサと抵
抗による同調回路や発振回路が使用され、例えば、38
kHzの搬送波や19kHzのパイロット信号に同調さ
せて復調に必要な38kHz等の信号を発生していた。
しかし、これは、コンデンサやコイルが外付け部品にな
る上に、同調回路の周波数や発振周波数を前記の周波数
に合わせる調整作業が必要になることから、現在では、
セラミックスや水晶等の振動子を用いた発振回路が使用
されている。その結果、前記の周波数に適合する振動子
をICに外付けするだけでFM復調回路が実現でき、そ
の調整作業が不要になっている。2. Description of the Related Art An integrated stereo signal demodulation circuit is
Initially, a tuning circuit or an oscillation circuit using a capacitor and a coil or a capacitor and a resistor is used.
A signal such as 38 kHz necessary for demodulation was generated by tuning to a carrier wave of kHz or a pilot signal of 19 kHz.
However, this is because, in addition to the capacitors and coils becoming external components, it is necessary to perform adjustment work to adjust the frequency and oscillation frequency of the tuning circuit to the above-mentioned frequency.
An oscillation circuit using a vibrator such as ceramics or quartz crystal is used. As a result, an FM demodulation circuit can be realized only by externally attaching a vibrator suitable for the above-mentioned frequency to the IC, and the adjustment work thereof is not required.
【0003】図5に、この種のセラミックス振動子を用
いた従来のステレオ信号の復調回路の一例を示す。な
お、この種の回路は、特公平1-17603 号,実公昭1-3898
9 号ですでに公知である。ここで、1は位相比較回路
(PC)、2はローパスフィルター(LPF)、3は、
電圧制御発振回路(VCO)であり、ICに外付けされ
るセラミックス振動子3aを介して接続された2つのア
ンプ3b,3cからなる。4,5,6,7は分周回路、
8は、ステレオ受信状態の検出回路であり、位相比較回
路(PC)8aとコンパレータ8bとからなる。8c
は、ステレオインジケータ、9はステレオマルチプレッ
クスデコーダである。FIG. 5 shows an example of a conventional stereo signal demodulation circuit using such a ceramic vibrator. This type of circuit is disclosed in Japanese Patent Publication No. 1-17603,
It is already known in No. 9. Here, 1 is a phase comparison circuit (PC), 2 is a low-pass filter (LPF), and 3 is
It is a voltage controlled oscillation circuit (VCO), and comprises two amplifiers 3b and 3c connected via a ceramic vibrator 3a externally attached to the IC. 4, 5, 6, and 7 are frequency divider circuits,
Reference numeral 8 denotes a stereo reception state detection circuit, which comprises a phase comparison circuit (PC) 8a and a comparator 8b. 8c
Is a stereo indicator, and 9 is a stereo multiplex decoder.
【0004】VCO3におけるアンプ3b,3cの一方
は、例えば、差動アンプにコンデンサを結合したリアク
タンス回路であり、他方が差動アンプによる発振回路で
ある。これによりIC化に適した容量の小さなコンデン
サを使用して発振信号Fを発生する。この発振回路は、
発振ループにセラミックス振動子3aが挿入され、発振
信号Fの周波数がセラミックス振動子3aにより決定さ
れる所定の周波数範囲に維持され安定して発振する。そ
の結果、例えば、456kHzを中心とする比較的狭い
帯域でVCO3が発振し、発振信号Fを出力する。One of the amplifiers 3b and 3c in the VCO 3 is, for example, a reactance circuit obtained by coupling a capacitor to a differential amplifier, and the other is an oscillation circuit formed by a differential amplifier. As a result, the oscillation signal F is generated using a small-capacity capacitor suitable for integration into an IC. This oscillation circuit
The ceramic vibrator 3a is inserted into the oscillation loop, and the frequency of the oscillation signal F is maintained in a predetermined frequency range determined by the ceramic vibrator 3a, and the oscillation is stabilized. As a result, for example, the VCO 3 oscillates in a relatively narrow band around 456 kHz, and outputs an oscillation signal F.
【0005】VCO3と、位相比較回路1、LPF2と
は、いわゆるPLL回路を構成している。発振信号F
は、1/6分周回路4と1/4分周回路5とを経て24
分周され、FM検波信号のうちのパイロット信号の周波
数に対応する19kHzまで落とされて発振信号Dとな
る。位相比較回路1は、発振信号DとFM検波信号Aと
の位相を比較する。なお、FM検波信号Aは、フロント
エンド回路、中間周波増幅回路を経てFM検波回路でF
M検波されたステレオコンポジット信号である。[0005] The VCO 3 and the phase comparison circuit 1 and the LPF 2 constitute a so-called PLL circuit. Oscillation signal F
Is passed through a 1/6 frequency dividing circuit 4 and a 1/4 frequency dividing circuit 5,
The frequency is divided and reduced to 19 kHz corresponding to the frequency of the pilot signal in the FM detection signal, and becomes an oscillation signal D. The phase comparison circuit 1 compares the phase of the oscillation signal D with the phase of the FM detection signal A. Note that the FM detection signal A passes through a front-end circuit and an intermediate frequency amplifier circuit, and is output to the FM detection circuit by the FM detection circuit.
It is an M-detected stereo composite signal.
【0006】信号Dと信号Aの位相を比較することによ
り得られた位相比較回路1の出力(電圧信号)は、LP
F2に加えられ、低域成分が取り出される。それは、信
号Dと信号Aの位相の誤差を示す誤差電圧信号Eとして
VCO3に加えられ、これによりVCO3の発振周波数
が制御される。このとき、制御電圧信号Eにより誤差が
無くなるような方向にVCO3の発振周波数が、LPF
2の特性に応じた変化速度で変化して、発振信号Dの位
相がFM検波信号Aの位相(そのうちの中心周波数19
kHzの信号)にロックされる。いわゆるPLL制御が
行われる。その結果、FM検波信号A(そのうち中心周
波数19kHzの信号)の位相に追従する位相の発振信
号F(中心周波数456kHz)が生成される。The output (voltage signal) of the phase comparison circuit 1 obtained by comparing the phases of the signal D and the signal A is LP
It is added to F2, and the low-frequency component is extracted. It is applied to the VCO 3 as an error voltage signal E indicating the phase error between the signal D and the signal A, whereby the oscillation frequency of the VCO 3 is controlled. At this time, the oscillating frequency of the VCO 3 is set to the LPF in such a direction that the error is eliminated by the control voltage signal E.
2, the phase of the oscillation signal D is changed to the phase of the FM detection signal A (of which the center frequency is 19).
(kHz signal). So-called PLL control is performed. As a result, an oscillation signal F (center frequency: 456 kHz) having a phase following the phase of the FM detection signal A (of which a signal having a center frequency of 19 kHz) is generated.
【0007】分周回路4は、発振信号Fを6分周して発
振信号Gを発生するが、この信号Gは、1/4分周回路
5のほかに1/2分周回路6に加えられ、ここで2分周
されて中心周波数が38kHzの信号になる。この信号
は、マルチプレックス信号Bとしてステレオ信号を復調
するためにステレオマルチプレックスデコーダ9に加え
られ、さらに、1/2分周回路7にも加えられる。1/
2分周回路7は、信号Bをさらに2分周して、中心周波
数19kHzのステレオ状態を検出するための信号Cに
する。そこで、信号B,Cは互いに同期しており、しか
も、FM検波信号Aに対してPLL制御によりその位相
が揃うように追従する。なお、通常、1/2分周回路6
は、1/4分周回路5とは90°異なる位相で分周を行
うので、信号Cは発振信号Dに対して位相が90°異な
っている。The frequency dividing circuit 4 divides the frequency of the oscillation signal F by 6 to generate an oscillation signal G. This signal G is added to the 1/2 frequency dividing circuit 6 in addition to the 1/4 frequency dividing circuit 5. Here, the signal is frequency-divided by 2 to become a signal having a center frequency of 38 kHz. This signal is applied to a stereo multiplex decoder 9 for demodulating a stereo signal as a multiplex signal B, and further applied to a 1/2 frequency divider 7. 1 /
The divide-by-2 circuit 7 further divides the signal B by 2 to obtain a signal C for detecting a stereo state having a center frequency of 19 kHz. Therefore, the signals B and C are synchronized with each other, and follow the FM detection signal A by PLL control so that their phases are aligned. Normally, the 1/2 frequency dividing circuit 6
Performs frequency division with a phase that is 90 ° different from that of the 4 frequency divider circuit 5, so that the signal C has a phase difference of 90 ° with respect to the oscillation signal D.
【0008】ステレオマルチプレックスデコーダ9は、
掛け算回路を主体とする回路であり、FM検波信号Aに
マルチプレックス信号Bを乗ずることによりステレオ信
号の音声信号(L,R)を生成する。そして、PLL制
御によりマルチプレックス信号Bの位相がFM検波信号
Aの位相に追従し、これらの間で位相が一致(ロック)
している状態のときに、良好なステレオ信号の復調がで
きる。[0008] The stereo multiplex decoder 9 comprises:
This is a circuit mainly composed of a multiplying circuit, and generates an audio signal (L, R) of a stereo signal by multiplying an FM detection signal A by a multiplex signal B. Then, the phase of the multiplex signal B follows the phase of the FM detection signal A by the PLL control, and the phases match (lock).
In this state, a good stereo signal can be demodulated.
【0009】ステレオ検出回路8は、FM検波信号Aと
信号Cとの位相が90°を維持しているか否かに応じ
て、ステレオインジケータ8を点滅させる。すなわち、
FM検波信号Aと信号Cの位相が正確に90°の差があ
るときには、所定の電圧が発生するので、そのレベルが
コンパレータ8bの基準レベルを越えるので、これによ
りコンパレータ8bが出力を発生してステレオインジケ
ータ8を点灯する。放送局から送信されたFM送信信号
の受信状態が良いときには、ステレオインジケータ8が
点灯し、受信状態が悪いときには、これら信号A,Cの
位相差の関係が保持されないのでステレオインジケータ
8が消灯する。The stereo detection circuit 8 blinks the stereo indicator 8 according to whether or not the phase of the FM detection signal A and the signal C is maintained at 90 °. That is,
When the phase between the FM detection signal A and the signal C is exactly 90 °, a predetermined voltage is generated, and the level exceeds the reference level of the comparator 8b. The stereo indicator 8 is turned on. When the receiving state of the FM transmission signal transmitted from the broadcasting station is good, the stereo indicator 8 is turned on. When the receiving state is bad, the stereo indicator 8 is turned off because the relationship between the phase differences between the signals A and C is not maintained.
【0010】[0010]
【発明が解決しようとする課題】さて、このような従来
のステレオ信号の復調回路では、VCO3にセラミック
スや水晶等の振動子を使用する。この振動子の固有振動
数は予め決まっている。例えば、上述のセラミックス振
動子を採用した場合では、中心周波数19kHzの検波
出力信号に対して発振回路の発振周波数は、その24倍
の中心周波数456kHzのものである。ここに、高い
周波数を用い、分周するのは、使用振動子が小さくて済
み、安価であるからである。In such a conventional stereo signal demodulation circuit, a vibrator such as ceramics or crystal is used for the VCO 3. The natural frequency of this vibrator is predetermined. For example, when the above-described ceramic vibrator is employed, the oscillation frequency of the oscillation circuit is 456 kHz, which is 24 times the detection output signal having the center frequency of 19 kHz. Here, the reason why the frequency is divided by using a high frequency is that the vibrator to be used can be small and inexpensive.
【0011】しかし、必要な周波数の信号を得るまでに
は何回も分周する必要がある。ステレオ信号の復調回路
をIC化した場合には、分周回路の占めるチップ面積が
大きくなる。チップ面積の増大は、ウエハー当たりのチ
ップ収量や歩留りを低下させ、ICの生産コストを上昇
させる。しかも、振動子を外付けしなければならないの
で、経年変化による影響で、機器の性能の悪化を招く。
また、振動子は、抵抗やコンデンサ、コイル等の他の電
子部品よりは高価な外付け部品になる。一方、外付け部
品に抵抗やコンデンサ、コイル等を使用すれば、人手に
よる調整作業が入り、かえって製造効率が低下し、温度
依存性と経年変化がある。その上、製品の品質もばらつ
き、製造コストも増加する。However, it is necessary to perform frequency division many times before obtaining a signal of a required frequency. If the stereo signal demodulation circuit is formed as an IC, the chip area occupied by the frequency dividing circuit increases. Increasing the chip area decreases the chip yield per wafer and yield, and increases the IC production cost. In addition, since the vibrator must be externally mounted, the performance of the device is deteriorated due to aging.
Further, the vibrator is an external component that is more expensive than other electronic components such as a resistor, a capacitor, and a coil. On the other hand, if a resistor, a capacitor, a coil, or the like is used as an external component, manual adjustment work is required, and the manufacturing efficiency is rather reduced, and there is temperature dependency and aging. In addition, the quality of the products varies and the manufacturing costs increase.
【0012】この発明の目的は、振動子等の外付け部品
がなく、手作業による調整が不要で回路規模が小さく、
経年変化の少ないIC化に適したステレオ信号の復調回
路を提供することにある。この発明の他の目的は、振動
子等の外付け部品がなく、手作業による調整が不要なス
テレオ信号の復調回路を有するIC化に適したチューナ
等のステレオ信号復調装置を提供することにある。An object of the present invention is to eliminate the need for external components such as a vibrator, to eliminate the need for manual adjustment, to reduce the circuit scale,
It is an object of the present invention to provide a stereo signal demodulation circuit suitable for an IC which is less likely to change over time. Another object of the present invention is to provide a stereo signal demodulation device such as a tuner suitable for IC integration having a stereo signal demodulation circuit that does not require external components such as a vibrator and does not require manual adjustment. .
【0013】[0013]
【課題を解決するための手段】このような目的を達成す
るこの発明のステレオ信号の復調回路およびステレオ信
号復調装置の特徴は、第1の発振信号とこの第1の発振
信号に対して90°の位相差を持つ第2の発振信号とを
発生するVCOを有するPLL回路を用いてステレオ信
号の復調をするものであって、前記VCOが、入力に対
して出力の位相が90°異なる信号を出力する第1およ
び第2のアンプと、入力に対して出力の位相が180°
異なる信号を出力する第3のアンプとを接続し、これら
の回路により入力信号に対して360°ずらせた出力信
号を発生させ、これを入力側にフィードバックして発振
するものであって、前記第1および第2のアンプの動作
電流が、VCOの発振周波数を制御するために前記PL
L回路において発生する制御電圧信号に応じて制御さ
れ、前記第1および前記第2のアンプの出力のいずれか
一方から前記第1の発振信号が取り出され、前記第1お
よび前記第2のアンプの入力および出力のいずれかから
前記第2の発振信号が取り出されるものである。なお、
第1,第2のアンプの具体的なものとしては、いわゆる
可変gm アンプ(gm は相互コンダクタンス)とコンデ
ンサとによりアクティブな積分回路を構成し、第1、第
2のアンプを従属接続し、前記のコンデンサを充放電さ
せる電流量を制御することで発振周波数を変えるもので
ある。A feature of the stereo signal demodulating circuit and the stereo signal demodulating apparatus of the present invention that achieves the above object is that the first oscillating signal and the first oscillating signal are at 90 ° to each other. Demodulating a stereo signal using a PLL circuit having a VCO that generates a second oscillation signal having a phase difference of The output first and second amplifiers and the output phase is 180 ° with respect to the input.
A third amplifier that outputs a different signal is connected, an output signal shifted by 360 ° from the input signal is generated by these circuits, and the output signal is fed back to the input side to oscillate. The operating current of the first and second amplifiers is controlled by the PL to control the oscillation frequency of the VCO.
The first oscillation signal is taken out from one of the outputs of the first and second amplifiers, and is controlled in accordance with a control voltage signal generated in the L circuit, and is output from the first and second amplifiers. The second oscillation signal is extracted from one of an input and an output. In addition,
As a concrete example of the first and second amplifiers, an active integrating circuit is constituted by a so-called variable gm amplifier (gm is a mutual conductance) and a capacitor, and the first and second amplifiers are connected in cascade. The oscillation frequency is changed by controlling the amount of current for charging and discharging the capacitor.
【0014】[0014]
【作用】このような構成のステレオ信号の復調回路およ
びステレオ信号復調装置では、入力に対して出力の位相
が90°、90°、180°相違する3つのアンプを接
続してVCOを構成し、PLL回路において発生する、
VCOを制御するための制御電圧信号により前記アンプ
の動作電流を制御してVCOの発振周波数を制御するよ
うにしているので、同調回路を手作業で調整したり、外
部に発振素子を取付たりする必要がない。しかも、アン
プの動作電流を制御するので発振信号の電流レベルが小
さくても発振状態が安定する。その結果、FM検波信号
のパイロット信号の周波数と同等の低い周波数の発振信
号を容易に得ることができる。In the stereo signal demodulation circuit and the stereo signal demodulation device having such a configuration, a VCO is formed by connecting three amplifiers whose output phases differ from the input by 90 °, 90 °, and 180 °. Generated in the PLL circuit,
Since the operating current of the amplifier is controlled by the control voltage signal for controlling the VCO to control the oscillation frequency of the VCO, the tuning circuit is manually adjusted or an oscillation element is externally mounted. No need. Moreover, since the operating current of the amplifier is controlled, the oscillation state is stabilized even if the current level of the oscillation signal is small. As a result, it is possible to easily obtain an oscillation signal having a low frequency equivalent to the frequency of the pilot signal of the FM detection signal.
【0015】しかも、90°位相の異なる2つの発振信
号が1つのVCOから同時に得られるので、90°位相
の異なる信号を発生させる回路を特別に設けなくても済
み、回路規模を低減できる。また、発振素子を用いない
ので、振動子等の外付け部品が不要でかつ手作業による
調整が不要になる。Moreover, since two oscillation signals having 90 ° phase differences can be obtained simultaneously from one VCO, there is no need to provide a circuit for generating signals having 90 ° phase differences, and the circuit scale can be reduced. In addition, since no oscillation element is used, external parts such as a vibrator are not required and manual adjustment is not required.
【0016】[0016]
【実施例】図1に示すステレオ信号復調回路10は、図
5に示した従来例のステレオ信号復調回路のVCOに換
えて、可変gm アンプで構成されるVCO30と、この
VCO30の発振中心周波数を決定する動作電流を設定
する電流値調整回路30iとを備えている。このVCO
30は、パイロット信号に対応する19kHzの周波数
で、位相が90°相違する2つの信号をこれのみで発生
する。分周は行わない。これによりいくつもの分周回路
が不要になる。また、ステレオ音声信号をデコードする
ための38kHzの信号を発生するために、前記の2つ
の信号を掛ける掛け算回路31が設けられている。その
他のものについては、図5に示す回路と同様であるの
で、それらについては同一の符号で示し説明を割愛す
る。なお、図3にはVCO30の具体的な回路の一例を
示す。DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS A stereo signal demodulation circuit 10 shown in FIG. 1 has a VCO 30 composed of a variable gm amplifier and an oscillation center frequency of this VCO 30 in place of the VCO of the conventional stereo signal demodulation circuit shown in FIG. A current value adjusting circuit 30i for setting an operating current to be determined. This VCO
Numeral 30 is a frequency of 19 kHz corresponding to the pilot signal, and generates only two signals having a phase difference of 90 °. No division is performed. This eliminates the need for several frequency dividers. Further, a multiplying circuit 31 for multiplying the two signals is provided to generate a 38 kHz signal for decoding a stereo audio signal. The other components are the same as those of the circuit shown in FIG. 5, and therefore, are denoted by the same reference numerals and description thereof is omitted. FIG. 3 shows an example of a specific circuit of the VCO 30.
【0017】VCO30は、電圧−電流変換回路(V/
I)30aと、充放電回路30b、充放電回路30c、
反転アンプ30dとで構成されている。充放電回路30
b,30cは、それぞれ可変gm アンプとコンデンサと
からなるアクティブな積分回路であって、コンデンサ
(図3のコンデンサ30f,30h参照)の電荷を充放
電する。電流値調整回路30i は、前記可変gm アンプ
のgm 値を設定するものであり、これによりVCO30
発振周波数を所定の中心周波数にする充放電電流値が決
定される。The VCO 30 has a voltage-current conversion circuit (V / current
I) 30a, charge / discharge circuit 30b, charge / discharge circuit 30c,
And an inverting amplifier 30d. Charge / discharge circuit 30
Reference numerals b and 30c denote active integration circuits each comprising a variable gm amplifier and a capacitor, and charge and discharge a capacitor (see capacitors 30f and 30h in FIG. 3). The current value adjusting circuit 30i sets the gm value of the variable gm amplifier.
A charge / discharge current value for setting the oscillation frequency to a predetermined center frequency is determined.
【0018】充放電回路30bは、図3においては、可
変gm アンプ30e、コンデンサ30f、そして次段に
接続するためと信号出力のためのバッファアンプ302
とで構成されている。充放電回路30cは、可変gm ア
ンプ30g、コンデンサ30h、そして前記と同様なバ
ッファアンプとで構成されている。充放電回路30bと
30cとは同様な構成であるので、充放電回路30cの
構成についての説明は、充放電回路30bを例にして説
明し、30cについては割愛する。図3に示すように、
IC化に適した可変gm アンプとしては、通常、2段接
続の差動アンプ300,301で構成されている。ここ
では、後段のアンプ301の出力側と電源ラインVcc
(接地ラインでも可)との間に充放電用のコンデンサが
挿入されている。これにより、可変gm アンプ30b
は、そのgm 値で決定される能動抵抗を介してコンデン
サを充放電するアクティブな積分回路になっている。In FIG. 3, the charge / discharge circuit 30b comprises a variable gm amplifier 30e, a capacitor 30f, and a buffer amplifier 302 for connection to the next stage and for signal output.
It is composed of The charge / discharge circuit 30c includes a variable gm amplifier 30g, a capacitor 30h, and a buffer amplifier similar to the above. Since the charge / discharge circuits 30b and 30c have the same configuration, the description of the configuration of the charge / discharge circuit 30c will be given by taking the charge / discharge circuit 30b as an example, and the description of 30c will be omitted. As shown in FIG.
A variable gm amplifier suitable for IC integration is usually constituted by two-stage connected differential amplifiers 300 and 301. Here, the output side of the amplifier 301 in the subsequent stage and the power supply line Vcc
(Also a ground line is acceptable.) A charging / discharging capacitor is inserted between the charging and discharging capacitors. Thereby, the variable gm amplifier 30b
Is an active integrating circuit that charges and discharges a capacitor through an active resistor determined by its gm value.
【0019】初段の差動アンプ300は、差動トランジ
スタのエミッタにエミッタ抵抗Reが挿入された電圧−
電流変換回路になっていて、次段の差動アンプ301
は、初段の出力を増幅する。この可変gm アンプの利得
gm は、次段の差動アンプの電流源Ib に流れる電流値
と初段の差動アンプの電流源に流れる電流値Ia との比
と初段のアンプのエミッタ抵抗Reの抵抗値によって決
定される。The first-stage differential amplifier 300 has a voltage-
It is a current conversion circuit, and the next-stage differential amplifier 301
Amplifies the output of the first stage. The gain gm of the variable gm amplifier is determined by the ratio of the current flowing through the current source Ib of the next-stage differential amplifier to the current Ia flowing through the current source of the first-stage differential amplifier, and the resistance of the emitter resistance Re of the first-stage amplifier. Determined by value.
【0020】そこで、2つの電流源の電流値を設定する
ことでアンプのgm が変化し、これにより出力インピー
ダンスが変わる。その結果として充放電の時定数が変わ
る。このような可変gm アンプ30e,30gをアンプ
302を介して従属接続して入出力の位相をそれぞれで
90°、合計で180°位相をずらせる。さらに反転ア
ンプ30dで入出力の180°ずらせることで、入力信
号に対して出力信号の位相を360°ずらせてポジティ
ブフィードバックループを作り、いわゆる抵抗値が可変
のCR発振回路を構成する。Therefore, the gm of the amplifier is changed by setting the current values of the two current sources, thereby changing the output impedance. As a result, the time constant of charging and discharging changes. The variable gm amplifiers 30e and 30g are cascaded through the amplifier 302 to shift the phases of input and output by 90 ° and 180 ° in total. Further, by shifting the input and output by 180 ° by the inverting amplifier 30d, the phase of the output signal is shifted by 360 ° with respect to the input signal to form a positive feedback loop, and a so-called CR oscillation circuit having a variable resistance value is formed.
【0021】図3の30aは、電圧−電流変換回路の具
体例であり、30i は、電流値調整回路の具体例であ
る。30jは、電圧−電流変換回路30aが発生する制
御電流値を決める抵抗値を選択する抵抗回路であって、
複数の抵抗からなり、決定された制御電流値によりVC
O30の発振周波数を中心周波数に設定するための可変
gm アンプのgm 値が決定される。30kは温度補償回
路の具体例である。In FIG. 3, 30a is a specific example of the voltage-current conversion circuit, and 30i is a specific example of the current value adjusting circuit. 30j is a resistance circuit for selecting a resistance value that determines a control current value generated by the voltage-current conversion circuit 30a,
It is composed of a plurality of resistors, and VC is determined by the determined control current value.
The gm value of the variable gm amplifier for setting the oscillation frequency of O30 to the center frequency is determined. 30k is a specific example of a temperature compensation circuit.
【0022】電圧−電流変換回路30aは、信号Aと信
号Dとの位相差に応じた電圧値を電流値に変換して可変
gm アンプ30eの初段アンプ300の電流源の電流値
Iaと可変gm アンプ30gの同様な電流源の電流値と
を決定する。これにより発振周波数を信号Aの位相に一
致するように制御する。なお、電流値Ia は、電流値調
整回路30i の調整対象にもなっている。そこで、電圧
−電流変換回路30aの出力は、電流値調整回路30i
の回路のカレントミラー303の出力側のトランジスタ
を介して出力される。The voltage-current conversion circuit 30a converts a voltage value corresponding to the phase difference between the signal A and the signal D into a current value and converts the current value Ia and the variable gm of the current source of the first stage amplifier 300 of the variable gm amplifier 30e. The current value of a similar current source of the amplifier 30g is determined. Thereby, the oscillation frequency is controlled to match the phase of the signal A. Note that the current value Ia is also an adjustment target of the current value adjustment circuit 30i. Therefore, the output of the voltage-current conversion circuit 30a is output from the current value adjustment circuit 30i.
Is output via the transistor on the output side of the current mirror 303 of the circuit of FIG.
【0023】電流値調整回路30i は、抵抗回路30j
の選択された抵抗値によって決定される電流値をカレン
トミラー303を介して制御電流Iとして初段アンプ3
00の電流源に加え、この電流源の電流値Ia を所定値
に設定する。また、この回路30i は、次段アンプ30
1の電流源の制御電流に対しては、温度補償回路30k
を介して安定化させた電流をカレントミラー304を介
して制御電流Jとして加える。これにより次段アンプ3
01の電流源の電流値Ibが一定値になるように制御す
る。なお、電流値調整回路30i は、可変gm アンプ3
0gに対しても同様に制御電流I,Jを送出する。The current value adjusting circuit 30i includes a resistor circuit 30j
The current value determined by the selected resistance value of the first stage amplifier 3 is set as the control current I via the current mirror 303.
In addition to the current source 00, the current value Ia of this current source is set to a predetermined value. This circuit 30i is connected to the next stage amplifier 30.
Temperature control circuit 30k for the control current of the first current source.
Is added as a control current J via the current mirror 304. This allows the next stage amplifier 3
01 is controlled so that the current value Ib of the current source becomes constant. It should be noted that the current value adjusting circuit 30i includes the variable gm amplifier 3
Similarly, control currents I and J are sent to 0 g.
【0024】次にその動作を説明すると、反転アンプ3
0d、充放電回路30b,充放電回路30cは、この順
に一巡して接続されて、発振ループを形成する。充放電
回路30bは、反転アンプ30dにより入力信号が反転
された反転電圧信号を可変gm アンプ30eの入力電圧
信号として受け、アンプ30eが入力電圧を充放電電流
に変換する。コンデンサ30fは、その充放電電流によ
り充放電されて充放電電圧信号(C)を発生する。この
充放電により、充放電電圧信号(C)の位相は、前記の
反転電圧信号から90°遅れる。Next, the operation will be described.
0d, the charge / discharge circuit 30b, and the charge / discharge circuit 30c are connected in a loop in this order to form an oscillation loop. The charging / discharging circuit 30b receives an inverted voltage signal whose input signal is inverted by the inverting amplifier 30d as an input voltage signal of the variable gm amplifier 30e, and the amplifier 30e converts the input voltage into a charging / discharging current. The capacitor 30f is charged / discharged by the charge / discharge current to generate a charge / discharge voltage signal (C). Due to this charge / discharge, the phase of the charge / discharge voltage signal (C) is delayed by 90 ° from the inverted voltage signal.
【0025】充放電回路30cも、全く同様の構成であ
り、充放電電圧信号(C)を受けて、さらに90°位相
が遅れた充放電電圧信号(D)を発生する。この充放電
電圧信号(D)が反転アンプ30dにより反転されて、
さらに180°位相が遅れて前記の反転電圧信号にな
る。こうして一巡した反転電圧信号はその位相が360
°回っており、一巡前の反転電圧信号が繰り替えされた
ことになる。そこで、この発振ループは継続して発振す
る。なお、このとき発振信号が出力側からの影響を受け
ないように、充放電電圧が直接そのまま出力されるので
はなくて、一旦トランジスタ302を介することで発振
信号C,Dが生成される。The charge / discharge circuit 30c has exactly the same configuration and receives the charge / discharge voltage signal (C) and generates a charge / discharge voltage signal (D) further delayed by 90 ° in phase. This charge / discharge voltage signal (D) is inverted by the inverting amplifier 30d,
The phase is further delayed by 180 ° to become the above-mentioned inverted voltage signal. The phase of the inverted voltage signal thus circled is 360
°, which means that the inverted voltage signal one cycle before has been repeated. Therefore, this oscillation loop oscillates continuously. At this time, the charge / discharge voltage is not directly output as it is so that the oscillation signals C and D are generated once through the transistor 302 so that the oscillation signal is not affected by the output side.
【0026】さて、このときのVCO30の発振周波数
は、コンデンサに対する充放電電流により決定される。
この充放電電流は、電圧−電流変換回路30を介して加
えられる電流値により可変gm アンプ30e,30gの
初段アンプの電流源の電流値がそれぞれ制御されること
で変化する。そこで、VCO30の発振中心周波数は、
電流値調整回路30i の電流値Iによって初段アンプ3
00の電流源の電流値Ia をあらかじめ決めらた基準値
に設定することによりなされる。The oscillation frequency of the VCO 30 at this time is determined by the charge / discharge current for the capacitor.
The charge / discharge current changes by controlling the current values of the current sources of the first stage amplifiers of the variable gm amplifiers 30e and 30g by the current value applied via the voltage-current conversion circuit 30. Therefore, the oscillation center frequency of the VCO 30 is
The first stage amplifier 3 is controlled by the current value I of the current value adjusting circuit 30i.
This is done by setting the current value Ia of the current source 00 to a predetermined reference value.
【0027】ここでの充放電電流は、差動トランジスタ
の差動信号として生成され、それが下流の電流源の電流
値で制御される。そこで、充放電電流が微小な電流であ
っても、その電流値の制御は安定している。したがっ
て、コンデンサ30f,30hの容量が小さなものであ
っても、充放電時定数を大きな値に維持することができ
る。コンデンサの容量が小さければ、さしたるチップ面
積の増大を招くことはない。コンデンサをIC内に作り
込むことができる。しかも、発振信号は高調波を含まな
いsin 、cos 等の調和関数の信号波形となるので、ノイ
ズを発生することも少ない。The charging / discharging current is generated as a differential signal of a differential transistor, and is controlled by a current value of a downstream current source. Thus, even if the charging / discharging current is very small, the control of the current value is stable. Therefore, even if the capacitances of the capacitors 30f and 30h are small, the charge / discharge time constant can be maintained at a large value. If the capacitance of the capacitor is small, no significant increase in chip area is caused. Capacitors can be built into the IC. In addition, since the oscillation signal has a signal waveform of a harmonic function such as sin and cos that does not include harmonics, noise is less generated.
【0028】もっとも、アンプ30e,30gやコンデ
ンサ30f,30hは、製造状態等に起因して発生する
増幅率や容量についての個々のばらつきを無視すること
はできない。そこで、このまま単純に全回路をIC化し
たのでは、制御電圧Eとして同一の電圧が与えられた場
合であっても、ICごとにその発振周波数が大きくばら
ついてしまう。しかし、この回路は、前述したごとく差
動アンプの電流源の電流値を決定すれば、中心周波数を
設定できる。However, in the amplifiers 30e and 30g and the capacitors 30f and 30h, it is not possible to disregard individual variations in amplification factors and capacitances that occur due to manufacturing conditions and the like. Therefore, if all circuits are simply made into ICs as they are, even if the same voltage is applied as the control voltage E, the oscillation frequency of each IC greatly varies. However, in this circuit, the center frequency can be set by determining the current value of the current source of the differential amplifier as described above.
【0029】発振周波数は、可変gm アンプの電流源の
電流比で決定されるので、電流値調整回路30iにより
次段アンプ301の電流源の電流値Ib をあらかじめあ
る程度の一定値にしておく。このことで、発振中心周波
数fo のばらつきの範囲をあらかじめ小さく抑えてお
く。このようにすれば、電流値調整回路30iで調整す
る初段アンプ300の電流源の電流値Ia の制御範囲も
小さくなる。言い換えれば、動作電流値Ia を決定する
抵抗回路30jの抵抗値の範囲を小さくすることができ
る。Since the oscillation frequency is determined by the current ratio of the current source of the variable gm amplifier, the current value Ib of the current source of the next-stage amplifier 301 is set to a certain constant value in advance by the current value adjusting circuit 30i. Thus, the range of variation of the oscillation center frequency fo is suppressed in advance. By doing so, the control range of the current value Ia of the current source of the first-stage amplifier 300 adjusted by the current value adjusting circuit 30i also becomes smaller. In other words, the range of the resistance value of the resistance circuit 30j that determines the operating current value Ia can be reduced.
【0030】このようにすれば、IC化した抵抗のトリ
ミングで対応することが可能になる。トリミングして選
択する抵抗の範囲も狭くできる。抵抗回路30jは、例
えば、4つの抵抗が並列接続されたものであり、それぞ
れの抵抗の抵抗値は1,2,4,8の比率の抵抗値にな
っている。これらの抵抗を接続する配線のあるものをレ
ーザトリミング装置等で切断し、残った抵抗の組み合わ
せで、15種類、合計で16種類の抵抗値が選択ができ
る。そして、この抵抗回路30jの抵抗値によって可変
gm アンプ30e,30gの動作電流、言い換えればコ
ンデンサに対する充放電電流が決定できる。なお、図3
の回路では、制御電圧Eが変換された制御電流H分があ
るので、この調整電流分だけ差し引かれて、最終的な制
御電流Iとされる。この制御電流Iに従って決定される
アンプ30e,30gの動作電流が発振中心周波数に対
応するものになる。In this way, it is possible to cope with the problem by trimming the resistor formed into an IC. The range of resistors to be selected by trimming can be narrowed. The resistance circuit 30j is, for example, a circuit in which four resistors are connected in parallel, and the resistance values of the respective resistors are resistance values in a ratio of 1, 2, 4, and 8. Some of the wirings for connecting these resistors are cut by a laser trimming device or the like, and a total of 16 types of resistance values can be selected from 15 types of remaining resistance combinations. The operating current of the variable gm amplifiers 30e and 30g, that is, the charging / discharging current for the capacitor, can be determined by the resistance value of the resistor circuit 30j. Note that FIG.
Since there is a control current H obtained by converting the control voltage E in the circuit of (1), the control current I is subtracted by the adjustment current to obtain a final control current I. The operating current of the amplifiers 30e and 30g determined according to the control current I corresponds to the oscillation center frequency.
【0031】ところで、レーザトリミング装置等による
抵抗の選択は、今では自動的に行うことができ、図1に
示すステレオ信号復調回路では、出力信号の周波数を検
出してその値から抵抗回路30jの抵抗を選択すること
はできる。これは調整ではなく、レーザトリミング装置
等による自動的な抵抗の選択である。例えば、ICのプ
ローブテストの段階において、制御電圧Eとして基準の
電圧を与えて、信号C等の発振周波数を測定する。そし
て、その発振周波数が基準の発振周波数から遷移してい
る程度に応じて、その遷移を最もよく相殺する抵抗回路
30jの抵抗値をレーザトリミングによって選択すれば
よい。By the way, the selection of the resistor by the laser trimming device or the like can now be automatically performed. In the stereo signal demodulation circuit shown in FIG. 1, the frequency of the output signal is detected and the value of the resistor circuit 30j is detected from the detected value. You can choose the resistance. This is not an adjustment but an automatic selection of the resistance by a laser trimming device or the like. For example, in an IC probe test stage, a reference voltage is applied as the control voltage E, and the oscillation frequency of the signal C or the like is measured. Then, in accordance with the degree to which the oscillation frequency has shifted from the reference oscillation frequency, the resistance value of the resistor circuit 30j that best offsets the shift may be selected by laser trimming.
【0032】このようにしてICの製造段階で予め調整
されたVCO30は、その発振周波数等の特性のばらつ
きや変動が極めて少なく、安定した発振動作をする。そ
して、所定の制御電圧Eが入力されると、何らの調整を
することもなく、それに対応した所定の発振周波数の発
振信号C,Dが出力される。このVCO30をICに内
蔵した場合、外付けの調整回路等が不要になり、機器に
組み込んでからの調整も不要である。The VCO 30 adjusted in advance in the manufacturing stage of the IC as described above has a very small variation and variation in characteristics such as the oscillation frequency, and performs a stable oscillation operation. When the predetermined control voltage E is input, the oscillation signals C and D having the predetermined oscillation frequency corresponding to the input are output without any adjustment. When the VCO 30 is built in an IC, an external adjustment circuit or the like is not required, and adjustment after being incorporated in the device is also unnecessary.
【0033】なお、このVCO30における前記の抵抗
回路の構成は、一例であり、必要とされる精度に応じて
抵抗の数を増やしてもよいし、同一抵抗値の抵抗を複数
設けてもよい。また、抵抗の接続は、直列接続を併用し
た構成であってもよい。さらに、図3では、電流値調整
回路30iの一部として温度補償回路30kも設けられ
ている。これにより、制御電流Ib についてばかりでな
く、制御対象でない定電流源への信号Iについても温度
補償がなされて、温度特性の一層の向上も図られる。The configuration of the resistor circuit in the VCO 30 is an example, and the number of resistors may be increased according to the required accuracy, or a plurality of resistors having the same resistance value may be provided. In addition, the connection of the resistors may be a configuration using a series connection. Further, in FIG. 3, a temperature compensation circuit 30k is provided as a part of the current value adjustment circuit 30i. As a result, not only the control current Ib but also the signal I to the constant current source which is not controlled is temperature-compensated, and the temperature characteristics are further improved.
【0034】さて、VCO30は、上述した如く低い周
波数で発振するので、図1にみるように、FM検波信号
Aに含まれるパイロット信号と同じ19kHzの中心周
波数で発振させることができ、sin 波形を有する2つの
発振信号C,Dを発生する。発振信号C,Dは、乗算回
路31に送出されて掛け合わされる。これらはsin 波形
の信号であってその位相が90°異なること(これはco
s 波形になる)から、乗算の結果は2倍の周波数のsin
波形の信号となる。この信号がそのままマルチプレック
ス信号B(中心周波数38kHz)になる。その他の動
作については、図5と同じであるのでその詳細を割愛す
る。このように、この実施例のVCO30では、90°
位相の異なる19kHzの周波数の信号が同時に取り出
せるので、1つの乗算回路で38kHzの信号を得るこ
とができ、回路規模が大幅に削減できる。Since the VCO 30 oscillates at a low frequency as described above, it can oscillate at the same center frequency of 19 kHz as the pilot signal included in the FM detection signal A as shown in FIG. The two oscillating signals C and D are generated. The oscillation signals C and D are sent to the multiplication circuit 31 and multiplied. These are sin waveform signals whose phases differ by 90 ° (this is
s waveform), the result of the multiplication is a double frequency sin
It becomes a waveform signal. This signal becomes a multiplex signal B (center frequency 38 kHz) as it is. Other operations are the same as those in FIG. Thus, in the VCO 30 of this embodiment, 90 °
Since signals with a frequency of 19 kHz having different phases can be taken out at the same time, a signal of 38 kHz can be obtained with one multiplication circuit, and the circuit scale can be greatly reduced.
【0035】図2は、他の実施例である。このVCO3
0は、FM検波信号Aの2倍の38kHzを中心周波数
として発振する。そして、sin 波形を有する2つの発振
信号B,C’を発生する。この発振信号Bは、そのまま
マルチプレックス信号B(中心周波数38kHz)とさ
れる。そして、FM検波信号Aを入力信号とし、発振信
号Bを1/2分周回路6で2分周して中心周波数19k
Hzの発振信号Dを生成し、これをフィードバック信号
として、PLL制御が行われる。また、発振信号Bに対
して位相の90°異なる発振信号C’が1/2分周回路
7により2分周されてステレオ検出の信号Cとされる。
これにより、信号B,Cの発生に際し、従来必要とされ
ていた多数の分周回路が、2つの1/2分周回路だけで
済む。その結果、回路規模が大幅に削減される。FIG. 2 shows another embodiment. This VCO3
0 oscillates with a center frequency of 38 kHz which is twice the frequency of the FM detection signal A. Then, two oscillation signals B and C ′ having a sin waveform are generated. This oscillation signal B is used as it is as a multiplex signal B (center frequency 38 kHz). Then, the FM detection signal A is used as an input signal, and the oscillation signal B is frequency-divided by a 分 frequency divider 6 into a center frequency of 19 k.
A PLL control is performed by generating an oscillation signal D of 1 Hz and using this as a feedback signal. Further, an oscillation signal C ′ having a phase different from that of the oscillation signal B by 90 ° is frequency-divided by the 1/2 frequency dividing circuit 7 into a signal C for stereo detection.
As a result, when generating the signals B and C, a large number of frequency divider circuits conventionally required are reduced to only two 1/2 frequency divider circuits. As a result, the circuit scale is significantly reduced.
【0036】図4に、これらの構成のステレオ信号の復
調回路を用いたステレオ信号復調装置としてAM・FM
受信機の概要ブロック図を示す。ステレオ信号の復調回
路10は、図1あるいは図2に示す復調回路である。こ
の回路により規模が削減されたことにより、AM受信回
路(AM)やFMの中間周波増幅(IF),検波回路
(検波)等とともにステレオ信号復調装置のかなりの部
分が1チップにIC化できる(破線部がワンチップI
C)。これにより、チューナあるいは受信機の小形化が
実現できる。FIG. 4 shows an AM / FM demodulator as a stereo signal demodulator using the stereo signal demodulation circuit having these configurations.
FIG. 2 shows a schematic block diagram of a receiver. The stereo signal demodulation circuit 10 is the demodulation circuit shown in FIG. 1 or FIG. Since the scale is reduced by this circuit, a considerable part of the stereo signal demodulator together with the AM receiving circuit (AM), the intermediate frequency amplification (IF) of FM, the detection circuit (detection), and the like can be integrated into one chip ( Dashed line is one chip I
C). Thereby, the tuner or the receiver can be downsized.
【0037】このようにしてFM検波信号Aから復調さ
れたステレオ信号L,Rは、後段の記録回路に送られた
り、あるいは増幅等の処理がなされて図示するように、
スピーカから音声として出力される。The stereo signals L and R demodulated from the FM detection signal A in this manner are sent to a recording circuit at the subsequent stage or subjected to processing such as amplification, as shown in FIG.
The sound is output from the speaker.
【0038】[0038]
【発明の効果】以上の説明から理解できるように、この
発明の構成のステレオ信号の復調回路にあっては、検波
出力信号と同程度の中心周波数で発振する発振回路にお
ける発振周波数を、可変gmアンプの動作電流を介して
制御する。そして、その発振回路からの位相の異なる2
つの発振信号から2倍の又は半分の周波数の発振信号を
生成する。これらの発振信号は互いに同期して検波出力
信号に追従するので、これらをステレオ検出信号および
マルチプレックス信号とすることができる。その結果、
多数の分周回路が削減できるので、回路規模が小さくな
りIC化に適する。また、発振子等の外付け部品も不要
となるので実装効率が向上し、外付け部品による経年変
化が軽減できる。As can be understood from the above description, in the stereo signal demodulation circuit having the configuration of the present invention, the oscillation frequency of the oscillation circuit that oscillates at the same center frequency as the detection output signal can be varied by gm. It is controlled via the operating current of the amplifier. Then, 2 having different phases from the oscillation circuit.
An oscillation signal of double or half frequency is generated from one oscillation signal. Since these oscillation signals follow the detection output signal in synchronization with each other, they can be used as a stereo detection signal and a multiplex signal. as a result,
Since a large number of frequency dividing circuits can be reduced, the circuit scale is reduced, which is suitable for IC. Further, since external components such as an oscillator are not required, mounting efficiency is improved, and aging due to external components can be reduced.
【図1】 図1は、この発明を適用したステレオ信号復
調回路の一実施例のブロック図である。FIG. 1 is a block diagram of an embodiment of a stereo signal demodulation circuit to which the present invention is applied.
【図2】 図2は、この発明を適用したステレオ信号復
調回路の他の一実施例のブロック図である。FIG. 2 is a block diagram of another embodiment of a stereo signal demodulation circuit to which the present invention is applied.
【図3】 図3は、図1におけるVCOの具体的な回路
の一例を示す説明図である。FIG. 3 is an explanatory diagram illustrating an example of a specific circuit of the VCO in FIG. 1;
【図4】 図4は、ステレオ信号復調装置として図1の
ステレオ信号復調回路を用いたAM・FM受信機のブロ
ック図である。FIG. 4 is a block diagram of an AM / FM receiver using the stereo signal demodulation circuit of FIG. 1 as a stereo signal demodulation device.
【図5】 図5は、従来のステレオ信号の復調回路のブ
ロック図である。FIG. 5 is a block diagram of a conventional stereo signal demodulation circuit.
1…位相比較回路(PC)、2…フィルタ(FIL)、
3…電圧制御発振回路(VCO)、3a…セラミックス
発振子、4,5,6,7…分周回路、8…ステレオ受信
状態の検出回路、8a…位相比較回路(PC)、8b…
コンパレータ、8c…ステレオインジケータ、9…ステ
レオマルチプレックスデコーダ、30…電圧制御発振回
路、30a…電圧−電流変換回路(V/I)、30b…
充放電回路、30c…充放電回路、30d…反転アン
プ、30e…可変gmアンプ、30f…コンデンサ、3
0g…可変gmアンプ、30h…コンデンサ、30i…
電流値調整回路、30j…抵抗回路、30k…温度補償
回路、31…乗算回路、40…ステレオ信号の復調回
路。1. Phase comparison circuit (PC), 2. Filter (FIL),
Reference numeral 3 denotes a voltage controlled oscillation circuit (VCO), 3a denotes a ceramic oscillator, 4, 5, 6, 7 ... a frequency divider circuit, 8 ... a detection circuit of a stereo reception state, 8a ... a phase comparison circuit (PC), 8b ...
Comparator, 8c: Stereo indicator, 9: Stereo multiplex decoder, 30: Voltage controlled oscillator circuit, 30a: Voltage-current conversion circuit (V / I), 30b:
Charge / discharge circuit, 30c: charge / discharge circuit, 30d: inverting amplifier, 30e: variable gm amplifier, 30f: capacitor, 3
0g: Variable gm amplifier, 30h: Capacitor, 30i ...
Current value adjustment circuit, 30j: resistor circuit, 30k: temperature compensation circuit, 31: multiplication circuit, 40: stereo signal demodulation circuit.
Claims (3)
てステレオ音声信号をデコードするステレオ信号の復調
回路において、 第1の発振信号とこの第1の発振信号に対して90°の
位相差を持つ第2の発振信号とを発生する電圧制御発振
回路を有し前記FM検波信号を受けてこれと前記第1の
発振信号との位相を比較し比較結果に応じた制御電圧を
発生して前記電圧制御発振回路を制御し、前記パイロッ
ト信号の周波数およびこのパイロット信号の整数倍の周
波数のいずれかを中心周波数とする前記第1の発振信号
を発生するPLL回路と、 前記FM検波信号に対して前記第1の発振信号が前記パ
イロット信号の周波数に対応するときには、前記第1の
発振信号に基づいて得たこれの2倍の周波数の信号と前
記第1の発振信号と前記第2の発振信号とを掛けて得ら
れた前記パイロット信号の周波数の2倍の周波数の信号
のうち選択された1つの2倍の周波数の信号を掛けるこ
とで、また、前記第1の発振信号が前記パイロット信号
の周波数の2倍の周波数に対応するときには、前記第1
の発振信号を掛けることで前記ステレオ信号を生成する
ステレオマルチプレックスデコーダと、前記第1の発振信号が前記パイロット信号の周波数に対
応するときには、前記第2の発振信号と前記FM検波信
号との位相を比較して、前記第1の発振信号が前記パイ
ロット信号の周波数の整数倍の周波数に対応するときに
は、前記第2の発振信号から得た前記パイロット信号の
周波数に対応する信号と前記FM検波信号との位相を比
較して、 前記ステレオ信号の有無についての検出信号を
発生するステレオ検出回路とを備え、 前記電圧制御発振回路は、入力に対して出力の位相が9
0゜異なる信号を出力する第1および第2のアンプと、
入力に対して出力の位相が180°異なる信号を出力す
る第3のアンプとを接続し、これらの回路により入力信
号に対して360゜ずらせた出力信号を発生させ、これ
を入力側にフィードバックして発振するものであって、
前記第1および第2のアンプの動作電流が前記制御電圧
信号に応じて制御され、前記第1および前記第2のアン
プのいずれか一方の出力から前記第1の発振信号が取り
出され、前記第1および前記第2のアンプのいずれか他
方の出力から前記第2の発振信号が取り出されるステレ
オ信号復調回路。1. A stereo signal demodulation circuit for receiving an FM detection signal including a pilot signal and decoding a stereo audio signal, wherein the first oscillation signal and the first oscillation signal have a phase difference of 90 °. A voltage-controlled oscillation circuit for generating a second oscillation signal, receiving the FM detection signal, comparing the phase of the FM detection signal with the first oscillation signal, and generating a control voltage according to the comparison result; controls controlled oscillator circuit, a PLL circuit for generating said first oscillation signal having a center frequency of any frequency of an integral multiple of the frequency and the pilot signal of the pilot signal, the relative said FM detection signal The first oscillation signal is
When corresponding to the frequency of the pilot signal, the first
The signal of twice the frequency obtained based on the oscillation signal and the signal
The first oscillation signal is multiplied by the second oscillation signal.
Signal having a frequency twice the frequency of the pilot signal obtained
Multiply the signal of double frequency selected one of
And the first oscillation signal is the pilot signal
When the frequency corresponds to twice the frequency of
A stereo multiplex decoder that generates the stereo signal by multiplying the first oscillating signal by a frequency of the pilot signal.
Responding, the second oscillation signal and the FM detection signal
And the phase of the first oscillation signal is
When dealing with an integer multiple of the frequency of the lot signal
Represents the pilot signal obtained from the second oscillation signal.
The phase ratio between the signal corresponding to the frequency and the FM detection signal
And a stereo detection circuit for generating a detection signal for the presence or absence of the stereo signal.
First and second amplifiers that output signals different from each other by 0 °;
A third amplifier that outputs a signal whose output phase differs by 180 ° from the input is connected, and an output signal shifted by 360 ° from the input signal is generated by these circuits, and this is fed back to the input side. Oscillation.
The operating currents of the first and second amplifiers are controlled according to the control voltage signal, and the first oscillation signal is extracted from one of the outputs of the first and second amplifiers. 1 and any other of the second amplifiers
A stereo signal demodulation circuit for extracting the second oscillation signal from one output .
有しこのコンデンサを充放電することにより入力信号の
位相を90°変えるものであり、第2のアンプは、第2
のコンデンサを有し、前記第1のアンプの出力を受けて
前記第2のコンデンサを充放電することにより、前記入
力信号に対して180゜位相の異なる出力を発生し、前
記第3のアンプは、前記第2のアンプの出力を受けて前
記入力信号の位相に対して360°異なる位相の出力を
発生してこれを前記入力信号として前記第1のアンプに
入力する請求項1記載のステレオ信号復調回路。2. The method according to claim 1, wherein the first amplifier has a first capacitor and changes the phase of the input signal by 90 degrees by charging and discharging the capacitor.
By receiving the output of the first amplifier and charging / discharging the second capacitor, an output having a phase difference of 180 ° with respect to the input signal is generated. Receiving the output of the second amplifier, generating an output having a phase different from that of the input signal by 360 °, and inputting the output as the input signal to the first amplifier. Demodulation circuit.
てFM検波をして前記パイロット信号を含むFM検波信
号を得るFM信号処理回路と、 第1の発振信号とこの第1の発振信号に対して90°の
位相差を持つ第2の発振信号とを発生する電圧制御発振
回路を有し前記FM検波信号を受けてこれと前記第1の
発振信号との位相を比較し比較結果に応じた制御電圧を
発生して前記電圧制御発振回路を制御し、前記パイロッ
ト信号の周波数およびこのパイロット信号の整数倍の周
波数のいずれかを中心周波数とする前記第1の発振信号
を発生するPLL回路と、 前記FM検波信号に対して前記第1の発振信号が前記パ
イロット信号の周波数に対応するときには、前記第1の
発振信号に基づいて得たこれの2倍の周波数の信号と前
記第1の発振信号と前記第2の発振信号とを掛けて得ら
れた前記パイロット信号の周波数の2倍の周波数の信号
のうち選択された1つの2倍の周波数の信号を掛けるこ
とで、また、前記第1の発振信号が前記パイロット信号
の周波数の整数倍の周波数に対応するときには、前記第
1の発振信号から得た前記パイロット信号の周波数の2
倍の周波数の信号を掛けることで前記ステレオ信号を生
成するステレオマルチプレックスデコーダと、前記第1の発振信号が前記パイロット信号の周波数に対
応するときには、前記第2の発振信号と前記FM検波信
号との位相を比較して、前記第1の発振信号が 前記パイ
ロット信号の周波数の整数倍の周波数に対応するときに
は、前記第2の発振信号から得た前記パイロット信号の
周波数に対応する信号と前記FM検波信号との位相を比
較して、 前記ステレオ信号の有無についての検出信号を
発生するステレオ検出回路とを備え、 前記電圧制御発振回路は、入力に対して出力の位相が9
0°異なる信号を出力する第1および第2のアンプと、
入力に対して出力の位相が180°異なる信号を出力す
る第3のアンプとを接続し、これらの回路により入力信
号に対して360°ずらせた出力信号を発生させ、これ
を入力側にフィードバックして発振するものであって、
前記第1および第2のアンプの動作電流が前記制御電圧
信号に応じて制御され、前記第1および前記第2のアン
プのいずれか一方の出力から前記第1の発振信号が取り
出され、前記第1および前記第2のアンプのいずれか他
方の出力から前記第2の発振信号が取り出されるステレ
オ信号復調装置。3. An FM signal processing circuit for receiving an FM modulation signal including a pilot signal and performing FM detection to obtain an FM detection signal including the pilot signal; a first oscillation signal and a first oscillation signal; A voltage-controlled oscillation circuit for generating a second oscillation signal having a phase difference of 90 °, receiving the FM detection signal, comparing the phase of the FM detection signal with the first oscillation signal, and responding to the comparison result. A PLL circuit that generates a control voltage to control the voltage-controlled oscillation circuit, and generates the first oscillation signal having a center frequency of one of a frequency of the pilot signal and a frequency that is an integral multiple of the pilot signal; The first oscillation signal is transmitted to the FM detection signal by the first oscillation signal.
When corresponding to the frequency of the pilot signal, the first
The signal of twice the frequency obtained based on the oscillation signal and the signal
The first oscillation signal is multiplied by the second oscillation signal.
Signal having a frequency twice the frequency of the pilot signal obtained
Multiply the signal of double frequency selected one of
And the first oscillation signal is the pilot signal
When the frequency corresponds to an integer multiple of the frequency of
2 of the frequency of the pilot signal obtained from the oscillation signal
A stereo multiplex decoder that generates the stereo signal by multiplying the frequency of the pilot signal by a frequency that is twice the frequency of the pilot signal;
Responding, the second oscillation signal and the FM detection signal
It compares the phases of the items, the first oscillation signal the pie
When dealing with an integer multiple of the frequency of the lot signal
Represents the pilot signal obtained from the second oscillation signal.
The phase ratio between the signal corresponding to the frequency and the FM detection signal
And compare, and a stereo detecting circuit for generating a detecting signal of the presence or absence of the stereo signal, the voltage controlled oscillator, the output of the phase with respect to input 9
First and second amplifiers that output signals different by 0 °,
A third amplifier that outputs a signal whose output phase differs by 180 ° from the input is connected, and an output signal shifted by 360 ° from the input signal is generated by these circuits, and this is fed back to the input side. Oscillation.
The operating currents of the first and second amplifiers are controlled in accordance with the control voltage signal, and the first oscillation signal is extracted from the output of one of the first and second amplifiers. 1 and any other of the second amplifiers
A stereo signal demodulation device for extracting the second oscillation signal from the output of the other .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5201143A JP2696661B2 (en) | 1992-08-05 | 1993-07-21 | Stereo signal demodulation circuit and stereo signal demodulation device using the same |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4-229167 | 1992-08-05 | ||
JP22916792 | 1992-08-05 | ||
JP5201143A JP2696661B2 (en) | 1992-08-05 | 1993-07-21 | Stereo signal demodulation circuit and stereo signal demodulation device using the same |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH06326675A JPH06326675A (en) | 1994-11-25 |
JP2696661B2 true JP2696661B2 (en) | 1998-01-14 |
Family
ID=26512595
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5201143A Expired - Fee Related JP2696661B2 (en) | 1992-08-05 | 1993-07-21 | Stereo signal demodulation circuit and stereo signal demodulation device using the same |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2696661B2 (en) |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5184501A (en) * | 1975-01-22 | 1976-07-23 | Hitachi Ltd | SUTEREOHOSOJIDOKENSHUTSUKIRIKAESOCHI |
US4630299A (en) * | 1985-02-22 | 1986-12-16 | General Electric Company | Digital circuit for decoding digitized, demodulated FM stereo signals |
JPH0420016A (en) * | 1990-05-14 | 1992-01-23 | Hitachi Ltd | Clock generator and semiconductor integrated circuit |
-
1993
- 1993-07-21 JP JP5201143A patent/JP2696661B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH06326675A (en) | 1994-11-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7890070B2 (en) | Filter circuit arrangement | |
JPS63219225A (en) | Clock signal generator | |
US6512414B2 (en) | Automatic filter tuning control system | |
KR100282193B1 (en) | Stereo signal demodulation circuit and stereo signal demodulation device using the same | |
JPH07235874A (en) | Oscillator, and synthesizer tuner circuit using and am synchronous detection circuit using the oscillator | |
JP2696661B2 (en) | Stereo signal demodulation circuit and stereo signal demodulation device using the same | |
JP5719541B2 (en) | Receiver circuit for radio clock | |
US4816782A (en) | Modulation sensitivity correction circuit for voltage-controlled oscillator | |
EP0562794B1 (en) | Superheterodyne receiver | |
JP3281466B2 (en) | FM receiver | |
US7103334B1 (en) | Method and system for tuning quality factor in high-Q, high-frequency filters | |
JPS5925410B2 (en) | Receiving machine | |
JPH04504035A (en) | Automatic calibration of oscillators in heterodyne radio receivers | |
JP2810580B2 (en) | PLL detection circuit | |
KR0136944B1 (en) | Automatie filterr tuning system using a counter | |
JPH08195691A (en) | Receiving circuit | |
JP2760925B2 (en) | FM / AM receiving circuit | |
JP3191380B2 (en) | Multi-band radio IC | |
JPH0156580B2 (en) | ||
JP3216610B2 (en) | Programmable crystal oscillator | |
JPH0637599A (en) | Voltage controlled oscillator and electronic equipment | |
KR0163900B1 (en) | Plltype fm detecting circuit including amplification stage | |
JPS6242618A (en) | Phase locked loop circuit | |
JPS59132247A (en) | Quartz clock pll synthesizer tuner | |
JP2002027342A (en) | Video intermediate frequency processing circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |