JP2019168309A - 集積回路 - Google Patents
集積回路 Download PDFInfo
- Publication number
- JP2019168309A JP2019168309A JP2018055789A JP2018055789A JP2019168309A JP 2019168309 A JP2019168309 A JP 2019168309A JP 2018055789 A JP2018055789 A JP 2018055789A JP 2018055789 A JP2018055789 A JP 2018055789A JP 2019168309 A JP2019168309 A JP 2019168309A
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- group
- test
- resistance
- failure
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
- G05F1/565—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/26—Testing of individual semiconductor devices
- G01R31/2607—Circuits therefor
- G01R31/2621—Circuits therefor for testing field effect transistors, i.e. FET's
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electromagnetism (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Computer Hardware Design (AREA)
- General Engineering & Computer Science (AREA)
- Tests Of Electronic Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
Description
図1は、一実施形態に係る半導体集積回路の構成の一例を示す図である。なお、図1の構成は一例を示すものであり、この例に限定されるものではない。例えば、各種信号のレベル「ロー」,「ハイ」や、論理値「0」,「1」を入れ替えるなど、適宜、変更を加えて実施しても構わない。
各トランジスタTr1について「パワースイッチの常時オフ故障」の診断とテストを行えるようにするため、トランジスタTr1,Tr2,Tr3の間で以下の関係を満たすようなトランジスタTr2,Tr3を実装する。
ここで、
ZTr1_on:Tr1の理想のオン抵抗
ZTr2_on:Tr2の理想のオン抵抗
ZTr3_on:Tr3の理想のオン抵抗
ZTr1_fault_off:Tr1の常時オフ故障時のオフ抵抗
すなわち、トランジスタTr2の理想のオン抵抗とトランジスタTr3の理想のオン抵抗とを合わせた値が、トランジスタTr1の常時オフ故障時のオフ抵抗の値よりも小さく、且つ、トランジスタTr1の理想のオン抵抗の値よりも大きくなるように構成される。
各トランジスタTr1について「パワースイッチの常時オン故障」の診断とテストを行えるようにするため、トランジスタTr1,Tr2,Tr4の間で以下の関係を満たすようなトランジスタTr2,Tr4を実装する。
ここで、
ZTr1_fault_on:Tr1の常時オン故障時のオン抵抗
ZTr2_on:Tr2の理想のオン抵抗
ZTr3_on:Tr3の理想のオン抵抗
ZTr1_off:Tr1の理想のオフ抵抗
すなわち、トランジスタのTr2の理想のオン抵抗とトランジスタのTr4の理想のオン抵抗とを合わせた値が、トランジスタTr1の理想のオフ抵抗の値よりも小さく、且つ、トランジスタTr1の常時オン故障時のオン抵抗の値よりも大きくなるように構成される。
次に、図2乃至図4を参照して、「パワースイッチの常時オフ故障」の有無を検証する手法の一例について説明する。
次に、図5乃至図7を参照して、「パワースイッチの常時オン故障」の有無を検証する手法の一例について説明する。
Claims (10)
- 第1のトランジスタ群を有する電源スイッチと、
前記電源スイッチのトランジスタ毎の故障の有無に応じたインピーダンスの変化を示す情報を生成する回路群と、
を具備する集積回路。 - 前記回路群は、
テスト対象のトランジスタと直列接続される別のトランジスタと、
当該直列接続の箇所の電圧を示す情報を伝送する信号線と、
を具備する、請求項1に記載の集積回路。 - 前記回路群は、
前記信号線を伝送されてくる情報と期待値との比較結果を出力する演算要素
を具備する、請求項2に記載の集積回路。 - 前記回路群は、
テスト対象のトランジスタの選択を指示する情報と、当該テスト対象のトランジスタをオンとオフのいずれの状態にするかを指示する情報とを順次送り出すレジスタを具備する、
請求項1乃至3のいずれか1項に記載の集積回路。 - 前記回路群は、
前記第1のトランジスタ群とそれぞれ直列に接続される第2のトランジスタ群を具備し、
前記第2のトランジスタ群のうち、オンの状態となる第2のトランジスタに接続されている第1のトランジスタがテスト対象となる、
請求項1乃至4のいずれか1項に記載の集積回路。 - 前記回路群は、
前記第2のトランジスタ群を介して前記第1のトランジスタ群と接続される第3のトランジスタと、
前記第2のトランジスタ群を介して前記第1のトランジスタ群と接続される第4のトランジスタと
を具備し、
前記第3のトランジスタのオン抵抗は、前記第4のトランジスタのオン抵抗よりも小さい、
請求項5に記載の集積回路。 - 常時オフの状態となる第1のトランジスタの有無を検証する第1のテストモードでは、前記第3のトランジスタがオンの状態となり、
常時オフの状態となる第1のトランジスタの有無を検証する第2のテストモードでは、前記第4のトランジスタがオンの状態となる、
請求項6に記載の集積回路。 - 前記回路群は、
前記第1のテストモードと前記第2のテストモードのいずか一方が有効となるように設定する切替え手段を具備する、
請求項7に記載の集積回路。 - 第2のトランジスタのオン抵抗と第3のトランジスタのオン抵抗とを合わせた値が、第1のトランジスタの常時オフ故障時のオフ抵抗の値よりも小さく、且つ、第1のトランジスタの理想のオン抵抗の値よりも大きくなるように構成されている、
請求項6乃至8のいずれか1項に記載の集積回路。 - 第2のトランジスタのオン抵抗と第4のトランジスタのオン抵抗とを合わせた値が、第1のトランジスタの理想のオフ抵抗の値よりも小さく、且つ、第1のトランジスタの常時オン故障時のオン抵抗の値よりも大きくなるように構成されている、
請求項6乃至9のいずれか1項に記載の集積回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018055789A JP2019168309A (ja) | 2018-03-23 | 2018-03-23 | 集積回路 |
US16/122,394 US10571513B2 (en) | 2018-03-23 | 2018-09-05 | Integrated circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018055789A JP2019168309A (ja) | 2018-03-23 | 2018-03-23 | 集積回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2019168309A true JP2019168309A (ja) | 2019-10-03 |
JP2019168309A5 JP2019168309A5 (ja) | 2020-02-27 |
Family
ID=67985081
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018055789A Pending JP2019168309A (ja) | 2018-03-23 | 2018-03-23 | 集積回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10571513B2 (ja) |
JP (1) | JP2019168309A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021101322A1 (ko) * | 2019-11-21 | 2021-05-27 | 주식회사 엘지에너지솔루션 | Mux를 포함하는 병렬구조 mosfet의 진단회로 및 이를 이용한 진단방법 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3858159A (en) * | 1973-08-10 | 1974-12-31 | Continental Wirt Electronic | Round conductor flat cable connector |
JPH0798359A (ja) | 1993-09-30 | 1995-04-11 | Nec Corp | 半導体装置 |
JP3043716U (ja) | 1997-05-23 | 1997-11-28 | 株式会社シャフトエンタープライズ | 自動車用後部反射装置 |
US6392317B1 (en) * | 2000-08-22 | 2002-05-21 | David R. Hall | Annular wire harness for use in drill pipe |
US6955563B1 (en) * | 2005-02-08 | 2005-10-18 | Croan Quinn F | RJ type modular connector for coaxial cables |
JP2012159454A (ja) | 2011-02-02 | 2012-08-23 | Renesas Electronics Corp | 半導体集積回路 |
-
2018
- 2018-03-23 JP JP2018055789A patent/JP2019168309A/ja active Pending
- 2018-09-05 US US16/122,394 patent/US10571513B2/en not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021101322A1 (ko) * | 2019-11-21 | 2021-05-27 | 주식회사 엘지에너지솔루션 | Mux를 포함하는 병렬구조 mosfet의 진단회로 및 이를 이용한 진단방법 |
US12061224B2 (en) | 2019-11-21 | 2024-08-13 | Lg Energy Solution, Ltd. | Diagnosis circuit of parallel-structure MOSFETs including MUX and diagnosis method using the same |
Also Published As
Publication number | Publication date |
---|---|
US10571513B2 (en) | 2020-02-25 |
US20190293710A1 (en) | 2019-09-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20100231252A1 (en) | Testable integrated circuit and ic test method | |
US20150153409A1 (en) | Circuit for testing power supplies in multiple power modes | |
KR101143443B1 (ko) | 반도체 장치 및 그 리페어 방법 | |
CN102955128A (zh) | 功率开关测试设备和方法 | |
JP2010118408A (ja) | 半導体装置、半導体装置の試験方法 | |
JP2019168309A (ja) | 集積回路 | |
US7812625B2 (en) | Chip test apparatus and probe card circuit | |
CN105895158A (zh) | 芯片中的die id的读取电路以及芯片 | |
US20040088631A1 (en) | Method and device for signaling a transmission fault on a data line | |
US10054634B2 (en) | Test device | |
EP0151694A2 (en) | Logic circuit with built-in self-test function | |
US7434124B2 (en) | Reduced pattern memory in digital test equipment | |
KR20010074537A (ko) | 반도체메모리장치 | |
US7285974B2 (en) | Large scale integrated circuit | |
US7299391B2 (en) | Circuit for control and observation of a scan chain | |
JP6242183B2 (ja) | 半導体集積回路及び該半導体集積回路の試験方法並びに該半導体集積回路におけるラッシュカレントの抑制方法 | |
KR101447221B1 (ko) | 직렬 전송 시스템에 적용되는 칩과 그에 따른 페일세이프 방법 | |
US7284171B2 (en) | Integrated circuit device | |
US9172362B2 (en) | Multifunction word recognizer element | |
US7511506B2 (en) | Semiconductor testing system and testing method | |
JP2001296334A (ja) | 集積回路および故障検出方法 | |
WO2003102963A1 (en) | An integrated circuit having a memory device, and a method of testing such an integrated circuit | |
CN117420412A (zh) | 集成电路扫描测试系统及设备 | |
US10559374B2 (en) | Circuit topology of memory chips with embedded function test pattern generation module connected to normal access port physical layer | |
JP2004069642A (ja) | 半導体集積回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200120 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200120 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20201130 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210105 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20210629 |