JP2014010762A - Display device - Google Patents
Display device Download PDFInfo
- Publication number
- JP2014010762A JP2014010762A JP2012148628A JP2012148628A JP2014010762A JP 2014010762 A JP2014010762 A JP 2014010762A JP 2012148628 A JP2012148628 A JP 2012148628A JP 2012148628 A JP2012148628 A JP 2012148628A JP 2014010762 A JP2014010762 A JP 2014010762A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- sensor
- display
- display device
- block
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Liquid Crystal (AREA)
- Position Input By Displaying (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
【課題】検知の応答性能を向上することのできる表示装置を提供する。
【解決手段】マトリクス状に配置された表示画素PXと容量結合の強弱を検出するセンサ回路12とを有する表示装置において、第1の方向に延在して、複数の前記表示画素を一括して選択する複数の走査線GLと、第1の方向に延在して、複数の前記センサ回路を一括して動作させる複数の検知制御線(PG、CPL、RG)と、前記第1の方向に直交する第2の方向に前記表示画素を順次選択する走査線駆動回路YDと、前記センサ回路を前記第2の方向に順次動作させるセンサ駆動回路Yと、前記走査線駆動回路とセンサ駆動回路とが出力する前記信号のタイミングを制御するタイミングコントローラTCONとを有し、前記センサ駆動回路は、奇数行に配された前記センサ回路を駆動する第1の回路と偶数行に配された前記センサ回路を駆動する第2の回路とをそれぞれ独立して動作可能になされている表示装置である。
【選択図】図1A display device capable of improving response performance of detection is provided.
In a display device having display pixels PX arranged in a matrix and a sensor circuit 12 for detecting the strength and weakness of capacitive coupling, the display pixels extend in a first direction and collectively display the plurality of display pixels. A plurality of scanning lines GL to be selected, a plurality of detection control lines (PG, CPL, RG) extending in the first direction and collectively operating the plurality of sensor circuits, and the first direction A scanning line driving circuit YD that sequentially selects the display pixels in a second direction orthogonal to each other; a sensor driving circuit Y that sequentially operates the sensor circuit in the second direction; the scanning line driving circuit and the sensor driving circuit; And a timing controller TCON for controlling the timing of the signal output from the sensor, wherein the sensor driving circuit includes a first circuit for driving the sensor circuit arranged in an odd-numbered row and the sensor circuit arranged in an even-numbered row. A second circuit for driving a is independently operably made is to have a display device.
[Selection] Figure 1
Description
本発明の実施形態は、表示装置に関する。 Embodiments described herein relate generally to a display device.
ユーザインタフェースの形としてタッチパネル機能を具備した表示装置を搭載した携帯電話や携帯情報端末、パーソナルコンピュータなどの電子機器が開発されている。このようなタッチパネルで指の接触を検知する技術として、種々の方式が提案されている。 Electronic devices such as mobile phones, personal digital assistants, and personal computers equipped with a display device having a touch panel function have been developed as a form of user interface. Various techniques have been proposed as techniques for detecting finger contact with such a touch panel.
抵抗膜を用いて位置を検出する方式のタッチパネルは、一般には、抵抗膜を貼り付けた板を表示部に重複配置して構成されている。表示画面上の位置と、実際に触れている抵抗膜からの位置情報とを組み合わせて処理することで、画面上のボタンに接触したなどを検知することができる。この抵抗膜を用いる方式は、比較的精細度の低い表示装置に適用されている。 In general, a touch panel that detects a position using a resistance film is configured by overlappingly arranging a plate with a resistance film on a display portion. By processing the position on the display screen in combination with the position information from the resistive film that is actually touched, it is possible to detect contact with a button on the screen. This method using a resistance film is applied to a display device with relatively low definition.
静電容量の変化を用いて位置を検出する方式のタッチパネルは、透明導電膜など、容量を形成する薄膜を配した基板を、前記、抵抗膜方式と同様に配置して構成されている。この静電容量の変化を用いる方式は、より精細度の高い表示装置に対応できる方式として、小型の表示装置類に多く適用されている。 A touch panel of a type that detects a position using a change in capacitance is configured by disposing a substrate on which a thin film that forms a capacitor, such as a transparent conductive film, is arranged in the same manner as the resistive film type. This method using a change in capacitance is often applied to small display devices as a method capable of handling a display device with higher definition.
一方、接触検知機能を表示装置に内蔵する提案も数多くなされている。たとえば、表示装置への接触による変形を静電容量の変化で検出する方法(特許文献1)、光センサを表示装置に内蔵して接触検知する方法(特許文献2)などが提示されている。 On the other hand, many proposals have been made to incorporate a contact detection function in a display device. For example, a method (Patent Document 1) for detecting a deformation caused by contact with a display device by a change in capacitance, a method (Patent Document 2) for detecting a contact by incorporating an optical sensor in the display device, and the like are presented.
ところで接触検知装置を内蔵する表示装置では、高精度の位置検出を実現しようとして、画素数分ないし画素数に近い数の、多数の接触検知装置を設けることが考えられる。センサ回路の出力信号を外部に取り出すため、画像表示と同様にマトリクス状にセンサ回路(検出回路)を配列して、行ごとに順次選択走査を実行する。また、表示用に画像信号を書き込む信号線とセンサ回路で検出した出力用の信号線とを共用する構成の表示回路では、画像書込み動作と同期するために、表示と同様の周期で検知用の画面走査をすることが必要になる。 By the way, in a display device with a built-in contact detection device, it is conceivable to provide a large number of contact detection devices corresponding to the number of pixels or the number close to the number of pixels in order to achieve highly accurate position detection. In order to extract the output signal of the sensor circuit to the outside, the sensor circuits (detection circuits) are arranged in a matrix like the image display, and selective scanning is sequentially executed for each row. Further, in a display circuit configured to share a signal line for writing an image signal for display and an output signal line detected by the sensor circuit, in order to synchronize with the image writing operation, a detection circuit is used at the same cycle as the display. It is necessary to scan the screen.
一方、検知装置として画素精度での位置検出が必要でない場合がある。たとえば、指が触れたことを検出するための検知装置であれば、画素精度での位置検出は必ずしも必要でない。また、センサ回路はある数の画素ブロックに対して、一つ配置するなどの構成により数量を抑制し、検出値を補間することでセンサ間の位置を推定する方法もある。このような方法を適用することで、たとえば、画素数に対し1/10〜1/20程度まで素子数を削減することも可能である。しかし、このようにセンサ回路数を減少した構成であっても、画像書込み動作と同期するために、表示と同様の周期で検知用の画面走査が行われることになる。 On the other hand, there is a case where position detection with pixel accuracy is not necessary as a detection device. For example, in the case of a detection device for detecting that a finger has touched, position detection with pixel accuracy is not necessarily required. In addition, there is a method of estimating the position between sensors by suppressing the quantity by a configuration such as arranging one sensor block for a certain number of pixel blocks and interpolating detection values. By applying such a method, the number of elements can be reduced to, for example, about 1/10 to 1/20 with respect to the number of pixels. However, even in the configuration in which the number of sensor circuits is reduced in this way, detection screen scanning is performed in the same cycle as the display in order to synchronize with the image writing operation.
このように、従来のセンサ回路の駆動方法では、表示と同様の周期で検知のための画面走査が実行されていた。しかしながら、表示走査は多くの場合60FPS程度であることから、検知動作もこの表示走査の周期で律速されてしまう。そのため、すばやい検知応答が必要な用途であっても、検知の応答性能が制限される可能性があった。 As described above, in the conventional sensor circuit driving method, screen scanning for detection is executed at the same cycle as the display. However, since the display scan is often about 60 FPS, the detection operation is limited by the cycle of the display scan. For this reason, there is a possibility that the detection response performance may be limited even in applications that require a quick detection response.
本願発明は係る事情に鑑みてなされたものであって、検知の応答性能を向上することのできる表示装置を提供することを目的とする。 This invention is made | formed in view of the situation which concerns, Comprising: It aims at providing the display apparatus which can improve the response performance of a detection.
本発明の一態様による表示装置は、表示領域内にマトリクス状に配置された表示画素と、前記表示領域に接触した誘電体による容量結合の強弱を検出するセンサ回路とを有する表示装置において、第1の方向に延在して、前記第1の方向に配列した複数の前記表示画素を一括して選択する複数の走査線と、第1の方向に延在して、前記第1の方向に配列した複数の前記センサ回路を一括して動作させる複数の検知制御線と、前記第1の方向に直交する第2の方向に前記表示画素を順次選択する信号を前記走査線に出力する走査線駆動回路と、前記センサ回路を前記第2の方向に順次動作させる信号を前記検知制御線に出力するセンサ駆動回路と、前記走査線駆動回路とセンサ駆動回路とが出力する前記信号のタイミングを制御するタイミングコントローラとを有し、前記センサ駆動回路は、奇数行に配された前記センサ回路を駆動する第1の回路と偶数行に配された前記センサ回路を駆動する第2の回路とをそれぞれ独立して動作可能になされている表示装置である。 According to an embodiment of the present invention, there is provided a display device including: display pixels arranged in a matrix in a display region; and a sensor circuit that detects the strength of capacitive coupling due to a dielectric that is in contact with the display region. A plurality of scanning lines that collectively select the plurality of display pixels arranged in the first direction and extending in the first direction; and extending in the first direction and extending in the first direction. A plurality of detection control lines that collectively operate the plurality of sensor circuits arranged, and a scanning line that outputs a signal for sequentially selecting the display pixels in a second direction orthogonal to the first direction to the scanning line A driving circuit; a sensor driving circuit for outputting a signal for sequentially operating the sensor circuit in the second direction to the detection control line; and a timing of the signal output by the scanning line driving circuit and the sensor driving circuit. When to And the sensor drive circuit includes a first circuit for driving the sensor circuits arranged in odd rows and a second circuit for driving the sensor circuits arranged in even rows. This is a display device that can be operated.
以下、本発明の一実施形態に係る表示装置および表示装置の駆動方法について、図面を参照して説明する。 Hereinafter, a display device and a display device driving method according to an embodiment of the present invention will be described with reference to the drawings.
図1は、本実施の形態の表示装置の構成を示す概略の平面図である。
本実施形態に係る表示装置1は、液晶表示パネルPNL、及び回路基板60を備えている。液晶表示パネルPNLの端部には、フレキシブル基板FC1、FC2の一端が電気的に接続されている。フレキシブル基板FC1、FC2の他端には回路基板60が電気的に接続されている。
FIG. 1 is a schematic plan view showing the configuration of the display device of the present embodiment.
The
液晶表示パネルPNLは、マトリクス状に配置された複数の画素からなる表示部DYPと、表示部DYPの周囲に配置された走査線駆動回路YDと信号線駆動回路XDとセンサ駆動回路Yと、を備えている。そして、回路基板60は、表示装置の表示動作を制御すると共に、液晶表示パネルPNLに設けられたセンサ回路(後述する)を制御する。即ち、回路基板60は、外部信号源SSから取得した映像信号を液晶表示パネルPNLに出力する。また回路基板60は、センサ回路を動作させる信号を供給するとともに、センサ回路から取得した出力信号を制御部65へ出力する。
The liquid crystal display panel PNL includes a display unit DYP composed of a plurality of pixels arranged in a matrix, a scanning line driving circuit YD, a signal line driving circuit XD, and a sensor driving circuit Y arranged around the display unit DYP. I have. The
続いて、図1に示す表示装置について詳細に説明する。 Next, the display device shown in FIG. 1 will be described in detail.
液晶表示パネルPNLは、一対の電極基板であるアレイ基板および対向基板間に液晶層LQを挟持した構造である。アレイ基板に設けられた画素電極PEおよび対向基板に設けられた共通電極CEから液晶層LQに印加される液晶駆動電圧により液晶表示パネルPNLの透過率が制御される。 The liquid crystal display panel PNL has a structure in which a liquid crystal layer LQ is sandwiched between an array substrate which is a pair of electrode substrates and a counter substrate. The transmittance of the liquid crystal display panel PNL is controlled by the liquid crystal drive voltage applied to the liquid crystal layer LQ from the pixel electrode PE provided on the array substrate and the common electrode CE provided on the counter substrate.
アレイ基板では、複数の画素電極PEが透明絶縁基板(不図示)上において略マトリクス状に配置される。また、複数のゲート線GLが複数の画素電極PEの行に沿って配置され、複数の信号線SLが複数の画素電極PEの列に沿って配置される。 In the array substrate, a plurality of pixel electrodes PE are arranged in a substantially matrix form on a transparent insulating substrate (not shown). In addition, a plurality of gate lines GL are arranged along the rows of the plurality of pixel electrodes PE, and a plurality of signal lines SL are arranged along the columns of the plurality of pixel electrodes PE.
各画素電極PEおよび共通電極CEは例えばITO(Indium Tin Oxide)等の透明電極材料からなり、画素電極PEおよび共通電極CEは液晶層LQの一部である画素領域と共に液晶画素PXを構成する。 Each pixel electrode PE and common electrode CE are made of a transparent electrode material such as ITO (Indium Tin Oxide), for example, and the pixel electrode PE and common electrode CE constitute a liquid crystal pixel PX together with a pixel region that is a part of the liquid crystal layer LQ.
ゲート線GLおよび信号線SLの交差位置近傍には、複数の画素スイッチSWPが配置される。各画素スイッチSWPは、例えば薄膜トランジスタ(TFT : Thin Film Transistor)であって、ゲートがゲート線GLに接続され、ソース−ドレインパスが信号線SLおよび画素電極PE間に接続され、対応ゲート線GLを介して駆動されたときに対応信号線SLおよび対応画素電極PE間で導通する。 A plurality of pixel switches SWP are arranged in the vicinity of the intersection position of the gate line GL and the signal line SL. Each pixel switch SWP is a thin film transistor (TFT), for example, and has a gate connected to the gate line GL, a source-drain path connected between the signal line SL and the pixel electrode PE, and a corresponding gate line GL. And the corresponding signal line SL and the corresponding pixel electrode PE are electrically connected.
更に、アレイ基板には、センサ回路12が設けられ、このセンサ回路12を駆動するためのカップリングパルス線CPL、プリチャージゲート線PG、および、読み出しゲート線RGが、複数の画素電極PEの行に沿って配置される。
なお、本実施形態では、信号線SLは、センサ回路12を駆動する信号を供給するプリチャージ線PRL、および、読み出し線ROLとしても用いられる。この詳細の動作については後述する。
Further, the array substrate is provided with a
In the present embodiment, the signal line SL is also used as a precharge line PRL for supplying a signal for driving the
走査線駆動回路YDは、複数のゲート線GLに画素スイッチSWPをオンする(ソース−ドレインパスを導通させる)ためのゲート電圧を供給して、ゲート線GLを順次駆動する。また、センサ駆動回路Yは、複数のカップリングパルス線CPL、複数のプリチャージゲート線PGおよび複数の読み出しゲート線RGを所定のタイミングで駆動して、センサ回路12を駆動させる。
The scanning line driving circuit YD supplies a gate voltage for turning on the pixel switch SWP (conducting the source-drain path) to the plurality of gate lines GL to sequentially drive the gate lines GL. The sensor drive circuit Y drives the
信号線駆動回路XDは、ソース−ドレインパスが導通した画素スイッチSWPを介して、信号線SLから画素電極PEへ映像信号を供給する。 The signal line drive circuit XD supplies a video signal from the signal line SL to the pixel electrode PE via the pixel switch SWP in which the source-drain path is conducted.
回路基板60は、出力回路部OCT、入力回路部ICT、D/A変換部DAC、A/D変換部ADC、インタフェース部I/F、及びタイミングコントローラTCONを備えている。
The
タイミングコントローラTCONは、回路基板60に搭載される各部の動作、走査線駆動回路YD、センサ駆動回路Y、信号線駆動回路XD、共通電極駆動回路及びセンサ回路12の動作を制御する。
The timing controller TCON controls the operation of each unit mounted on the
外部信号源SSからインタフェース部I/Fを介して取り込まれたデジタル映像信号は、D/A変換部DACによってアナログ信号に変換され、所定のタイミングで入力回路部ICTにより信号線SLに出力される。 The digital video signal captured from the external signal source SS through the interface unit I / F is converted into an analog signal by the D / A conversion unit DAC and output to the signal line SL by the input circuit unit ICT at a predetermined timing. .
センサ回路12からの出力信号は、出力回路部OCTにより所定のタイミングでA/D変換部ADCへ供給され、デジタル信号に変換されて、インタフェース部I/Fに供給される。インタフェース部I/Fは、受信したデジタル信号を制御部65へ出力する。制御部65は、受信したデジタル信号により座標計算を行なって、指先やペン先等が接触した座標位置を検出する。
An output signal from the
図2は、本実施の形態におけるセンサ回路12の等価回路を示す図である。
センサ回路12は、検知電極12E、プリチャージ線PRL、読み出し線ROL、プリチャージゲート線PG、カップリングパルス線CPL、読み出しゲート線RG、プリチャージスイッチSWA、カップリング容量C1、増幅用スイッチSWB、および、読み出し用スイッチSWCを備えている。
FIG. 2 is a diagram showing an equivalent circuit of the
The
検知電極12Eは、接触体の有無による検知容量の変化を検出する。プリチャージ線PRLは、検知電極12Eにプリチャージ電圧を供給する。読み出し線ROLは、検知電極12Eの電圧を取り出す。プリチャージゲート線PG、カップリングパルス線CPL、読み出しゲート線RGは、センサ回路12の動作を駆動するための信号を供給する。
The
プリチャージスイッチSWAは、プリチャージ電圧を検知電極12Eへ書き込み、かつ保持するためのスイッチである。カップリング容量C1は、検知電極12Eに検知容量の変化による電圧差を生じさせる。増幅用スイッチSWBは、検知電極12Eに生じた電圧差を増幅するためのスイッチである。読み出し用スイッチSWCは、増幅された電圧差を読み出し線ROLへ出力し、かつ保持するためのスイッチである。
The precharge switch SWA is a switch for writing and holding a precharge voltage to the
プリチャージ線PRL、および、読み出し線ROLは信号線SLと共通の配線を用いている。なお、センサ回路12は複数の画素PXに対して1つ配置されるため、信号線SLの一部が共用されることになる。
The precharge line PRL and the read line ROL use a common line with the signal line SL. Since one
プリチャージスイッチSWAは例えばp型の薄膜トランジスタであって、ゲート電極がプリチャージゲート線PGと電気的に接続され(あるいは一体に構成され)、ソース電極がプリチャージ線PRLと電気的に接続され(あるいは一体に構成され)、ドレイン電極が検知電極12Eと電気的に接続され(あるいは一体に構成され)ている。
The precharge switch SWA is a p-type thin film transistor, for example, and has a gate electrode electrically connected to the precharge gate line PG (or integrally formed) and a source electrode electrically connected to the precharge line PRL ( Alternatively, the drain electrode is electrically connected to the
増幅用スイッチSWBは例えばp型の薄膜トランジスタであって、ゲート電極が検知電極12Eと電気的に接続され(あるいは一体に構成され)、ソース電極がカップリングパルス線CPLと電気的に接続され(あるいは一体に構成され)、ドレイン電極が読み出し用スイッチSWCのソース電極と電気的に接続され(あるいは一体に構成され)ている。
The amplification switch SWB is a p-type thin film transistor, for example, and has a gate electrode electrically connected (or integrally formed) with the
読み出し用スイッチSWCは例えばp型の薄膜トランジスタであって、ゲート電極が読み出しゲート線RGと電気的に接続され(あるいは一体に構成され)、ソース電極が増幅用スイッチSWBのドレイン電極と電気的に接続され(あるいは一体に構成され)、ドレイン電極が読み出し線ROLと電気的に接続され(あるいは一体に構成され)ている。 The read switch SWC is, for example, a p-type thin film transistor. The gate electrode is electrically connected to the read gate line RG (or integrally formed), and the source electrode is electrically connected to the drain electrode of the amplification switch SWB. The drain electrode is electrically connected to the readout line ROL (or configured integrally).
図3は、本実施形態に係る表示装置1の駆動方法の一例を説明するためのタイミングチャートである。
FIG. 3 is a timing chart for explaining an example of a driving method of the
プリチャージゲート線駆動波形(プリチャージゲート信号波形)は、プリチャージゲート線PGに印加され、プリチャージ用スイッチSWAのゲ−ト電極端子に入力される。この結果、プリチャージパルスがオンレベル(ローレベル)のタイミングでプリチャージ線PRLからプリチャージ電圧Vprcがプリチャージ用スイッチSWAを通じて検知電極12Eに書き込まれる。
The precharge gate line drive waveform (precharge gate signal waveform) is applied to the precharge gate line PG and input to the gate electrode terminal of the precharge switch SWA. As a result, the precharge voltage Vprc is written from the precharge line PRL to the
カップリングパルス線駆動波形は、カップリングパルス線CPLに印加され、カップリング容量C1を介して接触体の有無により検知電極12Eの電位を変動させる。検知電極電位波形は検知電極12Eの電位変動を示したものであり、検知電極電位(指なし)と、検知電極電位(指あり)との間に電圧差を生じさせることができる。
The coupling pulse line drive waveform is applied to the coupling pulse line CPL, and varies the potential of the
増幅用スイッチSWBのゲート−ソース(GS)間電圧波形は検知電極12Eで生じた電圧差が増幅用スイッチSWBの動作点の差に反映されることを示している。ゲート−ソース(GS)間電圧(指なし)とゲート−ソース(GS)間電圧(指あり)とで電圧差が生じる。読み出しゲート線駆動波形は、読み出しゲート線RGに印加され、読み出し用スイッチSWCのゲ−ト電極端子に入力される。
The voltage waveform between the gate and source (GS) of the amplification switch SWB indicates that the voltage difference generated at the
この結果、読み出しゲート線RGに印加されたパルスがオンレベルのタイミングでカップリングパルスの変動後の電位が増幅用スイッチSWB、および読み出し用スイッチSWCを介して読み出し線ROLに出力される。読出し線ROLに出力される電圧波形はこの電圧変動を示したものであり、出力電圧(指あり)と出力電圧(指なし)との間には電圧差が生じる。 As a result, the potential after the fluctuation of the coupling pulse is output to the read line ROL via the amplification switch SWB and the read switch SWC at the timing when the pulse applied to the read gate line RG is on level. The voltage waveform output to the read line ROL indicates this voltage fluctuation, and a voltage difference is generated between the output voltage (with a finger) and the output voltage (without a finger).
センサ回路12を駆動する場合、まず、タイミングコントローラTCONはセンサ駆動回路Yを制御して、プリチャージゲート線PGに印加する電圧をロー(L)レベルにしてプリチャージスイッチSWAをオンさせる。タイミングコントローラTCONは信号線駆動回路XDを制御してプリチャージ線PRLにプリチャージ電圧を印加して、スイッチSWAを介して検知電極12Eにプリチャージ電圧を印加する。
When driving the
次に、タイミングコントローラTCONは、プリチャージスイッチSWAをオフさせた後、センサ駆動回路Yを制御して、カップリングパルス線CPLをハイ(H)レベルとする。カップリングパルスがローレベルからハイレベルへ変化すると、カップリング容量C1により検知電極12Eの電位に電圧が重畳される。このとき、検知電極12Eに重畳される電圧の大きさは、検知電極12Eと接触体との間の容量によって異なる。
Next, after turning off the precharge switch SWA, the timing controller TCON controls the sensor drive circuit Y to set the coupling pulse line CPL to the high (H) level. When the coupling pulse changes from the low level to the high level, the voltage is superimposed on the potential of the
例えば、検知電極12Eの上方の対向基板20に指やペン先等が接触している場合には、検知電極12Eと指との間に容量が生じる。検知電極12Eの上方において指先やペン先等が接触している場合には、指先やペン先等が無い場合と比較して検知電極12Eに重畳される電圧の大きさが小さくなる。
For example, when a finger, a pen tip, or the like is in contact with the
検知電極12Eの電位に応じて、増幅用スイッチSWBのオン抵抗が異なる。本実施形態では、検知電極12Eの上方において指先やペン先等が接触している場合には増幅用スイッチSWBのオン抵抗が低下し、検知電極12Eの上方において指先やペン先等が接触していない場合には増幅用スイッチSWBのオン抵抗が比較的高くなる。
The on-resistance of the amplification switch SWB varies depending on the potential of the
次に、タイミングコントローラTCONはセンサ駆動回路Yを制御して、読み出しゲート線RGの電圧をローレベルとして読み出し用スイッチSWCをオンさせる。検知電極12Eの上方において指先やペン先等が接触している場合には、読み出し用スイッチSWCがオンすると、増幅用スイッチSWBおよび読み出し用スイッチSWCを介してカップリングパルスが読み出し線ROLへ供給される方向に働く。
Next, the timing controller TCON controls the sensor driving circuit Y to turn on the read switch SWC by setting the voltage of the read gate line RG to a low level. When a fingertip or a pen tip is in contact with the
したがって、指先やペン先等が接触している場合には、読み出し線ROLの電位がカップリングパルス電位に向かって変化する。指先やペン先等が接触していない場合には、指先やペン先等が接触している場合よりも読み出し線ROLの電位の変化が小さくなる。 Therefore, when the fingertip, the pen tip, or the like is in contact, the potential of the readout line ROL changes toward the coupling pulse potential. When the fingertip or the pen tip is not in contact, the change in the potential of the readout line ROL is smaller than when the fingertip or the pen tip is in contact.
そこで、読み出しゲート線RGがオンしてからの出力期間Tread経過時での出力電圧(指あり)と出力電圧(指なし)との出力電圧差を検出することにより指先やペン先等が接触している位置を検出することが可能となる。 Therefore, by detecting the output voltage difference between the output voltage (with a finger) and the output voltage (without a finger) when the output period Tread has elapsed after the read gate line RG is turned on, the fingertip, the pen tip, etc. come into contact with each other. It is possible to detect the position.
図4は、本実施形態に係る表示装置1の基本回路ブロックを示す図である。基本回路ブロックは、1画素に相当するRGB画素と1つのセンサ回路とで構成される。なお、RGB画素のそれぞれの構成要素の参照符号には−R、−G,−Bを付して識別している。この基本回路ブロックを「回路ブロックA」と呼ぶ。
FIG. 4 is a diagram showing a basic circuit block of the
図4の回路ブロックAでは、RGB画素の間にセンサ回路が設けられているが、これは一例であり、図1に示すようにRGB画素の行と行との間のBM(Black Matrix)に相当する部分にセンサ回路を設けても良い。また、図4の回路ブロックAは、読み出し線ROL、及びプリチャージ線PRLを専用で設けているが、図2に示すように、RGB画素のいずれかの信号線SLを切替スイッチを介して共用するようにしても良い。 In the circuit block A of FIG. 4, a sensor circuit is provided between RGB pixels, but this is an example, and as shown in FIG. 1, a BM (Black Matrix) between rows of RGB pixels is used. A sensor circuit may be provided in the corresponding part. Further, the circuit block A in FIG. 4 is provided with the readout line ROL and the precharge line PRL exclusively, but as shown in FIG. 2, any of the signal lines SL of the RGB pixels is shared via the changeover switch. You may make it do.
なお、図4の「回路ブロックA」からセンサ回路およびセンサ回路を駆動する信号線を除いた回路ブロック、即ち、通常の画素を表すRGB画素で構成される回路ブロックを「回路ブロックB」と呼ぶ。 A circuit block obtained by removing the sensor circuit and the signal line for driving the sensor circuit from “circuit block A” in FIG. 4, that is, a circuit block including RGB pixels representing normal pixels is referred to as “circuit block B”. .
図5は、本実施形態に係る表示装置1のセンサ回路ブロックを示す図である。センサ回路ブロックは、複数画素×複数画素で構成され、1つの回路ブロックAと複数の回路ブロックBとを含んでいる。このセンサ回路ブロックを「回路ブロックC」と呼ぶ。図5に示す回路ブロックCでは、1個の回路ブロックAと15個の回路ブロックBとで構成されている。即ち、16個×16個(=265個)のRGB画素に対して1つのセンサ回路が配置されている。
FIG. 5 is a diagram showing a sensor circuit block of the
なお、図5に示すセンサ回路ブロック(回路ブロックC)は概念図であり詳細の構成については記載していないが、回路ブロックAにのみ使用される配線、例えば、センサ回路用の信号線などは、回路ブロックBを横切って、回路ブロックCの外に接続されることは言うまでもない。また、センサ回路(回路ブロックA)が配置される位置も図5に示す位置に限られない。回路ブロックAが配置される位置によって、検知精度が低下したり、局所的な表示不良の原因ともなり得るので、16個×16個のRGB画素を単位とする回路ブロックCごとに回路ブロックAの配置位置を変更して、全体として不具合の無いように配置される。 The sensor circuit block (circuit block C) shown in FIG. 5 is a conceptual diagram and does not describe the detailed configuration, but wiring used only for the circuit block A, for example, signal lines for the sensor circuit, etc. Needless to say, the circuit block B is connected to the outside of the circuit block C across the circuit block B. Further, the position where the sensor circuit (circuit block A) is arranged is not limited to the position shown in FIG. Depending on the position where the circuit block A is arranged, the detection accuracy may be reduced or a local display defect may be caused. Therefore, the circuit block A of each circuit block C having 16 × 16 RGB pixels as a unit. The arrangement position is changed so that there is no problem as a whole.
また、回路ブロックA、B、Cの構成、サイズは液晶表示パネルPNLの用途、表示部DYPのサイズにより異なることができる。本実施の形態では、回路ブロックCとして2mm×2mm〜4mm×4mm(略3mm×3mm)のサイズを設定している。この範囲のサイズであれば、指による接触を少なくとも一個のブロックCによって検出することができる。 Further, the configurations and sizes of the circuit blocks A, B, and C can be different depending on the use of the liquid crystal display panel PNL and the size of the display unit DYP. In the present embodiment, the size of 2 mm × 2 mm to 4 mm × 4 mm (approximately 3 mm × 3 mm) is set as the circuit block C. If the size is within this range, contact with a finger can be detected by at least one block C.
図6は、本実施形態に係る表示装置1の表示部DYPと出力回路部OCTとの構成を示す図である。表示部DYPは、50×30個の回路ブロックCを備えている。即ち。表示部DYPは、800×480×RGB画素の表示画面を構成する。
FIG. 6 is a diagram illustrating a configuration of the display unit DYP and the output circuit unit OCT of the
表示部DYPのサイズが、例えば、7型相当である場合、800×480画素で構成されるRGB画素の一つのサイズは概略190μm□となるので、回路ブロックCは概略3mm□(0.19mm×16≒3mm)である。なお、指などの被検出物のサイズが3mm□以下の場合、被検出物が一つの回路ブロックC内にある場合には、当該被検出物は、回路ブロックCの中央にあるとして検出される。従って、被検出物が隣接する回路ブロックCにまたがって位置移動する場合には、その動きを検出することは可能である。しかし、被検出物が回路ブロックC内で移動していることは原理的に検出不能である。回路ブロックCのサイズを決定する際には、被検出物のサイズのみでなく、このような移動の検出についても考慮する必要がある。本実施の形態では、タッチパネル用途として、主として指の腹部分で、画面に表示された画像やボタン操作する場合を考慮して、回路ブロックCのサイズを略3mm□と決定している。 When the size of the display unit DYP is, for example, 7 type, the size of one RGB pixel composed of 800 × 480 pixels is approximately 190 μm □, so that the circuit block C is approximately 3 mm □ (0.19 mm × 16≈3 mm). When the size of the detected object such as a finger is 3 mm □ or less, if the detected object is in one circuit block C, the detected object is detected as being in the center of the circuit block C. . Therefore, when the object to be detected moves over the adjacent circuit block C, the movement can be detected. However, it is impossible in principle to detect that the detected object is moving in the circuit block C. When determining the size of the circuit block C, it is necessary to consider not only the size of the object to be detected but also the detection of such movement. In the present embodiment, as a touch panel application, the size of the circuit block C is determined to be approximately 3 mm □ mainly in consideration of the case where an image displayed on the screen or a button operation is performed on the abdomen of the finger.
図6に示す表示部DYPでは、縦に並んだ30個の回路ブロックCの読み出し線ROLは一つの信号線として共通に使用されるため、画面全体では、横方向に50本の読み出し線ROLが並列に配置される。 In the display unit DYP shown in FIG. 6, the readout lines ROL of the 30 circuit blocks C arranged in the vertical direction are commonly used as one signal line. Therefore, 50 readout lines ROL are arranged in the horizontal direction on the entire screen. Arranged in parallel.
センサ回路用の信号線(読み出しゲート線RG、カップリングパルス線CPL、プリチャージゲート線PG)に供給される検知信号は、センサ駆動回路Yから供給される。そして、画面を走査して画像を表示する場合と同様に、検知信号も回路ブロックCを単位として画面を走査して信号を検出する方式を採用する。 The detection signal supplied to the signal lines for the sensor circuit (read gate line RG, coupling pulse line CPL, precharge gate line PG) is supplied from the sensor drive circuit Y. As in the case of displaying an image by scanning the screen, the detection signal employs a method of detecting the signal by scanning the screen with the circuit block C as a unit.
図6において、検知信号を外部回路(制御部65)へ接続する出力回路部OCTには、4系統のパラシリ変換回路PSC1〜PSC4が配置されている。即ち、50本の読み出し線ROL1〜ROL50からの信号は、出力回路部OCTによって4本の検出信号線DSIG1〜DSIG4に出力される。 In FIG. 6, four systems of parallel-serial conversion circuits PSC1 to PSC4 are arranged in the output circuit unit OCT that connects the detection signal to the external circuit (control unit 65). That is, signals from the 50 read lines ROL1 to ROL50 are output to the four detection signal lines DSIG1 to DSIG4 by the output circuit unit OCT.
パラシリ変換回路は、複数本の並列(パラレル)で入力される読み出し線ROLの信号を、1本の検出信号線DSIGに直列(シリーズ)の信号として出力するように変換する回路である。図6では、入力12chを出力1chに変換するパラシリ変換回路と、入力13chを出力1chに変換するパラシリ変換回路とが組み合わされて構成されている。図の左から、入力チャンネル数がそれぞれ12ch、13ch、13ch、12chのパラシリ変換回路PSC1〜PSC4が配置されている。 The parallel-serial conversion circuit is a circuit that converts a signal of a plurality of readout lines ROL input in parallel so as to be output as a series (series) signal to one detection signal line DSIG. In FIG. 6, a parallel-serial conversion circuit that converts input 12ch to output 1ch and a parallel-serial conversion circuit that converts input 13ch to output 1ch are combined. From the left of the figure, parallel-serial conversion circuits PSC1 to PSC4 having the number of input channels of 12ch, 13ch, 13ch, and 12ch, respectively, are arranged.
各パラシリ変換回路からは、所定のタイミングで1ch分の検出信号(容量信号)が順に出力される。即ち、パラシリ変換回路は最初の読み出し線ROLを選択して検出信号線DSIGに出力し、以降は所定のサンプリング時間で、順に読み出し線ROLを選択して検出信号線DSIGに出力する。 From each parallel-serial conversion circuit, detection signals (capacitance signals) for one channel are sequentially output at a predetermined timing. That is, the parallel-serial conversion circuit selects the first readout line ROL and outputs it to the detection signal line DSIG, and thereafter selects the readout line ROL in order at a predetermined sampling time and outputs it to the detection signal line DSIG.
図7は、本実施形態に係る表示装置1の表示期間と検知期間の配分を示す図である。本実施の形態では、回路ブロックCの構成で示したように16行毎にセンサ回路を配置しているため、16水平期間(H)を1セットとして考える。
FIG. 7 is a diagram showing the distribution of the display period and the detection period of the
センサが設けられていない場合には、16Hで回路ブロックCの表示が行われる。しかし、センサが設けられている場合は、この16Hの時間内で回路ブロックCでの表示〜検知までの一連の動作をする必要がある。図7には、たとえば、検知時間として、4水平期間が必要な場合、残りの12水平期間で画像表示するケースを示している。さらに、検知動作を2回実施するような場合、検知時間として8水平周期が必要とるため、画面表示を8水平期間内に実施するケースを示している。 When no sensor is provided, the circuit block C is displayed at 16H. However, when the sensor is provided, it is necessary to perform a series of operations from display to detection in the circuit block C within the time of 16H. FIG. 7 shows a case where an image is displayed in the remaining 12 horizontal periods when, for example, 4 horizontal periods are necessary as the detection time. Further, in the case where the detection operation is performed twice, 8 horizontal cycles are required as the detection time, and thus the case where the screen display is performed within 8 horizontal periods is shown.
この検知期間はセンサ回路の設計における諸元、すなわちアレイ上のセンサ回路に設けたTFTの抵抗、読み出し信号配線の抵抗値などによって決定される。また表示期間は画面サイズ(画素、信号線の負荷)、信号線駆動回路XDに使用されるICの能力などによって決定される。 This detection period is determined by specifications in the design of the sensor circuit, that is, the resistance of the TFT provided in the sensor circuit on the array, the resistance value of the readout signal wiring, and the like. The display period is determined by the screen size (pixel, signal line load), the capability of the IC used for the signal line driver circuit XD, and the like.
図8は、本実施形態に係る表示装置1のセンサ駆動回路Yの構成を示す図である。この回路ブロック図は、センサ駆動回路Yの一部分を示している。
FIG. 8 is a diagram showing a configuration of the sensor drive circuit Y of the
センサ駆動回路Yは上述のようにプリチャージゲート線PG、カップリングパルス線CPL、読み出しゲート線RGと接続して、それぞれプリチャージゲート信号、カップリングパルス信号、読み出しゲート信号をセンサ回路12に供給する。図8では、これら3種の信号を区分せずに一括してセンサ制御用信号と記載している。従って、それぞれの信号についてこの図8の回路を構成して必要なタイミング信号を入力することで、3種類の制御信号を出力するセンサ駆動回路Yを構成することができる。
The sensor driving circuit Y is connected to the precharge gate line PG, the coupling pulse line CPL, and the readout gate line RG as described above, and supplies the precharge gate signal, the coupling pulse signal, and the readout gate signal to the
図8に示すセンサ駆動回路Yは、表示部DYPの奇数行に設けられた回路ブロックCにセンサ制御信号(1,3,5・・・)を供給する奇数(ODD)ドライバ回路と、表示部DYPの偶数行に設けられた回路ブロックCにセンサ制御信号(2,4,6・・・)を供給する偶数(EVEN)ドライバ回路とを備えている。 The sensor drive circuit Y shown in FIG. 8 includes an odd (ODD) driver circuit that supplies a sensor control signal (1, 3, 5,...) To a circuit block C provided in an odd row of the display unit DYP, and a display unit. And an even (EVEN) driver circuit that supplies sensor control signals (2, 4, 6,...) To circuit blocks C provided in even rows of DYP.
奇数(ODD)ドライバ回路は、奇数シフトレジスタSR−O1、SR−O2、・・・が連結され、それぞれの奇数シフトレジスタSR−O1、SR−O2、・・・の出力がセンサ制御信号(1,3,5・・・)を構成している。 In the odd (ODD) driver circuit, the odd shift registers SR-O1, SR-O2,... Are connected, and the outputs of the odd shift registers SR-O1, SR-O2,. , 3, 5...
そして、奇数シフトレジスタSR−O1には、奇数シフトレジスタのスタート信号SR−Oと正極及び負極のクロック信号CK32とが入力される。正極及び負極のクロック信号CK32により、スタート信号SR−Oが順次出力側に送り出される。出力側に送り出されたスタート信号SR−Oは、タイミング信号Oのオンまたはオフに対応してセンサ制御信号1として出力される。なお、奇数シフトレジスタは、図8の右上に記載した表に従って動作する。
The odd shift register SR-O1 receives the odd shift register start signal SR-O and the positive and negative clock signals CK32. The start signal SR-O is sequentially sent to the output side by the positive and negative clock signals CK32. The start signal SR-O sent to the output side is output as the
この図に示すように奇数シフトレジスタSR−O1、SR−O2、・・・を連結することによって、画面の回路ブロックCを1行ずつ選択走査動作するドライバ回路を構成することができる。 As shown in this figure, by connecting odd shift registers SR-O1, SR-O2,..., A driver circuit that selectively scans the circuit block C on the screen one by one can be configured.
なお、偶数(EVEN)ドライバ回路も偶数シフトレジスタSR−E1、SR−E2、・・・を用いて奇数(ODD)ドライバ回路と同様に構成することができるため、その詳細は省略する。 Note that the even (EVEN) driver circuit can be configured in the same manner as the odd (ODD) driver circuit using the even shift registers SR-E1, SR-E2,.
また、それぞれのドライバ回路に入力するクロックCK32は、正負が反転しており、奇数番目と偶数番目のシフトレジスタを交互に駆動するように対応させることができる。 Further, the clock CK32 input to each driver circuit is inverted in polarity, and can correspond to drive the odd-numbered and even-numbered shift registers alternately.
なお、ここで示した単一シフトレジスタと多段の組み合わせ例は、動作を説明するための一例であり、本提案に適用する構成として本例に限定されるものでは無い。 Note that the combination example of the single shift register and the multistage shown here is an example for explaining the operation, and the configuration applied to the present proposal is not limited to this example.
図9は、本実施形態に係る表示装置1の表示走査と検知走査の方法を説明するための図である。図9(1)は、表示走査の方法を示し、図9(2)は、検知走査の方法を示している。なお、検知動作が表示16行(1ブロック)を1単位として画面走査するため、比較のため表示側の表記も16行のブロック単位で記載している。
FIG. 9 is a diagram for explaining a method of display scanning and detection scanning of the
表示走査では、ブロックを構成する16行が、信号線の選択動作を含んで順次走査される。この表示走査は、例えば図7に示す表示期間内に行われる。なお、図9では一番上のブロックを第一ブロック、順に第二ブロック、第三ブロック・・・と呼ぶ。そして、第一ブロックを選択している16水平周期の期間を、第一期間とし、順に第二期間、第三期間・・・と呼ぶ。 In the display scan, the 16 rows constituting the block are sequentially scanned including the signal line selection operation. This display scanning is performed, for example, within the display period shown in FIG. In FIG. 9, the uppermost block is called the first block, the second block, the third block,. And the period of 16 horizontal periods which has selected the 1st block is made into the 1st period, and is called the 2nd period, the 3rd period ... in order.
検知走査では、第一期間において、第一ブロック内の検知動作を実行する。この検知走査は、例えば図7に示す検知期間内に行われる。 In the detection scan, the detection operation in the first block is executed in the first period. This detection scan is performed, for example, within a detection period shown in FIG.
図9に示す走査方法は、表示、検知ともに1ブロック単位で行われ、順次、ブロック単位で画面走査が繰り返される方法であり、基本の走査動作を示している。 The scanning method shown in FIG. 9 is a method in which both display and detection are performed in units of blocks, and screen scanning is sequentially repeated in units of blocks, and shows a basic scanning operation.
図10は、本実施形態に係る表示装置1のセンサ駆動回路Yの動作を示すタイムチャートである。
FIG. 10 is a time chart showing the operation of the sensor drive circuit Y of the
第一期間では、奇数ドライバが動作する。奇数シフトレジスタSR−O1には、初期状態として「1」が設定されている。まず、スタート信号SR−Oが「1」となり、続いて正極及び負極のクロック信号CK32が入力される。これによって、出力SR−O1が「1」となる。この状態で、タイミング信号Oとしてパルス信号が入力されたタイミングで、センサ制御信号1が出力される。
In the first period, the odd number driver operates. In the odd shift register SR-O1, “1” is set as an initial state. First, the start signal SR-O becomes “1”, and then the positive and negative clock signals CK32 are input. As a result, the output SR-O1 becomes “1”. In this state, the
ここで、正極及び負極のクロック信号CK32は、第一期間中は保持されているため、例えば、偶数ドライバが動作することが防止されている。また、他の奇数シフトレジスタSR−O2、−O3、・・・には、初期状態として「0」が設定されているため、この状態で出力SR−O2、−O3が「1」となることはない。 Here, since the positive and negative clock signals CK32 are held during the first period, for example, even-numbered drivers are prevented from operating. In addition, since “0” is set as an initial state in the other odd shift registers SR-O2, −O3,..., The outputs SR-O2 and −O3 become “1” in this state. There is no.
第二期間では、偶数ドライバが動作する。偶数シフトレジスタSR−E1には、初期状態として「1」が設定されている。まず、スタート信号SR−Eが「1」となり、続いて第一期間と極性の逆転した正極及び負極のクロック信号CK32が入力される。これによって、出力SR−E1が「1」となる。この状態で、タイミング信号Eとしてパルス信号が入力されたタイミングで、センサ制御信号2が出力される。 In the second period, the even driver operates. In the even shift register SR-E1, “1” is set as an initial state. First, the start signal SR-E becomes “1”, and then the positive and negative clock signals CK32 whose polarities are reversed from those of the first period are input. As a result, the output SR-E1 becomes “1”. In this state, the sensor control signal 2 is output at the timing when the pulse signal is input as the timing signal E.
ここで、正極及び負極のクロック信号CK32は、第二期間中は保持されているため、例えば、奇数ドライバが動作することが防止されている。また、偶数シフトレジスタSR−E2、−E3、・・・には、初期状態として「0」が設定されているため、この状態で出力SR−E2、−E3が「1」となることはない。 Here, since the positive and negative clock signals CK32 are held during the second period, for example, the odd-numbered drivers are prevented from operating. In addition, since the even-numbered shift registers SR-E2, -E3,... Are set to "0" as an initial state, the outputs SR-E2, -E3 never become "1" in this state. .
第三期間では、スタート信号SR−Oが「0」となり、続いて正極及び負極のクロック信号CK32が入力される。これによって、出力SR−O1が「0」となる。一方、第一期間での出力SR−O1である「1」が入力されることによって出力SR−O2が「1」となる。この状態で、タイミング信号Oとしてパルス信号が入力されたタイミングで、センサ制御信号3が出力される。
In the third period, the start signal SR-O becomes “0”, and then the positive and negative clock signals CK32 are input. As a result, the output SR-O1 becomes “0”. On the other hand, when the output SR-O1 “1” in the first period is input, the output SR-O2 becomes “1”. In this state, the
以降、同様にしてタイミング信号O、タイミング信号Eが入力されるごとに各ブロックに対するセンサ制御信号が順次出力される。 Thereafter, the sensor control signal for each block is sequentially output each time the timing signal O and the timing signal E are input in the same manner.
上述のように、ベースとなるCK32とCK32バー(CK32の反転の意)の入力を受け、奇数側、偶数側の各初段のシフトレジスタ(SR−O1、SR−E1)にスタートパルス(幅32H)が入力される。初段のシフトレジスタの両出力は、CK32に同期した幅32Hのパルスが得られ、この出力が順次、次段の入力になっていく。このとき、必要なタイミングに所定のパルスが出力されるようにタイミング信号を入力する。タイミング信号は、シフトレジスタの出力と合成されて、各行のセンサ制御信号となる。すなわち、奇数側回路から、第一期間に1行目、第三期間に3行目・・・の制御信号が、偶数側回路から、第二期間に2行目、図示しない第四期間に4行目・・・の制御信号が、それぞれ出力される。 As described above, the input of the base CK32 and CK32 bar (meaning the inversion of CK32) is received, and the start pulse (width 32H) is supplied to the odd-numbered and even-numbered first-stage shift registers (SR-O1, SR-E1). ) Is entered. As both outputs of the first-stage shift register, a pulse having a width of 32H synchronized with CK32 is obtained, and these outputs are sequentially input to the next stage. At this time, a timing signal is input so that a predetermined pulse is output at a necessary timing. The timing signal is combined with the output of the shift register to become a sensor control signal for each row. That is, the control signals from the odd-numbered circuit to the first row in the first period, the third row in the third period,..., The control signals from the even-numbered circuit to the second row in the second period, and 4 in the fourth period (not shown). The control signals for the second row are output.
図11は、本実施形態に係る表示装置1の表示と検知動作を示すタイミングチャートである。
FIG. 11 is a timing chart showing display and detection operations of the
このタイミングチャート中のロジック信号のHレベルは12〜13V、Lレベルは−6〜−5Vとできる。なお、図には説明のためパルスを拡大している記載している部分があるため、縦軸や横軸は正確では無い。 The H level of the logic signal in this timing chart can be 12 to 13V, and the L level can be -6 to -5V. In addition, since the figure has the part which has expanded the pulse for description, the vertical axis | shaft and a horizontal axis are not exact.
図10で説明したセンサ駆動回路Yの動作によって、表示部DYPにはプリチャージゲート信号PG1,2・・・、カップリングパルス信号CPL1,2・・・、読み出しスイッチゲート信号RG1,2・・・が入力される。これらの駆動信号によって読み出し線ROLに検知信号が読み出される。この検知信号を読み出す動作は図2、図3を参照して説明しているため、再度の説明は省略する。 By the operation of the sensor driving circuit Y described in FIG. 10, the display unit DYP has precharge gate signals PG1, 2,..., Coupling pulse signals CPL1, 2,. Is entered. A detection signal is read to the read line ROL by these drive signals. Since the operation of reading the detection signal has been described with reference to FIGS. 2 and 3, the description thereof will be omitted.
なお、読み出し線ROLへの書込み時間は、検知電極12Eから増幅用スイッチSWB、読み出し用スイッチSWCを介して読み出し線ROLに達する時定数によって設定する。読み出し線ROLへの書込み時間は、両TFTの抵抗(〜100kΩ)や寄生容量(〜50pF)および読み出し線ROLの抵抗(〜2kΩ)と寄生容量(〜100pF)で決まる時定数に対し、1/2から2倍程度の時間に設定するのが良く、3倍を超えると電源電圧の飽和レベルに近づき、V1とV2の差が読み取れなくなるおそれがある。
Note that the write time to the read line ROL is set by a time constant reaching the read line ROL from the
また、読み出し線ROLの初期電位は、画像信号のセンター付近の電圧やコモン電位近傍の電圧あるいは信号処理回路で必要とする電圧に、図示しない切替スイッチを用いて、所定のタイミングで初期化すると良い。たとえば、仮に7Vに初期化とすると、読み出しゲート信号RGのON期間経過後、概略9V程度にまで変化できる。 The initial potential of the readout line ROL is preferably initialized at a predetermined timing using a changeover switch (not shown) to a voltage near the center of the image signal, a voltage near the common potential, or a voltage required by the signal processing circuit. . For example, if it is initialized to 7V, it can be changed to about 9V after the ON period of the read gate signal RG elapses.
図11に示すセンサ処理期間において、複数の読み出し線ROLからの検知信号は出力回路部OCTにおいてパラシリ変換されて1本の信号線DSIGを介して読み出される。読み出された検知信号は、検出データとしてメモリに格納される。以降の処理は、表示装置のタイミングとは切り離して実施できるため、ここでは割愛する。 In the sensor processing period shown in FIG. 11, detection signals from the plurality of readout lines ROL are subjected to parallel-serial conversion in the output circuit unit OCT and read out via one signal line DSIG. The read detection signal is stored in the memory as detection data. Since the subsequent processing can be performed separately from the timing of the display device, it is omitted here.
画像書込みは、センサ信号処理期間後、検出回路信号の読み出しが完了し、共用している信号線(SL、ROL)を画像書込みに切り替えても問題が無いタイミングで、実施される。ここでは、検知期間を4H、画像書込み期間を12Hとした場合を記載している。この画像書込み期間内(12H)に16行分の書込みを実施する。なお、この画像書込み期間には信号線SLの選択動作などを含んでも良い。 The image writing is performed at a timing at which there is no problem even if the readout of the detection circuit signal is completed after the sensor signal processing period and the shared signal lines (SL, ROL) are switched to image writing. Here, the case where the detection period is 4H and the image writing period is 12H is described. Writing for 16 rows is performed within this image writing period (12H). Note that this image writing period may include a selection operation of the signal line SL.
書込みが完了後は、信号線SLと読み出し線ROLとを切り替え、第二期間に移行できる状態を整える。以降、第一期間で説明した動作と同様の動作で、順次、ブロックを走査する。 After the writing is completed, the signal line SL and the read line ROL are switched to prepare a state in which the transition to the second period is possible. Thereafter, the blocks are sequentially scanned in the same operation as that described in the first period.
[検知走査のバリエーション1]
図12は、本実施形態に係る表示装置1のバリエーション1の表示走査と検知走査の方法を説明するための図である。図12(1)は、表示走査の方法を示し、図12(2)は、検知走査の方法を示している。
[Detection scanning variation 1]
FIG. 12 is a diagram for explaining a display scanning and detection scanning method of
表示走査では、図9と同様に、第一ブロックから順に走査している。このとき、検知走査では、第二期間に第三ブロックの検出を実施し、第三期間に第五ブロックの検出を実施する。即ち、検知走査では奇数番目のブロックを順に走査している。従って、この検知走査方法では、図9に示す検知走査の概略半分の時間で、画面全体を検知走査することができる。すなわち、画像全体を走査して表示する間に、2回の検知走査が可能になる。
2回の検知走査を行う方法に関しては、たとえば、1回目に奇数行目を走査し2回目も同様に奇数行目を走査しても良く、1回目に奇数行目を走査し2回目は偶数行目を走査しても良く、またこの選択を交互に繰り返しても良い。
In the display scan, scanning is performed in order from the first block, as in FIG. At this time, in the detection scan, the third block is detected in the second period, and the fifth block is detected in the third period. That is, in the detection scanning, odd-numbered blocks are scanned in order. Therefore, in this detection scanning method, the entire screen can be detected and scanned in approximately half the time of the detection scanning shown in FIG. That is, two detection scans can be performed while the entire image is scanned and displayed.
With respect to the method of performing the detection scanning twice, for example, the odd-numbered rows may be scanned first, the odd-numbered rows may be scanned the second time, the odd-numbered rows may be scanned first, and the second time will be even-numbered. The line may be scanned and this selection may be repeated alternately.
図13は、本実施形態に係る表示装置1のバリエーション1のセンサ駆動回路Yの動作を示すタイムチャートである。図13のベースとなるクロックは、高速化のため、図10に記載のクロックの2倍の周波数である。そのため、クロック信号は、CK16とCK16バーとして記載し、16水平周期の制御信号であることを表している。
FIG. 13 is a time chart showing the operation of the sensor drive circuit Y of
バリエーション1のタイムチャートでは奇数ドライバのみが動作する。
第一期間において、奇数シフトレジスタSR−O1には、初期状態として「1」が設定されている。まず、スタート信号SR−Oが「1」となり、続いて正極及び負極のクロック信号CK16が入力される。これによって、出力SR−O1が「1」となる。この状態で、タイミング信号O(パルス信号)が入力されたタイミングで、センサ制御信号1が出力される。
In the
In the first period, “1” is set as an initial state in the odd shift register SR-O1. First, the start signal SR-O becomes “1”, and then the positive and negative clock signals CK16 are input. As a result, the output SR-O1 becomes “1”. In this state, the
第一期間の後半では、クロック信号CK16の極性が逆転される。もしこの状態で、タイミング信号E(パルス信号)が入力されるとそのタイミングで、センサ制御信号2が出力される条件が成立するが、タイミング信号Eは入力されないためセンサ制御信号2は出力されない。 In the second half of the first period, the polarity of the clock signal CK16 is reversed. If the timing signal E (pulse signal) is input in this state, the condition that the sensor control signal 2 is output at that timing is satisfied. However, since the timing signal E is not input, the sensor control signal 2 is not output.
第二期間において、正極及び負極のクロック信号CK16が入力される。これによって、出力SR−O2が「1」となる。この状態で、タイミング信号O(パルス信号)が入力されたタイミングで、センサ制御信号3が出力される。
In the second period, positive and negative clock signals CK16 are input. As a result, the output SR-O2 becomes “1”. In this state, the
以下同様にして、第三期間ではセンサ制御信号5が出力され、第四期間ではセンサ制御信号7が出力され、・・・、第N期間ではセンサ制御信号(2N−1)が出力される。 Similarly, the sensor control signal 5 is output in the third period, the sensor control signal 7 is output in the fourth period,..., And the sensor control signal (2N−1) is output in the Nth period.
このように、クロック信号CK16を1期間中に反転させ、奇数側のタイミング信号Oを毎期間ごとに入力し、偶数側のタイミング信号Eは入力しない。即ち、バリエーション1の走査方法では、偶数側のセンサ回路は動作させていない。
Thus, the clock signal CK16 is inverted during one period, the odd-numbered timing signal O is input every period, and the even-numbered timing signal E is not input. That is, in the scanning method of
図14は、本実施形態のバリエーション1に係る表示装置1の表示と検知動作を示すタイミングチャートである。
FIG. 14 is a timing chart showing display and detection operations of the
第一期間では、画像書込み動作をしているブロックと、検知動作しているブロックが同じである。しかし、第二期間以降の期間では、図11に示すタイミングチャートと異なり、画像書込み動作をしているブロックと、検知動作しているブロックが異なっている。さらに、偶数ブロックでは映像書込みのみが実行され、奇数ブロックではセンサ処理と映像書込みとが実行される。 In the first period, the block performing the image writing operation and the block performing the detection operation are the same. However, in the period after the second period, unlike the timing chart shown in FIG. 11, the block in which the image writing operation is performed and the block in which the detection operation is performed are different. Furthermore, only video writing is executed in even blocks, and sensor processing and video writing are executed in odd blocks.
なお、バリエーション1では、センサ処理は一行おきのブロックについて実行されたが、この形態に限定されず、一定の間隔ごとのブロックについて実行しても良い。この際、検知動作の対象であるブロック行は、画像書込み動作の対象であるブロック行から所定の演算によって求めることができる。
In the
[検知走査のバリエーション2]
図15は、本実施形態に係る表示装置1のバリエーション2の表示走査と検知走査の方法を説明するための図である。図15(1)は、表示走査の方法を示し、図15(2)は、検知走査の方法を示している。
[Detection scanning variation 2]
FIG. 15 is a diagram for explaining a display scanning and detection scanning method of variation 2 of the
表示走査では、図9と同様に、第一ブロックから順に走査している。このとき、検知走査では、第一期間に第一ブロック及び第二ブロックの検出を実施し、第二期間に第三ブロック及び第四ブロックの検出を実施する。即ち、検知走査では2つのブロックを順に走査している。従って、この検知走査方法では、図9に示す検知走査の概略半分の時間で、画面全体を検知走査することができる。すなわち、画像全体を走査して表示する間に、2回の検知走査が可能になる。
図16は、本実施形態に係る表示装置1のバリエーション2のセンサ駆動回路Yの動作を示すタイムチャートである。図16のベースとなるクロックは、高速化のため、図10に記載のクロックの2倍の周波数である。そのため、クロック信号は、CK16とCK16バーとして記載し、16水平周期の制御信号であることを表している。
In the display scan, scanning is performed in order from the first block, as in FIG. At this time, in the detection scanning, the first block and the second block are detected in the first period, and the third block and the fourth block are detected in the second period. That is, in the detection scanning, two blocks are sequentially scanned. Therefore, in this detection scanning method, the entire screen can be detected and scanned in approximately half the time of the detection scanning shown in FIG. That is, two detection scans can be performed while the entire image is scanned and displayed.
FIG. 16 is a time chart showing the operation of the sensor drive circuit Y of the variation 2 of the
第一期間において、奇数シフトレジスタSR−O1には、初期状態として「1」が設定されている。また、偶数シフトレジスタSR−E1には、初期状態として「1」が設定されている。 In the first period, “1” is set as an initial state in the odd shift register SR-O1. In the even shift register SR-E1, “1” is set as an initial state.
まず、スタート信号SR−Oが「1」となり、続いて正極及び負極のクロック信号CK16が入力される。これによって、出力SR−O1が「1」となる。この状態で、タイミング信号O(パルス信号)が入力されたタイミングで、センサ制御信号1が出力される。
First, the start signal SR-O becomes “1”, and then the positive and negative clock signals CK16 are input. As a result, the output SR-O1 becomes “1”. In this state, the
また、同じタイミングでスタート信号SR−Eが「1」となり、続いて正極及び負極のクロック信号CK16が入力される。これによって、出力SR−E1が「1」となる。この状態で、タイミング信号E(パルス信号)が入力されたタイミングで、センサ制御信号2が出力される。 In addition, the start signal SR-E becomes “1” at the same timing, and then the positive and negative clock signals CK16 are input. As a result, the output SR-E1 becomes “1”. In this state, the sensor control signal 2 is output at the timing when the timing signal E (pulse signal) is input.
以下同様にして、第二期間ではセンサ制御信号3、4が出力され、第三期間ではセンサ制御信号5,6が出力され、・・・、第N期間ではセンサ制御信号(2N−1)、2Nが出力される。
Similarly, the
このように、バリエーション2では、奇数行目と偶数行目とが同様のタイミングでタイミング信号のパルスが出力されており、2行同時に選択されて検知されることになる。
なお、同時選択の場合には、検知電極を2行分加算したデータに相当するため、実効的に縦方向の位置精度が低下することになる。しかしながら、図12に示したようにデータを間引く場合に比べると、全領域が検出対象となるため、取りこぼしによる不具合を抑制できる。
As described above, in the variation 2, the pulses of the timing signal are output at the same timing for the odd-numbered rows and the even-numbered rows, and the two rows are selected and detected simultaneously.
In the case of simultaneous selection, it corresponds to data obtained by adding the detection electrodes for two rows, so that the vertical position accuracy is effectively reduced. However, as compared with the case where data is thinned out as shown in FIG. 12, since the entire region is a detection target, it is possible to suppress problems due to missing.
図17は、本実施形態のバリエーション2に係る表示装置1の表示と検知動作を示すタイミングチャートである。
FIG. 17 is a timing chart showing display and detection operations of the
第一期間では、画像書込み動作は第一ブロックについて行われ、検知動作は第一ブロック及び第二ブロックについて行われる。第二期間では、画像書込み動作は第二ブロックについて行われ、検知動作は第三ブロック及び第四ブロックについて行われる。以降、第N期間では、画像書込み動作は第Nブロックについて行われ、検知動作は第(2N−1)ブロック及び第(2N)ブロックについて行われる。 In the first period, the image writing operation is performed for the first block, and the detection operation is performed for the first block and the second block. In the second period, the image writing operation is performed for the second block, and the detection operation is performed for the third block and the fourth block. Thereafter, in the Nth period, the image writing operation is performed for the Nth block, and the detection operation is performed for the (2N−1) th block and the (2N) th block.
なお、バリエーション2では、センサ処理は二行のブロックについて実行されたが、この形態に限定されず、複数行のブロックについて実行しても良い。この際、検知動作の対象であるブロック行は、画像書込み動作の対象であるブロック行から所定の演算によって求めることができる。 In the variation 2, the sensor processing is executed for the two rows of blocks. However, the present invention is not limited to this form, and may be executed for a plurality of rows of blocks. At this time, the block row that is the target of the detection operation can be obtained by a predetermined calculation from the block row that is the target of the image writing operation.
[検知走査のバリエーション3]
図18は、本実施形態に係る表示装置1のバリエーション3の表示走査と検知走査の方法を説明するための図である。図18(1)は、表示走査の方法を示し、図18(2)は、検知走査の方法を示している。
[Detection scanning variation 3]
FIG. 18 is a diagram for explaining a display scanning and detection scanning method of the
表示走査では、図9と同様に、第一ブロックから順に走査している。このとき、検知走査では、第一期間に第一ブロック及び第二ブロックの検出を実施し、第二期間に第三ブロック及び第四ブロックの検出を実施する。即ち、バリエーション3の走査方法は、図15に示すバリエーション2の走査方法と同じである。但し、それを実現する方法が異なっている。
In the display scan, scanning is performed in order from the first block, as in FIG. At this time, in the detection scanning, the first block and the second block are detected in the first period, and the third block and the fourth block are detected in the second period. That is, the scanning method of
図19は、本実施形態に係る表示装置1のバリエーション3のセンサ駆動回路Yの動作を示すタイムチャートである。図19のベースとなるクロックは、高速化のため、図10に記載のクロックの2倍の周波数である。そのため、クロック信号は、CK16とCK16バーとして記載し、16水平周期の制御信号であることを表している。
FIG. 19 is a time chart showing the operation of the sensor drive circuit Y of
第一期間において、奇数シフトレジスタSR−O1には、初期状態として「1」が設定されている。また、偶数シフトレジスタSR−E1には、初期状態として「1」が設定されている。 In the first period, “1” is set as an initial state in the odd shift register SR-O1. In the even shift register SR-E1, “1” is set as an initial state.
まず、スタート信号SR−Oが「1」となり、続いて正極及び負極のクロック信号CK16が入力される。これによって、出力SR−O1が「1」となる。この状態で、タイミング信号O(パルス信号)が入力されたタイミングで、センサ制御信号1が出力される。
First, the start signal SR-O becomes “1”, and then the positive and negative clock signals CK16 are input. As a result, the output SR-O1 becomes “1”. In this state, the
また、同じタイミングでスタート信号SR−Eが「1」となり、続いて正極及び負極のクロック信号CK16が入力される。これによって、出力SR−E1が「1」となる。この状態で、タイミング信号Oが入力された後所定のタイミングでタイミング信号Eが入力される。タイミング信号E(パルス信号)が入力されたタイミングで、センサ制御信号2が出力される。 In addition, the start signal SR-E becomes “1” at the same timing, and then the positive and negative clock signals CK16 are input. As a result, the output SR-E1 becomes “1”. In this state, the timing signal E is input at a predetermined timing after the timing signal O is input. The sensor control signal 2 is output at the timing when the timing signal E (pulse signal) is input.
以下同様にして、第二期間ではセンサ制御信号3、4が出力され、第三期間ではセンサ制御信号5,6が出力され、・・・、第N期間ではセンサ制御信号(2N−1)、2Nが出力される。
Similarly, the
このように、バリエーション3では、奇数行目と偶数行目とが所定時間ずれたタイミングでタイミング信号のパルスが出力されており、2行が同じ期間内でずれて選択されて検知されることになる。
なお、信号線SLと読み出し線ROLとを切り替えて処理するように構成されているため、図7に例示するように、検知期間を2つに区分して前半と後半とで奇数行目と偶数行目との読み出し信号が処理される。
As described above, in the
Since the processing is performed by switching between the signal line SL and the readout line ROL, the detection period is divided into two as illustrated in FIG. The read signal for the row is processed.
図20は、本実施形態のバリエーション3に係る表示装置1の表示と検知動作を示すタイミングチャートである。
FIG. 20 is a timing chart showing display and detection operations of the
第一期間では、画像書込み動作は第一ブロックについて行われる。検知動作は第一ブロックについて行われ続いて第二ブロックについて行われる。第二期間では、画像書込み動作は第二ブロックについて行われる。検知動作は第三ブロックについて行われ続いて第四ブロックについて行われる。以降、第N期間では、画像書込み動作は第Nブロックについて行われる。検知動作は第(2N−1)ブロックについて行われ続いて第(2N)ブロックについて行われる。 In the first period, the image writing operation is performed for the first block. The detection operation is performed for the first block and subsequently for the second block. In the second period, the image writing operation is performed for the second block. The detection operation is performed for the third block and subsequently for the fourth block. Thereafter, in the Nth period, the image writing operation is performed for the Nth block. The detection operation is performed for the (2N-1) -th block and subsequently performed for the (2N) -th block.
なお、バリエーション3の方式は、各検査回路からの出力を独立したデータとして扱うことができるため、バリエーション2の方式と比較すると、位置精度は良い。バリエーション3の方式は、画像表示時間を短くできる場合、すなわち画像書き込み用のドライバICの書き込み能力が十分ある場合、に有効である。ただし、画像書込みと検出データの処理を高速化するため、消費電力が増加する可能性があるので、高速かつ高精度の検出が必要な場合に、こうした設定にするなど、切り替えて使用することが有効である。
Note that the
なお、バリエーション3では、センサ処理は二行のブロックについて実行されたが、この形態に限定されず、複数行のブロックについて実行しても良い。この際、検知動作の対象であるブロック行は、画像書込み動作の対象であるブロック行から所定の演算によって求めることができる。
In the
以上説明した実施の形態の方式では、あらかじめ検査回路用のセンサ駆動回路Yを奇数行用回路と偶数行用回路とで構成し、タイミングコントローラTCONの制御のもとでドライバ回路の制御信号を切り替えることによって、検出行の間引き、複数行の同時検出、検出する速度の変更が可能となる。従って、画面走査よりも早い走査での接触検出走査ができ、高速での繰り返し入力に対応できる検出機能つきの表示装置を実現できる。更に、利用者、利用する環境、用途に応じて、検知方式を切り替えることができ、検出機能付きの表示装置の用途をより拡大することが期待できる。 In the system of the embodiment described above, the sensor drive circuit Y for the inspection circuit is configured in advance by an odd-numbered circuit and an even-numbered circuit, and the control signal of the driver circuit is switched under the control of the timing controller TCON. As a result, it is possible to thin out the detected lines, simultaneously detect a plurality of lines, and change the detection speed. Accordingly, it is possible to realize a display device with a detection function that can perform contact detection scanning at a scanning earlier than the screen scanning and can cope with high-speed repeated input. Furthermore, the detection method can be switched according to the user, the environment to be used, and the application, and it can be expected that the application of the display device with a detection function is further expanded.
[本実施の形態のバリエーション]
上述の実施の形態は、更に種々のバリエーションの形態として構成することができる。
[Variations of this embodiment]
The above-described embodiment can be configured as various variations.
(1)上述の実施の形態においては、センサ動作は、各センサ・表示動作繰り返し単位の前半に行われたが、各センサ・表示動作繰り返し単位の後半に実行しても良い。 (1) In the above-described embodiment, the sensor operation is performed in the first half of each sensor / display operation repeating unit, but may be performed in the second half of each sensor / display operation repeating unit.
(2)上述の実施の形態においては、アクティブ型のセンサ回路を有するタッチパネルについて説明したが、アクティブ型のセンサ回路は上述の構成に限られない。またパッシブ型のセンサ回路を有するタッチパネルについても同様に適用することができる。 (2) In the above-described embodiment, the touch panel having an active sensor circuit has been described. However, the active sensor circuit is not limited to the above-described configuration. The present invention can also be applied to a touch panel having a passive sensor circuit.
(3)上記実施形態に係る表示装置1は、TN(Twisted Nematic)モード、IPSモード、OCB(Optically Compensated Bend)モード等の表示モードを採用する液晶表示装置であってもよい。
(3) The
(4)上記実施形態に係る表示装置は、カラー表示タイプ、白黒表示タイプの表示装置にも適用可能である。 (4) The display device according to the above embodiment can be applied to a color display type and a monochrome display type display device.
(5)センサ回路12は、読み出し用スイッチSWCおよび読み出しゲート線RGを省略してもよい。その場合には、増幅用スイッチSWBのドレイン電極と読み出し線ROLとが電気的に接続される。
(5) The
(6)カップリングパルスはゲート線GLから供給しなくても良く、例えば信号線SLと並行した配線を追加してカップリングパルス線としても良い。 (6) The coupling pulse may not be supplied from the gate line GL. For example, a wiring parallel to the signal line SL may be added to form a coupling pulse line.
(7)なお、タイミングコントローラTCONは、回路基板60に設けられる態様に限られず、外部に設けられても良く、TFT基板上に設けられても良い。
(7) The timing controller TCON is not limited to being provided on the
(8)増幅用スイッチSWBは、実施の形態に限られず増幅器(アンプ)を用いて構成しても良い。 (8) The amplification switch SWB is not limited to the embodiment, and may be configured using an amplifier.
本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これら新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これら実施形態やその変形は、発明の範囲や要旨に含まれるとともに、特許請求の範囲に記載された発明とその均等の範囲に含まれる。 Although several embodiments of the present invention have been described, these embodiments are presented by way of example and are not intended to limit the scope of the invention. These novel embodiments can be implemented in various other forms, and various omissions, replacements, and changes can be made without departing from the scope of the invention. These embodiments and modifications thereof are included in the scope and gist of the invention, and are included in the invention described in the claims and the equivalents thereof.
PNL…液晶表示パネル、DYP…表示部、YD…走査線駆動回路、Y…センサ駆動回路、XD…信号線駆動回路、LQ…液晶層、PE…画素電極、CE…共通電極、GL…ゲート線、SL…信号線、PX…液晶画素、CPL…カップリングパルス線、PG…プリチャージゲート線、RG…読み出しゲート線、PRL…プリチャージ線、ROL…読み出し線、OCT…出力回路部、TCON…タイミングコントローラ、SWA…プリチャージスイッチ、SWB…増幅用スイッチ、SWC…読み出し用スイッチ、SWP…画素スイッチ、A…回路ブロック、B…回路ブロック、C…回路ブロック、DSIG…検出信号線、PSC…パラシリ変換回路。 PNL: liquid crystal display panel, DYP: display unit, YD: scanning line driving circuit, Y: sensor driving circuit, XD: signal line driving circuit, LQ: liquid crystal layer, PE: pixel electrode, CE: common electrode, GL: gate line , SL ... signal line, PX ... liquid crystal pixel, CPL ... coupling pulse line, PG ... precharge gate line, RG ... read gate line, PRL ... precharge line, ROL ... read line, OCT ... output circuit unit, TCON ... Timing controller, SWA ... Precharge switch, SWB ... Amplification switch, SWC ... Read-out switch, SWP ... Pixel switch, A ... Circuit block, B ... Circuit block, C ... Circuit block, DSIG ... Detection signal line, PSC ... Paraserial Conversion circuit.
Claims (11)
第1の方向に延在して、前記第1の方向に配列した複数の前記表示画素を一括して選択する複数の走査線と、
第1の方向に延在して、前記第1の方向に配列した複数の前記センサ回路を一括して動作させる複数の検知制御線と、
前記第1の方向に直交する第2の方向に前記表示画素を順次選択する信号を前記走査線に出力する走査線駆動回路と、
前記センサ回路を前記第2の方向に順次動作させる信号を前記検知制御線に出力するセンサ駆動回路と、
前記走査線駆動回路とセンサ駆動回路とが出力する前記信号のタイミングを制御するタイミングコントローラとを有し、
前記センサ駆動回路は、奇数行に配された前記センサ回路を駆動する第1の回路と偶数行に配された前記センサ回路を駆動する第2の回路とをそれぞれ独立して動作可能になされている、表示装置。 In a display device having display pixels arranged in a matrix in a display region, and a sensor circuit for detecting the strength of capacitive coupling by a dielectric that is in contact with the display region,
A plurality of scanning lines extending in a first direction and collectively selecting the plurality of display pixels arranged in the first direction;
A plurality of detection control lines extending in a first direction and collectively operating the plurality of sensor circuits arranged in the first direction;
A scanning line driving circuit for outputting a signal for sequentially selecting the display pixels in a second direction orthogonal to the first direction to the scanning line;
A sensor drive circuit for outputting a signal for sequentially operating the sensor circuit in the second direction to the detection control line;
A timing controller that controls the timing of the signal output by the scanning line driving circuit and the sensor driving circuit;
The sensor driving circuit is capable of independently operating a first circuit that drives the sensor circuits arranged in odd rows and a second circuit that drives the sensor circuits arranged in even rows. The display device.
前記第1の方向に配列した複数の前記ブロックであるブロック行ごとに前記走査線駆動回路とセンサ駆動回路とを駆動して、所定の処理期間において、前記表示画素の選択動作と前記センサ回路の駆動動作とを制御する、請求項2に記載の表示装置。 The timing controller is
The scanning line driving circuit and the sensor driving circuit are driven for each block row which is a plurality of the blocks arranged in the first direction, and the selection operation of the display pixel and the sensor circuit are performed in a predetermined processing period. The display device according to claim 2, wherein the display device controls a driving operation.
前記所定の処理期間において、当該ブロック行の前記表示画素の選択動作と当該ブロック行の前記センサ回路の駆動動作とを制御する、請求項3に記載の表示装置。 The timing controller is
The display device according to claim 3, wherein the selection operation of the display pixels in the block row and the driving operation of the sensor circuit in the block row are controlled in the predetermined processing period.
前記所定の処理期間において、当該ブロック行の前記表示画素の選択動作と、他のブロック行の前記センサ回路の駆動動作とを制御し、
前記他のブロック行は、当該ブロック行数から所定の演算で定められる、請求項3に記載の表示装置。 The timing controller is
In the predetermined processing period, controlling the selection operation of the display pixels of the block row and the driving operation of the sensor circuit of another block row,
The display device according to claim 3, wherein the other block row is determined by a predetermined calculation from the number of block rows.
前記所定の処理期間において、当該ブロック行の前記表示画素の選択動作と、複数のブロック行の前記センサ回路の駆動動作とを制御し、
前記複数のブロック行は、当該ブロック行数から所定の演算で定められる、請求項3に記載の表示装置。 The timing controller is
In the predetermined processing period, control the selection operation of the display pixels of the block row and the driving operation of the sensor circuit of a plurality of block rows,
The display device according to claim 3, wherein the plurality of block rows are determined by a predetermined calculation from the number of block rows.
前記所定の処理期間において、当該ブロック行の前記表示画素の選択動作と、複数のブロック行の前記センサ回路の駆動動作とを制御する第2の制御モードとを
切替可能になされる、請求項3に記載の表示装置。 A first control mode for controlling a selection operation of the display pixels in the block row and a driving operation of the sensor circuit in the block row in the predetermined processing period;
4. The second control mode for controlling the selection operation of the display pixels in the block row and the driving operation of the sensor circuit in a plurality of block rows can be switched in the predetermined processing period. The display device described in 1.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012148628A JP2014010762A (en) | 2012-07-02 | 2012-07-02 | Display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012148628A JP2014010762A (en) | 2012-07-02 | 2012-07-02 | Display device |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2014010762A true JP2014010762A (en) | 2014-01-20 |
Family
ID=50107371
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012148628A Pending JP2014010762A (en) | 2012-07-02 | 2012-07-02 | Display device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2014010762A (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20150255518A1 (en) * | 2014-03-07 | 2015-09-10 | Semiconductor Energy Laboratory Co., Ltd. | Touch Sensor, Touch Panel, and Manufacturing Method of Touch Panel |
WO2020258428A1 (en) * | 2019-06-25 | 2020-12-30 | 咸阳彩虹光电科技有限公司 | Display device |
-
2012
- 2012-07-02 JP JP2012148628A patent/JP2014010762A/en active Pending
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20150255518A1 (en) * | 2014-03-07 | 2015-09-10 | Semiconductor Energy Laboratory Co., Ltd. | Touch Sensor, Touch Panel, and Manufacturing Method of Touch Panel |
WO2015132694A1 (en) * | 2014-03-07 | 2015-09-11 | Semiconductor Energy Laboratory Co., Ltd. | Touch sensor, touch panel, and manufacturing method of touch panel |
JP2015187850A (en) * | 2014-03-07 | 2015-10-29 | 株式会社半導体エネルギー研究所 | Touch sensor, touch panel, and manufacturing method of touch panel |
US9780121B2 (en) | 2014-03-07 | 2017-10-03 | Semiconductor Energy Laboratory Co., Ltd. | Touch sensor, touch panel, and manufacturing method of touch panel |
TWI667604B (en) * | 2014-03-07 | 2019-08-01 | 日商半導體能源研究所股份有限公司 | Touch sensor, touch panel, and manufacturing method of touch panel |
JP2019212327A (en) * | 2014-03-07 | 2019-12-12 | 株式会社半導体エネルギー研究所 | Touch sensor |
WO2020258428A1 (en) * | 2019-06-25 | 2020-12-30 | 咸阳彩虹光电科技有限公司 | Display device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101480314B1 (en) | Display device with integrated touch screen and method for driving the same | |
KR101480315B1 (en) | Display device with integrated touch screen and method for driving the same | |
TWI544394B (en) | Display device and driving method thereof | |
JP5661015B2 (en) | Display device, display method, and electronic apparatus | |
JP2626595B2 (en) | Active matrix type liquid crystal display integrated tablet and driving method thereof | |
JP6562862B2 (en) | Touch detection device and display device with touch detection function | |
KR101455314B1 (en) | Display device with integrated touch screen | |
KR101652574B1 (en) | Display device, method of driving display device, and electronic apparatus | |
WO2013042637A1 (en) | Display device and display system | |
US11650677B2 (en) | Input detection system and detection device | |
US10289236B2 (en) | Display | |
US10558307B2 (en) | Touchscreen with switching circuit for changing the number of connected detection electrodes | |
US9001075B2 (en) | Display device with touch panel function | |
CN104699369B (en) | Display device and its driving method | |
US10386955B2 (en) | Display device with capacitive touch detection | |
WO2013047456A1 (en) | Display device, method for driving same, and display system provided with display device | |
US20210132764A1 (en) | Display device with built-in touch sensor, and drive method for same | |
JP6363039B2 (en) | Display device | |
JP5475498B2 (en) | Display device with touch panel | |
KR102189480B1 (en) | Touch panel dispaly device | |
JP2014010762A (en) | Display device | |
JP6263340B2 (en) | Liquid crystal display | |
US20160364046A1 (en) | Display device | |
US9921681B2 (en) | Display device | |
JP2016197400A (en) | Display device |