JP2012068599A - 液晶表示装置 - Google Patents
液晶表示装置 Download PDFInfo
- Publication number
- JP2012068599A JP2012068599A JP2010215730A JP2010215730A JP2012068599A JP 2012068599 A JP2012068599 A JP 2012068599A JP 2010215730 A JP2010215730 A JP 2010215730A JP 2010215730 A JP2010215730 A JP 2010215730A JP 2012068599 A JP2012068599 A JP 2012068599A
- Authority
- JP
- Japan
- Prior art keywords
- display
- signal
- display pixels
- liquid crystal
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Abstract
【課題】1本の信号線を行方向に隣接する2つの表示画素で共用する液晶表示装置において、画素電極等のパターンずれが発生した場合であっても面フリッカと横縞と縦縞の影響を抑制可能な液晶表示装置を提供すること。
【解決手段】本液晶表示装置は、行方向に隣接する2つの表示画素毎に1本の信号線S(j)を配置し、信号線S(j)を挟んで隣接する2つの表示画素で信号線S(j)を共用し、各表示画素を異なる走査線G(i)にスイッチング素子を介して接続したストライプ配列の表示パネル100を備える。表示パネル100において、信号線S(i)を挟んで隣接する2つの表示画素の一方側の表示画素を奇数行の走査線G(i)に接続し、他方側の表示画素を偶数行の走査線G(i)に接続する。信号ドライバ300により表示信号の極性を走査線の2本毎に反転させてライン反転駆動を行うことにより、表示画素のパターンずれに伴う表示むらを抑制する。
【選択図】図2
【解決手段】本液晶表示装置は、行方向に隣接する2つの表示画素毎に1本の信号線S(j)を配置し、信号線S(j)を挟んで隣接する2つの表示画素で信号線S(j)を共用し、各表示画素を異なる走査線G(i)にスイッチング素子を介して接続したストライプ配列の表示パネル100を備える。表示パネル100において、信号線S(i)を挟んで隣接する2つの表示画素の一方側の表示画素を奇数行の走査線G(i)に接続し、他方側の表示画素を偶数行の走査線G(i)に接続する。信号ドライバ300により表示信号の極性を走査線の2本毎に反転させてライン反転駆動を行うことにより、表示画素のパターンずれに伴う表示むらを抑制する。
【選択図】図2
Description
本発明は、1本の信号線を行方向に隣接する2画素で共用するタイプの液晶表示装置に関する。
近年、スイッチング素子として薄膜トランジスタ(TFT)を用いたアクティブマトリックス型の液晶表示装置の開発が多くなされている。この種の液晶表示装置は、マトリックス状に配置された複数の表示画素を行毎に走査するための走査信号を発生する走査側駆動回路(走査ドライバ)と、複数の表示画素に表示信号を与える信号側駆動回路(信号ドライバ)を有している。
また、この種の液晶表示装置における表示画素は、TFTに接続された画素電極と共通電圧が印加される共通電極との間に液晶が介在されて構成されている。そして、画素電極と共通電極との間に介在している液晶への電圧印加によって液晶の透過率を変化させることで画像の表示を行うようにしている。
ここで、液晶表示装置においては、液晶に長時間の直流電圧を印加すると液晶の特性が劣化することが知られている。このような液晶の劣化を防止するために、液晶に印加する電圧の極性を交流的に変化させることが一般的に行われている。このような交流駆動として、表示画素に印加する電圧の極性を表示画素の行毎に反転させるライン反転駆動や、表示画素の列毎に反転させるカラム反転駆動、表示画素毎に反転させるドット反転駆動等が知られている。
ところで、一般の液晶表示装置においては、多数の表示画素が配列されることが考えられる。多数の表示画素が配列されると、走査信号を伝送するための走査線や表示信号を伝送するための信号線の本数も増大する。このような走査線や信号線の増加は、液晶表示装置の大型化を引き起こし易い。したがって、表示エリア以外の面積を縮小する(所謂狭額縁化)を成し遂げることが、液晶表示装置の小型化の観点から強く望まれている。
このような狭額縁化のための技術の1つとして、特許文献1等には、1本の信号線を、該信号線を挟むようにして行方向に配列される2個の表示画素で共用しつつ、これら2個の表示画素を異なる走査線によって走査するようにした液晶表示装置に関する提案がなされている。このような特許文献1等の技術では、走査線の本数が倍になる反面、信号線の本数が半分になって、走査線の本数と信号線の本数を加えた総本数が減少する場合には、表示エリア外の引き回し配線総本数の減少及び走査ドライバの端子数と信号ドライバの端子数を加えた総端子数の減少のため、狭額縁化が実現される。
上述した特許文献1等の手法では、表示パネルを構成する1行分の表示画素において奇数列の表示画素と偶数列の表示画素とがそれぞれ異なる走査線に接続される。ここで、液晶表示装置の製造時において、例えば走査線の延伸方向に対して垂直な方向(即ち信号線の延伸方向である列方向)に、画素電極や走査線、信号線のパターンずれ(製造位置ずれ)が発生した場合、フィードスルー電圧ΔVの大きさが奇数列の表示画素と偶数列の表示画素とで異なってしまう。このフィードスルー電圧ΔVの違いにより、表示の際のフリッカや表示むらの影響が大きくなる。このような現象は、特に表示画素の配列がストライプ配列の場合に顕著である。
本発明は、上記の事情に鑑みてなされたもので、1本の信号線を行方向に隣接する2つの表示画素で共用する液晶表示装置において、画素電極等のパターンずれが発生した場合であっても面フリッカと横縞と縦縞の影響を抑制可能な液晶表示装置を提供することを目的とする。
上記の目的を達成するために、本発明の一態様の液晶表示装置は、
行方向に隣接する2つの表示画素毎に1本の信号線を配置し、該信号線を挟んで隣接する2つの表示画素で前記信号線を共用するとともに、前記2つの表示画素を異なる走査線にスイッチング素子を介して接続してなるアクティブマトリクス型の表示パネルと、
前記表示画素における画像表示のための表示信号を、前記信号線を介して前記表示画素に印加する信号側駆動部と、
を具備し、
前記表示パネルは、前記表示画素がストライプ状に配列されたストライプ配列の表示パネルであり、
前記信号線を挟んで隣接する2つの表示画素のうちで一方側に隣接する表示画素を奇数行の前記走査線に接続し、他方側に隣接する表示画素を偶数行の前記走査線に接続し、
前記信号側駆動部は、前記表示信号の極性を前記走査線の2本毎に反転させる、
ことを特徴とする。
行方向に隣接する2つの表示画素毎に1本の信号線を配置し、該信号線を挟んで隣接する2つの表示画素で前記信号線を共用するとともに、前記2つの表示画素を異なる走査線にスイッチング素子を介して接続してなるアクティブマトリクス型の表示パネルと、
前記表示画素における画像表示のための表示信号を、前記信号線を介して前記表示画素に印加する信号側駆動部と、
を具備し、
前記表示パネルは、前記表示画素がストライプ状に配列されたストライプ配列の表示パネルであり、
前記信号線を挟んで隣接する2つの表示画素のうちで一方側に隣接する表示画素を奇数行の前記走査線に接続し、他方側に隣接する表示画素を偶数行の前記走査線に接続し、
前記信号側駆動部は、前記表示信号の極性を前記走査線の2本毎に反転させる、
ことを特徴とする。
本発明によれば、1本の信号線を行方向に隣接する2つの表示画素で共用する液晶表示装置において、画素電極等のパターンずれが発生した場合であっても面フリッカと横縞と縦縞の影響を抑制可能な液晶表示装置を提供することができる。
以下、図面を参照して本発明の実施形態を説明する。
図1は、本発明の一実施形態に係る液晶表示装置を備えた電子機器の一例としての携帯電話機の外観を示す図である。図1に示す携帯電話機10は、マイクロフォン11と、アンテナ12と、スピーカ13と、液晶表示装置14と、操作部15とを有している。
図1は、本発明の一実施形態に係る液晶表示装置を備えた電子機器の一例としての携帯電話機の外観を示す図である。図1に示す携帯電話機10は、マイクロフォン11と、アンテナ12と、スピーカ13と、液晶表示装置14と、操作部15とを有している。
マイクロフォン11は、携帯電話機10の使用者によって入力される音声を電気信号に変換するものである。アンテナ12は、携帯電話機10が図示しない基地局と通信するためのアンテナである。スピーカ13は、別の携帯電話機等から基地局を経由してアンテナ12で受信された音声信号を音声に変換して出力するものである。液晶表示装置14は、各種の画像を表示するものである。操作部15は、携帯電話機10の使用者が携帯電話機10の操作を行うための操作部である。
図2は、本発明の一実施形態に係る液晶表示装置の全体構成を示す図である。図2に示すように、液晶表示装置14は、表示パネル100と、走査ドライバ200と、信号ドライバ300と、電源調整回路400と、を有している。
表示パネル100は、液晶表示装置14の外部から供給される画像データDに基づく画像を表示する表示部である。表示パネル100は、表示画素側基板101と対向側基板102との間に液晶LCが介在されて構成されている。さらに、表示パネル100の背面側(図面裏側)にはバックライト104が設けられている。
表示パネル100の表示画素側基板101には、複数の走査線G(i)(i=1、2、…、m)と複数の信号線S(j)(j=1、2、…、n)とが配設されている。走査線G(i)と信号線S(j)との各交点に対応した位置には液晶表示素子を構成するための画素電極が配置されている。画素電極は、対向側基板102の対向電極及び画素電極と対向電極との間に狭持される液晶とともに表示画素を構成している。また、画素電極は、例えばITO(インジウム錫酸化物)等の透明導電膜で構成されており、スイッチング素子としての薄膜トランジスタ(TFT)を介して走査線G(i)と信号線S(j)とに接続されている。
また、表示パネル100の対向側基板102は、表示画素側基板101と対向するように配置されている。この対向側基板102には対向電極が形成されている。対向電極は、電源調整回路400によって共通電圧Vcom(Vcom+又はVcom−)が印加されている。
表示画素側基板101と対向側基板102とはシール材103によって接着され、またこのシール材103によって表示画素側基板101と対向側基板102との間から液晶LCが漏れ出さないようにシールされている。
このような構成において、表示画素側基板101に形成された画素電極と、表示画素側基板101と対向側基板102との間に狭持された液晶LCと、対向側基板102に形成された対向電極とによって1つの表示画素が構成されている。
図3は、本実施形態における表示画素の接続構造を示す図である。ここで、本実施形態における表示パネル100は、表示画素が図3に示すようにしてストライプ状に配列されたストライプ配列の表示パネルである。また、本実施形態においては、行方向に配列される2つの表示画素毎に1本の信号線S(j)を配設し、各信号線S(j)を挟むようにして行方向に隣接する2つの表示画素で1本の信号線を共用するようにしている。さらに、本実施形態では、この1本の信号線を共用するように配列される2つの表示画素を、TFTを介して異なる走査線G(i)に接続する。ここで、本実施形態では、ある信号線S(j)を共用する2つの表示画素のうち、信号線S(j)の左隣(一方側)に隣接する表示画素を、当該表示画素を挟むようにして配設される2本の走査線のうちの奇数行目(上側)の走査線G(i)(i=1、3、5、…、2k−1)に接続し、信号線S(j)の右隣(他方側)に隣接する表示画素を、当該表示画素を挟むようにして配設される2本の走査線のうちの偶数行目(下側)の走査線G(i)(i=2、4、6、…、2k)に接続する。図3に示す1行目の端の2つの表示画素Pixl、Pixrを例とすると、これらの表示画素Pixl、Pixrの間に信号線S(1)を配設する。そして、信号線S(1)の左隣に隣接する表示画素Pixlについては走査線G(1)に接続し、信号線S(1)の右隣に隣接する表示画素Pixrについては走査線G(2)に接続する。1行目の他の表示画素及び2行目以後の表示画素も同様にして走査線G(i)に接続する。なお、図3の例では、信号線S(j)の左隣に隣接する表示画素を奇数行の走査線G(i)に接続し、信号線S(j)の右隣に隣接する表示画素を偶数行の走査線G(i)に接続するようにしているが、逆に、信号線S(j)の左隣に隣接する表示画素を偶数行の走査線G(i)に接続し、信号線S(j)の右隣に隣接する表示画素を奇数行の走査線G(i)に接続するようにしても良い。即ち、信号線S(j)を挟むようにして行方向に配列される2列の表示画素のうちの一方の列の表示画素を奇数行又は偶数行の何れか一方の走査線G(i)に接続し、他方の列の表示画素を奇数行又は偶数行の何れか他方の走査線G(i)に接続するようにして、表示パネル100の列方向に沿った表示画素の走査線G(i)との接続関係を揃えるようにすれば良い。
図3のようにして、表示画素を走査線G(i)及び信号線S(j)に接続することにより、走査線G(i)の本数が表示画素の行数の2倍となる反面、信号線S(j)の本数を表示画素の列数の1/2倍とすることが可能となる。例えば、図3は、表示画素が6行×24列で構成されている例を示している。この場合、走査線G(i)は12本必要となるが、信号線S(j)は12本で良い。
即ち、従来の配線構造では走査線が6本と信号線が24本の合計30本の配線が必要であるのに対し、本配線構造では走査線が12本と信号線が12本の合計24本の配線で済む。このため、表示エリア外の引き回し配線総本数が6本減少し、且つ走査ドライバの端子数と信号ドライバの端子数を加えた総端子数も6端子減少するため、狭額縁化が可能となる。
走査ドライバ200は、シフトレジスタ等を備えて構成され、表示パネル100の走査線G(i)に走査信号を順次印加する。この走査ドライバ200は、図示しない制御回路から制御信号としての垂直同期信号Vsが入力される毎に、m本の走査線への走査信号の印加を開始する。この際、走査ドライバ200は、制御回路から制御信号としての水平制御信号Hsを受ける毎に、1行分のTFTをオンするための走査信号をゲートオフレベルVglからゲートオンレベルVghに切り替える。これにより、この1行分のTFTに接続された信号線S(j)を介して信号ドライバ300からの表示信号が画素電極に書き込まれる。ここで、垂直制御信号Vsは、表示パネル100の1画面分の表示を行うための期間である1垂直期間(1フレーム)毎に印加されるものである。また、本実施形態においては、水平制御信号Hsは、表示パネル100の1行分の表示画素(本実施形態では2行の走査線分の表示画素)に表示信号(階調信号)を書き込むための期間である1水平期間の半分の期間(1/2水平期間)毎に印加されるものである。
信号側駆動部としての機能を有する信号ドライバ300は、表示パネル100の信号線S(j)に表示信号を印加する。この信号ドライバ300は、図4に示すように、サンプリングメモリ1301、データラッチ部1302、D/A変換回路(DAC)1303、及び表示信号電圧生成回路1304を有している。
サンプリングメモリ1301は、図示しない制御回路からの水平同期信号Hsを受けて、画像データDを基準クロック信号CLKに同期して1表示画素分ずつ順次記憶する。このため、サンプリングメモリ1301は、信号線S(j)の数と同数(n個。図3の例では4個)のデータ格納領域を備えている。ここで、画像データDは、例えば8ビットのデジタルデータとして表される。
データラッチ部1302は、図示しない制御回路から水平同期信号Hsを受けてサンプリングメモリ1301の各格納領域に記憶されている画像データDを一斉に取り込み、取り込んだ画像データDをD/A変換回路1303に出力する。
D/A変換回路1303は、データラッチ部1302から出力された画像データDをデコードし、デコードした結果として示される階調レベル情報に対応した表示信号を表示信号電圧生成回路1304から供給される表示信号の中から選択し、選択した表示信号を、対応する信号線S(j)に出力する。このD/A変換回路1303は、複数のDAC部1303a及び出力アンプ部1303bを有している。DAC部1303aは、画像データDのデコード結果に応じて、表示信号電圧生成回路1304から供給される表示信号を選択する。出力アンプ部1303bは、対応するDAC部1303aによって選択された表示信号を増幅して対応する信号線S(j)に出力する。信号線S(j)に出力された表示信号は、走査ドライバ200によってオン状態とされたTFTを介して画素電極に印加される。これにより、表示信号Vsigの印加によって画素電極に発生する画素電極電圧Vpixと共通電極に印加された共通電圧Vcomとの差の電圧VLCDが、画素電極と共通電極との間に狭持された液晶層LCに印加され、対応する表示画素での画像表示が行われる。
表示信号電圧生成回路1304は、画像データDが取り得る階調レベル数(例えばDが8ビットのデジタルデータとして表される場合には256)に対応した表示信号を、例えば、所定の正電源電圧VDDA、負電源電圧VSSA(VDDA>Vcom>VSSA)をそれぞれ階調レベル数に対応した複数の抵抗によって分割する抵抗分割方式によって生成する。
ここで、液晶は、直流電圧を長時間印加すると特性が劣化する性質を有している。したがって、液晶の長寿命化等のためには、液晶に印加される電圧の極性(画素電極電圧と共通電圧との大小関係)を交流的に変化させる必要がある。このために、本実施形態における表示信号電圧生成回路1304は、電圧レベルが共通電圧Vcomよりも高い正極側の表示信号V+と電圧レベルが共通電圧Vcomよりも低い負極側の表示信号V−との2種の表示信号を生成可能になされている。表示信号V+と表示信号V−とは、それぞれが、画像データDが取り得る階調レベル数(例えばDが8ビットのデジタルデータとして表される場合には256)に対応した電圧レベルを有している。このような構成において、表示信号電圧生成回路1304は、図示しない制御回路からの極性反転制御信号Polに応じて正極側の表示信号V+と負極側の表示信号V−との何れかを選択してD/A変換回路1303に供給する。表示信号電圧生成回路1304は、例えば、極性反転制御信号Polがハイレベル(H)の場合に表示信号V+を選択し、極性反転制御信号Polがローレベル(L)の場合に表示信号V−を選択するものとする。
図2における電源調整回路400は、所定の電源から、走査ドライバ200の電源電圧Vgl、Vghと、信号ドライバ300の電源電圧VSSA、VDDAと、共通電圧Vcomとを生成し、生成した電圧を対応するブロックに供給する。ここで、電源調整回路400は、共通電圧印加部としての機能も有し、電圧レベルが表示信号Vsigよりも高い正極側の共通電圧Vcom+と電圧レベルが表示信号Vsigよりも低い負極側の共通電圧Vcom−との2種の共通電圧を生成可能になされており、図示しない制御回路からの極性反転制御信号Polに応じて正極側の共通電圧Vcom+と負極側の共通電圧Vcom−との何れかを選択して対向側基板102に形成された対向電極に供給する。電源調整回路400は、例えば、極性反転制御信号Polがハイレベル(H)の場合に共通電圧Vcom−を選択し、極性反転制御信号Polがローレベル(L)の場合に表示信号Vcom+を選択するものとする。
以下、図5を参照して上述した液晶表示装置の動作について説明する。図5は、本実施形態に係る液晶表示装置の動作について示すタイミングチャートである。ここで、図5(a)は奇数フレームにおける動作を示し、図5(b)は偶数フレームにおける動作を示す。また、図5(a)、図5(b)ともに、図3に示した走査線G(i)が12本の場合の動作を示している。勿論、走査線G(i)の本数は12本に限るものではない。
走査ドライバ200は、図示しない制御回路から垂直制御信号Vsが入力されることにより、表示パネル100の1画面分の表示の開始である1垂直期間の開始を認識する。その後、走査ドライバ200は、図示しない制御回路から水平制御信号Hsが入力される毎に、走査線G(1)から、順次、走査信号の電圧レベルをゲートオフレベルVglからゲートオンレベルVghに切り替える。走査信号の電圧レベルがゲートオンレベルVghになると、対応する走査線G(i)に接続されたTFTが同時に選択状態となる。これにより、表示パネル100を構成する1行分の表示画素の半数ずつ表示信号の書き込みを行うことが可能となる。より詳しくは、走査線G(1)の走査信号がゲートオンレベルVghとなると、図3の1の番号を付した表示画素に接続されたTFTが同時に選択状態となって表示信号の書き込みが可能となる。続いて、走査線G(2)の走査信号がゲートオンレベルVghとなると、図3の2の番号を付した表示画素に接続されたTFTが同時に選択状態となって表示信号の書き込みが可能となる。以後も同様にして、走査線G(i)の走査信号の電圧レベルが順次ゲートオンレベルVghとなるに従って、図3で付した番号順にTFTが選択状態となって表示信号の書き込みが可能となる。
また、信号ドライバ300は、図示しない制御回路から垂直制御信号Vsが入力されることにより、表示パネル100の1画面分の表示の開始である1垂直期間の開始を認識する。その後、信号ドライバ300は、図示しない制御回路から水平制御信号Hsが入力される毎に各表示画素への表示信号の書き込みタイミングの開始を認識する。そして、信号ドライバ300は、1/2行分(奇数列若しくは偶数列)の表示画素に対応した画像データDを取り込み、取り込んだ画像データDをデコードする。そして、画像データDによって示される、1/2行分の表示画素の各々に表示させるべき画像の階調レベルに対応した表示信号を信号線S(j)に印加する。
ここで、本実施形態では、表示パネル100の交流駆動にライン反転駆動(水平ライン反転駆動)を用いる。ライン反転駆動とは、表示パネル100を構成する表示画素の行単位で極性を反転させる駆動方式である。このようなライン反転駆動を行うため、極性反転制御信号Polは、表示パネル100を構成する表示画素の1行の表示信号の書き込み期間である1水平期間(H)毎に極性が反転される。
上述した信号ドライバ300の動作と同期するように、走査ドライバ200によって1/2行分のTFTが選択状態とされている。したがって、信号ドライバ300によって印加された表示信号が、選択状態となった1/2行分のTFTを介して表示画素を構成する画素電極に印加される。ここで、画素電極と対向するように対向側基板102に形成された対向電極には電源調整回路400によって共通電圧Vcom(Vcom+又はVcom−)が印加されている。このため、画素電極と対向電極とによって狭持された液晶には表示信号に基づく画素電極電圧Vpixと共通電圧Vcomとの差に対応した電圧Vpixが印加される。液晶は、印加電圧の大きさによって光の透過特性が変化するため、表示パネル100の裏面に設けられたバックライト104からの光を表示パネル100の各表示画素に照射しつつ、液晶の透過率を制御することで、表示画素において所望の階調レベル(輝度)の表示を行うことが可能である。
ここで、極性反転動作について図5を参照してさらに説明する。なお、図5は信号線S(1)における極性反転動作について示しているが、実際には信号線S(1)〜S(4)は同一の極性(電圧の大きさは必ずしも同一とは限らない)となる。
まず、奇数フレームにおける動作について説明する。図5(a)に示すように、奇数フレームにおいて、走査線G(1)の走査信号がゲートオンレベルVghとなる際には、極性反転制御信号PolをHとしておく。この場合、信号ドライバ300の表示信号電圧生成回路1304は、正極性の表示信号V+を選択する。したがって、信号線S(1)に印加される表示信号の極性は正極性となる。なお、図5(a)では、走査線G(1)の走査信号がゲートオンレベルVghとなっている間に信号線S(1)に印加される表示信号をS1−1(+)として示している。また、電源調整回路400は、負極性の共通電圧Vcom−を選択する。したがって、表示パネル100の1行1列目の表示画素(図3のPixl)には表示信号S1−1(+)に基づく画素電極電圧Vpixと共通電圧Vcom−との差の電圧が印加される。また、走査線G(2)の走査信号がゲートオンレベルVghとなる際も、極性反転制御信号PolはHとしておく。この場合、信号ドライバ300の表示信号電圧生成回路1304は、正極性の表示信号V+を選択する。したがって、信号線S(1)の表示信号の極性は正極性となる。なお、図5(a)では、走査線G(2)の走査信号がゲートオンレベルVghとなっている間に信号線S(1)に印加される表示信号をS1−2(+)として示している。また、電源調整回路400は、負極性の共通電圧Vcom−を選択する。したがって、表示パネル100の1行2列目(図3のPixr)の表示画素には表示信号S1−2(+)に基づく画素電極電圧Vpixと共通電圧Vcom−との差の電圧が印加される。このようにして、表示パネル100の1行目の表示画素の極性は全て正極性となる。
走査線G(3)の走査信号がゲートオンレベルVghとなる際には、極性反転制御信号PolをLとしておく。この場合、信号ドライバ300の表示信号電圧生成回路1304は、負極性の表示信号V−を選択する。したがって、信号線S(1)に印加される表示信号の極性は負極性となる。なお、図5(a)では、走査線G(3)の走査信号がゲートオンレベルVghとなっている間に信号線S(1)に印加される表示信号をS1−3(−)として示している。また、電源調整回路400は、正極性の共通電圧Vcom+を選択する。したがって、表示パネル100の2行1列目の表示画素には表示信号S1−3(−)に基づく画素電極電圧Vpixと共通電圧Vcom+との差の電圧が印加される。また、走査線G(4)の走査信号がゲートオンレベルVghとなる際も、極性反転制御信号PolはLとしておく。この場合、信号ドライバ300の表示信号電圧生成回路1304は、正極性の表示信号V+を選択する。したがって、信号線S(1)に印加される表示信号の極性は正極性となる。なお、図5(a)では、走査線G(4)の走査信号がゲートオンレベルVghとなっている間に信号線S(1)に印加される表示信号をS1−4(−)として示している。また、電源調整回路400は、正極性の共通電圧Vcom+を選択する。したがって、表示パネル100の2行2列目の表示画素には表示信号S1−4(−)に基づく画素電極電圧Vpixと共通電圧Vcom+との差の電圧が印加される。このようにして、表示パネル100の2行目の表示画素の極性は全て負極性となる。
以後も同様にして、奇数行と偶数行の2本の走査線の走査信号がゲートオンレベルVghとなる毎に極性反転制御信号Polの極性が反転される。このようにして、走査線G(12)までの走査が行われると、表示パネル100の1画面分(1フレーム分)のライン反転駆動(1ライン反転駆動)が完了する。
また、偶数フレームの場合には、図5(b)で示すようにして、極性反転制御信号Polの極性を図5(a)で示した奇数フレームの場合と逆転させる。これにより、偶数フレームの場合には、奇数フレームの場合に対して全ての表示画素の極性が反転する。
次に、本実施形態における効果について説明する。1本の信号線S(j)を、該信号線S(j)を挟むようにして行方向に隣接する2つの表示画素で共用する構成の表示パネルの場合、図6の上段で示すように、奇数列の表示画素に接続されるTFTは当該表示画素を挟むようにして配設される2本の走査線G(i)のうちの奇数行(上側)の走査線G(i)に接続され、偶数列の表示画素に接続されるTFTは当該表示画素を挟むようにして配設される2本の走査線G(i)のうちの偶数行(下側)の走査線G(i)に接続される。ここで、表示画素側基板101の製造時において、例えば走査線G(j)の延伸方向である行方向に沿って表示画素(画素電極)や、走査線G(i)、信号線S(j)のパターンずれ(製造位置ずれ)が発生すると、図6の下段で示すようにして、奇数行(上側)の走査線G(i)に接続された表示画素のグループと、偶数行側(下側)の走査線G(i)に接続された表示画素のグループとでフィードスルー電圧ΔVの異なりが発生する。この場合、表示パネル100の行方向で見ると、1表示画素毎にフィードスルー電圧ΔVの異なりが発生することになる。
ここで、例えば奇数行(上側)の走査線G(i)に接続された表示画素のグループのフィードスルー電圧ΔVが通常よりも小さくなり、偶数行側(下側)の走査線G(i)に接続された表示画素のグループのフィードスルー電圧ΔVが通常よりも大きくなるようなパターンずれ(図6の左下段)が発生したとする。以下の場合、表示画素は、液晶に電圧が印加されない時に黒状態であり、液晶に所定の電圧が印加された時に白状態となる、ノーマーリーブラック表示であるものとする。
図7は、図6の左下段のようなパターンずれが発生している場合において、表示パネル100の各表示画素に一定の電圧レベルの表示信号Vsigを印加してライン反転駆動を行った場合の電圧VLCDの変動を示す図である。
図7に示すように、表示信号Vsigの極性が正極性(共通電圧Vcomの極性が負極性)の場合、奇数行(上側)の走査線G(i)に接続された表示画素のグループの画素電極電圧Vpixは、印加された表示信号Vsigに対して、本来のフィードスルー電圧ΔVによる低下量よりも小さい低下量の電圧となる。このため、奇数行(上側)の走査線G(i)に接続された表示画素に印加される電圧VLCDの電圧レベルは、本来のVLCDの電圧レベルよりも大きくなる。したがって、奇数行(上側)の走査線G(i)に接続された表示画素は、本来、表示させるべき階調レベルよりも明るい表示となる。一方、偶数行(下側)の走査線G(i)に接続された表示画素のグループの画素電極電圧Vpixは、印加された表示信号Vsigに対して、本来のフィードスルー電圧ΔVよりも大きい低下量の電圧となる。このため、偶数行(下側)の走査線G(i)に接続された表示画素に印加される電圧VLCDの電圧レベルは、本来のVLCDの電圧レベルよりも小さくなる。したがって、偶数行(下側)の走査線G(i)に接続された表示画素は、本来、表示させるべき階調レベルよりも暗い表示となる。
逆に、表示信号Vsigの極性が負極性(共通電圧Vcomの極性が正極性)の場合、奇数行(上側)の走査線G(i)に接続された表示画素は、本来、表示させるべき階調レベルよりも暗い表示となり、偶数行側(下側)の走査線G(i)に接続された表示画素は、本来、表示させるべき階調レベルよりも明るい表示となる。
なお、図6の右下段のようなパターンずれが発生した場合については図には示していない。この場合には、表示画素の明るさの関係が図7で示したものと逆になる。即ち、表示信号Vsigの極性が正極性(共通電圧Vcomの極性が負極性)の場合には、奇数行(上側)の走査線G(i)に接続された表示画素は、本来、表示させるべき階調レベルよりも暗い表示となり、偶数行側(下側)の走査線G(i)に接続された表示画素は、本来、表示させるべき階調レベルよりも明るい表示となる。また、表示信号Vsigの極性が負極性(共通電圧Vcomの極性が正極性)の場合には、奇数行(上側)の走査線G(i)に接続された表示画素は、本来、表示させるべき階調レベルよりも明るい表示となり、偶数行側(下側)の走査線G(i)に接続された表示画素は、本来、表示させるべき階調レベルよりも暗い表示となる。
本実施形態では、このようなフィードスルー電圧ΔVの変動を考慮して、表示パネル100における表示画素と走査線G(i)との接続構造及び表示パネル100の交流駆動方式に特定のものを用いることにより、面フリッカと横縞と縦縞の発生を抑制する。
表示パネル100の交流駆動の方式には、図7で示したライン反転駆動の他に、表示パネル100を構成する表示画素の列単位で極性を反転させるカラム反転駆動(垂直ライン反転駆動)や、表示パネル100を構成する表示画素単位で極性を反転させるドット反転駆動や、表示パネル100の画面単位で極性を反転させるフレーム反転駆動等が知られている。
例えば、図6の左下段のようなパターンずれが発生している際にドット反転駆動を用いた場合には、図8のような表示が行われる。即ち、図8(a)に示すように、奇数フレームにおいては、奇数行(図8(a)に示す例えばG(1)、G(2))の表示画素の表示が、本来、表示させるべき階調レベルよりも暗い表示となり、偶数行(図8(a)に示す例えばG(3)、G(4))の表示画素の表示が、本来、表示させるべき階調レベルよりも明るい表示となる。一方、図8(b)に示すように、偶数フレームにおいては、奇数行(例えばG(1)、G(2))の表示画素の表示が、本来、表示させるべき階調レベルよりも明るい表示となり、偶数行(例えばG(3)、G(4))の表示画素の表示が、本来、表示させるべき階調レベルよりも暗い表示となる。この場合には、表示画素の1行毎に表示明るさが変動することになり、横縞状の表示むらが発生する。
また、図6の左下段のようなパターンずれが発生している際にカラム反転駆動を用いた場合には、図9のような表示が行われる。即ち、図9(a)に示すように、奇数フレームにおいては、全ての行の表示画素の表示が、本来、表示させるべき階調レベルよりも暗い表示となる。一方、図9(b)に示すように、偶数フレームにおいては、全ての行の表示画素の表示が、本来、表示させるべき階調レベルよりも明るい表示となる。この場合には、1画面(1フレーム)毎に表示明るさが変動することになり、面フリッカが発生する。
また、図6の左下段のようなパターンずれが発生している際にフレーム反転駆動を用いた場合には、図10のような表示が行われる。即ち、図10(a)に示すように、奇数フレームにおいては、各行の表示画素の表示が何れも、暗、明、暗、明、…の順で1表示画素毎に表示明るさが異なる表示となる。また、図10(b)に示すように、偶数フレームにおいては、各行の表示画素の表示が何れも、明、暗、明、暗、…の順で1表示画素毎に表示明るさが異なるものとなる。この場合には、表示画素の1列毎に表示明るさが変動することになり、縦縞状の表示むらが発生する。
これに対し、本実施形態では、図3に示したようにして、表示パネル100の列方向に沿った表示画素を奇数行の走査線G(i)と偶数の走査線G(i)の何れか一方に揃えて接続した上でライン反転駆動を行うようにしている。この場合には、図11のような表示が行われる。即ち、図11(a)に示すように、奇数フレームにおいては、奇数行(例えばG(1)、G(2))の表示画素の表示が、暗、明、暗、明、…の順で1表示画素毎に表示明るさが異なる表示となる。一方、偶数行(例えばG(3)、G(4))の表示画素の表示が、奇数行とは逆に、明、暗、明、暗、…の順で1表示画素毎に表示明るさが異なる表示となる。また、図11(b)に示すように、偶数フレームにおいては、奇数行(例えばG(1)、G(2))の表示画素の表示が、明、暗、明、暗、…の順で1表示画素毎に表示明るさが異なる表示となる。一方、偶数行(例えばG(3)、G(4))の表示画素が、奇数行とは逆に、暗、明、暗、明、…の順で1表示画素毎に表示明るさが異なる表示となる。この場合には、1画面の空間的平均としてみた場合に表示明るさの偏りが発生せず、結果として面フリッカと横縞と縦縞の影響が抑制される。
さらに、ライン反転駆動を行う場合であっても表示画素と走査線G(i)との接続構造を図3のような構造としない場合にはやはり表示むらが発生する。例えば、列方向に配列される表示画素を奇数行の走査線G(i)と偶数行の走査線G(i)とに交互に接続した構造を有する表示パネル100においてライン反転駆動を用いた場合には、図12のような表示が行われる。即ち、図12(a)に示すように、奇数フレームにおいては、各行の表示画素の表示が何れも、暗、明、暗、明、…の順で1表示画素毎に表示明るさが異なる表示となる。また、図12(b)に示すように、偶数フレームにおいては、各行の表示画素の表示が何れも、明、暗、明、暗、…の順で1表示画素毎に表示明るさが異なるものとなる。この場合には、表示画素の1列毎に表示明るさが変動することになり、縦縞状の表示むらが発生する。
以上説明したように、本実施形態では、ストライプ配列の表示パネル100において、信号線S(j)を挟んで隣接する2つの表示画素のうちで一方側に隣接する表示画素を奇数行の走査線G(i)に接続し、他方側に隣接する表示画素を偶数行の走査線G(i)に接続した上で、表示信号の極性を走査線の2本毎に反転させてライン反転駆動を行うことによって、表示画素のパターンずれに伴う面フリッカと横縞と縦縞を抑制することが可能となる。
以上実施形態に基づいて本発明を説明したが、本発明は上述した実施形態に限定されるものではなく、本発明の要旨の範囲内で種々の変形や応用が可能なことは勿論である。例えば、上述した実施形態においては、ライン反転駆動の際に表示信号Vsigと共通電圧Vcomも両方の極性を反転させるようにしている。これに対し、共通電圧Vcomを定電圧とし、表示信号Vsigの極性のみを反転させるライン反転駆動であっても上述した本実施形態の技術を適用することが可能である。
さらに、上記した実施形態には種々の段階の発明が含まれており、開示される複数の構成要件の適当な組合せにより種々の発明が抽出され得る。例えば、実施形態に示される全構成要件からいくつかの構成要件が削除されても、上述したような課題を解決でき、上述したような効果が得られる場合には、この構成要件が削除された構成も発明として抽出され得る。
14…液晶表示装置、100…表示パネル、101…表示画素側基板、102…対向側基板、103…シール材、104…バックライト、200…走査ドライバ、300…信号ドライバ
Claims (3)
- 行方向に隣接する2つの表示画素毎に1本の信号線を配置し、該信号線を挟んで隣接する2つの表示画素で前記信号線を共用するとともに、前記2つの表示画素を異なる走査線にスイッチング素子を介して接続してなるアクティブマトリクス型の表示パネルと、
前記表示画素における画像表示のための表示信号を、前記信号線を介して前記表示画素に印加する信号側駆動部と、
を具備し、
前記表示パネルは、前記表示画素がストライプ状に配列されたストライプ配列の表示パネルであり、
前記信号線を挟んで隣接する2つの表示画素のうちで一方側に隣接する表示画素を奇数行の前記走査線に接続し、他方側に隣接する表示画素を偶数行の前記走査線に接続し、
前記信号側駆動部は、前記表示信号の極性を前記走査線の2本毎に反転させる、
ことを特徴とする液晶表示装置。 - 前記信号側駆動部は、前記表示信号の極性を前記表示パネルに配列される表示画素の1行毎に反転させることを特徴とする請求項1に記載の液晶表示装置。
- 前記表示パネルの前記表示画素に共通電圧を印加する共通電圧印加部をさらに具備し、
前記共通電圧印加部は、前記共通電圧の極性を前記表示パネルに配列される表示画素の1行毎に反転させる、
ことを特徴とする請求項1又は2に記載の液晶表示装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010215730A JP2012068599A (ja) | 2010-09-27 | 2010-09-27 | 液晶表示装置 |
CN2011102959141A CN102419488A (zh) | 2010-09-27 | 2011-09-27 | 液晶显示装置及其驱动方法 |
TW100134705A TW201227675A (en) | 2010-09-27 | 2011-09-27 | Liquid crystal display apparatus and method for driving the same |
US13/246,501 US20120075277A1 (en) | 2010-09-27 | 2011-09-27 | Liquid crystal display apparatus and method of driving the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010215730A JP2012068599A (ja) | 2010-09-27 | 2010-09-27 | 液晶表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012068599A true JP2012068599A (ja) | 2012-04-05 |
JP2012068599A5 JP2012068599A5 (ja) | 2012-11-08 |
Family
ID=45870168
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010215730A Pending JP2012068599A (ja) | 2010-09-27 | 2010-09-27 | 液晶表示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20120075277A1 (ja) |
JP (1) | JP2012068599A (ja) |
CN (1) | CN102419488A (ja) |
TW (1) | TW201227675A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014052627A (ja) * | 2012-09-07 | 2014-03-20 | Beijing Boe Optoelectronics Technology Co Ltd | 液晶ディスプレイ及びその駆動方法 |
CN111009222A (zh) * | 2019-12-05 | 2020-04-14 | 信利(仁寿)高端显示科技有限公司 | 一种双栅极tft面板及其驱动电路和驱动方法 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013186285A (ja) * | 2012-03-08 | 2013-09-19 | Panasonic Liquid Crystal Display Co Ltd | 液晶表示装置 |
CN103021369A (zh) * | 2012-12-21 | 2013-04-03 | 北京京东方光电科技有限公司 | 液晶显示器的驱动方法 |
CN103558720B (zh) * | 2013-11-15 | 2015-03-18 | 京东方科技集团股份有限公司 | 阵列基板及其驱动方法、液晶显示器 |
CN103929639B (zh) * | 2014-04-30 | 2016-03-02 | 信利光电股份有限公司 | 显示模组显示画面条纹现象检测方法 |
US9786234B2 (en) * | 2014-09-23 | 2017-10-10 | Novatek Microelectronics Corp. | Driving module having low charging/discharging power consumption and driving device thereof |
US10475408B2 (en) * | 2017-11-07 | 2019-11-12 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd | Liquid crystal display panel with a polarity reversion and gate driving circuit thereof |
CN109545161B (zh) * | 2018-12-19 | 2021-02-26 | 惠科股份有限公司 | 改善显示面板垂直亮暗线的方法及装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08248385A (ja) * | 1995-03-08 | 1996-09-27 | Hitachi Ltd | アクティブマトリックス型液晶ディスプレイとその駆動方法 |
JP2006350289A (ja) * | 2005-06-15 | 2006-12-28 | Lg Philips Lcd Co Ltd | 液晶表示装置の駆動装置及び駆動方法 |
JP2007128035A (ja) * | 2005-10-31 | 2007-05-24 | Lg Phillips Lcd Co Ltd | 液晶表示装置及びその駆動方法 |
JP2009236937A (ja) * | 2008-03-07 | 2009-10-15 | Casio Comput Co Ltd | 液晶表示装置及びその駆動方法 |
JP2010151860A (ja) * | 2008-12-24 | 2010-07-08 | Casio Computer Co Ltd | 液晶表示装置及びその駆動方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100890025B1 (ko) * | 2002-12-04 | 2009-03-25 | 삼성전자주식회사 | 액정 표시 장치, 액정 표시 장치의 구동 장치 및 방법 |
JP5191639B2 (ja) * | 2006-09-15 | 2013-05-08 | 株式会社ジャパンディスプレイイースト | 液晶表示装置 |
-
2010
- 2010-09-27 JP JP2010215730A patent/JP2012068599A/ja active Pending
-
2011
- 2011-09-27 US US13/246,501 patent/US20120075277A1/en not_active Abandoned
- 2011-09-27 CN CN2011102959141A patent/CN102419488A/zh active Pending
- 2011-09-27 TW TW100134705A patent/TW201227675A/zh unknown
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08248385A (ja) * | 1995-03-08 | 1996-09-27 | Hitachi Ltd | アクティブマトリックス型液晶ディスプレイとその駆動方法 |
JP2006350289A (ja) * | 2005-06-15 | 2006-12-28 | Lg Philips Lcd Co Ltd | 液晶表示装置の駆動装置及び駆動方法 |
JP2007128035A (ja) * | 2005-10-31 | 2007-05-24 | Lg Phillips Lcd Co Ltd | 液晶表示装置及びその駆動方法 |
JP2009236937A (ja) * | 2008-03-07 | 2009-10-15 | Casio Comput Co Ltd | 液晶表示装置及びその駆動方法 |
JP2010151860A (ja) * | 2008-12-24 | 2010-07-08 | Casio Computer Co Ltd | 液晶表示装置及びその駆動方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014052627A (ja) * | 2012-09-07 | 2014-03-20 | Beijing Boe Optoelectronics Technology Co Ltd | 液晶ディスプレイ及びその駆動方法 |
CN111009222A (zh) * | 2019-12-05 | 2020-04-14 | 信利(仁寿)高端显示科技有限公司 | 一种双栅极tft面板及其驱动电路和驱动方法 |
Also Published As
Publication number | Publication date |
---|---|
US20120075277A1 (en) | 2012-03-29 |
TW201227675A (en) | 2012-07-01 |
CN102419488A (zh) | 2012-04-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4877363B2 (ja) | 液晶表示装置及びその駆動方法 | |
JP5414974B2 (ja) | 液晶表示装置 | |
US8063876B2 (en) | Liquid crystal display device | |
JP2012068599A (ja) | 液晶表示装置 | |
US20080180369A1 (en) | Method for Driving a Display Panel and Related Apparatus | |
JP5049101B2 (ja) | 液晶表示装置 | |
JP4270310B2 (ja) | アクティブマトリックス型表示装置の駆動回路、駆動方法及びアクティブマトリックス型表示装置 | |
KR20130100682A (ko) | 액정 표시 장치, 액정 표시 장치의 구동 방법 및 전자 기기 | |
JP2013186294A (ja) | 表示装置及び電子機器 | |
KR20120075166A (ko) | 액정표시장치 및 그의 구동 방법 | |
US8531377B2 (en) | Liquid crystal display device having drive circuits with master/slave control | |
US7969403B2 (en) | Driving circuit, driving method, and liquid crystal display using same | |
JP5115001B2 (ja) | 表示パネル及びそれを用いたマトリックス表示装置 | |
JP5699456B2 (ja) | 表示装置 | |
KR101296560B1 (ko) | 액정 표시 장치 | |
JP2009210607A (ja) | 液晶表示装置 | |
JP2008216893A (ja) | 平面表示装置及びその表示方法 | |
JP2011227140A (ja) | 液晶表示装置、液晶表示装置の駆動装置、及び駆動方法 | |
JP2011013420A (ja) | 電気光学装置、その駆動方法および電子機器 | |
JP2011203687A (ja) | 表示装置 | |
JP5353594B2 (ja) | 表示装置及びその駆動方法 | |
JP5633279B2 (ja) | 共通電圧調整方法及び液晶表示装置 | |
US20160063930A1 (en) | Electro-optical device and electronic apparatus | |
JP2010107808A (ja) | 電気光学装置、駆動回路および電子機器 | |
JP5212304B2 (ja) | 液晶表示装置及びその駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120924 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120924 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20121226 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20130507 |