JP2012059984A - Mask inspection device and exposure mask manufacturing device - Google Patents
Mask inspection device and exposure mask manufacturing device Download PDFInfo
- Publication number
- JP2012059984A JP2012059984A JP2010202832A JP2010202832A JP2012059984A JP 2012059984 A JP2012059984 A JP 2012059984A JP 2010202832 A JP2010202832 A JP 2010202832A JP 2010202832 A JP2010202832 A JP 2010202832A JP 2012059984 A JP2012059984 A JP 2012059984A
- Authority
- JP
- Japan
- Prior art keywords
- mask blank
- mask
- defect
- light
- euv
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Preparing Plates And Mask In Photomechanical Process (AREA)
- Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
- Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
- Investigating Materials By The Use Of Optical Means Adapted For Particular Applications (AREA)
Abstract
Description
本発明は、マスク検査装置及び露光用マスク製造装置に係り、例えば、極端紫外(EUV:Extreme Ultra Violet)露光に用いるマスクのマスクブランクの欠陥を検査する検査装置、および、さらに検査されたマスクブランクにパターンを描画する露光用マスク製造装置に関する。 The present invention relates to a mask inspection apparatus and an exposure mask manufacturing apparatus, for example, an inspection apparatus for inspecting a mask blank defect of a mask used for extreme ultraviolet (EUV) exposure, and a further inspected mask blank. The present invention relates to an exposure mask manufacturing apparatus for drawing a pattern.
半導体デバイスの微細化の進展を担うリソグラフィ技術は半導体製造プロセスのなかでも唯一パターンを生成する極めて重要なプロセスである。近年、LSIの高集積化に伴い、半導体デバイスに要求される回路線幅は年々微細化されてきている。これらの半導体デバイスへ所望の回路パターンを形成するためには、高精度の原画パターン(レチクル或いはマスクともいう。)が必要となる。 Lithography technology, which is responsible for the progress of miniaturization of semiconductor devices, is an extremely important process for generating a pattern among semiconductor manufacturing processes. In recent years, with the high integration of LSI, circuit line widths required for semiconductor devices have been reduced year by year. In order to form a desired circuit pattern on these semiconductor devices, a highly accurate original pattern (also referred to as a reticle or a mask) is required.
ここで、半導体デバイスの微細化に伴い、露光波長そのものを従来よりもさらに短波長化することが検討されている。157nmの光は、縮小転写するためのレンズ材料の制限から断念されている。そのため、現時点で最も可能性があると考えられているのは、波長が13.4nmのEUV光である。EUV光は、軟X線領域に区分される光で多くの物体で透過吸収されるために、もはや投影光学系を形成することが出来ない。そのため、EUV光を用いた露光手法については反射光学系が提案されている。このように、EUVリソグラフィにおいては、EUV光を反射する多層膜ミラーから構成される反射光学系が使用される。EUV露光用のEUVマスクは光学系の一部として介在する。そのため、同様に、基板上に多層膜が形成された反射型のマスクが用いられる。多層膜は、モリブデン(Mo)とシリコン(Si)の層が交互に積層されたものが使用される。この積層膜が形成されたマスクブランク上に吸収体パターンを形成してEUVリソグラフィ(EUVL)用のマスクを構成する。 Here, with the miniaturization of semiconductor devices, it has been studied to make the exposure wavelength itself shorter than before. The light of 157 nm has been abandoned due to the limitation of the lens material for reduced transfer. Therefore, it is EUV light having a wavelength of 13.4 nm that is considered to be most likely at the present time. Since EUV light is transmitted and absorbed by many objects with light divided into a soft X-ray region, it is no longer possible to form a projection optical system. Therefore, a reflection optical system has been proposed for an exposure method using EUV light. As described above, in the EUV lithography, a reflection optical system including a multilayer mirror that reflects EUV light is used. An EUV mask for EUV exposure is interposed as a part of the optical system. Therefore, similarly, a reflective mask in which a multilayer film is formed on a substrate is used. A multilayer film in which molybdenum (Mo) and silicon (Si) layers are alternately stacked is used. An absorber pattern is formed on the mask blank on which the laminated film is formed to constitute a mask for EUV lithography (EUVL).
ここで、かかる積層膜の各層の厚さの規則性が崩れると、反射される光の位相がずれることになる。その結果、ウェハ上には位相欠陥として露光されてしまう。従来の光リソグラフィ用の透過型マスクブランクでは表面の数nm程度の凹凸は無視しても差し支えなかった。しかしながら、EUVマスクでは、かかる多層膜が形成されたマスクブランク上にわずか数nm程度の高さの異常が発生した場合でも、その高さ異常によりEUV反射光に大きな位相変化を与え、吸収体パターンのウェハ上への転写の際に欠陥を生じさせる。したがって、EUVマスクは、従来の透過マスクと比較して欠陥転写に関して質的に大きな差があり、位相差を与えるマスクブランク欠陥の発生を回避しなければならない。 Here, when the regularity of the thickness of each layer of the laminated film is lost, the phase of the reflected light is shifted. As a result, the wafer is exposed as a phase defect. In a conventional transmissive mask blank for optical lithography, irregularities of about several nm on the surface can be ignored. However, in the EUV mask, even when an abnormality with a height of only a few nanometers occurs on the mask blank on which such a multilayer film is formed, the EUV reflected light causes a large phase change due to the abnormal height, and the absorber pattern Defects are produced during transfer onto the wafer. Therefore, the EUV mask has a large qualitative difference in defect transfer compared to the conventional transmission mask, and it is necessary to avoid the generation of a mask blank defect that gives a phase difference.
そのため、吸収体パターンを被着させる前のマスクブランクの段階で位相欠陥を検出することが必要となる。検査方法として、レーザ光をマスクブランクに照射し、乱反射する光から異物を検出する方法(例えば、特許文献1参照)や、露光に用いるEUV光と同じ波長の検出光を用いて欠陥を検出する方法(例えば、特許文献2参照)が検討されている。しかし、レーザ光を用いて乱反射する光から異物を検出する検査法では、検出すべき位相欠陥の高さが検査波長に対して2桁以上小さいので、微小な位相欠陥の検出が困難になるといった問題がある。他方、EUV光を用いる検査方法では、EUV光源と多層膜反射面を採用した真空チャンバ内の検査光学系の取り扱いが難しく、更に光学ミラーへのダメージも充分に小さいとはいえないといった問題がある。 Therefore, it is necessary to detect the phase defect at the stage of the mask blank before depositing the absorber pattern. As an inspection method, a defect is detected by irradiating a mask blank with laser light and detecting foreign matter from light that is diffusely reflected (for example, see Patent Document 1), or using detection light having the same wavelength as EUV light used for exposure. A method (for example, see Patent Document 2) has been studied. However, in the inspection method in which foreign matter is detected from light that is irregularly reflected using laser light, the height of the phase defect to be detected is two or more orders of magnitude smaller than the inspection wavelength, which makes it difficult to detect minute phase defects. There's a problem. On the other hand, in the inspection method using EUV light, it is difficult to handle the inspection optical system in the vacuum chamber that employs the EUV light source and the multilayer film reflection surface, and the damage to the optical mirror is not sufficiently small. .
さらに、検査した結果、マスクブランクの欠陥を全くゼロにすることは困難であり、製造されたマスクを全数検査して欠陥がゼロ或いは仕様を満足するものだけを選別するとなるとEUVマスクが非常に高価なものとなってしまう。 Furthermore, as a result of the inspection, it is difficult to completely eliminate the mask blank defects, and if all the manufactured masks are inspected and only those having zero defects or satisfying the specifications are selected, the EUV mask is very expensive. It will become something.
そのため、欠陥が露光処理により転写されないように、吸収体パターンを移動させて位相欠陥が吸収体パターンの領域内に包含されるように形成することで多層膜マスク上の位相欠陥が転写されないようにするといった技術が検討されている(例えば、特許文献3参照)。 Therefore, the phase defect on the multilayer mask is not transferred by moving the absorber pattern so that the defect is not transferred by the exposure process so that the phase defect is included in the region of the absorber pattern. The technique of doing is examined (for example, refer patent document 3).
上述したように、吸収体パターンを被着させる前のマスクブランクの段階で位相欠陥を検出することが必要となる。しかしながら、従来、かかる問題を解決する十分な手法が確立されていなかった。 As described above, it is necessary to detect the phase defect at the stage of the mask blank before depositing the absorber pattern. However, a sufficient method for solving such a problem has not been established.
そこで、本発明は、かかる問題を克服し、吸収体パターンを被着させる前のマスクブランクの段階で位相欠陥を検出することが可能な装置を提供することを目的とする。 Therefore, an object of the present invention is to provide an apparatus capable of overcoming such a problem and detecting a phase defect at a stage of a mask blank before depositing an absorber pattern.
本発明の一態様のマスク検査装置は、
極端紫外(EUV:Extreme Ultra Violet)光を反射する多層膜が形成されたマスクブランクの表面に照明光を照明する照明光学系と、
マスクブランク表面から反射された同じ位置の像について、異なるデフォーカス量でデフォーカスさせた位置で撮像する第1と第2のセンサと、
異なるデフォーカス量で撮像されたマスクブランク表面の同じ位置での第1と第2の光学画像を用いて、マスクブランクの欠陥の有無を判定する判定部と、
を備えたことを特徴とする。
A mask inspection apparatus according to an aspect of the present invention includes:
An illumination optical system that illuminates illumination light on the surface of a mask blank on which a multilayer film that reflects extreme ultraviolet (EUV) light is formed;
First and second sensors that capture images at the same position reflected from the mask blank surface at different defocus amounts;
A determination unit that determines the presence or absence of a defect in the mask blank using the first and second optical images at the same position on the surface of the mask blank imaged with different defocus amounts;
It is provided with.
かかる構成により、後述するようにマスクブランクの欠陥を検出できる。 With this configuration, it is possible to detect a mask blank defect as described later.
また、画素毎に、前記第1と第2の光学画像の差分を演算する差分演算部をさらに備え、
判定部は、画素毎に、差分が閾値を超えた場合に欠陥と判定すると好適である。
Further, the image processing apparatus further includes a difference calculation unit that calculates a difference between the first and second optical images for each pixel,
It is preferable that the determination unit determines a defect for each pixel when the difference exceeds a threshold value.
また、第1のセンサは、第1の光学画像を第1の光学画像の結像点の前側で撮像し、
第2のセンサは、第2の光学画像を第2の光学画像の結像点の後側で撮像すると好適である。
The first sensor captures the first optical image on the front side of the imaging point of the first optical image,
The second sensor preferably captures the second optical image behind the imaging point of the second optical image.
また、照明光として、波長が180〜210nmの深紫外(DUV:Deep Ultra Violet)光を用いると好適である。 Further, it is preferable to use deep ultraviolet (DUV) light having a wavelength of 180 to 210 nm as illumination light.
本発明の一態様の露光用マスク製造装置は、
極端紫外(EUV:Extreme Ultra Violet)光を反射する多層膜が形成されたマスクブランクの表面に照明光を照明する照明光学系と、
マスクブランク表面から反射された同じ位置の像について、異なるデフォーカス量でデフォーカスさせた位置で撮像する第1と第2のセンサと、
異なるデフォーカス量で撮像されたマスクブランク表面の同じ位置での第1と第2の光学画像を用いて、マスクブランクの欠陥の有無を判定する判定部と、
欠陥有と判定された位置がEUV露光を行う場合にEUV光の反射面からはずれるように、荷電粒子ビームを用いて、他の膜がさらに形成されたマスクブランクにパターンを描画する描画部と、
を備えたことを特徴とする。
An exposure mask manufacturing apparatus according to an aspect of the present invention includes:
An illumination optical system that illuminates illumination light on the surface of a mask blank on which a multilayer film that reflects extreme ultraviolet (EUV) light is formed;
First and second sensors that capture images at the same position reflected from the mask blank surface at different defocus amounts;
A determination unit that determines the presence or absence of a defect in the mask blank using the first and second optical images at the same position on the surface of the mask blank imaged with different defocus amounts;
A drawing unit that draws a pattern on a mask blank on which another film is further formed using a charged particle beam so that a position determined to have a defect is removed from the EUV light reflection surface when performing EUV exposure;
It is provided with.
本発明の一態様によれば、吸収体パターンを被着させる前のマスクブランクの段階で位相欠陥を検出できる。また、本発明の他の態様によれば、さらに、製造されたマスクでウェハを露光する場合に、マスクに存在する位相欠陥がウェハ上に転写されないようにできる。 According to one aspect of the present invention, phase defects can be detected at the stage of the mask blank before the absorber pattern is deposited. Further, according to another aspect of the present invention, when the wafer is exposed with the manufactured mask, the phase defect existing in the mask can be prevented from being transferred onto the wafer.
実施の形態1.
図1は、実施の形態1におけるマスク検査装置の構成を示す概念図である。図1において、マスク検査装置100は、光学画像取得部と制御部とを備えている。光学画像取得部は、光源103、レンズ122,124、スリット板123、ビームスプリッタ126、対物レンズ104、XYθテーブル102、反射ミラー128、レンズ132,332、及び撮像用センサ105,305を有している。レンズ122,124、スリット板123、ビームスプリッタ126、及び対物レンズ104により照明光学系を構成する。XYθテーブル102上には、極端紫外(EUV:Extreme Ultra Violet)光を反射する多層膜が形成されたマスクブランク101が、多層膜面を下にして載置されている。マスクブランク101として、多層膜が形成された段階のものであって、まだ、吸収体膜が形成される前の状態のものが用いられる。実施の形態1では、かかる多層膜が形成された段階のマスクブランク101が検査対象となる。また、XYθテーブル102は、X軸モータ、Y軸モータ、θ軸モータにより駆動される。
FIG. 1 is a conceptual diagram showing the configuration of the mask inspection apparatus in the first embodiment. In FIG. 1, a
制御部は、センサ回路106,306、メモリ107,307、比較回路108、制御計算機110、磁気ディスク装置等の記憶装置109、テーブル制御回路111、モニタ118、及びプリンタ119を有している。メモリ107,307、比較回路108、制御計算機110、磁気ディスク装置等の記憶装置109、テーブル制御回路111、モニタ118、及びプリンタ119は、バス120を介して互いに接続されている。比較回路108内には、アライメント処理部172、差分演算部174、及び判定部176が配置される。アライメント処理部172、差分演算部174、及び判定部176の各機能は、コンピュータを実行させるプログラム等のソフトウェアで構成しても構わない。或いは、電気機器若しくは電子機器等のハードウェアで構成しても構わない。或いは、ソフトウェアとハードウェアの組み合わせで構成しても構わない。或いは、ファームウェアとハードウェアの組み合わせで構成しても構わない。また、テーブル制御回路111は、X軸モータ、Y軸モータ、θ軸モータを制御して、XYθテーブル102を移動させる。
The control unit includes
光源103は、波長が180〜210nmの深紫外(DUV:Deep Ultra Violet)光を発生させる。ここでは、波長が199nmのDUV光を照明光として用いる。光源103から発生したDUV光は、照明光学系により多層膜が形成されたマスクブランク101の表面に照明光を照明する。具体的には、光源103から発生したDUV光は、レンズ122を通過した後、スリット板123に形成された2つのスリット開口部で2つの光束に絞られる。このように、2つのスリット開口部を通過した2つの光束10は、レンズ124を通って、ビームスプリッタ126で光路が曲げられ、対物レンズ104で集光されてマスクブランク101の表面に照射される。2つの光束は、マスクブランク101の表面の領域1LA内の隣り合う領域11,12を照明する。マスクブランク101表面から反射された領域11,12の2つの像の光束13は、対物レンズ104及びビームスプリッタ126を通過する。そして、ビームスプリッタ126を通過した2つの像の光束13は、投影領域PRAに集光する。このようにして、マスクブランク101上の領域11,12は、投影領域PRA内に、像14,15を分離して形成する。
The
像14(第1の光学画像)を形成する光束は、投影領域PRAの直下に配置された反射ミラー128で光路が曲げられ、レンズ332を通って、かかる光束の結像点17の前側に配置されたセンサ305によって撮像される。すなわち、センサ305の受光面上に像14を形成する。また、像15(第2の光学画像)を形成する光束は、レンズ132を通って、かかる光束の結像点18の後側に配置されたセンサ105によって撮像される。すなわち、センサ105の受光面上に像15を形成する。このように、撮像用センサ105,305は、マスクブランク101表面から反射された2つの像について、異なるデフォーカス量でデフォーカスさせた位置で撮像する。図1の例では、センサ305は、レンズ332の結像点17より光路長がXL1だけ短い位置に配置され、センサ105は、レンズ132の結像点18より光路長がXL2だけ長い位置に配置された場合を示している。かかる配置により、2個のセンサ105,305は、マスクブランク上の隣接する領域11,12の検査画像を、互いに異符号のデフォーカス状態で収集することができる。これらのデフォーカス量は、マスクブランク面上のデフォーカス量に換算すると、XL1/(倍率)2、XL2/(倍率)2となる。
The light beam that forms the image 14 (first optical image) has its optical path bent by the reflecting
センサ105上に結像された像は、センサ105によって光電変換され、更にセンサ回路106によってA/D(アナログデジタル)変換される。センサ105には、TDI(タイムディレイインテグレータ)センサのようなラインセンサ(或いは2次元領域センサ)が設置されている。同様に、センサ305上に結像された像は、センサ305によって光電変換され、更にセンサ回路306によってA/D変換される。センサ305には、TDIセンサのようなラインセンサ(或いは2次元領域センサ)が設置されている。ステージとなるXYθテーブル102を例えばX軸方向に連続的に移動させることにより、2つのTDIセンサはマスクブランク101表面の像を連続的に撮像する。これにより、マスクブランク101表面の照明される領域11,12が連続的に移動しながら撮像されていく。よって、マスクブランク101表面の同じ位置の像が、撮像用センサ105,305によって時間差をおいて異なるデフォーカス量でデフォーカスさせた位置で撮像されることになる。
The image formed on the
図2は、実施の形態1におけるEUVマスクの一例を示す図である。図2(a)には、EUV用マスク301をパターン面から見た一例であり、中央部には半導体集積回路装置のパターンを有するデバイスパターンエリア2を有する。また、EUV用マスク301の周辺部にはマスクの位置合せのためのマークやウェハアライメントマークなどを含むアライメントマークエリアMA1、MA2,MA3,MA4が配置される。図2(a)には、EUV用マスク301の断面の一例を示している。石英ガラスや低熱膨張材などの基板MSの上に多層膜MLが被着され、その上にキャッピング層CAPが被着されている。その上に、バッファ層BUFを介して吸収体パターンABSが設けられている。また、基板MSの裏面側には、マスクを静電チャックするためのメタル膜CFがコーティングされている。実施の形態1で検査対象となるマスクブランク101は、石英ガラスや低熱膨張材などの基板MSの上に多層膜MLが被着された段階のものとなる。或いは、基板MSの上に多層膜MLとキャッピング層CAPが被着された段階のものとなる。
FIG. 2 is a diagram showing an example of the EUV mask in the first embodiment. FIG. 2A shows an example of the
図3は、実施の形態1における欠陥が存在するマスクブランク及びEUVマスクの一例を示す図である。図3(a)には、基板MSの上に多層膜MLを被着させる際に、基板MSの上に微小な窪みが存在したまま多層膜MLを被着させた結果、凹形状の位相欠陥PDが発生した例を示す。この欠陥を残したままバッファ層BUFと吸収体パターンABSを形成すると、例えば、図3(b)に示すように、隣接する吸収体パターンABS間の開口部の底面(反射面)に位相欠陥PDを残存させてしまう場合がある。この位相欠陥が存在すると、ウェハ上に転写するパターン投影像が乱れて転写パターンの欠陥が発生する。 FIG. 3 is a diagram illustrating an example of a mask blank and an EUV mask in which defects exist in the first embodiment. In FIG. 3A, when the multilayer film ML is deposited on the substrate MS, the multilayer film ML is deposited on the substrate MS while the minute depression is present. An example in which PD has occurred will be described. When the buffer layer BUF and the absorber pattern ABS are formed while leaving this defect, for example, as shown in FIG. 3B, the phase defect PD is formed on the bottom surface (reflection surface) of the opening between the adjacent absorber patterns ABS. May remain. When this phase defect exists, the pattern projection image transferred onto the wafer is disturbed and a defect in the transfer pattern occurs.
図4は、実施の形態1におけるマスクブランク上の位置と撮像された像の光強度の一例を示す図である。図4では、マスクブランク101の多層膜ML上に凹型の位相欠陥PD1が存在する場合に、センサ105,305の受光面に形成される拡大像の光強度分布をシミュレーション解析により求めた結果を示している。位相欠陥の深さを2.2nm、半値全幅を60nmとし、対物レンズの開口数NAを0.75とした。ここで、マスクブランク101の位置が所定の位置から対物レンズ104の光軸方向に沿ってシフトする量、すなわちデフォーカス量を−400nm、−200nm、0nm、+200nm、+400nmに設定したときに得られる拡大投影像光強度分布を、それぞれ、曲線1−1、1−2、1−3、1−4、1−5で示した。この図から、デフォーカス量を0とした場合は、欠陥部に対応する投影像光強度は、欠陥部ではない周囲の光強度と比べてわずかに暗いことが分かる。同時に、−200nm、−400nmといった負のデフォーカスに対しては欠陥部の光強度が周辺部の光強度と比べて高くなる。一方、+200nm、+400nmといった正のデフォーカスに対しては欠陥部の光強度が周辺部の光強度と比べて低くなることが分かる。また、欠陥部では、周辺部に比べて、デフォーカスさせることで光強度が大きく変化することがわかる。
FIG. 4 is a diagram showing an example of the position on the mask blank and the light intensity of the captured image in the first embodiment. FIG. 4 shows a result obtained by simulation analysis of the light intensity distribution of the magnified image formed on the light receiving surfaces of the
図5は、実施の形態1におけるマスクブランク上の位置と撮像された像の光強度の一例を示す。図5では、マスクブランク101の多層膜ML上に凸型の位相欠陥PD2が存在する場合に、センサ105,305の受光面に形成される拡大像の光強度分布をシミュレーション解析により求めた結果を示している。ここでは、凸型位相欠陥PD2の高さを2.2nm、半値全幅を60nmとし、対物レンズの開口数NAを0.75とした。ここで、拡大投影像光強度分布を表す曲線2−1、2−2、2−3、2−4、2−5は、図4のデフォーカス量、+400nm、+200nm、0nm、−200nm、−400nmに対応する。図5に示すように、デフォーカス量を0とした場合、欠陥部に対応する投影像光強度は周囲の光強度と比べて暗くなること、欠陥部に対応する光強度の明暗のデフォーカス依存性は、凹型位相欠陥の場合と比較して符号が反転していることが分かる。ここでも、欠陥部では、周辺部に比べて、デフォーカスさせることで光強度が大きく変化することがわかる。
FIG. 5 shows an example of the position on the mask blank and the light intensity of the captured image in the first embodiment. In FIG. 5, when the convex phase defect PD2 exists on the multilayer film ML of the mask blank 101, the result obtained by simulation analysis of the light intensity distribution of the magnified image formed on the light receiving surfaces of the
実施の形態1では、以上の事実を利用して欠陥検出を行う。言い換えれば、実施の形態1では、異なるデフォーカス量で撮像されたマスクブランク101表面の同じ位置での2つの光学画像を用いて、マスクブランク101の欠陥を検出する。
In the first embodiment, defect detection is performed using the above facts. In other words, in the first embodiment, a defect of the
図6は、実施の形態1における光学画像の取得方法を説明するための概念図である。図6において、マスクブランク101上の検査領域21は、例えばy方向に向かって所定の幅で短冊状の複数の検査ストライプ22に仮想分割される。検査ストライプ22の幅は、センサ105,305で1度に撮像可能なライン幅(画素幅)に設定される。例えば、2048画素分の長さに設定されると好適である。ここでは、一例として、センサ105,305は、共に画素幅方向(ライン幅方向)に2048画素の受光素子が配置され、積算方向(画素列方向)に画素数が512段の受光素子が配置されたTDIセンサを用いる。このTDIセンサは、XYθテーブル102の走査と同期してXYθテーブル102の移動方向に各列の受光素子が受光した電荷を1段ずつ後方の列へと転送することで、電荷を蓄積段数分だけ蓄積して出力することができる。XYθテーブル102が例えば−x方向に移動することで、センサ105,305は、矢印23で示すx方向に向かって画像を連続的に撮像していく。その際、同時期のマスクブランク101からの反射像は、2個の領域IMA1、IMA2に分割されている。そして、センサ105は、例えば領域IMA2の像を、センサ305は、例えば領域IMA1の像を、同時期に撮像する。隣り合う2個の領域IMA1、IMA2の画像は、それぞれ、複数の画素24の強度(或いは画素値)として撮像される。
FIG. 6 is a conceptual diagram for explaining an optical image acquisition method according to the first embodiment. In FIG. 6, the
図7は、実施の形態1における2つの領域の画像の取得方法を説明するための概念図である。図7では、様々な時刻におけるセンサ105,305によって、取り込まれる領域IMA1、IMA2の位置関係を示す図である。T1で示される状態は、XYθテーブル102の走査が開始し、検査ストライプ22の先端がセンサ305に取り込まれる領域IMA1にさしかかる直前の状態である。T2で示される状態は、XYθテーブル102の走査が進み、検査ストライプ22の先端がセンサ105に取り込まれる領域IMA2にさしかかる直前の状態である。T3で示される状態は、XYθテーブル102の走査が終了する状態であり、検査ストライプ22の最終端がセンサ105に取り込まれる領域IMA2を越えた状態を示す。
FIG. 7 is a conceptual diagram for explaining a method of acquiring images of two regions in the first embodiment. In FIG. 7, it is a figure which shows the positional relationship of the area | regions IMA1 and IMA2 taken in by the
図8は、実施の形態1における測定データのメモリへの取り込みと読出しのフローを説明するためのタイムチャート図である。ここでは、1つの検査ストライプ22の測定データの処理について説明する。時刻t1でマスクブランク101を載置したXYθテーブル102の走査を開始する。時刻t2でセンサ305の1列目の受光素子が検査ストライプ22に差し掛かると、XYθテーブル102位置とセンサ305で捉える画像との位置関係を記憶すると同時に検査画像データの取り込みを開始し、以後メモリ307にデータを順次格納する。時刻t3でセンサ105の1列目の受光素子が検査ストライプ22に差し掛かると、XYθテーブル102位置とセンサ105で捉える画像との位置関係を記憶すると同時に検査画像データの取り込みを開始し、以後メモリ107にデータを順次格納する。時刻t4でセンサ305による検査画像データの取り込みを終了し、時刻t5でセンサ105による検査画像データの取り込みを終了する。時刻t6ではマスクブランク101の走査を終了し、次の検査ストライプへの移行に備える。
FIG. 8 is a time chart for explaining the flow of reading and reading measurement data into the memory in the first embodiment. Here, processing of measurement data of one
ここで、時刻t3から時刻t5の間では、センサ105で捉える検査画像データをメモリ107に取り込むと同時に、メモリ307から、先に記録してあるセンサ305で撮像された測定データを順次読み出して、マスクブランク101上の同一箇所における検査画像データの比較を行なう。両画像は異符号のデフォーカス状態で収集されたデータなので、もし、位相欠陥が存在すれば図4、図5に示したように欠陥部の検査画像強度は一方が暗い信号、他方が明るい信号となる。
Here, during the time t3 to the time t5, the inspection image data captured by the
そこで、比較回路108は、メモリ107,307からセンサ105,305で撮像されたそれぞれの測定データ(第1と第2の光学画像)を順次読み出し、時間差を持って撮像されたマスクブランク101上の同一位置の画像同士を比較する。まず、アライメント処理部172は、同一位置の画像同士の位置合わせ(アライメント)を行う。ここでは、画素単位で合わせた後サブ画素単位でさらに合わせると好適である。例えば、最小2乗法を用いてアライメントを行う。
Therefore, the
次に、差分演算部174が、画素毎に、両画像の差分を演算する。言い換えれば、同じ位置の画素同士について、差分(差分の絶対値)を演算する。判定部176は、画素毎に、差分(差信号強度)が閾値を超えた場合に欠陥と判定する。これにより、位相欠陥を検出したことになる。以上のようにして、判定部176は、異なるデフォーカス量で撮像されたマスクブランク101表面の同じ位置での2つの光学画像を用いて、マスクブランク101の欠陥の有無を判定する。判定結果は、記憶装置109に記憶される。そして、モニタ118に表示される。或いは、プリンタ119によって紙媒体に出力されてもよい。
Next, the
図9は、実施の形態1におけるマスク検査方法の要部工程を示すフローチャート図である。まず、S(ステップ)101において、マスクブランク上の検査すべき領域において最初の検査ストライプを指定する。 FIG. 9 is a flowchart showing main steps of the mask inspection method according to the first embodiment. First, in S (step) 101, the first inspection stripe is designated in the region to be inspected on the mask blank.
その後、S102において、マスクブランク101を載置したステージ(XYθテーブル102)の連続移動を開始し、検査画像の取り込みを開始する。
Thereafter, in S102, the continuous movement of the stage (XYθ table 102) on which the
S103において、センサ305の受光素子が検査ストライプ22の領域に入ったら、DUV光による検査画像データを取り込むと同時に、検査画像のメモリ307への取り込みを行なう。
In S103, when the light receiving element of the
S104において、マスクブランク101の継続的走査によりセンサ105の受光素子が検査ストライプ22の領域に入ったら、検査画像データを取り込むと同時に、検査画像のメモリ107への取り込みを行なう。更に、メモリ307から、センサ305で収集した検査画像を順次読み出す。
In S104, when the light receiving element of the
S105において、マスクブランク101上の同一領域における対応する画素ごとに差画像を演算する。
In S105, a difference image is calculated for each corresponding pixel in the same region on the
S106において、差画像の強度と予め指定した閾値とを比較し、差画像の強度が閾値を超えた画素が存在する場合は位相欠陥が存在すると判断する。 In S106, the intensity of the difference image is compared with a predetermined threshold value, and if there is a pixel whose intensity of the difference image exceeds the threshold value, it is determined that a phase defect exists.
S107において、位相欠陥と判断されたら必要に応じて欠陥情報の表示や記録を行なう。複数の画素にわたって閾値を超える場合は、欠陥のサイズや輪郭を把握できる。差画像を演算する際に、センサ305で収集した検査画像とセンサ105で収集した検査画像との強度の大小関係から、欠陥部の凹凸の判断も可能である。
If it is determined in S107 that the phase defect is present, defect information is displayed or recorded as necessary. When the threshold is exceeded over a plurality of pixels, the size and contour of the defect can be grasped. When calculating the difference image, it is possible to determine the unevenness of the defective portion from the magnitude relationship between the intensities of the inspection image collected by the
S108において、1つのストライプ上での処理がすべて終了したかを判断し、未終了であればS103に戻り検査を継続する。1つのストライプ上での処理がすべて終了したらS109に進む。 In S108, it is determined whether all the processes on one stripe have been completed. If not completed, the process returns to S103 to continue the inspection. When all the processes on one stripe are completed, the process proceeds to S109.
S109において、マスクブランク101上の検査領域全ての欠陥検査が終了したかを判定する。未終了の場合はS110へ進む。
In S109, it is determined whether or not the defect inspection of all inspection areas on the
S110において、新たな検査ストライプを指定して、マスクブランク101を次のストライプのスタート位置に位置決めし、ステップS102に戻る。
In S110, a new inspection stripe is designated, the
以上のようにして、S102からS110を繰り返し、マスク上の所定領域のすべてのストライプ上の処理が終了した時点で、欠陥検査を終了する。 As described above, S102 to S110 are repeated, and when the processing on all the stripes in the predetermined area on the mask is finished, the defect inspection is finished.
ここで、実施の形態1では、マスクブランク101の位相欠陥検査の手法を示したが、これに限るものではない。吸収体が部分的に形成されたEUVマスクにおいても、吸収体パターンが除去されて多層膜反射面が露出している領域で同様の位相欠陥検査が可能である。
Here, in the first embodiment, the method of phase defect inspection of the
また、検査光の波長を199nmとした例を示したが、この波長領域に限られることなく、異なるデフォーカス状態での検査画像の差画像を演算して、位相欠陥検出信号を強調して検査を行なうことができる。 In addition, an example in which the wavelength of the inspection light is 199 nm has been shown, but the inspection is performed not only in this wavelength region but also by calculating a difference image between inspection images in different defocus states to emphasize the phase defect detection signal. Can be performed.
また、検出された位相欠陥の座標は、適宜マスクブランク101に設けたマークや、吸収体付きEUVマスクの場合は所定の吸収体パターンの位置を基準として定めることができる。 Further, the coordinates of the detected phase defect can be determined based on marks provided on the mask blank 101 as appropriate, or in the case of an EUV mask with an absorber, based on the position of a predetermined absorber pattern.
また、実施の形態1では、異なるデフォーカス量で撮像されたマスクブランク101表面の同じ位置での2つの光学画像を用いたが、これに限るものではない。一方の画像についてはフォーカスされた画像でもよい。すなわち、一方の画像についてはデフォーカス量が0でもよい。また、2つの画像のデフォーカス量は異符号に限るものではなく、場合によっては同符号であっても良い。同符号であっても欠陥の無い位置と比較して2つの画像の画素値の差が大きくなるように設定すればよい。 In the first embodiment, two optical images at the same position on the surface of the mask blank 101 captured with different defocus amounts are used. However, the present invention is not limited to this. One image may be a focused image. That is, the defocus amount may be zero for one image. In addition, the defocus amounts of the two images are not limited to different signs, and may be the same sign depending on circumstances. What is necessary is just to set so that the difference of the pixel value of two images may become large compared with the position without a defect even if it is the same code | symbol.
また、実施の形態1では、スリット板123により、2つの照明光に分けてからマスクブランク101を照明したが、これに限るものではない。1つの照明光をマスクブランク101に照射して、ビームスプリッタを用いてマスクブランク101からの反射光を途中で分岐してもよい。そして、分岐された2つの光束を異なるデフォーカス量のデフォーカス位置で撮像してもよい。分岐することで光量が1/2となってしまうが、分岐されても検査可能な程度に照明光の光量自体を大きくすればよい。分岐することで同時期に同じ位置の画像を取得できる。
In the first embodiment, the
以上のように、実施の形態1によれば、DUV光を検査光とするマスクパターン欠陥検査装置を用いて位相欠陥の検出信号を強調することができ、マスクあるいはマスクブランク上に残存する位相欠陥を感度良く検出することができる効果がある。よって、吸収体パターンを被着させる前のマスクブランク101の段階で位相欠陥を検出できる。さらに、照明光にDUV光を用いるため、EUV光を用いる場合に比べて検査光学系の取り扱いが簡易になる。 As described above, according to the first embodiment, the phase defect detection signal can be emphasized using the mask pattern defect inspection apparatus using the DUV light as the inspection light, and the phase defect remaining on the mask or the mask blank. Can be detected with high sensitivity. Therefore, the phase defect can be detected at the stage of the mask blank 101 before the absorber pattern is deposited. Furthermore, since DUV light is used as illumination light, handling of the inspection optical system is simplified compared to the case of using EUV light.
実施の形態2.
実施の形態1では、マスクブランク101の欠陥を検査する検査装置およびその検査手法について説明したが、実施の形態2では、さらに進んで、EUVマスクを製造するためのパターン描画を加えた構成について説明する。
In the first embodiment, the inspection apparatus and the inspection method for inspecting the defect of the mask blank 101 have been described. However, in the second embodiment, a configuration in which a pattern drawing for manufacturing an EUV mask is added will be described. To do.
図10は、実施の形態2における欠陥位置と吸収体パターンとの位置関係の一例を示す図である。図10(a)に示すように、吸収体パターンABSがマスクブランク上に残存する位相欠陥PDを覆い隠すように、吸収体パターンが配置されれば、位相欠陥PDがウェハに転写されずに済む。また、マスクブランク上の欠陥PDが単独では転写に影響を与えないような小さなものである場合、その近傍に吸収体パターンが存在しなければ、投影露光されるパターンの寸法変動の要因にはならない。そのため、例えば図10(b)に示すように、欠陥PDが微細な場合に限り、多層膜表面31上に形成する吸収体パターンABSを位相欠陥PDから充分に離すように吸収体パターンの位置決めを行なえばよい。
FIG. 10 is a diagram illustrating an example of a positional relationship between a defect position and an absorber pattern in the second embodiment. As shown in FIG. 10A, if the absorber pattern is arranged so that the absorber pattern ABS covers the phase defect PD remaining on the mask blank, the phase defect PD is not transferred to the wafer. . Further, when the defect PD on the mask blank is small so as not to affect the transfer by itself, if there is no absorber pattern in the vicinity thereof, it does not cause a variation in the dimension of the pattern to be projected and exposed. . Therefore, for example, as shown in FIG. 10B, the absorber pattern is positioned so that the absorber pattern ABS formed on the
図11は、実施の形態2におけるマスク製造装置の構成を示す概念図である。図11において、実施の形態2におけるマスク製造装置500は、検査部300と描画部400とを備えている。検査部300の構成は図1で示したマスク検査装置100と同様である。また、その検査手法も実施の形態1と同様である。また、以下、特に説明しない内容は実施の形態1と同様である。まず、検査部300でマスクブランク101の欠陥検査が行われる。検査手法は実施の形態1と同様である。そして、検査されたマスクブランク101には、既に形成されている多層膜(及びキャッピング層)上に吸収体膜を形成し、その上に電子ビームで露光可能なレジストを塗布しておく。
FIG. 11 is a conceptual diagram showing the configuration of the mask manufacturing apparatus in the second embodiment. In FIG. 11, the
図12は、実施の形態2におけるマスク製造装置内の描画部の構成を示す概念図である。図12において、描画部400は、荷電粒子ビーム描画装置の一例である。ここでは、特に、可変成形型の電子ビーム描画装置の一例を示している。描画部400は、描画処理部450、制御部460を備えている。そして、描画部400は、電子ビーム200を用いて、多層膜(キャッピング層)上に吸収体膜が形成され、さらにその上にレジストが塗布されたマスクブランク101に所望するパターンを描画する。
FIG. 12 is a conceptual diagram illustrating a configuration of a drawing unit in the mask manufacturing apparatus according to the second embodiment. In FIG. 12, a
描画処理部450は、電子鏡筒402と描画室403を有している。電子鏡筒402内には、電子銃201、照明レンズ202、第1のアパーチャ203、投影レンズ204、偏向器205、第2のアパーチャ206、対物レンズ207、及び偏向器208が配置されている。また、描画室403内には、移動可能に配置されたXYステージ405が配置されている。パターンを描画する際には、XYステージ405上に複数の支持ピン406(保持部の一例)が昇降可能に配置され、支持ピン406上に描画対象となるマスクブランク101が載置される。
The drawing processing unit 450 includes an
制御部460は、計算機ユニット410、制御回路462、及び磁気ディスク装置等の記憶装置440,442を有している。計算機ユニット410、制御回路462、及び磁気ディスク装置等の記憶装置440,442は、図示しないバスを介して互いに接続されている。
The
制御回路462は、描画データ処理部76によって制御され、制御回路462は、描画処理部450内の各機器を制御および駆動させる。
The control circuit 462 is controlled by the drawing
制御計算機ユニット410内には、欠陥座標・サイズ取得部62、部分パターンデータ/ずらし量および方向演算部64、描画データ処理部、及びメモリ78が配置される。欠陥座標・サイズ取得部62、部分パターンデータ/ずらし量および方向演算部64、及び描画データ処理部76の各機能は、コンピュータを実行させるプログラム等のソフトウェアで構成しても構わない。或いは、電気機器若しくは電子機器等のハードウェアで構成しても構わない。或いは、ソフトウェアとハードウェアの組み合わせで構成しても構わない。或いは、ファームウェアとハードウェアの組み合わせで構成しても構わない。欠陥座標・サイズ取得部62、部分パターンデータ/ずらし量および方向演算部64、及び描画データ処理部76の各機能で処理される入力情報および演算処理情報はその都度メモリ78に記憶される。
In the
まず、検査部300で検査された結果得られた欠陥位置とサイズは、記憶装置440に格納される。例えば、描画されるマスクブランク101に識別子(ID)を設定し、IDに対応するように格納すればよい。欠陥位置を示す座標は、マスクブランク101上に予め設けられている段差パターンなどのマークを基準として利用すればよく、これにより、欠陥の位置座標を正確に把握することができる。例えば、欠陥位置は、マークの位置の座標を基準にした欠陥の中央部位置の座標(x,y)で示される。また、欠陥サイズは、欠陥位置座標を中心として欠陥の最大外形まで広げた円の直径(D)で示されると好適である。また、レイアウトパターンデータとなる描画データが外部から入力され、記憶装置442に格納される。
First, the defect position and size obtained as a result of the inspection by the
まず、欠陥座標・サイズ取得部62は、記憶装置440に格納された欠陥位置とサイズを参照し、マスクブランク101の欠陥の位置を示す欠陥位置情報と、欠陥のサイズを示す欠陥サイズ情報を読み出す。
First, the defect coordinate /
次に、部分パターンデータ/ずらし量および方向演算部64は、記憶装置442に格納された描画データのうちの少なくとも欠陥が含まれる領域分の部分パターンデータを入力する。また、部分パターンデータ/ずらし量および方向演算部64は、同時に、吸収体パターンの下に欠陥が隠れるように、パターンレイアウトをずらしたずらし量およびずらし方向を演算する。
Next, the partial pattern data / shift amount and
図13は、実施の形態2における欠陥が存在するEUVマスクの一例を示す上面概念図である。図14は、図13のEUVマスクの断面を示す断面概念図である。EUVマスクは、ガラス基板510上に2.9nmの膜厚のモリブデン(Mo)と4.1nmの膜厚のシリコン(Si)が交互に例えば40層積層された多層膜512がガラス基板510表面全面に形成されている。そして、多層膜512上の全面にルテニウム(Ru)等のキャップ膜514が形成される。そして、EUV光を反射する領域では、かかるキャップ膜514が露出している。一方、EUV光を反射しない領域では、キャップ膜514上にEUV光を吸収する吸収体膜516と反射防止膜518が順に形成されている。ここで、図13(a)及び図14(a)に示すように吸収体膜516が存在しない領域542内に多層膜512の欠陥540が存在すると上述したように反射されるEUV光の位相がずれてしまう。その結果、製造されたEUVマスクで半導体ウェハ上にパターンを転写するとパターンの位置がずれてしまうことになる。そのため、実施の形態2では、図13(b)及び図14(b)に示すように、パターニング後に、欠陥540の位置が、吸収体膜516が存在する領域544内にくるように図13(a)及び図14(a)に示す位置からパターンレイアウトをずらした描画を行う。言い換えれば、レジスト膜が塗布されたEUVマスクブランク101に描画部400で描画し、レジストを現像し、現像後に残ったレジスト膜で形成されるレジストパターンをマスクとして反射防止膜518と吸収体膜516とをエッチングし、残ったレジスト膜をアッシングで除去することでEUVマスクブランク101のパターニングが行なわれる。かかるパターニングによってEUVマスクが製造される。そして、かかるパターニング後に、欠陥540の位置が、吸収体膜516が存在する領域544内にくるように描画部400で描画する際にパターンレイアウトをずらす。
FIG. 13 is a top conceptual view showing an example of an EUV mask having defects in the second embodiment. FIG. 14 is a conceptual cross-sectional view showing a cross section of the EUV mask of FIG. The EUV mask has a
図15は、実施の形態2における欠陥が存在するマスクブランクにパターンを描画する場合の一例を示す概念図である。マスクブランク101には、ALN−マーク52,54が形成されている。検査部300は、マスクブランク101上の欠陥540の有無を検査し、かかるALN−マーク52,54を基準にして欠陥位置および欠陥サイズを測定する。その結果、描画前に事前にALN−マーク52,54の位置を基準にした欠陥位置および欠陥サイズの情報を取得できる。
FIG. 15 is a conceptual diagram showing an example when a pattern is drawn on a mask blank having a defect in the second embodiment. ALN-
例えば、図15の例では、マスクブランク101の描画領域50の一部の部分領域56内に欠陥540が存在する場合を示している。そのままのパターンレイアウトで描画すると吸収体膜516が存在しない領域542に欠陥540が位置しているため位相欠陥を引き起こす。これに対して、実施の形態2では、部分領域56が部分領域58になるようにパターンレイアウトをずらすことで、吸収体膜516が存在する領域544に欠陥540が位置するように描画用のパターンデータを補正する。
For example, the example of FIG. 15 shows a case where a
上述したずらし量およびずらし方向を演算する処理と並列処理にて、描画データ処理部76は、記憶装置442から描画データを読み出し、複数段のデータ変換処理を行って、装置固有のフォーマットとなるショットデータを生成する。或いは、並列処理でなく、直列の順序で処理しても構わない。処理の順序はどちらが先でも構わない。
The drawing
そして、生成されたショットデータと演算されたずらし量およびずらし方向の情報は制御回路462に出力される。そして、制御回路462によって制御された描画処理部450は、欠陥有と判定された位置がEUV露光を行う場合にEUV光の反射面からはずれるように、電子ビーム200を用いて、吸収体膜とレジストといった他の膜が多層膜(キャッピング層)上にさらに形成されたマスクブランク101にパターンを描画する。具体的には、以下の動作を行なう。照射部の一例となる電子銃201から放出された電子ビーム200は、照明レンズ202により矩形例えば長方形の穴を持つ第1のアパーチャ203全体を照明する。ここで、電子ビーム200をまず矩形例えば長方形に成形する。そして、第1のアパーチャ203を通過した第1のアパーチャ像の電子ビーム200は、投影レンズ204により第2のアパーチャ206上に投影される。かかる第2のアパーチャ206上での第1のアパーチャ像の位置は、偏向器205によって偏向制御され、ビーム形状と寸法を変化させることができる。その結果、電子ビーム200は成形される。このように、電子ビーム200は可変成形される。また、制御回路462は、各ショットデータの位置を演算されたずらし方向に演算されたずらし量だけずらすように補正する。これにより、偏向器208により偏向される偏向量が演算されたずらし方向に演算されたずらし量だけ補正されることになる。そして、第2のアパーチャ206を通過した第2のアパーチャ像の電子ビーム200は、対物レンズ207により焦点を合わせ、偏向器208により偏向される。その結果、例えば連続移動するXYステージ405上のマスクブランク101の補正された位置に照射される。
Then, the generated shot data and the calculated shift amount and shift direction information are output to the control circuit 462. Then, the drawing processing unit 450 controlled by the control circuit 462 uses the
以上のようにして、欠陥が吸収体パターンに隠れるように、マスクブランクの上に吸収体パターンを形成する。得られた反射型露光マスクは、吸収体パターンの下に欠陥が隠れているため、例えばホールパターンの半導体基板への露光投影には全く支障がない。 As described above, the absorber pattern is formed on the mask blank so that the defect is hidden behind the absorber pattern. Since the obtained reflection type exposure mask has a defect hidden under the absorber pattern, there is no problem in exposing and projecting a hole pattern onto a semiconductor substrate, for example.
或いは、部分パターンデータ/ずらし量および方向演算部64は、マスクブランク上の欠陥PDが単独では転写に影響を与えないような小さなものである場合、吸収体パターンが位相欠陥から充分に離れるように、パターンレイアウトをずらしたずらし量およびずらし方向を演算する。かかるずらし量およびずらし方向を用いることで、得られた反射型露光マスクでは、吸収体パターンの近傍には位相欠陥PDが存在しないので、吸収体パターンABSの半導体基板への露光投影に支障をきたすこと無く、パターン転写を行なうことができる。
Alternatively, the partial pattern data / shift amount and
以上のように実施の形態2によれば、位相欠陥の位置を特定でき、半導体集積回路を定義するための吸収体パターンとマスクブランクの位相欠陥との位置関係を調整することができる。その結果、位相欠陥を有するマスクブランクを良品として使用できる頻度が増大してマスクブランクの歩留まりを大幅に向上させ、製造する反射型マスクのコスト低減に寄与することができる。 As described above, according to the second embodiment, the position of the phase defect can be specified, and the positional relationship between the absorber pattern for defining the semiconductor integrated circuit and the phase defect of the mask blank can be adjusted. As a result, the frequency with which a mask blank having a phase defect can be used as a non-defective product is increased, the yield of the mask blank is greatly improved, and the cost of the reflective mask to be manufactured can be reduced.
ここで、実施の形態2では、荷電粒子ビームの一例として、電子ビームを用いた構成について説明したが、荷電粒子ビームは、電子ビームに限るものではなく、イオンビーム等の荷電粒子を用いても構わない。
Here, in
以上、具体例を参照しつつ実施の形態について説明した。しかし、本発明は、これらの具体例に限定されるものではない。例えば、実施の形態2において描画部400内でずらし量およびずらし方向を演算したがこれに限るものではない。ユーザによって演算されたずらし量およびずらし方向の情報を入力してもよい。或いは、描画データ自体がユーザによって演算されたずらし量およびずらし方向で補正されたものを描画部400が入力してもよい。
The embodiments have been described above with reference to specific examples. However, the present invention is not limited to these specific examples. For example, although the shift amount and the shift direction are calculated in the
また、装置構成や制御手法等、本発明の説明に直接必要しない部分等については記載を省略したが、必要とされる装置構成や制御手法を適宜選択して用いることができる。例えば、マスク検査装置100、マスク製造装置500、検査部300、及び描画部400を制御する制御部構成については、詳細な記載を省略したが、必要とされる制御部構成を適宜選択して用いることは言うまでもない。
In addition, although descriptions are omitted for parts and the like that are not directly required for the description of the present invention, such as a device configuration and a control method, a required device configuration and a control method can be appropriately selected and used. For example, a detailed description of the control unit configuration for controlling the
その他、本発明の要素を具備し、当業者が適宜設計変更しうる全ての荷電粒子ビーム描画装置及び荷電粒子ビーム描画方法は、本発明の範囲に包含される。 In addition, all charged particle beam writing apparatuses and charged particle beam writing methods that include elements of the present invention and that can be appropriately modified by those skilled in the art are included in the scope of the present invention.
2 デバイスパターンエリア
10,13 光束
11,12,21 領域
14,15 像
17,18 結像点
22 検査ストライプ
23 矢印
50 描画領域
52,54 ALN−マーク
56,58 部分領域
62 欠陥座標・サイズ取得部
64 部分パターンデータ/ずらし量および方向演算部
76 描画データ処理部
78 メモリ
100 マスク検査装置
101 マスクブランク
102 XYθテーブル
103 光源
104 対物レンズ
105,305 センサ
106,306センサ回路
107,307 メモリ
108 比較回路
110 制御計算機
109 記憶装置
111 テーブル制御回路
118 モニタ
119 プリンタ
122,124 レンズ
123 スリット板
126 ビームスプリッタ
128 反射ミラー
132,332 レンズ
172 アライメント処理部
174 差分演算部
176 判定部
120 バス
200 電子ビーム
201 電子銃
202 照明レンズ
203 第1のアパーチャ
204 投影レンズ
205,208 偏向器
206 第2のアパーチャ
207 対物レンズ
300 検査部
301 EUV用マスク
400 描画部
402 電子鏡筒
403 描画室
405 XYステージ
406 支持ピン
440,442 記憶装置
410 計算機ユニット
450 描画処理部
460 制御部
462 制御回路
500 マスク製造装置
510 ガラス基板
512 多層膜
514 キャップ膜
516 吸収体膜
518 反射防止膜
540 欠陥
542,544 領域
2
Claims (5)
前記マスクブランク表面から反射された同じ位置の像について、異なるデフォーカス量でデフォーカスさせた位置で撮像する第1と第2のセンサと、
異なるデフォーカス量で撮像された前記マスクブランク表面の同じ位置での第1と第2の光学画像を用いて、前記マスクブランクの欠陥の有無を判定する判定部と、
を備えたことを特徴とするマスク検査装置。 An illumination optical system that illuminates illumination light on the surface of a mask blank on which a multilayer film that reflects extreme ultraviolet (EUV) light is formed;
First and second sensors that capture images at the same position reflected from the mask blank surface at different defocus amounts;
A determination unit that determines the presence or absence of a defect of the mask blank using the first and second optical images at the same position on the surface of the mask blank imaged with different defocus amounts;
A mask inspection apparatus comprising:
前記判定部は、画素毎に、前記差分が閾値を超えた場合に欠陥と判定することを特徴とする請求項1記載のマスク検査装置。 For each pixel, the image processing apparatus further includes a difference calculation unit that calculates a difference between the first and second optical images.
The mask inspection apparatus according to claim 1, wherein the determination unit determines a defect for each pixel when the difference exceeds a threshold value.
前記第2のセンサは、前記第2の光学画像を前記第2の光学画像の結像点の後側で撮像することを特徴とする請求項1又は2記載のマスク検査装置。 The first sensor captures the first optical image on the front side of the image formation point of the first optical image,
3. The mask inspection apparatus according to claim 1, wherein the second sensor images the second optical image behind the imaging point of the second optical image.
前記マスクブランク表面から反射された同じ位置の像について、異なるデフォーカス量でデフォーカスさせた位置で撮像する第1と第2のセンサと、
異なるデフォーカス量で撮像された前記マスクブランク表面の同じ位置での第1と第2の光学画像を用いて、前記マスクブランクの欠陥の有無を判定する判定部と、
欠陥有と判定された位置がEUV露光を行う場合に前記EUV光の反射面からはずれるように、荷電粒子ビームを用いて、他の膜がさらに形成された前記マスクブランクにパターンを描画する描画部と、
を備えたことを特徴とする露光用マスク製造装置。 An illumination optical system that illuminates illumination light on the surface of a mask blank on which a multilayer film that reflects extreme ultraviolet (EUV) light is formed;
First and second sensors that capture images at the same position reflected from the mask blank surface at different defocus amounts;
A determination unit that determines the presence or absence of a defect of the mask blank using the first and second optical images at the same position on the surface of the mask blank imaged with different defocus amounts;
A drawing unit that draws a pattern on the mask blank on which another film is further formed using a charged particle beam so that a position determined to have a defect is deviated from the reflective surface of the EUV light when performing EUV exposure. When,
An exposure mask manufacturing apparatus comprising:
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010202832A JP2012059984A (en) | 2010-09-10 | 2010-09-10 | Mask inspection device and exposure mask manufacturing device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010202832A JP2012059984A (en) | 2010-09-10 | 2010-09-10 | Mask inspection device and exposure mask manufacturing device |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2012059984A true JP2012059984A (en) | 2012-03-22 |
Family
ID=46056706
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010202832A Pending JP2012059984A (en) | 2010-09-10 | 2010-09-10 | Mask inspection device and exposure mask manufacturing device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2012059984A (en) |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014041081A (en) * | 2012-08-23 | 2014-03-06 | Nuflare Technology Inc | Defect detection method |
JP2014514735A (en) * | 2011-03-15 | 2014-06-19 | ケーエルエー−テンカー コーポレイション | Method and apparatus for inspecting reflective lithographic mask blanks and improving mask quality |
WO2014129527A1 (en) * | 2013-02-22 | 2014-08-28 | Hoya株式会社 | Method for manufacturing reflective mask blank, and method for manufacturing reflective mask |
CN106292180A (en) * | 2015-06-26 | 2017-01-04 | 信越化学工业株式会社 | The defect detecting method of photo blanks, method for separating and preparation method |
JP2017015692A (en) * | 2015-06-26 | 2017-01-19 | 信越化学工業株式会社 | Photomask blank defect inspection method, selection method and manufacturing method |
JP2017053792A (en) * | 2015-09-11 | 2017-03-16 | 株式会社東芝 | Method and device for defect inspection |
KR101778280B1 (en) * | 2014-12-22 | 2017-09-13 | 가부시키가이샤 뉴플레어 테크놀로지 | Multi charged particle beam writing apparatus and multi charged particle beam writing method |
JP6371022B1 (en) * | 2018-02-08 | 2018-08-08 | レーザーテック株式会社 | Illumination method, inspection method, illumination device, and inspection device |
CN108872100A (en) * | 2018-04-13 | 2018-11-23 | 浙江省计量科学研究院 | A kind of multiple enhanced spectrum high-precision ammonia detection device and detection method |
CN110383449A (en) * | 2017-03-13 | 2019-10-25 | 应用材料公司 | Etching process system with reflection end point determination |
CN113050364A (en) * | 2019-12-27 | 2021-06-29 | 中芯国际集成电路制造(上海)有限公司 | Optimization method of optical model and optical proximity correction method |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001174415A (en) * | 1999-12-17 | 2001-06-29 | Hitachi Electronics Eng Co Ltd | Defect detecting optical system and surface defect inspecting apparatus |
JP2003114200A (en) * | 2001-10-05 | 2003-04-18 | National Institute Of Advanced Industrial & Technology | Method and device for inspecting multilayered mask for defect |
JP2004193269A (en) * | 2002-12-10 | 2004-07-08 | Hitachi Ltd | Manufacturing method of mask, and manufacturing method of semiconductor integrated circuit device |
JP2004526168A (en) * | 2001-05-04 | 2004-08-26 | ケーエルエー−テンカー コーポレイション | Efficient phase defect detection system and method |
JP2004289110A (en) * | 2003-03-03 | 2004-10-14 | Hoya Corp | Reflective mask blank having artificial defect and its producing process, reflective mask having artificial defect and its producing process, and substrate for producing reflective mask blank or reflective mask having artificial defect |
JP2009092407A (en) * | 2007-10-04 | 2009-04-30 | Renesas Technology Corp | Mask blank inspection device and method, manufacturing method of reflective exposure mask, reflective exposure method, and manufacturing method of semiconductor integrated circuit |
JP2012058558A (en) * | 2010-09-10 | 2012-03-22 | Renesas Electronics Corp | Mask blank inspection method and manufacturing method of mask |
-
2010
- 2010-09-10 JP JP2010202832A patent/JP2012059984A/en active Pending
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001174415A (en) * | 1999-12-17 | 2001-06-29 | Hitachi Electronics Eng Co Ltd | Defect detecting optical system and surface defect inspecting apparatus |
JP2004526168A (en) * | 2001-05-04 | 2004-08-26 | ケーエルエー−テンカー コーポレイション | Efficient phase defect detection system and method |
JP2003114200A (en) * | 2001-10-05 | 2003-04-18 | National Institute Of Advanced Industrial & Technology | Method and device for inspecting multilayered mask for defect |
JP2004193269A (en) * | 2002-12-10 | 2004-07-08 | Hitachi Ltd | Manufacturing method of mask, and manufacturing method of semiconductor integrated circuit device |
JP2004289110A (en) * | 2003-03-03 | 2004-10-14 | Hoya Corp | Reflective mask blank having artificial defect and its producing process, reflective mask having artificial defect and its producing process, and substrate for producing reflective mask blank or reflective mask having artificial defect |
JP2009092407A (en) * | 2007-10-04 | 2009-04-30 | Renesas Technology Corp | Mask blank inspection device and method, manufacturing method of reflective exposure mask, reflective exposure method, and manufacturing method of semiconductor integrated circuit |
JP2012058558A (en) * | 2010-09-10 | 2012-03-22 | Renesas Electronics Corp | Mask blank inspection method and manufacturing method of mask |
Cited By (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014514735A (en) * | 2011-03-15 | 2014-06-19 | ケーエルエー−テンカー コーポレイション | Method and apparatus for inspecting reflective lithographic mask blanks and improving mask quality |
JP2014041081A (en) * | 2012-08-23 | 2014-03-06 | Nuflare Technology Inc | Defect detection method |
KR102219307B1 (en) * | 2013-02-22 | 2021-02-23 | 호야 가부시키가이샤 | Method for manufacturing reflective mask blank, and method for manufacturing reflective mask |
WO2014129527A1 (en) * | 2013-02-22 | 2014-08-28 | Hoya株式会社 | Method for manufacturing reflective mask blank, and method for manufacturing reflective mask |
US11131921B2 (en) | 2013-02-22 | 2021-09-28 | Hoya Corporation | Method for manufacturing reflective mask blank, and method for manufacturing reflective mask |
KR20210021141A (en) * | 2013-02-22 | 2021-02-24 | 호야 가부시키가이샤 | Method for manufacturing reflective mask blank, and method for manufacturing reflective mask |
JPWO2014129527A1 (en) * | 2013-02-22 | 2017-02-02 | Hoya株式会社 | Reflective mask blank manufacturing method and reflective mask manufacturing method |
KR20150120419A (en) * | 2013-02-22 | 2015-10-27 | 호야 가부시키가이샤 | Method for manufacturing reflective mask blank, and method for manufacturing reflective mask |
KR102330533B1 (en) * | 2013-02-22 | 2021-11-24 | 호야 가부시키가이샤 | Method for manufacturing reflective mask blank, and method for manufacturing reflective mask |
TWI628695B (en) * | 2013-02-22 | 2018-07-01 | Hoya股份有限公司 | Method for manufacturing reflective mask base and method for manufacturing reflective mask |
US10067419B2 (en) | 2013-02-22 | 2018-09-04 | Hoya Corporation | Method for manufacturing reflective mask blank, and method for manufacturing reflective mask |
US10134562B2 (en) | 2014-12-22 | 2018-11-20 | Nuflare Technology, Inc. | Multi charged particle beam writing apparatus, and multi charged particle beam writing method |
KR101778280B1 (en) * | 2014-12-22 | 2017-09-13 | 가부시키가이샤 뉴플레어 테크놀로지 | Multi charged particle beam writing apparatus and multi charged particle beam writing method |
JP2020024224A (en) * | 2015-06-26 | 2020-02-13 | 信越化学工業株式会社 | Photomask blank defect inspection method, selection method and manufacturing method |
CN106292180A (en) * | 2015-06-26 | 2017-01-04 | 信越化学工业株式会社 | The defect detecting method of photo blanks, method for separating and preparation method |
CN106292180B (en) * | 2015-06-26 | 2021-05-11 | 信越化学工业株式会社 | Defect inspection method, sorting method and preparation method of photomask blank |
JP2017015692A (en) * | 2015-06-26 | 2017-01-19 | 信越化学工業株式会社 | Photomask blank defect inspection method, selection method and manufacturing method |
JP2017053792A (en) * | 2015-09-11 | 2017-03-16 | 株式会社東芝 | Method and device for defect inspection |
CN110383449A (en) * | 2017-03-13 | 2019-10-25 | 应用材料公司 | Etching process system with reflection end point determination |
CN110383449B (en) * | 2017-03-13 | 2023-06-27 | 应用材料公司 | Etching processing system with reflective endpoint detection |
US12007686B2 (en) | 2017-03-13 | 2024-06-11 | Applied Materials, Inc. | Etch processing system having reflective endpoint detection |
JP2019138714A (en) * | 2018-02-08 | 2019-08-22 | レーザーテック株式会社 | Lighting method, inspection method, lighting device, and inspection device |
JP6371022B1 (en) * | 2018-02-08 | 2018-08-08 | レーザーテック株式会社 | Illumination method, inspection method, illumination device, and inspection device |
CN108872100B (en) * | 2018-04-13 | 2021-01-08 | 浙江省计量科学研究院 | Multi-time enhanced spectrum high-precision ammonia gas detection device and detection method |
CN108872100A (en) * | 2018-04-13 | 2018-11-23 | 浙江省计量科学研究院 | A kind of multiple enhanced spectrum high-precision ammonia detection device and detection method |
CN113050364A (en) * | 2019-12-27 | 2021-06-29 | 中芯国际集成电路制造(上海)有限公司 | Optimization method of optical model and optical proximity correction method |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2012059984A (en) | Mask inspection device and exposure mask manufacturing device | |
TWI760437B (en) | Method and system of inspecting a photolithographic reticle, and computer readable medium | |
US10572990B2 (en) | Pattern inspection apparatus, pattern position measurement apparatus, aerial image measurement system, method for measuring aerial image, pattern position repairing apparatus, method for repairing pattern position, aerial image data processing apparatus, method for processing aerial image data, pattern exposure apparatus, method for exposing pattern, method for manufacturing mask, and mask manufacturing system | |
JP6527808B2 (en) | Inspection method and inspection device | |
JP5330019B2 (en) | Mask pattern inspection method and mask pattern inspection apparatus | |
US10295477B2 (en) | Methods for defect inspection, sorting, and manufacturing photomask blank | |
JP6364193B2 (en) | Focus position adjustment method and inspection method | |
JP2016009180A (en) | Mask inspection device, mask evaluation method and mask evaluation system | |
TW201719783A (en) | Techniques and systems for model-based critical dimension measurements | |
JP2011039013A (en) | Inspection device and method | |
JP6640482B2 (en) | Pattern inspection apparatus and pattern inspection method | |
KR102415589B1 (en) | Inspection apparatus and inspection method | |
JP2012251785A (en) | Inspection device and inspection method | |
JP2012058558A (en) | Mask blank inspection method and manufacturing method of mask | |
JP2011169743A (en) | Inspection apparatus and inspection method | |
JP6815469B2 (en) | Pattern inspection device and pattern inspection method | |
JP4124747B2 (en) | Fine structure inspection apparatus and fine structure inspection method | |
JP2019200277A (en) | Euv mask inspection device and euv mask inspection method | |
JP2019086481A (en) | Pattern inspection device and pattern inspection method | |
TWI686673B (en) | Inspection Method | |
JP4922381B2 (en) | Pattern inspection apparatus and pattern inspection method | |
JP6893842B2 (en) | Pattern inspection method and pattern inspection equipment | |
JP6851178B2 (en) | Pattern inspection method and pattern inspection equipment | |
CN115201216A (en) | Defect inspection device, defect inspection method, and method for manufacturing photomask blank | |
US8331647B2 (en) | Method of determining defect size of pattern used to evaluate defect detection sensitivity and method of creating sensitivity table |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130805 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140224 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140304 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20140701 |