JP2011019186A - クロック信号分配装置 - Google Patents
クロック信号分配装置 Download PDFInfo
- Publication number
- JP2011019186A JP2011019186A JP2009163989A JP2009163989A JP2011019186A JP 2011019186 A JP2011019186 A JP 2011019186A JP 2009163989 A JP2009163989 A JP 2009163989A JP 2009163989 A JP2009163989 A JP 2009163989A JP 2011019186 A JP2011019186 A JP 2011019186A
- Authority
- JP
- Japan
- Prior art keywords
- node
- clock signal
- field effect
- channel field
- resonance
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000005540 biological transmission Effects 0.000 claims abstract description 39
- 230000010355 oscillation Effects 0.000 claims abstract description 34
- 239000003990 capacitor Substances 0.000 claims abstract description 31
- 238000002347 injection Methods 0.000 claims abstract description 28
- 239000007924 injection Substances 0.000 claims abstract description 28
- 230000001360 synchronised effect Effects 0.000 claims abstract description 9
- 230000005669 field effect Effects 0.000 claims description 32
- 239000000243 solution Substances 0.000 abstract 1
- 239000000872 buffer Substances 0.000 description 17
- 238000010586 diagram Methods 0.000 description 16
- 102100039497 Choline transporter-like protein 3 Human genes 0.000 description 6
- 101000889279 Homo sapiens Choline transporter-like protein 3 Proteins 0.000 description 6
- 230000006866 deterioration Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/0805—Details of the phase-locked loop the loop being adapted to provide an additional control signal for use outside the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B5/00—Generation of oscillations using amplifier with regenerative feedback from output to input
- H03B5/08—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
- H03B5/12—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
- H03B5/1206—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device using multiple transistors for amplification
- H03B5/1212—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device using multiple transistors for amplification the amplifier comprising a pair of transistors, wherein an output terminal of each being connected to an input terminal of the other, e.g. a cross coupled pair
- H03B5/1215—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device using multiple transistors for amplification the amplifier comprising a pair of transistors, wherein an output terminal of each being connected to an input terminal of the other, e.g. a cross coupled pair the current source or degeneration circuit being in common to both transistors of the pair, e.g. a cross-coupled long-tailed pair
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B5/00—Generation of oscillations using amplifier with regenerative feedback from output to input
- H03B5/08—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
- H03B5/12—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
- H03B5/1228—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device the amplifier comprising one or more field effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B5/00—Generation of oscillations using amplifier with regenerative feedback from output to input
- H03B5/08—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
- H03B5/12—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
- H03B5/1237—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator
- H03B5/124—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator the means comprising a voltage dependent capacitance
- H03B5/1246—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator the means comprising a voltage dependent capacitance the means comprising transistors used to provide a variable capacitance
- H03B5/1253—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator the means comprising a voltage dependent capacitance the means comprising transistors used to provide a variable capacitance the transistors being field-effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B5/00—Generation of oscillations using amplifier with regenerative feedback from output to input
- H03B5/08—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
- H03B5/12—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
- H03B5/1237—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator
- H03B5/1262—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator the means comprising switched elements
- H03B5/1265—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device comprising means for varying the frequency of the generator the means comprising switched elements switched capacitors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
Abstract
【解決手段】第1のインダクタ及び第1の容量に応じた周波数で共振して信号を発振する複数のLC共振発振器(302,303)と、第2のインダクタ及び第2の容量に応じた周波数で共振し、入力クロック信号に同期した信号を発振する注入同期型LC共振発振器(301)と、前記複数のLC共振発振器及び前記注入同期型LC共振発振器の発振ノードを接続する伝送線路(311,312)とを有することを特徴とするクロック信号分配装置が提供される。
【選択図】図3
Description
図3は、本発明の第1の実施形態によるクロック信号分配装置の構成例を示すブロック図である。複数のLC共振発振器302及び303は、例えばLC共振電圧制御発振器であり、それぞれ、第1のインダクタ及び第1の容量に応じた周波数で共振して信号を発振する。注入同期型LC共振発振器301は、例えば注入同期型LC共振電圧制御発振器であり、第2のインダクタ及び第2の容量に応じた周波数で共振し、入力クロック信号CKに同期した信号を発振する。伝送線路311及び312は、複数のLC共振発振器302,303及び注入同期型LC共振発振器301の発振ノードを同一間隔で接続する。伝送線路311は、注入同期型LC共振発振器301の発振ノード及びLC共振発振器302の発振ノード間を接続する。伝送線路312は、注入同期型LC共振発振器301の発振ノード及びLC共振発振器303の発振ノード間を接続する。伝送線路311及び312は、同一の線路長である。バッファ321は、注入同期型LC共振発振器301の発振ノードの信号を増幅して回路331に出力する。バッファ322は、LC共振発振器302の発振ノードの信号を増幅して回路332に出力する。バッファ323は、LC共振発振器303の発振ノードの信号を増幅して回路333に出力する。クロック信号分配装置は、入力クロック信号CKを例えば3個の回路331〜333に分配することができる。クロック信号分配装置の詳細な動作は、後に第2の実施形態で説明する。
図4は、本発明の第2の実施形態によるクロック信号分配装置の構成例を示すブロック図である。本実施形態は、第1の実施形態に対して、LC共振電圧制御発振器304、伝送線路310,314、バッファ324及び回路334を追加したものである。以下、本実施形態が第1の実施形態と異なる点を説明する。
図8は、本発明の第3の実施形態によるクロック信号分配装置内の注入同期型LC共振電圧制御発振器301の構成例を示すブロック図である。本実施形態は、第2の実施形態に対して、注入同期型LC共振電圧制御発振器301の構成が異なる。以下、本実施形態が第2の実施形態と異なる点を説明する。図8の注入同期型LC共振電圧制御発振器301は、図5のLC共振電圧制御発振器302〜304に対して、容量801を追加したものである。容量801は、入力クロック信号CKのノード及びnチャネル電界効果トランジスタ505のゲート間に接続される。本実施形態の注入同期型LC共振電圧制御発振器301は、入力クロック信号CKの周波数の1/2の周波数のクロック信号を出力端子OUT及び/OUTから出力することができる。
図9は、本発明の第4の実施形態によるクロック信号分配装置の構成例を示すブロック図である。本実施形態のクロック信号分配装置は、4個のブロック901〜904を有し、4×4チャネルの回路へクロック信号を分配することができる。各ブロック901〜904は、図4のクロック信号分配装置と同じ構成を有する。各ブロック901〜904内の注入同期型LC共振電圧制御発振器301には、バッファ905を介して同一の入力クロック信号CKが入力される。バッファ905の出力端子は、ノードN2に接続される。ノードN2は、ノードN3を介してブロック901及び902内の注入同期型LC共振電圧制御発振器301に接続される。また、ノードN2は、ノードN4を介してブロック903及び904内の注入同期型LC共振電圧制御発振器301に接続される。ノードN2及びN3間の伝送線路の長さとノードN2及びN4間の伝送線路の長さとは同じである。また、ブロック901及び902内の注入同期型LC共振電圧制御発振器301とノードN3との間の伝送線路の長さと、ブロック903及び904内の注入同期型LC共振電圧制御発振器301とノードN4との間の伝送線路の長さとは同じである。これにより、ブロック901〜904内の注入同期型LC共振電圧制御発振器301に入力されるクロック信号は、すべて同一周波数及び同一位相のクロック信号になる。すなわち、ブロック901〜904が出力する16チャネルの分配クロック信号は、すべて入力クロック信号CKに同期し、入力クロック信号CKと同一周波数の信号になる。本実施形態のクロック信号分配装置は、4個のブロック901〜904内の注入同期型LC共振電圧制御発振器301を入力クロック信号CKに同期させることにより、全チャネルに同一位相で所望の同一周波数のクロック信号を分配することができる。
302,303 LC共振発振器
311,312 伝送線路
321〜323 バッファ
331〜333 回路
Claims (10)
- 第1のインダクタ及び第1の容量に応じた周波数で共振して信号を発振する複数のLC共振発振器と、
第2のインダクタ及び第2の容量に応じた周波数で共振し、入力クロック信号に同期した信号を発振する注入同期型LC共振発振器と、
前記複数のLC共振発振器及び前記注入同期型LC共振発振器の発振ノードを接続する伝送線路と
を有することを特徴とするクロック信号分配装置。 - 前記複数のLC共振発振器内の第1の容量及び前記注入同期型LC共振発振器内の第2の容量は、デジタル信号により容量値が制御される可変容量であり、
前記複数のLC共振発振器及び前記注入同期型LC共振発振器は、前記可変容量に応じて共振周波数が決定されることを特徴とする請求項1記載のクロック信号分配装置。 - 前記伝送線路は、一次元の配線又は2次元のメッシュ状の配線であることを特徴とする請求項1又は2記載のクロック信号分配装置。
- 前記伝送線路は、抵抗素子であることを特徴とする請求項1〜3のいずれか1項に記載のクロック信号分配装置。
- 前記注入同期型LC共振発振器は、前記入力クロック信号を分周した周波数で発振することを特徴とする請求項1〜4のいずれか1項に記載のクロック信号分配装置。
- 前記伝送線路は、前記複数のLC共振発振器及び前記注入同期型LC共振発振器の発振ノードを同一間隔で接続することを特徴とする請求項1〜5のいずれか1項に記載のクロック信号分配装置。
- 前記複数のLC共振発振器及び前記注入同期型LC共振発振器は、同一周波数及び同一位相の信号を発振することを特徴とする請求項1〜6のいずれか1項に記載のクロック信号分配装置。
- 前記複数のLC共振発振器、前記注入同期型LC共振発振器及び前記伝送線路を有する複数のブロックを有し、
前記複数のブロック内の各前記注入同期型LC共振器に同一の入力クロック信号が入力されることを特徴とする請求項1〜7のいずれか1項に記載のクロック信号分配装置。 - 前記注入同期型LC共振器は、
ゲートが第1のノードに接続され、ソースが電源電位ノードに接続され、ドレインが第2のノードに接続される第1のpチャネル電界効果トランジスタと、
ゲートが前記第2のノードに接続され、ソースが電源電位ノードに接続され、ドレインが前記第1のノードに接続される第2のpチャネル電界効果トランジスタと、
ゲートが前記第1のノードに接続され、ドレインが前記第2のノードに接続される第1のnチャネル電界効果トランジスタと、
ゲートが前記第2のノードに接続され、ドレインが前記第1のノードに接続される第2のnチャネル電界効果トランジスタと、
ゲートが前記入力クロック信号のノードに接続され、ドレインが前記第1のnチャネル電界効果トランジスタのソースに接続される第3のnチャネル電界効果トランジスタと、
ゲートが前記入力クロック信号の反転信号のノードに接続され、ドレインが前記第2のnチャネル電界効果トランジスタのソースに接続される第4のnチャネル電界効果トランジスタと、
ソースが基準電位ノードに接続され、ドレインが前記第3及び第4のnチャネル電界効果トランジスタのソースに接続される第5のnチャネル電界効果トランジスタとを有し、
前記第2のインダクタは、前記第1のノード及び前記第2のノード間に接続され、
前記第2の容量は、前記第1のノード及び前記第2のノード間に接続されることを特徴とする請求項1〜4のいずれか1項に記載のクロック信号分配装置。 - 前記注入同期型LC共振器は、
ゲートが第1のノードに接続され、ソースが電源電位ノードに接続され、ドレインが第2のノードに接続される第1のpチャネル電界効果トランジスタと、
ゲートが前記第2のノードに接続され、ソースが電源電位ノードに接続され、ドレインが前記第1のノードに接続される第2のpチャネル電界効果トランジスタと、
ゲートが前記第1のノードに接続され、ドレインが前記第2のノードに接続される第1のnチャネル電界効果トランジスタと、
ゲートが前記第2のノードに接続され、ドレインが前記第1のノードに接続される第2のnチャネル電界効果トランジスタと、
ソースが基準電位ノードに接続され、ドレインが前記第1及び第2のnチャネル電界効果トランジスタのソースに接続される第3のnチャネル電界効果トランジスタと、
前記入力クロック信号のノード及び前記第3のnチャネル電界効果トランジスタのゲート間に接続される第3の容量とを有し、
前記第2のインダクタは、前記第1のノード及び前記第2のノード間に接続され、
前記第2の容量は、前記第1のノード及び前記第2のノード間に接続されることを特徴とする請求項1〜8のいずれか1項に記載のクロック信号分配装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009163989A JP5387187B2 (ja) | 2009-07-10 | 2009-07-10 | クロック信号分配装置 |
US12/821,610 US8258882B2 (en) | 2009-07-10 | 2010-06-23 | Clock signal distributing device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009163989A JP5387187B2 (ja) | 2009-07-10 | 2009-07-10 | クロック信号分配装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011019186A true JP2011019186A (ja) | 2011-01-27 |
JP5387187B2 JP5387187B2 (ja) | 2014-01-15 |
Family
ID=43427009
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009163989A Expired - Fee Related JP5387187B2 (ja) | 2009-07-10 | 2009-07-10 | クロック信号分配装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8258882B2 (ja) |
JP (1) | JP5387187B2 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012209749A (ja) * | 2011-03-29 | 2012-10-25 | Taiyo Yuden Co Ltd | アンテナを含む共振回路 |
JP2013157654A (ja) * | 2012-01-26 | 2013-08-15 | Fujitsu Ltd | クロック分配器、及び、電子装置 |
JP2018501754A (ja) * | 2014-10-31 | 2018-01-18 | テスロニクス インコーポレイテッド | 電磁波のアライメントを用いた無線エネルギー伝送 |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20120161827A1 (en) * | 2010-12-28 | 2012-06-28 | Stmicroelectronics (Canada) Inc. | Central lc pll with injection locked ring pll or dell per lane |
US9099956B2 (en) * | 2011-04-26 | 2015-08-04 | King Abdulaziz City For Science And Technology | Injection locking based power amplifier |
US8626106B2 (en) | 2011-12-06 | 2014-01-07 | Tensorcom, Inc. | Method and apparatus of an input resistance of a passive mixer to broaden the input matching bandwidth of a common source/gate LNA |
WO2013085971A1 (en) * | 2011-12-06 | 2013-06-13 | Tensorcom, Inc. | An injection locked divider with injection point located at a tapped inductor |
JP5853870B2 (ja) * | 2012-06-08 | 2016-02-09 | 富士通株式会社 | クロック分配器及び電子装置 |
US8791726B2 (en) | 2013-01-03 | 2014-07-29 | International Business Machines Corporation | Controlled resonant power transfer |
FR3006131B1 (fr) * | 2013-05-27 | 2015-06-26 | Commissariat Energie Atomique | Dispositif de generation de signaux stables en frequence a oscillateur verrouille par injection commutable |
JP6171758B2 (ja) * | 2013-09-10 | 2017-08-02 | 富士通株式会社 | 高周波信号発生回路、送信装置、受信装置及び送受信装置 |
US9595943B2 (en) | 2014-10-08 | 2017-03-14 | Globalfoundries Inc. | Implementing broadband resonator for resonant clock distribution |
US10530190B2 (en) | 2014-10-31 | 2020-01-07 | Teslonix Inc. | Wireless energy transfer in a multipath environment |
US10474852B2 (en) | 2014-10-31 | 2019-11-12 | Teslonix Inc. | Charging long-range radio frequency identification tags |
US10796112B2 (en) | 2018-05-28 | 2020-10-06 | Teslonix Inc. | Protocol layer coordination of wireless energy transfer systems |
US11599140B1 (en) * | 2019-09-30 | 2023-03-07 | Acacia Communications, Inc. | Distributed voltage controlled oscillator (VCO) |
US11269371B1 (en) * | 2020-09-28 | 2022-03-08 | Realtek Semiconductor Corp. | Method and apparatus for high speed clock distribution |
US20230091086A1 (en) * | 2021-09-22 | 2023-03-23 | Intel Corporation | Transmission-line-based resonant quadrature clock distribution with harmonic filtering |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1174762A (ja) * | 1997-08-28 | 1999-03-16 | Hitachi Ltd | 半導体集積回路装置 |
JP2007043476A (ja) * | 2005-08-03 | 2007-02-15 | Sharp Corp | 無線送信装置および無線送受信システム |
JP2007082158A (ja) * | 2005-09-16 | 2007-03-29 | Fujitsu Ltd | クロック信号の生成及び分配装置 |
WO2007104131A1 (en) * | 2006-03-13 | 2007-09-20 | Kleer Semiconductor Corporation | Rf-to-baseband receiver architecture |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3403551B2 (ja) * | 1995-07-14 | 2003-05-06 | 沖電気工業株式会社 | クロック分配回路 |
US6175285B1 (en) * | 1998-08-14 | 2001-01-16 | Lucent Technologies, Inc. | Injection tuned resonant circuits |
AU2003247544A1 (en) * | 2002-06-17 | 2003-12-31 | California Institute Of Technology | Multi-phase frequency generator using injection-locked frequency dividers |
JP2008136030A (ja) | 2006-11-29 | 2008-06-12 | Matsushita Electric Ind Co Ltd | クロックタイミング調整方法及び半導体集積回路 |
WO2008144152A1 (en) * | 2007-05-22 | 2008-11-27 | Rambus Inc. | Injection-locked clock multiplier |
-
2009
- 2009-07-10 JP JP2009163989A patent/JP5387187B2/ja not_active Expired - Fee Related
-
2010
- 2010-06-23 US US12/821,610 patent/US8258882B2/en not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1174762A (ja) * | 1997-08-28 | 1999-03-16 | Hitachi Ltd | 半導体集積回路装置 |
JP2007043476A (ja) * | 2005-08-03 | 2007-02-15 | Sharp Corp | 無線送信装置および無線送受信システム |
JP2007082158A (ja) * | 2005-09-16 | 2007-03-29 | Fujitsu Ltd | クロック信号の生成及び分配装置 |
WO2007104131A1 (en) * | 2006-03-13 | 2007-09-20 | Kleer Semiconductor Corporation | Rf-to-baseband receiver architecture |
JP2009529840A (ja) * | 2006-03-13 | 2009-08-20 | クリア セミコンダクター コーポレイション | Rf−ベースバンド受信機アーキテクチャ |
Non-Patent Citations (1)
Title |
---|
JPN6013030772; Lin Zhang ; Carpenter, A. ; Ciftcioglu, B. ; Garg, A. ; Huang, M. ; Hui Wu: 'Injection-Locked Clocking: A Low-Power Clock Distribution Scheme for High-Performance Microprocessor' IEEE Transactions on Very Large Scale Integration (VLSI) Systems VOL.16,NO.9, 200809, * |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012209749A (ja) * | 2011-03-29 | 2012-10-25 | Taiyo Yuden Co Ltd | アンテナを含む共振回路 |
JP2013157654A (ja) * | 2012-01-26 | 2013-08-15 | Fujitsu Ltd | クロック分配器、及び、電子装置 |
JP2018501754A (ja) * | 2014-10-31 | 2018-01-18 | テスロニクス インコーポレイテッド | 電磁波のアライメントを用いた無線エネルギー伝送 |
Also Published As
Publication number | Publication date |
---|---|
US20110006850A1 (en) | 2011-01-13 |
JP5387187B2 (ja) | 2014-01-15 |
US8258882B2 (en) | 2012-09-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5387187B2 (ja) | クロック信号分配装置 | |
US7863987B2 (en) | Clock signal generating and distributing apparatus | |
US8115560B2 (en) | Ring-shaped voltage control oscillator | |
US7961057B2 (en) | Voltage controlled oscillator | |
US20080252387A1 (en) | Oscillator | |
US8860511B2 (en) | Frequency divider and PLL circuit | |
US8054139B2 (en) | Voltage-controlled oscillator topology | |
TW201316676A (zh) | 注入式除頻器 | |
US9899991B2 (en) | Circuits and methods of synchronizing differential ring-type oscillators | |
US10164570B2 (en) | Coupling structure for inductive device | |
TWI508428B (zh) | 電流重複使用除頻器及其方法與所應用的電壓控制振盪器模組以及鎖相迴路 | |
JP5053413B2 (ja) | 同期回路 | |
US10658975B2 (en) | Semiconductor device and method | |
JP2020195058A (ja) | 電圧制御発振器 | |
JP2010178148A (ja) | バッファ回路 | |
JP6615406B2 (ja) | Iq信号源 | |
JP2020195059A (ja) | サブサンプリング位相同期回路 | |
JP2016208156A (ja) | 発振回路及び位相同期回路 | |
JP2021034784A (ja) | 注入同期型分周器 | |
JPWO2014106899A1 (ja) | 高周波発振源 | |
US7898304B2 (en) | Multimode millimeter-wave frequency divider circuit with multiple presettable frequency dividing modes | |
KR101716619B1 (ko) | 고주파 통신을 위한 위상 고정 루프 및 이에 포함되는 듀얼 모드 전압 제어 발진기 | |
KR101270098B1 (ko) | 레이아웃 면적을 저감하는 듀얼 밴드 위상 고정 루프 회로 | |
Huagui et al. | Design of a 24 GHz Programmable Frequency Divider in 65-nm CMOS Process | |
Uparkar et al. | Design of Ring Oscillator implemented in CMOS |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120405 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130613 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130625 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130822 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130829 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130910 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130923 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |