JP2010087021A - 混成回路装置及びその製造方法並びに混成回路積層体 - Google Patents
混成回路装置及びその製造方法並びに混成回路積層体 Download PDFInfo
- Publication number
- JP2010087021A JP2010087021A JP2008251364A JP2008251364A JP2010087021A JP 2010087021 A JP2010087021 A JP 2010087021A JP 2008251364 A JP2008251364 A JP 2008251364A JP 2008251364 A JP2008251364 A JP 2008251364A JP 2010087021 A JP2010087021 A JP 2010087021A
- Authority
- JP
- Japan
- Prior art keywords
- chip
- semiconductor
- layer
- insulating film
- semiconductor active
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19041—Component type being a capacitor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19102—Disposition of discrete passive components in a stacked assembly with the semiconductor or solid state device
- H01L2924/19104—Disposition of discrete passive components in a stacked assembly with the semiconductor or solid state device on the semiconductor or solid-state device, i.e. passive-on-chip
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
【解決手段】能動素子1と個別受動素子30を有する混成回路装置の能動素子1は、半導体ウエハをダイシングして個片化され一方の面に形成された素子領域に対する配線層及び素子電極3を有する半導体チップ2と、チップ2の一方の面の素子電極に対するコンタクト孔5を有する第1絶縁被膜4と、チップの他方の面の第2絶縁被膜6と、素子電極に接続され第1絶縁被膜表面にパッド部8を含んで形成された第1再配線層7と、第2絶縁被膜表面に形成された第2再配線層9と、チップのダイシングラインに沿う側面に形成され第1、第2再配線層を接続する層間配線層とを備え、個別受動素子は、第1、第2再配線層の少なくとも一方に電気的に接続してチップ上に配置されていることを特徴とする。
【選択図】図3
Description
が形成されている。
により形成された形態、或いはSiO2被膜とその表面に被着したポリイミド等の樹脂被
膜との複数被膜で形成された形態など種々の形態をとることもできる。そして、前記第2絶縁被膜6がいずれの形態であっても、前記第2再配線層の形成方法(1)〜(3)の適用は可能であり、第2絶縁被膜の表面が樹脂被膜の場合は前記第2再配線層の付着強度は高い。
2 半導体チップ
2A 半導体ウエハ
3 素子電極
4 第1絶縁被膜
5 コンタクト孔
6 第2絶縁被膜
7 第1再配線層
8 パッド部
9 第2再配線層
10 層間配線層
20 配線パターン層(回路配線基板用)
21B〜23B 端子電極
22B1、23B1 バンプ層
30、31 個別受動素子
PCB 回路配線基板
X、Y、Z 素子領域
Claims (3)
- 半導体能動素子と個別受動素子とを有する混成回路装置であって、前記半導体能動素子は、半導体ウエハをダイシングして個片化され一方の面に形成された素子領域に対する配線層及び素子電極を有する半導体チップと、前記チップの一方の面に形成され前記素子電極に対するコンタクト孔を有する第1絶縁被膜と、前記チップの他方の面に形成された第2絶縁被膜と、前記素子電極に接続され前記第1絶縁被膜の表面にパッド部を含んで形成された第1再配線層と、前記第2絶縁被膜の表面に形成された第2再配線層と、前記チップのダイシングラインに沿った側面に形成され前記第1及び第2再配線層相互を電気的に接続する層間配線層とを備え、前記個別受動素子は、前記第1及び第2再配線層の少なくとも一方に電気的に接続して前記チップ上に配置されていることを特徴とする混成回路装置。
- 請求項1に記載の半導体能動素子の構成を有する少なくとも第1及び第2半導体能動素子を積層して構成されるものであって、前記第1及び第2半導体能動素子の各第2再配線層がパッド部を含んで形成され、前記第2半導体能動素子の第1再配線層のパッド部とこれに対向する前記第1半導体能動素子の第2再配線層のパッド部とが端子電極を介して接続され、個別受動素子が前記第1及び第2半導体能動素子の少なくとも一方のチップ上に配置されていることを特徴とする混成回路積層体。
- (A)一方の面に複数の素子領域、各素子領域に対する配線層及び素子電極が形成された半導体ウエハを用意する工程と、
(B)前記半導体ウエハの一方の面に、前記素子電極に対するコンタクト孔を有する第1絶縁被膜を被着し、前記半導体ウエハの他方の面に第2絶縁被膜を被着する工程と、
(C)前記コンタクト孔及び前記第1絶縁被膜の表面にパッド部を含むパターンニングされた第1再配線層を形成し、前記第2絶縁被膜の表面にパターンニングされた第2再配線層を形成する工程と、
(D)前記半導体ウエハに格子状のダイシングラインに沿ってダイシングを施すことによって前記各素子領域毎に個片化した半導体チップを形成する工程と、
(E)その後、前記個片化された半導体チップのダイシングラインに沿った側面に前記第1及び第2再配線層相互を電気的に接続する層間配線層を形成する工程と、
(F)前記第1及び第2再配線層の少なくと一方に電気的に接続して前記半導体チップ上に個別受動素子を配置する工程と、
を備えていることを特徴とする混成回路装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008251364A JP2010087021A (ja) | 2008-09-29 | 2008-09-29 | 混成回路装置及びその製造方法並びに混成回路積層体 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008251364A JP2010087021A (ja) | 2008-09-29 | 2008-09-29 | 混成回路装置及びその製造方法並びに混成回路積層体 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2010087021A true JP2010087021A (ja) | 2010-04-15 |
Family
ID=42250736
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008251364A Pending JP2010087021A (ja) | 2008-09-29 | 2008-09-29 | 混成回路装置及びその製造方法並びに混成回路積層体 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2010087021A (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102569291A (zh) * | 2010-12-22 | 2012-07-11 | 美国亚德诺半导体公司 | 垂直集成系统 |
WO2013057886A1 (ja) * | 2011-10-17 | 2013-04-25 | パナソニック株式会社 | 集積回路、マルチコアプロセッサ装置及び集積回路の製造方法 |
US10730743B2 (en) | 2017-11-06 | 2020-08-04 | Analog Devices Global Unlimited Company | Gas sensor packages |
US11587839B2 (en) | 2019-06-27 | 2023-02-21 | Analog Devices, Inc. | Device with chemical reaction chamber |
US12117415B2 (en) | 2017-05-15 | 2024-10-15 | Analog Devices International Unlimited Company | Integrated ion sensing apparatus and methods |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002261232A (ja) * | 2001-03-01 | 2002-09-13 | Hitachi Ltd | 半導体装置 |
JP2004303884A (ja) * | 2003-03-31 | 2004-10-28 | Seiko Epson Corp | 三次元実装モジュールの製造方法とその方法で得られる三次元実装モジュール |
-
2008
- 2008-09-29 JP JP2008251364A patent/JP2010087021A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002261232A (ja) * | 2001-03-01 | 2002-09-13 | Hitachi Ltd | 半導体装置 |
JP2004303884A (ja) * | 2003-03-31 | 2004-10-28 | Seiko Epson Corp | 三次元実装モジュールの製造方法とその方法で得られる三次元実装モジュール |
Cited By (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8890286B2 (en) | 2010-12-22 | 2014-11-18 | Analog Devices, Inc. | Vertically integrated systems |
US9267915B2 (en) | 2010-12-22 | 2016-02-23 | Analog Devices, Inc. | Vertically integrated systems |
US9513246B2 (en) | 2010-12-22 | 2016-12-06 | Analog Devices, Inc. | Vertically integrated systems |
US8569861B2 (en) | 2010-12-22 | 2013-10-29 | Analog Devices, Inc. | Vertically integrated systems |
KR101372000B1 (ko) | 2010-12-22 | 2014-03-07 | 아나로그 디바이시즈 인코포레이티드 | 수직 집적 시스템 |
US8853799B2 (en) | 2010-12-22 | 2014-10-07 | Analog Devices, Inc. | Vertically integrated systems |
JP2012164970A (ja) * | 2010-12-22 | 2012-08-30 | Analog Devices Inc | 垂直集積システム |
US8957497B2 (en) | 2010-12-22 | 2015-02-17 | Analog Devices, Inc. | Vertically integrated systems |
CN102569291A (zh) * | 2010-12-22 | 2012-07-11 | 美国亚德诺半导体公司 | 垂直集成系统 |
US9041150B2 (en) | 2010-12-22 | 2015-05-26 | Analog Devices, Inc. | Vertically integrated systems |
US8890285B2 (en) | 2010-12-22 | 2014-11-18 | Analog Devices, Inc. | Vertically integrated systems |
WO2013057886A1 (ja) * | 2011-10-17 | 2013-04-25 | パナソニック株式会社 | 集積回路、マルチコアプロセッサ装置及び集積回路の製造方法 |
US12117415B2 (en) | 2017-05-15 | 2024-10-15 | Analog Devices International Unlimited Company | Integrated ion sensing apparatus and methods |
US10730743B2 (en) | 2017-11-06 | 2020-08-04 | Analog Devices Global Unlimited Company | Gas sensor packages |
US11587839B2 (en) | 2019-06-27 | 2023-02-21 | Analog Devices, Inc. | Device with chemical reaction chamber |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4431123B2 (ja) | 電子装置用基板およびその製造方法、並びに電子装置およびその製造方法 | |
JP3813402B2 (ja) | 半導体装置の製造方法 | |
JP4251421B2 (ja) | 半導体装置の製造方法 | |
JP4790297B2 (ja) | 半導体装置およびその製造方法 | |
JP4271590B2 (ja) | 半導体装置及びその製造方法 | |
CN100440488C (zh) | 中间芯片模块、半导体器件、电路基板、电子设备 | |
US7791206B2 (en) | Semiconductor device and method of manufacturing the same | |
US8373276B2 (en) | Printed wiring board and method for manufacturing the same | |
US20110194265A1 (en) | Embedded Component Substrate and Manufacturing Methods Thereof | |
JP2005327984A (ja) | 電子部品及び電子部品実装構造の製造方法 | |
DK2768291T3 (en) | Built-in component board and method for making same as well as mounting body | |
JP4489821B2 (ja) | 半導体装置及びその製造方法 | |
JP2005294451A (ja) | 半導体集積回路の製造方法および半導体集積回路ならびに半導体集積回路装置 | |
US20150223330A1 (en) | Wiring substrate, semiconductor device, method of manufacturing wiring substrate, and method of manufacturing semiconductor device | |
JP4950743B2 (ja) | 積層配線基板及びその製造方法 | |
TWI485831B (zh) | 具有多層配線構造之半導體裝置及其製造方法 | |
JP2010087021A (ja) | 混成回路装置及びその製造方法並びに混成回路積層体 | |
US20080142945A1 (en) | Semiconductor package with redistribution layer of semiconductor chip directly contacted with substrate and method of fabricating the same | |
JP5238182B2 (ja) | 積層配線基板の製造方法 | |
KR20110093408A (ko) | 매립형 인쇄회로기판 및 그 제조방법 | |
JP5266009B2 (ja) | 部品内蔵形回路配線基板 | |
JP5285385B2 (ja) | 積層配線基板の製造方法 | |
JP4528018B2 (ja) | 半導体装置及びその製造方法 | |
KR101158213B1 (ko) | 전자부품 내장형 인쇄회로기판 및 이의 제조 방법 | |
JP2009277970A (ja) | 回路配線基板実装体 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110610 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120227 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130129 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130321 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20130507 |