JP2009048409A - インターフェース回路及び該回路を備えた集積回路装置 - Google Patents
インターフェース回路及び該回路を備えた集積回路装置 Download PDFInfo
- Publication number
- JP2009048409A JP2009048409A JP2007213827A JP2007213827A JP2009048409A JP 2009048409 A JP2009048409 A JP 2009048409A JP 2007213827 A JP2007213827 A JP 2007213827A JP 2007213827 A JP2007213827 A JP 2007213827A JP 2009048409 A JP2009048409 A JP 2009048409A
- Authority
- JP
- Japan
- Prior art keywords
- input
- circuit
- output unit
- power
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0008—Arrangements for reducing power consumption
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3287—Power saving characterised by the action undertaken by switching off individual functional units in the computer system
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Power Sources (AREA)
- Semiconductor Integrated Circuits (AREA)
- Information Transfer Systems (AREA)
Abstract
【解決手段】 電力供給ラインが異なる電源から供給を受けている外部装置にそれぞれアクセスする第1入出力部と第2入出力部とを備えたインターフェース回路。外部からの命令に基づき、前記素子に対して電力供給がなされているか否かの情報に基づき、第1入出力部及び第2入出力部のうち、電力供給がなされている外部装置に対応する入出力部を選択し、選択した入出力部を介して、命令に対応した指示を外部装置に対して出力する。
【選択図】 図1
Description
図6は特許文献2に記載されている図である。MPU3とDPRAM4はそれぞれ異なる電源系統MVCC、SVCCで動作している。例えばSVCCが切断された場合には、信号線S1、S2、S3はMVCCでプルアップされるが、ダイオードD2によってSVCC側に電源が回りこむことはない。
図1は、本発明の実施形態の一例である。101は端子制御回路を含むASICである。108a、108bは素子であり、共通の信号線で端子1と接続されている。109a、109bは素子であり、共通の信号線で端子12と接続されている。このように、ASIC(集積回路)101は、端子(端子グループ)1、端子(端子グループ)2という複数の入出力部を備えている。この形態では、データの転送はシリアル形式で行われる。
次に、図3を用いて第2の実施形態について説明する。図1と重複する説明は省き、異なる点について説明する。
次に、第3の実施形態について説明する。第3の実施形態では、端子制御回路103が、端子から入力した状態に基づき、素子に対して電力供給を行っているか否かを判定する構成でも構わない。
以上、実施形態にて説明したASICを適用した電子機器として記録装置の説明する。図7は記録装置の斜視図である。
これにより、記録動作のための準備を行う。
以上、実施形態について説明してきたが、上述した記載に限定するものではない。例えば、ASICに接続される素子として時計IC(リアルタイムクロック)などでも構わない。
Claims (7)
- 電力供給ラインが異なる電源から供給を受けている外部装置にそれぞれアクセスする第1入出力部と第2入出力部とを備えたインターフェース回路であって、
外部からの命令に基づき、前記外部装置に対して電力供給がなされているか否かの情報を取得する取得手段と、
前記取得手段にて取得した情報に基づき、前記第1入出力部及び前記第2入出力部のうち、電力供給がなされている外部装置に対応する入出力部を選択する選択回路と、
前記選択回路にて選択した入出力部を介して、前記命令に対応した指示を外部装置に対して行う制御回路とを備えるインターフェース回路。 - 前記選択回路は、さらに、出力状態における出力内容を選択することを特徴とする請求項1に記載のインターフェース回路。
- 前記取得手段は、前記第1入出力部及び前記第2入出力部の電圧レベルを判定する判定回路を備えることを特徴とする請求項1に記載のインターフェース回路。
- 電力供給ラインが異なる電源から供給を受けている素子にそれぞれアクセスする第1入出力部と第2入出力部とを備えた集積回路装置であって、
外部からの命令に基づき、素子に対して電力供給がなされているか否かの情報を取得する取得手段と、
前記命令に基づき、少なくともコマンドまたはデータのうちの1つを生成する生成回路と、
前記取得手段にて取得した情報に基づき、前記第1入出力部及び前記第2入出力部のうち、電力供給がなされている素子に対応する入出力部を選択する選択回路と、
前記選択回路にて選択した入出力部を介して、前記生成回路にて生成したコマンドやデータを素子に対して行う制御回路とを備える集積回路装置。 - 前記素子に対する電力供給について許可/禁止の指示を生成する電力供給指示回路を備えることを特徴とする請求項4に記載の集積回路装置。
- 前記電力供給指示回路は、前記制御回路へ指示内容を通知することを特徴とする請求項5に記載の集積回路装置。
- 請求項4に記載の記録装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007213827A JP2009048409A (ja) | 2007-08-20 | 2007-08-20 | インターフェース回路及び該回路を備えた集積回路装置 |
US12/184,894 US8108561B2 (en) | 2007-08-20 | 2008-08-01 | Apparatus that prevent a malfunction of the circuit and reduce power consumption |
CN2008101475125A CN101373400B (zh) | 2007-08-20 | 2008-08-20 | 接口电路、包括该电路的集成电路设备以及记录设备 |
US13/339,296 US8533364B2 (en) | 2007-08-20 | 2011-12-28 | Apparatus that prevent a malfunction of the circuit and reduce power consumption |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007213827A JP2009048409A (ja) | 2007-08-20 | 2007-08-20 | インターフェース回路及び該回路を備えた集積回路装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2009048409A true JP2009048409A (ja) | 2009-03-05 |
Family
ID=40381560
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007213827A Pending JP2009048409A (ja) | 2007-08-20 | 2007-08-20 | インターフェース回路及び該回路を備えた集積回路装置 |
Country Status (3)
Country | Link |
---|---|
US (2) | US8108561B2 (ja) |
JP (1) | JP2009048409A (ja) |
CN (1) | CN101373400B (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010252090A (ja) * | 2009-04-16 | 2010-11-04 | Rohm Co Ltd | 半導体装置 |
WO2019159347A1 (ja) * | 2018-02-19 | 2019-08-22 | 三菱電機株式会社 | 電子機器 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009048409A (ja) * | 2007-08-20 | 2009-03-05 | Canon Inc | インターフェース回路及び該回路を備えた集積回路装置 |
EP2671228B1 (en) | 2011-02-01 | 2022-04-13 | 3M Innovative Properties Company | A passive interface for an electronic memory device |
CN103092314A (zh) * | 2013-01-24 | 2013-05-08 | 浪潮电子信息产业股份有限公司 | 服务器合路 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62130416A (ja) * | 1985-11-30 | 1987-06-12 | Oki Electric Ind Co Ltd | 周辺装置への出力回路 |
JPH04155418A (ja) * | 1990-10-19 | 1992-05-28 | Toshiba Corp | 論理回路 |
JPH0667774A (ja) * | 1992-08-13 | 1994-03-11 | Nec Corp | 携帯型プリンタ |
JPH0844622A (ja) * | 1994-07-29 | 1996-02-16 | Hitachi Ltd | 情報処理装置 |
JPH08320743A (ja) * | 1995-05-25 | 1996-12-03 | Canon Inc | 情報機器 |
JP2003203044A (ja) * | 2002-01-09 | 2003-07-18 | Mega Chips Corp | メモリ制御回路および制御システム |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02242313A (ja) | 1989-03-15 | 1990-09-26 | Fujitsu Ltd | インタフェース回路 |
US5461266A (en) * | 1990-11-27 | 1995-10-24 | Hitachi, Ltd. | Power consumption control system |
JP3307473B2 (ja) * | 1992-09-09 | 2002-07-24 | ソニー エレクトロニクス インコーポレイテッド | 半導体メモリの試験回路 |
CN2268271Y (zh) | 1996-06-26 | 1997-11-19 | 济南运达电子有限公司 | 计算机节电保护器 |
JP2002132401A (ja) | 2000-10-30 | 2002-05-10 | Murata Mach Ltd | データ処理システム |
US7069117B2 (en) * | 2002-04-01 | 2006-06-27 | Programmable Control Services, Inc. | Electrical power distribution control systems and processes |
US7716536B2 (en) * | 2006-06-29 | 2010-05-11 | Intel Corporation | Techniques for entering a low-power link state |
JP2009048409A (ja) * | 2007-08-20 | 2009-03-05 | Canon Inc | インターフェース回路及び該回路を備えた集積回路装置 |
-
2007
- 2007-08-20 JP JP2007213827A patent/JP2009048409A/ja active Pending
-
2008
- 2008-08-01 US US12/184,894 patent/US8108561B2/en not_active Expired - Fee Related
- 2008-08-20 CN CN2008101475125A patent/CN101373400B/zh not_active Expired - Fee Related
-
2011
- 2011-12-28 US US13/339,296 patent/US8533364B2/en not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62130416A (ja) * | 1985-11-30 | 1987-06-12 | Oki Electric Ind Co Ltd | 周辺装置への出力回路 |
JPH04155418A (ja) * | 1990-10-19 | 1992-05-28 | Toshiba Corp | 論理回路 |
JPH0667774A (ja) * | 1992-08-13 | 1994-03-11 | Nec Corp | 携帯型プリンタ |
JPH0844622A (ja) * | 1994-07-29 | 1996-02-16 | Hitachi Ltd | 情報処理装置 |
JPH08320743A (ja) * | 1995-05-25 | 1996-12-03 | Canon Inc | 情報機器 |
JP2003203044A (ja) * | 2002-01-09 | 2003-07-18 | Mega Chips Corp | メモリ制御回路および制御システム |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010252090A (ja) * | 2009-04-16 | 2010-11-04 | Rohm Co Ltd | 半導体装置 |
WO2019159347A1 (ja) * | 2018-02-19 | 2019-08-22 | 三菱電機株式会社 | 電子機器 |
JPWO2019159347A1 (ja) * | 2018-02-19 | 2020-08-27 | 三菱電機株式会社 | 電子機器 |
Also Published As
Publication number | Publication date |
---|---|
US8533364B2 (en) | 2013-09-10 |
US8108561B2 (en) | 2012-01-31 |
US20090051404A1 (en) | 2009-02-26 |
US20120110362A1 (en) | 2012-05-03 |
CN101373400B (zh) | 2012-07-18 |
CN101373400A (zh) | 2009-02-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3085824B2 (ja) | メモリ制御装置 | |
US8199157B2 (en) | System on chip including an image processing memory with multiple access | |
JP2009048409A (ja) | インターフェース回路及び該回路を備えた集積回路装置 | |
US20110058217A1 (en) | Electronic device | |
JP2013025786A (ja) | メモリカードを操作するためのデバイスおよび方法 | |
JP4687399B2 (ja) | マルチプロセッサシステム及びデータバックアップ方法 | |
US9519336B2 (en) | Semiconductor integrated circuit and method for controlling power supply in semiconductor integrated circuit | |
US20040083400A1 (en) | Clock control circuit, data transfer control device, and electronic equipment | |
JP6003171B2 (ja) | 電子機器 | |
US20050198418A1 (en) | Multilayer system and clock control method | |
US8830173B2 (en) | Control apparatus for operation panel and electronic apparatus | |
JP2005234935A (ja) | 情報記憶装置 | |
JP2004255658A (ja) | プリンタ装置 | |
JP4965161B2 (ja) | メモリーカードコントローラ | |
JP4612867B2 (ja) | 電力供給回路、モータドライバ回路、電子機器、及び記録装置 | |
JP2012158085A (ja) | 記録装置及びその冷却制御方法 | |
US8278848B2 (en) | Image forming apparatus and method of controlling motors thereof | |
JP4650358B2 (ja) | 画像処理装置 | |
US8902689B2 (en) | Controlling electric power supply to a memory in an image processing apparatus | |
JP2003030127A (ja) | Sdioホストコントローラ | |
JP7087509B2 (ja) | 情報処理装置及び回路装置 | |
JP2008179058A (ja) | 画像処理装置及びその制御方法 | |
JP2005099927A (ja) | コンピュータシステム、電子機器及びデバイス−バス間接続回路 | |
JP2011128881A (ja) | 電子機器 | |
CN114330186A (zh) | 数据传输系统的前端芯片 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20100201 |
|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20100630 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100820 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111012 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111220 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120217 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120821 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20130326 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130626 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20130704 |
|
A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20130906 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140908 |