Nothing Special   »   [go: up one dir, main page]

JP2006310411A - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
JP2006310411A
JP2006310411A JP2005128703A JP2005128703A JP2006310411A JP 2006310411 A JP2006310411 A JP 2006310411A JP 2005128703 A JP2005128703 A JP 2005128703A JP 2005128703 A JP2005128703 A JP 2005128703A JP 2006310411 A JP2006310411 A JP 2006310411A
Authority
JP
Japan
Prior art keywords
substrate
semiconductor element
wiring
semiconductor
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2005128703A
Other languages
Japanese (ja)
Other versions
JP4707446B2 (en
Inventor
Atsukazu Shimizu
敦和 清水
Akira Miyoda
彰 御代田
Takao Kono
孝央 河野
Sukeyuki Nakagawa
祐之 中川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2005128703A priority Critical patent/JP4707446B2/en
Publication of JP2006310411A publication Critical patent/JP2006310411A/en
Application granted granted Critical
Publication of JP4707446B2 publication Critical patent/JP4707446B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • H01L2224/171Disposition
    • H01L2224/1718Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/17181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15192Resurf arrangement of the internal vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19106Disposition of discrete passive components in a mirrored arrangement on two different side of a common die mounting substrate

Landscapes

  • Semiconductor Memories (AREA)
  • Dram (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a small-sized semiconductor device constituted by arranging a plurality of storage elements around a logic element. <P>SOLUTION: A square-shaped semiconductor element 12 is loaded at the center of one main surface of a substrate 11. A plurality of the storage elements 13 are arranged around the semiconductor element 12. A region in the periphery of the semiconductor element 12 on the main surface of the substrate 11 is divided into four to virtual regions being extended in parallel with each side of the semiconductor element 12 and having a mutually equal shape. An even number of the same number of the storage elements 13 are arranged in each virtual region divided into four. The storage elements 13 in each virtual region are disposed in the same directions while forming pairs at every two. Terminals corresponding to the storage elements 13 are connected mutually by wirings. Capacity elements 15A and 15B are loaded in recesses 14 formed to the rear of the other main surface of the substrate 11. <P>COPYRIGHT: (C)2007,JPO&INPIT

Description

本発明は半導体装置に係り、特に複数の半導体素子とそれらに必要な容量素子(コンデンサ)とを一つのパッケージ内に収容した半導体装置に関する。   The present invention relates to a semiconductor device, and more particularly to a semiconductor device in which a plurality of semiconductor elements and a capacitance element (capacitor) necessary for them are accommodated in one package.

電子機器に適用される電子回路基板にあっては、MPU(Micro Processing Unit)などのロジック素子からなる制御用半導体素子が搭載され、当該制御用半導体素子は、記憶素子(メモリ)と協働して動作することが多い。すなわち、ロジック素子が搭載された回路基板(マザーボード)には、複数の記憶素子が搭載され、当該記憶素子内のデータをロジック素子により処理するシステムが構築される場合が多い。   In an electronic circuit board applied to an electronic device, a control semiconductor element including a logic element such as an MPU (Micro Processing Unit) is mounted, and the control semiconductor element cooperates with a memory element (memory). Often works. That is, in many cases, a circuit board (motherboard) on which a logic element is mounted has a plurality of storage elements mounted thereon, and a system for processing data in the storage element by the logic elements is often constructed.

複数個の記憶素子は、一つの基板に搭載されてDIMM(Dual Inline Memory Module)のようなメモリモジュールとして構成され、当該メモリモジュールはマザーボード上に配設されたソケットに挿入されて搭載される。   The plurality of storage elements are mounted on a single substrate and configured as a memory module such as a DIMM (Dual Inline Memory Module), and the memory module is inserted into a socket provided on the motherboard.

ロジック素子が搭載された半導体装置とメモリモジュールとは、マザーボードを介してデータのやりとりを行なう。   The semiconductor device on which the logic element is mounted and the memory module exchange data via the mother board.

メモリモジュールとロジック素子とを別個にマザーボードに搭載する場合、マザーボード上にメモリモジュールとロジック素子とを配置する領域を別個に設けることが必要である。また、メモリモジュールとロジック素子との間を接続する配線を、マザーボード上に形成する必要がある。このため、マザーボードを含めたシステム全体が大型化し、マザーボード内の配線が複雑化し、マザーボードの配線層数が増大してしまう。   When the memory module and the logic element are separately mounted on the mother board, it is necessary to separately provide a region for arranging the memory module and the logic element on the mother board. Further, it is necessary to form wiring for connecting the memory module and the logic element on the mother board. For this reason, the entire system including the mother board becomes large, wiring within the mother board becomes complicated, and the number of wiring layers on the mother board increases.

そこで、ロジック素子と複数の記憶素子とにより構成されるシステムを一つのモジュールに組み込み、高集積化・小型形並びに処理の高速化を実現する半導体装置として、マルチチップモジュール(MCM)が提案されている。当該MCMの構造として、例えば基板のほぼ中央にロジック素子を搭載し、その周囲に記憶素子のような周辺素子を複数個搭載したものが知られている。ロジック素子の周囲に配置された複数の周辺素子をロジック素子に接続する際には、各周辺素子とロジック素子との間の配線長を等しくしてインピーダンスの整合を図り、信号の入出力タイミングを調整する必要がある。   Therefore, a multi-chip module (MCM) has been proposed as a semiconductor device that incorporates a system composed of a logic element and a plurality of memory elements into one module to achieve high integration, small size, and high processing speed. Yes. As the structure of the MCM, for example, a logic element is mounted almost at the center of a substrate, and a plurality of peripheral elements such as memory elements are mounted around the logic element. When connecting multiple peripheral elements arranged around the logic element to the logic element, the wiring length between each peripheral element and the logic element is made equal to match the impedance, and the input / output timing of the signal is adjusted. It needs to be adjusted.

そこで、平面形状が四辺形(矩形)のロジック素子の各辺の近傍に周辺素子を配置し、ロジック素子のクロック信号出力端子から各周辺素子のクロック端子への配線長を等しくしてなるMCMの構成が提案されている(例えば、特許文献1参照。)。   Therefore, a peripheral element is arranged in the vicinity of each side of a quadrilateral (rectangular) logic element, and the wiring length from the clock signal output terminal of the logic element to the clock terminal of each peripheral element is made equal. A configuration has been proposed (see, for example, Patent Document 1).

一方、上述のようなMCMには、通常、ロジック素子及び周辺素子の各々に対して電源ノイズ低減用のデカップリングコンデンサが搭載される。一つの半導体素子(ロジック素子)とこれに必要な複数個の容量素子(周辺素子)を基板上に搭載してなる半導体装置が知られている。かかる半導体装置にあっては、基板のほぼ中央に半導体素子が搭載され、当該半導体素子を囲むように半導体素子の周囲に複数個の容量素子が配置される。したがって、基板上の配線は、半導体素子から周囲に放射状に延在する、いわゆるファンアウト型の配線となることが多い。   On the other hand, a decoupling capacitor for reducing power supply noise is usually mounted on each of the logic element and the peripheral element in the MCM as described above. There is known a semiconductor device in which one semiconductor element (logic element) and a plurality of capacitance elements (peripheral elements) necessary for the semiconductor element are mounted on a substrate. In such a semiconductor device, a semiconductor element is mounted substantially at the center of the substrate, and a plurality of capacitive elements are arranged around the semiconductor element so as to surround the semiconductor element. Accordingly, the wiring on the substrate is often a so-called fan-out wiring that extends radially from the semiconductor element to the periphery.

一方、基板の裏面にはハンダボール等により外部接続端子が配設され、当該半導体装置はマザーボード等の基板に搭載される。上記半導体装置は、図1に示されるような平面配置構造を有し、図2に示される断面構造を有する。図2は図1のII−II断面を示す。かかる構造に於いて、半導体素子1は基板2のほぼ中央に搭載され、半導体素子1の四辺の周囲に、容量素子3が搭載されている。容量素子3は、半導体素子1の電源ラインと接地ラインとの間に接続されてノイズ除去を行なうためのデカップリングコンデンサである。   On the other hand, external connection terminals are disposed on the back surface of the substrate by solder balls or the like, and the semiconductor device is mounted on a substrate such as a mother board. The semiconductor device has a planar arrangement structure as shown in FIG. 1 and a cross-sectional structure shown in FIG. FIG. 2 shows a II-II cross section of FIG. In such a structure, the semiconductor element 1 is mounted almost at the center of the substrate 2, and the capacitive element 3 is mounted around the four sides of the semiconductor element 1. The capacitive element 3 is a decoupling capacitor connected between the power supply line and the ground line of the semiconductor element 1 for performing noise removal.

図2に示すように、半導体素子1は基板2に対してフリップチップ実装され、容量素子3は基板2の電極に対してはんだ接続されている。また、半導体素子1の背面にはヒートスプレッダ4が搭載されている。(図1は、ヒートスプレッダ4を取り除いた状態を示す。)また、基板2の裏面には、外部接続端子を構成するハンダボール5が複数個配設されている。当該半導体装置は、当該ハンダボール5を介してマザーボード等に搭載される。   As shown in FIG. 2, the semiconductor element 1 is flip-chip mounted on the substrate 2, and the capacitive element 3 is solder-connected to the electrode of the substrate 2. A heat spreader 4 is mounted on the back surface of the semiconductor element 1. (FIG. 1 shows a state in which the heat spreader 4 is removed.) In addition, a plurality of solder balls 5 constituting external connection terminals are provided on the back surface of the substrate 2. The semiconductor device is mounted on a mother board or the like via the solder ball 5.

かかる半導体装置にあっては、図1に点線で示されるように、前記基板2の表面が半導体素子1の四辺から放射状に延在する領域に分割され、各領域に容量素子3が配置されると共に、半導体装置1とハンダボール5とを接続する配線は、領域内に於ける多層配線を介して放射状に配設される。   In such a semiconductor device, as indicated by a dotted line in FIG. 1, the surface of the substrate 2 is divided into regions extending radially from the four sides of the semiconductor element 1, and the capacitive element 3 is disposed in each region. At the same time, wirings connecting the semiconductor device 1 and the solder balls 5 are arranged radially via multilayer wirings in the region.

かかる構造にあっては、半導体素子1の周囲に容量素子3を配置しているため、基板2はその面積が大きくなってしまう。従って、ロジック素子の周囲に記憶素子などの周辺素子を配置してなるMCMにおいては、ロジック素子と周辺素子との間にデカップリングコンデンサ搭載用の領域を設けることとなり、やはりMCM自体のサイズが大きくなってしまう。   In such a structure, since the capacitive element 3 is disposed around the semiconductor element 1, the area of the substrate 2 becomes large. Therefore, in the MCM in which peripheral elements such as memory elements are arranged around the logic element, a region for mounting a decoupling capacitor is provided between the logic element and the peripheral element, and the size of the MCM itself is also large. turn into.

そこで、半導体素子が搭載される基板において、半導体素子の直下の基板内に容量素子
などの周辺素子を埋め込むことにより、基板上における周辺素子の搭載領域を削減した半導体装置が提案されている(例えば、特許文献2参照。)。
特開2001−177046号公報 特開2005−11837号公報
In view of this, a semiconductor device has been proposed in which a peripheral element mounting region on the substrate is reduced by embedding a peripheral element such as a capacitor element in a substrate directly below the semiconductor element on the substrate on which the semiconductor element is mounted (for example, , See Patent Document 2).
JP 2001-177046 A JP-A-2005-11837

上述の特許文献1に記載された半導体装置にあっては、配線基板2に搭載されたロジック素子7の周囲に4個の記憶素子が配設され、当該4個のメモリ素子それぞれに対するロジック素子7からのクロック配線長を等長にする構成が開示されている。   In the semiconductor device described in Patent Document 1 described above, four memory elements are arranged around the logic element 7 mounted on the wiring board 2, and the logic element 7 corresponding to each of the four memory elements. A configuration is disclosed in which the clock wiring length from is equal.

近年は、電子機器に於けるデータの処理量が増加する一方当該データの処理の更なる高速化が求められており、この為一つのロジック素子に接続される記憶素子の大容量化、複数個化が図られる傾向にある。   In recent years, while the amount of data processing in electronic devices has increased, there has been a demand for further speeding up of the processing of the data. For this reason, the capacity of storage elements connected to one logic element has increased, and a plurality of There is a tendency to be realized.

一つのロジック素子に接続される記憶素子の個数を増やし、例えば一つのロジック素子に8個のメモリ素子を接続する場合、特許文献1に記載された配線構成では困難である。また、特許文献1に開示される技術にあっては、等長配線の対象がクロック信号配線であって、他の信号端子への配線については考慮されていない。   When the number of memory elements connected to one logic element is increased, for example, when eight memory elements are connected to one logic element, the wiring configuration described in Patent Document 1 is difficult. In the technique disclosed in Patent Document 1, the object of equal-length wiring is a clock signal wiring, and wiring to other signal terminals is not taken into consideration.

一方、特許文献2に開示される半導体装置にあっては、基板に搭載された一つの半導体素子の直下に容量素子を配設することが開示されているが、ロジック素子並びにその周囲に配設される記憶素子のそれぞれに対応する容量素子の配置については考慮されていない。また、通常、MCMの基板は多層基板であり、内部に配線が多層に施されているため、基板内に多数の周辺素子を埋め込むことは困難である。   On the other hand, in the semiconductor device disclosed in Patent Document 2, it is disclosed that a capacitive element is disposed immediately below one semiconductor element mounted on a substrate. The arrangement of the capacitor elements corresponding to each of the storage elements to be processed is not considered. In general, the MCM substrate is a multilayer substrate, and wiring is provided in multiple layers, so that it is difficult to embed a large number of peripheral elements in the substrate.

本発明は上述の問題に鑑みなされたものであり、基板の一方の主面に搭載されたロジック素子等の半導体素子の周囲に複数個の記憶素子を配置して構成される半導体装置に於いて、より小面積の基板上にロジック素子、記憶素子などの半導体素子を効果的に高い集積度をもって搭載し得る構成を提供するものである。   The present invention has been made in view of the above-described problems. In a semiconductor device configured by arranging a plurality of storage elements around a semiconductor element such as a logic element mounted on one main surface of a substrate. The present invention provides a configuration in which semiconductor elements such as logic elements and memory elements can be effectively mounted on a smaller area substrate with a high degree of integration.

また、本発明は、当該基板上に搭載されたロジック素子と記憶素子との間の信号の授受を、より高速に行うことができる配線構成を提供するものである。   In addition, the present invention provides a wiring configuration capable of transmitting and receiving signals between a logic element and a memory element mounted on the substrate at a higher speed.

更に、本発明は、前記ロジック素子に適用される容量素子並びに記憶素子に適用される容量素子を、当該ロジック素子及び記憶素子の配置・実装に制限を与えず、しかもそれぞれが対象となるロジック素子、記憶素子のより近傍に搭載・配置される構造を提供するものである。本発明は、かかる構成をもって、大容量記憶素子部を構成する複数個の記憶素子と、ロジック素子を小面積の基板上に高い実装密度をもって搭載・配置し、且つ当該ロジック素子と記憶素子との間の信号の授受が高速に行うことができる半導体装置を提供するものである。   Furthermore, the present invention provides a capacitor element applied to the logic element and a capacitor element applied to the memory element, without restricting the arrangement and mounting of the logic element and the memory element, and each of the logic elements to be targeted. The present invention provides a structure that is mounted and arranged closer to the storage element. The present invention has a configuration in which a plurality of storage elements constituting a large-capacity storage element unit and a logic element are mounted and arranged on a small-area substrate with high mounting density, and the logic element and the storage element It is an object of the present invention to provide a semiconductor device that can exchange signals between them at high speed.

上述の目的を達成するために、本発明によれば、基板と、前記基板の一方の主面に搭載された第一の半導体素子と、前記基板の一方の主面にあって、前記第一の半導体素子の周囲に搭載された複数個の記憶素子と、前記基板に配設され、前記第一の半導体素子と前記記憶素子とを電気的に接続する配線とを具備し、前記第一の半導体素子の周囲に於いて、当該第一の半導体素子の外周辺に平行して設定された仮想領域のそれぞれに、前記記憶素子が2のn乗個(nは1以上の自然数)を単位として配設されてなることを特徴とする半導体装置が提供される。   In order to achieve the above object, according to the present invention, a substrate, a first semiconductor element mounted on one main surface of the substrate, and a first semiconductor surface mounted on one main surface of the substrate, A plurality of memory elements mounted around the semiconductor element; and a wiring disposed on the substrate and electrically connecting the first semiconductor element and the memory element. Around the semiconductor element, in each of the virtual regions set in parallel to the outer periphery of the first semiconductor element, the storage element has a power of 2 (n is a natural number of 1 or more) as a unit. Provided is a semiconductor device that is provided.

本発明による半導体装置において、前記仮想領域のそれぞれに配設された記憶素子のアドレス端子と前記第一の半導体素子のアドレス制御端子とが互いに等長の配線により接続されることが好ましい。また、前記仮想領域のそれぞれに配設された記憶素子のコマンド入力端子と前記第一の半導体素子のコマンド出力端子とが互いに等長の配線により接続されることが好ましい。さらに、前記記憶素子は、アドレス入力端子、コマンド入力端子が、前記第一の半導体素子から遠い位置に置かれて配設されることとしてもよい。   In the semiconductor device according to the present invention, it is preferable that an address terminal of a memory element disposed in each of the virtual regions and an address control terminal of the first semiconductor element are connected to each other by an equal length wiring. In addition, it is preferable that a command input terminal of a memory element disposed in each of the virtual regions and a command output terminal of the first semiconductor element are connected to each other by an equal length wiring. Further, the memory element may be provided with an address input terminal and a command input terminal placed at a position far from the first semiconductor element.

また、本発明によれば、基板と、前記基板の一方の主面に搭載された第一の半導体素子と、前記基板の一方の主面にあって、前記第一の半導体素子の周囲に搭載された複数個の記憶素子と、前記基板に配設され、前記第一の半導体素子と前記記憶素子とを電気的に接続する配線とを具備し、前記基板の他方の主面にあって、前記第一の半導体素子に対応する領域に凹部が配設され、当該凹部の中央部には前記第一の半導体素子に電気的に接続された複数の第一の容量素子が配設され、当該第一の容量素子の周囲には前記記憶素子に電気的に接続された複数の第二の容量素子が配設されてなることを特徴とする半導体装置が提供される。   Further, according to the present invention, the substrate, the first semiconductor element mounted on one main surface of the substrate, and the first semiconductor element mounted on the one main surface of the substrate around the first semiconductor element. A plurality of storage elements, and a wiring disposed on the substrate and electrically connecting the first semiconductor element and the storage element, on the other main surface of the substrate, A recess is disposed in a region corresponding to the first semiconductor element, and a plurality of first capacitor elements electrically connected to the first semiconductor element are disposed in a central portion of the recess, A semiconductor device is provided in which a plurality of second capacitor elements electrically connected to the memory element are disposed around the first capacitor element.

以上のように、本発明によれば、一つの半導体素子と複数の記憶素子とを効率的に配置して終端抵抗素子を用いずに星型配線で接続することができ、プロセッサを含む機能的なメモリモジュールとして小型化された一つメモリシステムとした半導体装置を提供することができる。これにより、半導体装置が搭載されるマザーボード等の基板における配線を簡略化したり、基板の層数を削減したりすることができ、電子機器の基板の設計を簡略化してコスト削減に寄与する。   As described above, according to the present invention, it is possible to efficiently arrange one semiconductor element and a plurality of memory elements and connect them with a star wiring without using a termination resistance element, and a functional unit including a processor. It is possible to provide a semiconductor device having a single memory system that is miniaturized as a simple memory module. As a result, wiring on a substrate such as a mother board on which a semiconductor device is mounted can be simplified and the number of layers of the substrate can be reduced, which simplifies the design of the substrate of the electronic device and contributes to cost reduction.

また、プロセッサとしての半導体素子とメモリとしての記憶素子との間の接続は、マザーボード等の基板配線を介さずに半導体装置の基板内の配線だけで達成できるので、配線長が非常に短くなり、半導体素子から記憶素子への書き込みや読み出しのアクセス時間が短縮される。したがって、高速データ転送により処理速度が向上し、スループットが向上する。   In addition, since the connection between the semiconductor element as the processor and the memory element as the memory can be achieved only by the wiring in the substrate of the semiconductor device without going through the substrate wiring such as a mother board, the wiring length becomes very short, Access time for writing and reading from the semiconductor element to the memory element is shortened. Therefore, processing speed is improved by high-speed data transfer, and throughput is improved.

さらに、基板の裏面に凹部を設けてコンデンサ素子のような容量素子を搭載することで、基板の表側に搭載された半導体素子の直下に容量素子を配置することが可能となり、容量素子を半導体素子及び記憶素子に対して近接して配置することができる。凹部を設けることで、容量素子が外部接続端子より突出することを防止し、外部接続端子を介して半導体装置の実装を行なう際に容量素子は邪魔にならない。また、凹部を設けることにより、容量素子を半導体素子及び記憶素子により一層近接させることができる。   Furthermore, by providing a concave element on the back surface of the substrate and mounting a capacitor element such as a capacitor element, the capacitor element can be disposed immediately below the semiconductor element mounted on the front side of the substrate. And in close proximity to the storage element. Providing the recess prevents the capacitive element from protruding from the external connection terminal, and the capacitive element does not get in the way when mounting the semiconductor device via the external connection terminal. Further, by providing the recess, the capacitor can be made closer to the semiconductor element and the memory element.

次に、本発明の実施の形態について図面を参照しながら説明する。   Next, embodiments of the present invention will be described with reference to the drawings.

本発明の第1の実施形態による半導体装置10を、図3及び図4に示す。図4は図3のX−X断面を示す。   A semiconductor device 10 according to the first embodiment of the present invention is shown in FIGS. FIG. 4 shows an XX cross section of FIG.

半導体装置10は、基板11の一方の主面に搭載された半導体素子12と、当該一方の主面上にあって前記半導体素子12の周囲に配置された複数個の記憶素子(メモリ素子)13を具備し、当該基板11の他方の主面にあって前記半導体素子12の直下に位置する領域に配置された凹部14内に配置された容量素子(コンデンサ)15A,15Bを具備し、更に基板11の他方の主面にあって前記凹部14の周囲には外部接続用端子16を具備している。   The semiconductor device 10 includes a semiconductor element 12 mounted on one main surface of a substrate 11 and a plurality of storage elements (memory elements) 13 disposed on the one main surface and around the semiconductor element 12. And capacitive elements (capacitors) 15A and 15B disposed in the recesses 14 disposed in the region located on the other main surface of the substrate 11 and immediately below the semiconductor element 12, and further including the substrate 11 is provided with an external connection terminal 16 around the recess 14 on the other main surface.

前記基板11は、ガラスエポキシなどからなる絶縁基板であり、内部に多層配線が形成されている。当該基板11の一方の主面(表面)に搭載される半導体素子12は、例えばMPU(Micro Processing Unit)或いは所謂ASIC(Application Specific Integrated Circuit, 特定用途向け集積回路)等のロジック素子であり、基板11のほぼ中央の領域においてフリップチップ実装されている。   The substrate 11 is an insulating substrate made of glass epoxy or the like, and a multilayer wiring is formed inside. The semiconductor element 12 mounted on one main surface (front surface) of the substrate 11 is a logic element such as an MPU (Micro Processing Unit) or a so-called ASIC (Application Specific Integrated Circuit). 11 is flip-chip mounted in a substantially central region.

また、前記記憶素子13は、例えばDRAM(Dynamic Random Access Memory)、フラッシュメモリのような半導体記憶素子であり、半導体素子12の周囲に近接して配置され、半導体素子12と同様に基板11にフリップチップ実装されている。当該記憶素子13の端子は、基板11内に配設された配線層を介して半導体素子12の対応する端子に電気的に接続されている。記憶素子13と半導体素子12との間の信号の入出力は、基板11の内部の配線を介して行なわれる。   The memory element 13 is a semiconductor memory element such as a DRAM (Dynamic Random Access Memory) or a flash memory, and is arranged in the vicinity of the periphery of the semiconductor element 12 and flips to the substrate 11 like the semiconductor element 12. Chip mounted. A terminal of the memory element 13 is electrically connected to a corresponding terminal of the semiconductor element 12 through a wiring layer disposed in the substrate 11. Input / output of signals between the storage element 13 and the semiconductor element 12 is performed via wiring inside the substrate 11.

一方、基板11の他方の主面(裏面)に於いて、前記半導体素子12に対応する対応する領域(直下の領域)に配設された凹部14内には、複数個の容量素子(コンデンサ)15A,15Bが搭載・固着されている。容量素子15Aは、半導体素子12用の容量素子であり、容量素子15Bは記憶素子13用の容量素子である。凹部14内に於ける容量素子15A,15Bの配置構成については後述する。   On the other hand, in the other main surface (back surface) of the substrate 11, a plurality of capacitive elements (capacitors) are disposed in the recesses 14 disposed in the corresponding regions (regions immediately below) corresponding to the semiconductor elements 12. 15A and 15B are mounted and fixed. The capacitive element 15 </ b> A is a capacitive element for the semiconductor element 12, and the capacitive element 15 </ b> B is a capacitive element for the storage element 13. The arrangement configuration of the capacitive elements 15A and 15B in the recess 14 will be described later.

更に、基板11の他方の主面に於いて、前記凹部14を除く領域には、外部接続端子となるハンダボール16がアレイ状の配列で形成されており、前記半導体素子12及び記憶素子13の端子は基板11中の配線層を介して対応するハンダボール16に電気的に接続されている。   Further, on the other main surface of the substrate 11, solder balls 16 serving as external connection terminals are formed in an array in an area excluding the recess 14, and the semiconductor elements 12 and the memory elements 13 are arranged in an array. The terminals are electrically connected to corresponding solder balls 16 through wiring layers in the substrate 11.

したがって、半導体装置10が、ハンダボール16を介してマザーボードに搭載・接続されると、ハンダボール16(実際には溶融して再度固化したハンダボール)を介して半導体素子12及び記憶素子13に対する信号の入・出力、及び/或いは電源の供給が行なわれる。なお、半導体素子12の背面には放熱板(ヒートスプレッダ)17が取り付けられており、半導体素子12の動作時に発生する熱を周囲に放出する。   Therefore, when the semiconductor device 10 is mounted and connected to the mother board via the solder ball 16, signals to the semiconductor element 12 and the memory element 13 via the solder ball 16 (actually melted and solidified solder ball). I / O and / or power supply is performed. Note that a heat radiating plate (heat spreader) 17 is attached to the back surface of the semiconductor element 12 to release heat generated during operation of the semiconductor element 12 to the surroundings.

このような構成を有する半導体装置10においては、前記基板11の第一の主面(表面)にあって、前記半導体素子12の周囲の領域が、図3に示されるように4つの領域51〜54に分割され、各領域にはそれぞれ偶数個(本実施形態においては2個)の記憶素子13が配置・搭載される。当該記憶素子13の搭載・配設される領域を、(b)〜(i)に示す。   In the semiconductor device 10 having such a configuration, the region around the semiconductor element 12 on the first main surface (front surface) of the substrate 11 has four regions 51 to 51 as shown in FIG. In each area, an even number (two in the present embodiment) of storage elements 13 are arranged and mounted. Regions where the storage element 13 is mounted and arranged are shown in (b) to (i).

図3に示す構成にあっては、半導体素子12が配置される矩形状の領域aの一辺(第1の辺12−1)に接する領域51は、当該第1の辺12−1に近接して平行に延在すると共に、第1の辺12−1を挟む2辺(第2の辺12−2及び第4の辺12−4)のうち、第2の辺12−2の延長線部分から第4の辺12−4の方向に、当該第4の辺12−4を越えて延在する。   In the configuration shown in FIG. 3, the region 51 in contact with one side (first side 12-1) of the rectangular region a where the semiconductor element 12 is arranged is close to the first side 12-1. Of the two sides (the second side 12-2 and the fourth side 12-4) sandwiching the first side 12-1 and extending the second side 12-2 Extends in the direction of the fourth side 12-4 beyond the fourth side 12-4.

同様に、半導体素子12が配置される矩形状の領域aの一辺(第2の辺12−2)に接する領域52は、当該第2の辺12−2)に近接して平行に延在すると共に、第2の辺12−2を挟む2辺(第1の辺12−1及び第3の辺12−3)のうち、第3の辺12−3の延長線部分から第1の辺12−1の方向に、当該第1の辺12−1を越えて延在する。   Similarly, a region 52 in contact with one side (second side 12-2) of the rectangular region a where the semiconductor element 12 is disposed extends in parallel with the second side 12-2). At the same time, of the two sides (the first side 12-1 and the third side 12-3) sandwiching the second side 12-2, the first side 12 extends from the extended portion of the third side 12-3. Extends in the direction of -1 beyond the first side 12-1.

前記矩形状の領域aに於ける辺12−3に接する領域53、並びに辺12−4に接する領域54についても同様の配置とされている。なお、これら4つの領域の設定は物理的な分割ではなく、あくまで記憶素子13の配置を目的として行なわれる仮想的な分割であり、従って領域51〜54は仮想領域である。   In the rectangular region a, the region 53 in contact with the side 12-3 and the region 54 in contact with the side 12-4 are arranged in the same manner. Note that the setting of these four areas is not a physical division but a virtual division performed for the purpose of arranging the storage elements 13, and the areas 51 to 54 are virtual areas.

当該半導体装置10において、各領域51〜54にはそれぞれ2個の記憶素子13が搭載され(例えば、領域51には、記憶素子13の(b),(c)が搭載されている)、半導体装置10全体としての記憶素子13の数は、4×2=8個となる。なお、本発明にかかる記憶素子13の配置構成において、一つの領域に配置する記憶素子13の数は2のn乗個であり、図3に示す例は2個とした場合の構成を示している。各領域51〜54に2のn乗個、即ち偶数個の記憶素子13を搭載・配置する理由は、一つの領域内において2個の記憶素子13を配設することにより記憶容量を増加させることにある。   In the semiconductor device 10, two memory elements 13 are mounted in each of the areas 51 to 54 (for example, the memory elements 13 (b) and (c) are mounted in the area 51), and the semiconductor The number of storage elements 13 in the entire device 10 is 4 × 2 = 8. In the arrangement configuration of the memory elements 13 according to the present invention, the number of the memory elements 13 arranged in one region is 2 to the nth power, and the example shown in FIG. Yes. The reason why 2 n power elements, that is, an even number of memory elements 13 are mounted and arranged in each of the areas 51 to 54 is to increase the storage capacity by arranging two memory elements 13 in one area. It is in.

また、当該2個の記憶素子を一対としていわゆる星型結線により半導体素子12へ接続することにより、当該複数個の記憶素子13のそれぞれと半導体素子12とが実質的に等しい長さの配線(等長配線)により接続するためである。   Further, by connecting the two memory elements as a pair to the semiconductor element 12 by so-called star connection, each of the plurality of memory elements 13 and the semiconductor element 12 has a substantially equal length of wiring (etc. This is for connection by a long wiring.

前記図3に示す半導体素子12及び記憶素子13の配置において、当該記憶素子13間並びに半導体素子12との間の電気的接続構成を図5に模式的に示す。   In the arrangement of the semiconductor element 12 and the memory element 13 shown in FIG. 3, the electrical connection configuration between the memory elements 13 and between the semiconductor elements 12 is schematically shown in FIG.

同図において、領域51に於ける2個の記憶素子13(b)及び(c)は、それぞれ対応する電極端子間が領域51内に於いて、配線18−1により相互に接続される。   In the figure, two memory elements 13 (b) and (c) in the region 51 are connected to each other by wiring 18-1 between the corresponding electrode terminals in the region 51.

また、領域51に隣接する領域52における2個の記憶素子13(d)及び(e)は、それぞれ対応する電極端子間が、領域52内に於いて、配線18−2により相互に接続される。そして、領域51おける一対の記憶素子13(b)及び(c)を接続する配線18−1の中点C5と、領域52における一対の記憶素子13(d)及び(e)を接続する配線18−2の中点C6とが配線18−3により接続される。そして、配線18−3の中点C7が配線18−4により、半導体素子12の所定の端子に電気的に接続される。このように、記憶素子13(b)〜(e)の各々は、配線18−1,18−2,18−3,18−4により、半導体素子12の対応する一つの端子に接続される。   The two storage elements 13 (d) and (e) in the region 52 adjacent to the region 51 are connected to each other between the corresponding electrode terminals by the wiring 18-2 in the region 52. . Then, the midpoint C5 of the wiring 18-1 connecting the pair of storage elements 13 (b) and (c) in the region 51 and the wiring 18 connecting the pair of storage elements 13 (d) and (e) in the region 52. -2 is connected to the midpoint C6 by the wiring 18-3. The midpoint C7 of the wiring 18-3 is electrically connected to a predetermined terminal of the semiconductor element 12 through the wiring 18-4. Thus, each of the memory elements 13 (b) to (e) is connected to one corresponding terminal of the semiconductor element 12 by the wirings 18-1, 18-2, 18-3, and 18-4.

かかる構成に於いて、一対の記憶素子13(b)及び(c)を接続する配線18−1と、他の一対の記憶素子13(d)及び(e)を接続する配線18−2とは実質的に等しい配線長とされる。また、配線18−1と配線18−3の一端との接続点C5は、配線18−1の中点であり、従ってC5からみて配線18−1の一端側の記憶素子13(b)の接続点C1までの距離lと、配線18−1の他端側の記憶素子13(c)の接続点C2までの距離lとは、等しい長さに設定されている。 In this configuration, the wiring 18-1 connecting the pair of storage elements 13 (b) and (c) and the wiring 18-2 connecting the other pair of storage elements 13 (d) and (e) are as follows. The wiring length is substantially equal. Also, the connection point C5 between the wiring 18-1 and one end of the wiring 18-3 is the midpoint of the wiring 18-1, and therefore, the connection of the memory element 13 (b) on one end side of the wiring 18-1 as viewed from C5. the distance l 1 to the point C1, the distance l 2 before the connection point C2 on the other end side of the storage element 13 of the wiring 18-1 (c) is set to equal length.

同様に、配線18−2と配線18−3の他端との接続点C6は、配線18−2の中点であり、接続点C6からみて配線18−2の一端側の記憶素子13(d)の接続点C3までの距離lと、配線18−2の他端側の記憶素子13(e)の接続点C4までの距離lとは、等しい長さに設定されている。よって、配線長l,l,l,lは、実質的に等しく設定されている。 Similarly, the connection point C6 between the wiring 18-2 and the other end of the wiring 18-3 is the middle point of the wiring 18-2, and the storage element 13 (d) on the one end side of the wiring 18-2 as viewed from the connection point C6. the distance l 3 before the connection point C3 of), the distance l 4 to a connection point C4 at the other end of the memory element 13 of the wiring 18-2 (e) is set to equal length. Therefore, the wiring lengths l 1 , l 2 , l 3 , and l 4 are set to be substantially equal.

更に、配線18−3と配線18−4の一端との接続点C7は、配線18−3の中点であり、接続点C7からみて配線18−3の一端で配線18−1との接続点C5までの距離Lは、配線18−3の他端で配線18−2との接続点C6までの距離Lと等しい長さに設定されている。そして、当該配線18−4の他端は、半導体素子12(a)の所定の端子に電気的に接続されている。 Furthermore, the connection point C7 between the wiring 18-3 and one end of the wiring 18-4 is the midpoint of the wiring 18-3, and the connection point with the wiring 18-1 at one end of the wiring 18-3 as viewed from the connection point C7. distance L 1 to C5 are set to a length equal to the distance L 2 to the connecting point C6 of the wiring 18-2 at the other end of the wire 18-3. The other end of the wiring 18-4 is electrically connected to a predetermined terminal of the semiconductor element 12 (a).

このような配線・接続構成は星型結線と称され、半導体素子12(a)の所定の端子から、それに接続される複数個の記憶素子13(b)〜(e)それぞれに至る配線長は等しい。従って、各記憶素子13(b)〜(e)に対する配線のインピーダンスも等しくなり、半導体素子12(a)への配線のインピーダンスを調整するための終端抵抗素子の設置は不要となる。   Such a wiring / connection configuration is called a star connection, and the wiring length from a predetermined terminal of the semiconductor element 12 (a) to each of the plurality of storage elements 13 (b) to (e) connected thereto is as follows. equal. Accordingly, the impedance of the wiring for each of the storage elements 13 (b) to (e) is also equalized, and it is not necessary to install a termination resistance element for adjusting the impedance of the wiring to the semiconductor element 12 (a).

他の領域53,54に配設される記憶素子13(f)〜(i)に対しても、同様の等長配線構成をもって、半導体素子12(a)の対応する端子に接続される。従って、図5に示すように、全ての記憶素子13(b)〜(i)に関して、半導体素子12(a)に対して等長配線とすることができ、終端抵抗素子を省略しても半導体素子12と記憶素子13とを含む半導体装置10を動作させることができる。   The memory elements 13 (f) to (i) disposed in the other regions 53 and 54 are also connected to corresponding terminals of the semiconductor element 12 (a) with the same equal-length wiring configuration. Therefore, as shown in FIG. 5, all the memory elements 13 (b) to (i) can be made to have the same length with respect to the semiconductor element 12 (a). The semiconductor device 10 including the element 12 and the memory element 13 can be operated.

図5に示される接続構成にあっては、半導体素子12内の機能ブロックと記憶素子13の(b)〜(e)からなるユニットが一つの単位で動作し、また半導体素子12内の他の機能ブロックと記憶素子13の(f)〜(i)からなるユニットとが一つの単位で動作する。二つのユニットは、それぞれ個別に動作するが、勿論両ユニットが協働する場合もある。   In the connection configuration shown in FIG. 5, the functional block in the semiconductor element 12 and the unit composed of (b) to (e) of the memory element 13 operate as one unit, and other units in the semiconductor element 12 The functional block and the unit composed of (f) to (i) of the storage element 13 operate in one unit. The two units operate individually, but of course there are cases where both units cooperate.

尚、前述の如く、半導体素子12(a)の第2の辺12−2に接する領域52は、第2の辺12−2に近接して平行に延在すると共に、第2の辺12−2を挟む2辺(第1の辺12−1及び第3の辺12−4)のうち、第3の辺12−3の延長線から第1の辺11−1の方向に、第1の辺11−1を越えて延在する。すなわち領域52は、領域51を半導体装置12に関して時計方向に90度回転させた領域に相当する。領域53及び領域54も同様に90度の回転対称を構成する。勿論、これらの領域51〜54について、図6に示すように、時計回り方向に延在させることとしてもよい。   As described above, the region 52 in contact with the second side 12-2 of the semiconductor element 12 (a) extends in parallel with the second side 12-2 and extends in parallel with the second side 12-2. Among the two sides (first side 12-1 and third side 12-4) sandwiching 2, the first side in the direction from the extension of the third side 12-3 to the first side 11-1 It extends beyond the side 11-1. That is, the region 52 corresponds to a region obtained by rotating the region 51 by 90 degrees clockwise with respect to the semiconductor device 12. Similarly, the region 53 and the region 54 constitute 90 degree rotational symmetry. Of course, these regions 51 to 54 may be extended in the clockwise direction as shown in FIG.

本実施形態によれば、一つの基板上に一つの半導体素子12と複数個(8個)の記憶素子13とを効率的に配置している。一方、当該半導体素子12と複数個の記憶素子13間とを、星型結線をもって形成される等長配線を介して接続することにより、半導体素子12内に終端抵抗を配設する必要を生じない。従って、当該半導体素子の大型化を招くことなく、当該半導体素子12を含む機能的なメモリモジュールとして、より小型化されたメモリシステムとしての半導体装置10を提供することができる。これにより、当該半導体装置10が搭載されるマザーボード等の基板における配線を簡略化することができ、また当該基板の層数を削減することができ、電子機器の基板の設計を簡略化してコスト削減に寄与する。   According to this embodiment, one semiconductor element 12 and a plurality (eight) storage elements 13 are efficiently arranged on one substrate. On the other hand, by connecting the semiconductor element 12 and the plurality of memory elements 13 via an equal length wiring formed with a star connection, there is no need to provide a termination resistor in the semiconductor element 12. . Therefore, the semiconductor device 10 as a more miniaturized memory system can be provided as a functional memory module including the semiconductor element 12 without increasing the size of the semiconductor element. As a result, wiring on a substrate such as a motherboard on which the semiconductor device 10 is mounted can be simplified, the number of layers of the substrate can be reduced, and the design of the substrate of the electronic device can be simplified to reduce cost. Contribute to.

また、ロジック素子としての半導体素子12と記憶素子13との間の電気的接続は、基板11内の配線により行われるため、両者の間の配線長は非常に短く、半導体素子11から記憶素子13へのデータの書き込み、或いは読み出しに要するアクセス時間が大幅に短縮される。したがって、高速データ転送が可能となり、処理速度が向上してスループットが大幅に向上する。   In addition, since the electrical connection between the semiconductor element 12 as the logic element and the memory element 13 is performed by wiring in the substrate 11, the wiring length between the two is very short. The access time required for writing or reading data to or from the memory is greatly reduced. Therefore, high-speed data transfer is possible, the processing speed is improved, and the throughput is greatly improved.

次に、前期第1の実施形態による半導体装置の構成を、メモリモジュールに適用した例について説明する。当該メモリモジュールにあっては、半導体素子12としてASIC素子を適用し、記憶素子13として、SDRAM(Synchronous DRAM,Synchronous
Dynamic Random Access Memory)を8個適用した。尚、本半導体装置の基板11の平面外形寸法を標準的な47.5mm×47.5mmとし、ASIC素子12の平面外形寸法は13.72mm×13.72mmである。
Next, an example in which the configuration of the semiconductor device according to the first embodiment is applied to a memory module will be described. In the memory module, an ASIC element is applied as the semiconductor element 12 and an SDRAM (Synchronous DRAM, Synchronous DRAM) is used as the memory element 13.
Eight Dynamic Random Access Memory) were applied. The planar outer dimension of the substrate 11 of this semiconductor device is a standard 47.5 mm × 47.5 mm, and the planar outer dimension of the ASIC element 12 is 13.72 mm × 13.72 mm.

前述の如く、ASIC素子12と複数個の記憶素子13との間を等長配線をもって接続することにより、ASIC素子12内に終端抵抗素子を配設する必要が無くなることから、当該ASIC素子12の小型化が図れ、記憶素子13を配置する領域をより広く設定することができる。   As described above, by connecting the ASIC element 12 and the plurality of storage elements 13 with equal length wiring, it is not necessary to provide a termination resistance element in the ASIC element 12. The size can be reduced, and a region where the memory element 13 is arranged can be set wider.

ここで、SDRAM13の端子配列の概要を図7に示す。 当該SDRAMは平面形状が長方形であって、その外形寸法は、13.8mm×11.3mmである。   Here, an outline of the terminal arrangement of the SDRAM 13 is shown in FIG. The SDRAM has a rectangular planar shape, and its outer dimension is 13.8 mm × 11.3 mm.

同図に示されるように、SDRAM13の端子配列は、アドレス入力端子(A0〜A16)及びコマンド入力端子(/RAS,/CAS,/WE)が、長方形の一方の短辺側に配置され、その他の差動クロック入力端子(CK,/CK)、データ入出力端子(DQ0〜DQ15)、差動データ・ストローブ端子(DQS,/DQS)、書き込みデータ・マスク端子(UDM,LDM)等は反対側の短辺側に配置されている。   As shown in the figure, the terminal arrangement of the SDRAM 13 is such that the address input terminals (A0 to A16) and the command input terminals (/ RAS, / CAS, / WE) are arranged on one short side of the rectangle. Differential clock input terminals (CK, / CK), data input / output terminals (DQ0 to DQ15), differential data strobe terminals (DQS, / DQS), write data mask terminals (UDM, LDM), etc. are on the opposite side It is arranged on the short side.

本実施態様にあっては、各メモリ素子13のアドレス入力端子(A0〜A16)及びコマンド入力端子(/RAS,/CAS,ODT,CKE,/CS)に関し、ASIC素子12のアドレス出力端子、コマンド出力端子との間が等長配線により接続される構成とすることで、ASIC素子12内に於いて終端抵抗素子が省略されている。また、本実施形態にあっては、当該SDRAM13は、前記アドレス入力端子(A0〜A16)及びコマンド入力端子(/RAS,/CAS,ODT,CKE,/CS)が設けられた側が、半導体素子12から遠くなるように、基板11上に配置される。   In the present embodiment, the address output terminal and command of the ASIC element 12 are related to the address input terminals (A0 to A16) and the command input terminals (/ RAS, / CAS, ODT, CKE, / CS) of each memory element 13. The termination resistor element is omitted in the ASIC element 12 by connecting the output terminals with equal-length wiring. In the present embodiment, the SDRAM 13 includes the semiconductor element 12 on the side where the address input terminals (A0 to A16) and the command input terminals (/ RAS, / CAS, ODT, CKE, / CS) are provided. It arrange | positions on the board | substrate 11 so that it may become far from.

従って、等長の差動配線が求められる差動クロック入力端子(CK,/CK)、データ入出力端子(DQ0〜DQ15)、差動データ・ストローブ端子(LDQS,/LDQS)、(UDQS,/UDQS)、書き込みデータ・マスク端子(UDM,LDM)等は、アドレス入力端子(A0〜A16)及びコマンド入力端子(/RAS,/CAS,ODT,CKE,/CS)に対して、ASIC素子12に近い側に位置する。   Therefore, differential clock input terminals (CK, / CK), data input / output terminals (DQ0 to DQ15), differential data strobe terminals (LDQS, / LDQS), (UDQS, / UDQS), write data mask terminals (UDM, LDM), etc. are connected to the ASIC element 12 with respect to the address input terminals (A0 to A16) and the command input terminals (/ RAS, / CAS, ODT, CKE, / CS). Located on the near side.

このようにSDRAM13の端子配列を考慮して基板11上へ配置することにより、ASIC12とSDRAM13の対応する端子間との配線を、より短い配線長をもって容易に形成することができる。しかも、かかる配置構成によれば、SDRAM13の一方の短辺がASIC素子12の一辺と対向する。従って当該SDRAM13の長辺は、ASIC素子12の前記一辺に対し直角方向に延在する。このため、当該SDRAM13の存在がASIC素子12に対する横方向からの気流の流れを制限する恐れは殆ど無く、ASIC素子12の放熱を妨げるものではない。   Thus, by arranging the terminals of the SDRAM 13 on the substrate 11, the wiring between the ASIC 12 and the corresponding terminals of the SDRAM 13 can be easily formed with a shorter wiring length. Moreover, according to such an arrangement configuration, one short side of the SDRAM 13 faces one side of the ASIC element 12. Therefore, the long side of the SDRAM 13 extends in a direction perpendicular to the one side of the ASIC element 12. For this reason, there is almost no possibility that the presence of the SDRAM 13 restricts the flow of airflow from the lateral direction with respect to the ASIC element 12, and does not hinder heat dissipation of the ASIC element 12.

以下に、ASIC素子12の所定の端子と、これに対応するSDRAM13の端子との間を電気的に接続する配線の形態について説明する。   Hereinafter, a form of wiring for electrically connecting a predetermined terminal of the ASIC element 12 and a corresponding terminal of the SDRAM 13 will be described.

図8は、アドレス入力端子(A0〜A16)及びコマンド入力端子(/RAS,/CAS,ODT,CKE,/CS)に関する配線を示す図である。   FIG. 8 is a diagram showing wiring relating to address input terminals (A0 to A16) and command input terminals (/ RAS, / CAS, ODT, CKE, / CS).

アドレス入力端子(A0〜A16)及びコマンド入力端子(/RAS,/CAS,ODT,CKE,/CS)に関する配線トポロジーは、図9に示すモデルの如くであり、30mm〜35mmの配線長(マンハッタン長)で、各端子までの配線長(マンハッタン長)が等しくなるように星型結線とした。この結果、ASIC素子内への終端抵抗素子の配設は省略される。   The wiring topology related to the address input terminals (A0 to A16) and the command input terminals (/ RAS, / CAS, ODT, CKE, / CS) is as shown in the model shown in FIG. 9, and the wiring length (Manhattan length) of 30 mm to 35 mm ), A star connection was made so that the wiring length (Manhattan length) to each terminal was equal. As a result, the arrangement of the termination resistance element in the ASIC element is omitted.

かかる配線長で1個のASIC素子と8個のDRAMとを一つの多層基板内の配線により接続し、動作試験を行なった結果、8個のSDRAMを良好に動作させることができた。   As a result of performing an operation test by connecting one ASIC element and eight DRAMs with wirings in one multilayer substrate with such a wiring length, it was possible to operate eight SDRAMs satisfactorily.

データ入出力端子(DQ0〜DQ15)、差動データ・ストローブ端子(LDQS,/LDQS),(UDQS,/UDQS)、書き込みデータ・マスク端子(UDM,LDM)に関する配線を図10に示す。   FIG. 10 shows wiring relating to data input / output terminals (DQ0 to DQ15), differential data strobe terminals (LDQS, / LDQS), (UDQS, / UDQS), and write data mask terminals (UDM, LDM).

データ入出力端子(DQ0〜DQ15)、差動データ・ストローブ端子(LDQS,/LDQS)、(UDQS,/UDQS)書き込みデータ・マスク端子(UDM,LDM)に関する配線トポロジーは、図11に示すモデルの如くであり、5〜30mmの配線長(マンハッタン長)で、DRAM側に終端抵抗素子を設けて配線インピーダンスを調節した。   The wiring topology related to the data input / output terminals (DQ0 to DQ15), differential data strobe terminals (LDQS, / LDQS), (UDQS, / UDQS) and write data mask terminals (UDM, LDM) is the model shown in FIG. The wiring impedance was adjusted by providing a termination resistance element on the DRAM side with a wiring length (Manhattan length) of 5 to 30 mm.

また、差動クロック入力端子(CK,/CK)に関する配線を図12に示す。差動クロック入力端子(CK,/CK)に関する配線トポロジーは、図13に示すモデルの如くであり、15mm〜25mmの配線長(マンハッタン長)で、差動対の一方に対してASIC素子側に終端抵抗素子を設けて配線インピーダンスが等しくなるように調節した。   Further, FIG. 12 shows wiring relating to the differential clock input terminals (CK, / CK). The wiring topology related to the differential clock input terminals (CK, / CK) is as shown in the model shown in FIG. 13 and has a wiring length (Manhattan length) of 15 mm to 25 mm on the ASIC element side with respect to one of the differential pairs. A terminal resistance element was provided to adjust the wiring impedance to be equal.

一方、半導体装置に搭載される各半導体素子の電源ライン及び接地ラインには、ノイズ低減のためにデカップリングコンデンサと称される容量素子を接続する必要がある。本実施態様にあっては、図4に示すように、基板11の他方の主面(裏面)にあって、前記半導体素子12の直下に位置して設けられた凹部14内に、チップ状の容量素子15A,15Bが配設される。   On the other hand, it is necessary to connect a capacitive element called a decoupling capacitor to the power supply line and the ground line of each semiconductor element mounted on the semiconductor device in order to reduce noise. In this embodiment, as shown in FIG. 4, a chip-like shape is formed in the recess 14 provided on the other main surface (back surface) of the substrate 11 and positioned immediately below the semiconductor element 12. Capacitance elements 15A and 15B are provided.

当該容量素子15は、凹部14内に於いて基板11の表面に導出された半導体素子用電源配線層と接地配線層(いずれも図示せず)との間に接続される。当該容量素子15は、接続される半導体素子及び記憶素子の電極に対してできるだけ短い距離をもって電気的に接続される必要があり、従って当該半導体素子に対してより近い位置に配置することが望ましい。   The capacitor element 15 is connected between a power wiring layer for a semiconductor element and a ground wiring layer (both not shown) led out to the surface of the substrate 11 in the recess 14. The capacitor element 15 needs to be electrically connected to the electrodes of the semiconductor element and the memory element to be connected with a distance as short as possible. Therefore, it is desirable that the capacitor element 15 be disposed closer to the semiconductor element.

本実施態様に於いては、かかる凹部14の平面寸法を、前記半導体素子12の平面寸法よりも大なる寸法をもって形成している。上述の如く、半導体素子12をASIC素子とした場合、当該ASIC素子の外形寸法が13.72mm×13.72mmであるのに対し、凹部14の開口寸法を20.5mm×20.5mmとしている。   In the present embodiment, the planar dimension of the recess 14 is larger than the planar dimension of the semiconductor element 12. As described above, when the semiconductor element 12 is an ASIC element, the outer dimension of the ASIC element is 13.72 mm × 13.72 mm, whereas the opening size of the recess 14 is 20.5 mm × 20.5 mm.

かかる凹部14内に搭載される複数個の容量素子15は、図14に示されるように、接続される半導体素子により近接するよう、その配置が選択される。即ち、半導体素子12に接続される容量素子15Aは、当該半導体素子12の直下に位置して配置され、一方記憶素子13に対応する容量素子15Bは、容量素子15Aの周囲即ち当該凹部14の開口周縁部の近傍に配設される。容量素子15Aの個数は、半導体素子12の有する機能ブロックの数に対応してその数が決定され、一方容量素子15Bは搭載される記憶素子13の個数に対応して決定される。   As shown in FIG. 14, the arrangement of the plurality of capacitive elements 15 mounted in the recess 14 is selected so as to be closer to the semiconductor element to be connected. In other words, the capacitive element 15A connected to the semiconductor element 12 is disposed directly below the semiconductor element 12, while the capacitive element 15B corresponding to the storage element 13 is around the capacitive element 15A, that is, the opening of the concave portion 14. It is arrange | positioned in the vicinity of a peripheral part. The number of capacitive elements 15A is determined according to the number of functional blocks included in the semiconductor element 12, while the capacitive element 15B is determined according to the number of storage elements 13 to be mounted.

容量素子15Aは、当該凹部14内にあって且つ半導体素子12の直下に位置することにより、当該半導体素子12との間の距離が小とされ、一方容量素子15Bも当該凹部14内にあって且つ凹部14の開口周縁部に近接して配置されることにより、対応する記憶素子13との間の距離がより小とされている。   The capacitive element 15A is located in the recess 14 and immediately below the semiconductor element 12, thereby reducing the distance from the semiconductor element 12, while the capacitive element 15B is also in the recess 14. Moreover, the distance between the corresponding memory element 13 is made smaller by being arranged close to the opening peripheral edge of the recess 14.

基板11の厚さに対し、凹部14の深さをより深くすれば、半導体素子12或いは記憶素子13と、容量素子15との間の距離を減じることはできるが、容量素子の高さ(厚さ)、基板11の機械的強度、並びに配線間容量などを考慮して当該凹部14の深さは決定される。かかる凹部14の深さを、収容される容量素子15の高さ(厚さ)よりも大とすることにより、当該容量素子15は基板11の他方の主面(裏面)より突出しない。従って、当該基板11の他方の主面に配設される外部接続端子16の高さを選択する際にも制限を生ぜず、当該外部接続端子16をハンダボールにより構成する際、その寸法(高さ・径)及び配置するピッチの選択に影響を与えない。   If the depth of the recess 14 is made deeper than the thickness of the substrate 11, the distance between the semiconductor element 12 or the memory element 13 and the capacitor element 15 can be reduced, but the height (thickness of the capacitor element) The depth of the concave portion 14 is determined in consideration of the mechanical strength of the substrate 11 and the capacitance between wirings. By making the depth of the concave portion 14 greater than the height (thickness) of the capacitive element 15 to be accommodated, the capacitive element 15 does not protrude from the other main surface (back surface) of the substrate 11. Accordingly, there is no restriction when selecting the height of the external connection terminal 16 disposed on the other main surface of the substrate 11, and when the external connection terminal 16 is composed of a solder ball, its dimensions (high Does not affect the selection of the pitch and the arrangement pitch.

次に、本発明の第2の実施形態による半導体装置について説明する。   Next, a semiconductor device according to a second embodiment of the present invention will be described.

本発明の第2実施形態による半導体装置は、第1実施態様に於ける半導体装置10と同様に、記憶素子13を星型接続により接続するものであるが、半導体素子12に於ける記憶素子接続用端子が4個であって、かかる4個の端子それぞれに記憶素子13を4個接続して構成される。即ち、記憶素子13は計16個が適用され、また当該記憶素子接続用端子は、半導体素子12の4辺それぞれの近傍に配設される。   The semiconductor device according to the second embodiment of the present invention connects the memory elements 13 by star connection as in the semiconductor device 10 of the first embodiment, but the memory element connection in the semiconductor element 12. There are four terminals, and four storage elements 13 are connected to each of the four terminals. That is, a total of 16 memory elements 13 are applied, and the memory element connection terminals are arranged in the vicinity of each of the four sides of the semiconductor element 12.

なお、本実施形態による半導体装置の断面構造は、前記図4に示した断面構造と同様の構成となるため図示することを省略する。   Note that the cross-sectional structure of the semiconductor device according to the present embodiment is the same as the cross-sectional structure shown in FIG.

図15は、16個の記憶素子13を配置する際の領域の構成を示す。基板11上の領域は、前記第1の実施形態と同様に、半導体素子12の周囲に於いて4つの領域51〜54に分割され、各領域内にそれぞれ4個の記憶素子13が配置される。すなわち本実施形態にあっては、n=2であり、2=4個のメモリ素子が各領域に配置され、半導体装置全体の記憶素子13の数は、4×2=16個となっている。 FIG. 15 shows a configuration of a region when 16 memory elements 13 are arranged. Similar to the first embodiment, the region on the substrate 11 is divided into four regions 51 to 54 around the semiconductor element 12, and four storage elements 13 are arranged in each region. . That is, in this embodiment, n = 2, 2 2 = 4 memory elements are arranged in each region, and the number of memory elements 13 in the entire semiconductor device is 4 × 2 2 = 16. ing.

本実施形態にあっては、各領域内の4個の記憶素子13は、当該4個の記憶素子13が星型接続されて一つのモジュールとされている。当該モジュールは半導体素子12に設けられた制御端子に接続されて、一つのユニットを構成している。当該制御端子は半導体素子12に於ける機能ブロックに対応して設けられている。従って、本実施態様にあっては、機能プロックとこれに対応する記憶素子とからなるユニットが4個形成されている。これらのユニットとは個別に動作するが、勿論複数のユニットが協働する場合もある。   In the present embodiment, the four storage elements 13 in each region are made into a single module by connecting the four storage elements 13 in a star shape. The module is connected to a control terminal provided in the semiconductor element 12 to constitute one unit. The control terminal is provided corresponding to the functional block in the semiconductor element 12. Therefore, in this embodiment, four units each including a function block and a storage element corresponding to the function block are formed. Although these units operate independently, of course, a plurality of units may cooperate.

図16は、本実施形態における配線接続構成を模式的に示す。領域51に配設された4個の記憶素子13(b)〜(e)は、星型接続により半導体素子12の一つの端子に対して等長配線をもって接続されている。他の3つの領域52〜54においても同様に4個の記憶素子13は半導体素子12の対応する端子に対して等長配線をもって接続される。   FIG. 16 schematically shows a wiring connection configuration in the present embodiment. The four memory elements 13 (b) to (e) arranged in the region 51 are connected to one terminal of the semiconductor element 12 with a uniform wiring by a star connection. Similarly, in the other three regions 52 to 54, the four memory elements 13 are connected to corresponding terminals of the semiconductor element 12 through equal-length wiring.

図16に示される接続構成にあっては、半導体素子12内の第一の機能ブロックと記憶素子13の(b)〜(e)からなるユニットが一つの単位で動作し、また半導体素子12内の第二の機能ブロックと記憶素子13の(f)〜(i)からなるユニットとが一つの単位で動作する。また、半導体素子12内の第三の機能ブロックと記憶素子13の(j)〜(m)からなるユニットが一つの単位で動作し、更に半導体素子12内の第四の機能ブロックと記憶素子13の(n)〜(q)からなるユニットとが一つの単位で動作する。4個のユニットは、それぞれ個別に動作するが、勿論複数のユニットが協働する場合もある。なお、各領域51〜54を、図15に示すように半導体素子12を中心に時計回り方向に延在させる構成に限らず、図17に示すように反時計回り方向に延在させることとしてもよい。   In the connection configuration shown in FIG. 16, the unit composed of (b) to (e) of the first functional block in the semiconductor element 12 and the memory element 13 operates as one unit. The second functional block and the unit composed of (f) to (i) of the storage element 13 operate as one unit. A unit composed of the third functional block in the semiconductor element 12 and the storage elements 13 (j) to (m) operates as one unit, and further, a fourth functional block in the semiconductor element 12 and the storage element 13. The units consisting of (n) to (q) of the above operate in one unit. Each of the four units operates individually, but of course, a plurality of units may cooperate. Each region 51 to 54 is not limited to the configuration extending in the clockwise direction around the semiconductor element 12 as shown in FIG. 15, but may be extended in the counterclockwise direction as shown in FIG. Good.

このように、一つの基板11上に一つの半導体素子12と複数個(16個)の記憶素子13とを効率的に配置している。一方、当該半導体素子12と複数個(16個)の記憶素子13とを、星型接続をもって形成される等長配線を介して接続することにより、半導体素子12内に終端抵抗素子を配設する必要を生じない。従って、半導体素子12の大型化を招くことなく、当該半導体素子12を含む機能的なメモリモジュールとして、より小型化されたメモリシステムとしての半導体装置10を提供することができる。これにより、当該半導体装置10が搭載されるマザーボード等の基板における配線の簡略化することができ、また当該基板の層数を削減することができ、電子機器の基板の設計を簡略化してコスト削減を図ることができる。   In this way, one semiconductor element 12 and a plurality (16) of storage elements 13 are efficiently arranged on one substrate 11. On the other hand, by connecting the semiconductor element 12 and a plurality (16) of memory elements 13 via isometric wires formed with a star connection, a termination resistance element is provided in the semiconductor element 12. No need arises. Therefore, the semiconductor device 10 can be provided as a smaller memory system as a functional memory module including the semiconductor element 12 without increasing the size of the semiconductor element 12. Thereby, wiring on a substrate such as a mother board on which the semiconductor device 10 is mounted can be simplified, the number of layers of the substrate can be reduced, and the design of the substrate of the electronic device can be simplified to reduce cost. Can be achieved.

また、ロジック素子としての半導体素子12と記憶素子13との間の電気的接続は、基板11内の配線により行われるため、両者の間の配線長は非常に短く、半導体素子11から記憶素子13へのデータの書き込み、或いは読み出しに要するアクセス時間が大幅に短縮される。したがって、高速データ転送が可能となり、処理速度が向上してスループットが大幅に向上する。   In addition, since the electrical connection between the semiconductor element 12 as the logic element and the memory element 13 is performed by wiring in the substrate 11, the wiring length between the two is very short. The access time required for writing or reading data to or from the memory is greatly reduced. Therefore, high-speed data transfer is possible, the processing speed is improved, and the throughput is greatly improved.

なお、本実施形態においても、基板11の他方の周面(裏側)に凹部14を形成し、半導体素子12と記憶素子13の各々に必要なコンデンサ素子15A,15Bを凹部14内に配置する。   Also in this embodiment, the concave portion 14 is formed on the other peripheral surface (back side) of the substrate 11, and the capacitor elements 15 </ b> A and 15 </ b> B necessary for the semiconductor element 12 and the memory element 13 are disposed in the concave portion 14.

また、図15及び図17に示す例では、一つの領域内に4個の記憶素子13を並べて配置したが、互いに対となる2個の記憶素子13を積層して配置することもできる。   In the example shown in FIGS. 15 and 17, four memory elements 13 are arranged side by side in one area, but two memory elements 13 that are paired with each other can be stacked.

図18は2個の記憶素子13を積層して配置してなる半導体装置を示す。13Aはかかる半導体素子13の積層体を示す。図18において、前記図4に示す構成部品と同等な部品には同じ符号を付し、その説明は省略する。   FIG. 18 shows a semiconductor device in which two memory elements 13 are stacked. 13A shows a stacked body of such semiconductor elements 13. 18, parts that are the same as the parts shown in FIG. 4 are given the same reference numerals, and descriptions thereof will be omitted.

各領域51〜54において、互いに対になる記憶素子13は積層されるため、図19或いは図20に示すように、例えば一つの領域51に於いて、2個の記憶素子13の積層体13Aを、2個並べて搭載した構成となる。なお積層した2個の記憶素子13には、分岐点から等長配線されて接続された共通の端子が設けられている。   Since the memory elements 13 that are paired with each other in each of the areas 51 to 54 are stacked, as shown in FIG. 19 or FIG. 20, for example, in one area 51, the stacked body 13A of the two memory elements 13 is formed. Two are arranged side by side. The two memory elements 13 that are stacked are provided with a common terminal that is connected with an equal length from the branch point.

尚、前記図15〜図17、図19,図20に示す実施態様にあっては、基板11の一方の主面上に於ける四つの領域51〜54には、それぞれ4個の記憶素子が配置され、これを一モジュールとして半導体素子12の機能ブロックの一つに接続しているが、図21並びに図22に示されるように、二つのモジュール即ち8個の容量素子を等長配線により接続してこれを半導体素子12の機能ブロックに接続することも勿論かのである。かかる構成によれば、一つの機能ブロックが扱うことのできる記憶素子の数、従って記憶容量が倍増し、当該機能プロックの処理速度が大きく向上して、スループットを大幅に向上することができる。   In the embodiment shown in FIGS. 15 to 17, 19, and 20, four storage elements are respectively provided in the four regions 51 to 54 on one main surface of the substrate 11. Are arranged and connected as one module to one of the functional blocks of the semiconductor element 12, but as shown in FIGS. 21 and 22, two modules, that is, eight capacitive elements are connected by equal-length wiring. Of course, this is connected to the functional block of the semiconductor element 12. According to this configuration, the number of storage elements that can be handled by one functional block, and hence the storage capacity, is doubled, the processing speed of the functional block is greatly improved, and the throughput can be greatly improved.

このように本発明の実施形態において、記憶素子13全てを等長配線とすることができるのは、基板11の一方の主面に搭載された半導体素子12の周囲において、当該半導体素子12の各辺に平行に延在する4つの領域を設定し、各領域にそれぞれ偶数個(又は2個)の記憶素子13を配置するという構成としたことによる。 As described above, in the embodiment of the present invention, all the memory elements 13 can be made to have equal length wiring because each of the semiconductor elements 12 is arranged around the semiconductor element 12 mounted on one main surface of the substrate 11. This is because four regions extending in parallel to the sides are set, and an even number (or 2n ) of storage elements 13 are arranged in each region.

これにより、各領域内に於いて記憶素子13の対を構成し、対の記憶素子13の間に配線を形成することで、記憶素子13のコマンド端子及びアドレス端子を等長配線で半導体素子12の端子に接続することができ、終端抵抗素子を省略して半導体素子12を小型化することができる。   Thus, a pair of the storage elements 13 is formed in each region, and wiring is formed between the pair of storage elements 13, so that the command terminal and the address terminal of the storage element 13 are connected to the semiconductor element 12 with equal length wiring. The semiconductor element 12 can be reduced in size by omitting the terminal resistance element.

さらに、半導体素子12と記憶素子13の各々に必要な容量素子15A,15Bを基板11の裏側に形成した凹部14に収容して配置したため、基板11の表面側に容量素子13を搭載する必要がなくなり、基板11の表面の全領域を半導体素子12及び記憶素子13の搭載のために有効に利用することができる。従って、基板11の平面形状寸法、すなわち半導体装置の外形寸法をより小型化することができる。   Further, since the capacitor elements 15A and 15B necessary for each of the semiconductor element 12 and the memory element 13 are accommodated and arranged in the recess 14 formed on the back side of the substrate 11, it is necessary to mount the capacitor element 13 on the surface side of the substrate 11. Thus, the entire area of the surface of the substrate 11 can be effectively used for mounting the semiconductor element 12 and the memory element 13. Therefore, the planar shape dimension of the substrate 11, that is, the outer dimension of the semiconductor device can be further reduced.

また、半導体素子12は基板11に対してフリップチップ実装されるため、当該半導体素子12の背面に放熱板17を取り付けることにより当該半導体素子11に於ける発熱を効率的に放出することができる。   Further, since the semiconductor element 12 is flip-chip mounted on the substrate 11, the heat generation in the semiconductor element 11 can be efficiently released by attaching the heat radiating plate 17 to the back surface of the semiconductor element 12.

更に、前記半導体素子12、記憶素子13を基板11にフリップチップ実装する際のハンダ材、ならびにハンダボール16用はんだ材として、所謂鉛フリーハンダを適用することに何ら問題は無い。   Further, there is no problem in applying so-called lead-free solder as a solder material when the semiconductor element 12 and the memory element 13 are flip-chip mounted on the substrate 11 and a solder material for the solder ball 16.

以上の如く、本明細書は以下の発明を開示する。   As described above, the present specification discloses the following invention.

(付記1)
基板と、
前記基板の一方の主面に搭載された第一の半導体素子と、
前記基板の一方の主面にあって、前記第一の半導体素子の周囲に搭載された複数個の記憶素子と、
前記基板に配設され、前記第一の半導体素子と前記記憶素子とを電気的に接続する配線とを具備し、
前記第一の半導体素子の周囲に於いて、当該第一の半導体素子の外周辺に平行して設定された仮想領域のそれぞれに、前記記憶素子が2のn乗個(nは1以上の自然数)を単位として配設されてなることを特徴とする半導体装置。
(Appendix 1)
A substrate,
A first semiconductor element mounted on one main surface of the substrate;
A plurality of storage elements mounted on the periphery of the first semiconductor element on one main surface of the substrate;
A wiring disposed on the substrate and electrically connecting the first semiconductor element and the memory element;
Around the first semiconductor element, in each of the virtual regions set in parallel to the outer periphery of the first semiconductor element, the number of storage elements is 2 n (n is a natural number of 1 or more). A semiconductor device characterized by being arranged in units.

(付記2)
付記1記載の半導体装置であって、
前記仮想領域のそれぞれに配設された記憶素子のアドレス端子と前記第一の半導体素子のアドレス制御端子とが互いに等長の配線により接続されてなることを特徴とする半導体装置。
(Appendix 2)
A semiconductor device according to appendix 1, wherein
2. A semiconductor device comprising: an address terminal of a memory element disposed in each of the virtual regions and an address control terminal of the first semiconductor element connected to each other by an equal length wiring.

(付記3)
付記1記載の半導体装置であって、
前記仮想領域のそれぞれに配設された記憶素子のコマンド入力端子と前記第一の半導体素子のコマンド出力端子とが互いに等長の配線により接続されてなることを特徴とする半導体装置。
(Appendix 3)
A semiconductor device according to appendix 1, wherein
A semiconductor device comprising: a command input terminal of a memory element disposed in each of the virtual regions; and a command output terminal of the first semiconductor element connected to each other by an equal length wiring.

(付記4)
付記1乃至3記載の半導体装置であって、
前記記憶素子は、アドレス入力端子、コマンド入力端子が、前記第一の半導体素子から遠い位置に置かれて配設されてなることを特徴とする半導体装置。
(Appendix 4)
The semiconductor device according to appendices 1 to 3,
The semiconductor device is characterized in that an address input terminal and a command input terminal are disposed at a position far from the first semiconductor element.

(付記5)
付記1記載の半導体装置であって、
一つの仮想領域内に配設された2のn乗個の記憶素子は、前記第一の半導体素子との間を、互いに等長の配線により接続されてなることを特徴とする半導体装置。
(Appendix 5)
A semiconductor device according to appendix 1, wherein
2. A semiconductor device characterized in that 2 n power storage elements arranged in one virtual region are connected to each other by the same length wiring with the first semiconductor element.

(付記6)
付記1記載の半導体装置であって、
異なる仮想領域に配設された記憶素子は、前記第一の半導体素子との間を、互いに等長の配線により接続されてなることを特徴とする半導体装置。
(Appendix 6)
A semiconductor device according to appendix 1, wherein
Memory devices arranged in different virtual regions are connected to each other by the same length wiring between the first semiconductor elements.

(付記7)
付記1記載の半導体装置であって、
単位となる2のn乗個の記憶素子間に於いて対応するアドレス端子のそれぞれと、前記第一の半導体素子のアドレス制御端子との間が、互いに等長の配線により接続されてなる
ことを特徴とする半導体装置。
(Appendix 7)
A semiconductor device according to appendix 1, wherein
Each of the corresponding address terminals between 2 n memory elements as a unit and the address control terminal of the first semiconductor element are connected to each other by an equal length wiring. A featured semiconductor device.

(付記8)
付記1記載の半導体装置であって、
単位となる2のn乗個の記憶素子間に於いて対応するコマンド入力端子のそれぞれと、前記第一の半導体素子のコマンド出力端子との間が、互いに等長の配線により接続されてなることを特徴とする半導体装置。
(Appendix 8)
A semiconductor device according to appendix 1, wherein
Each of the corresponding command input terminals between the 2 n memory elements as a unit and the command output terminal of the first semiconductor element are connected to each other by equal length wires. A semiconductor device characterized by the above.

(付記9)
付記1記載の半導体装置であって、
異なる仮想領域に配設された記憶素子間に於いて対応するアドレス端子のそれぞれと、前記第一の半導体素子のアドレス制御端子との間が、互いに等長の配線により接続されてなることを特徴とする半導体装置。
(Appendix 9)
A semiconductor device according to appendix 1, wherein
Each of the corresponding address terminals between the storage elements arranged in different virtual areas and the address control terminal of the first semiconductor element are connected to each other by an equal length wiring. A semiconductor device.

(付記10)
付記1記載の半導体装置であって、
異なる仮想領域に配設された記憶素子間に於いて対応するコマンド入力端子のそれぞれと、前記第一の半導体素子のコマンド出力端子との間が、互いに等長の配線により接続されてなることを特徴とする半導体装置。
(Appendix 10)
A semiconductor device according to appendix 1, wherein
Each of the corresponding command input terminals between the memory elements arranged in different virtual areas and the command output terminal of the first semiconductor element are connected to each other by an equal length wiring. A featured semiconductor device.

(付記11)
基板と、
前記基板の一方の主面に搭載された第一の半導体素子と、
前記基板の一方の主面にあって、前記第一の半導体素子の周囲に搭載された複数個の記憶素子と、
前記基板に配設され、前記第一の半導体素子と前記記憶素子とを電気的に接続する配線とを具備し、
前記基板の他方の主面にあって、前記第一の半導体素子に対応する領域に凹部が配設され、
当該凹部の中央部には前記第一の半導体素子に電気的に接続された複数の第一の容量素子が配設され、
当該第一の容量素子の周囲には前記記憶素子に電気的に接続された複数の第二の容量素子が配設されてなることを特徴とする半導体装置。
(Appendix 11)
A substrate,
A first semiconductor element mounted on one main surface of the substrate;
A plurality of memory elements mounted on the periphery of the first semiconductor element on one main surface of the substrate;
A wiring disposed on the substrate and electrically connecting the first semiconductor element and the memory element;
In the other main surface of the substrate, a recess is disposed in a region corresponding to the first semiconductor element,
A plurality of first capacitive elements that are electrically connected to the first semiconductor element are disposed in the central portion of the recess,
A semiconductor device, wherein a plurality of second capacitor elements electrically connected to the memory element are disposed around the first capacitor element.

従来の半導体装置の一例を示す平面図である。It is a top view which shows an example of the conventional semiconductor device. 図1のII−II線に沿った断面図である。It is sectional drawing along the II-II line of FIG. 本発明の第1の実施形態に於いての、基板上における半導体素子及び記憶素子を配置する領域を示す図である。It is a figure which shows the area | region which arrange | positions the semiconductor element and memory element on a board | substrate in the 1st Embodiment of this invention. 本発明の第1の実施形態による半導体装置の断面図である。1 is a cross-sectional view of a semiconductor device according to a first embodiment of the present invention. 図3における半導体素子と記憶素子との接続構成を示す図である。It is a figure which shows the connection structure of the semiconductor element and memory element in FIG. 基板上における半導体素子及び記憶素子を配置する領域を示す図である。It is a figure which shows the area | region which arrange | positions the semiconductor element and memory element on a board | substrate. DRAMの端子配列を示す図である。It is a figure which shows the terminal arrangement | sequence of DRAM. アドレス入力端子及びコマンド入力端子に関する配線を示す図である。It is a figure which shows the wiring regarding an address input terminal and a command input terminal. アドレス入力端子及びコマンド入力端子に関する配線トポロジーを示す図である。It is a figure which shows the wiring topology regarding an address input terminal and a command input terminal. データ入出力端子、差動データ・ストローブ端子、書き込みデータ・マスク端子に関する配線を示す図である。It is a figure which shows the wiring regarding a data input / output terminal, a differential data strobe terminal, and a write data mask terminal. データ入出力端子、差動データ・ストローブ端子、書き込みデータ・マスク端子に関する配線トポロジーを示す図である。It is a figure which shows the wiring topology regarding a data input / output terminal, a differential data strobe terminal, and a write data mask terminal. 差動クロック入力端子に関する配線を示す図である。It is a figure which shows the wiring regarding a differential clock input terminal. 差動クロック入力端子に関する配線トポロジーを示す図である。It is a figure which shows the wiring topology regarding a differential clock input terminal. 図3に示す半導体装置の裏面を示す平面図である。It is a top view which shows the back surface of the semiconductor device shown in FIG. 本発明の第2の実施形態による半導体装置において、16個の記憶素子を配置するための領域を示す図である。It is a figure which shows the area | region for arrange | positioning 16 memory elements in the semiconductor device by the 2nd Embodiment of this invention. 図15に示す半導体素子と記憶素子との配線構成を示す模式図である。FIG. 16 is a schematic diagram illustrating a wiring configuration between the semiconductor element and the memory element illustrated in FIG. 15. 本発明の第2の実施形態による半導体装置において、16個の記憶素子を配置するための領域を示す図である。It is a figure which shows the area | region for arrange | positioning 16 memory elements in the semiconductor device by the 2nd Embodiment of this invention. 積層した記憶素子を有する半導体装置の断面図である。It is sectional drawing of the semiconductor device which has the memory | storage element laminated | stacked. 図18に示す半導体装置において半導体素子と記憶素子を配置する領域を示す図である。FIG. 19 is a diagram showing a region where semiconductor elements and memory elements are arranged in the semiconductor device shown in FIG. 18. 図18に示す半導体装置において半導体素子と記憶素子を配置する領域を示す図である。FIG. 19 is a diagram showing a region where semiconductor elements and memory elements are arranged in the semiconductor device shown in FIG. 18. 本発明の第2の実施形態による半導体装置において、16個の記憶素子の異なる接続構成を、その配置と共に示す図である。In the semiconductor device by the 2nd Embodiment of this invention, it is a figure which shows the different connection structure of 16 memory elements with the arrangement | positioning. 図21に示す半導体装置において半導体素子と記憶素子との配線構成を示す模式図である。FIG. 22 is a schematic diagram showing a wiring configuration of a semiconductor element and a memory element in the semiconductor device shown in FIG. 21.

符号の説明Explanation of symbols

1 半導体素子
2 領域
3 容量素子
4 ヒートスプレッダ
5 ハンダボール
10 半導体装置
11 基板
12 半導体素子
12−1 第1の辺
12−2 第2の辺
12−3 第3の辺
12−4 第4の辺
13 記憶素子
13A 記憶素子13の積層体
14 凹部
15A,15B 容量素子
16 ハンダボール
17 放熱板
18−1,18−2,18−3,18−4 配線
51,52,53,54 基板11上の領域
DESCRIPTION OF SYMBOLS 1 Semiconductor element 2 Area | region 3 Capacitance element 4 Heat spreader 5 Solder ball 10 Semiconductor device 11 Board | substrate 12 Semiconductor element 12-1 1st edge | side 12-2 2nd edge | side 12-3 3rd edge | side 12-4 4th edge | side 13 Memory element 13A Stack of memory element 13 14 Recess 15A, 15B Capacitor 16 Solder ball 17 Heat sink 18-1, 18-2, 18-3, 18-4 Wiring 51, 52, 53, 54 Area on substrate 11

Claims (5)

基板と、
前記基板の一方の主面に搭載された第一の半導体素子と、
前記基板の一方の主面にあって、前記第一の半導体素子の周囲に搭載された複数個の記憶素子と、
前記基板に配設され、前記第一の半導体素子と前記記憶素子とを電気的に接続する配線とを具備し、
前記第一の半導体素子の周囲に於いて、当該第一の半導体素子の外周辺に平行して設定された仮想領域のそれぞれに、前記記憶素子が2のn乗個(nは1以上の自然数)を単位として配設されてなることを特徴とする半導体装置。
A substrate,
A first semiconductor element mounted on one main surface of the substrate;
A plurality of memory elements mounted on the periphery of the first semiconductor element on one main surface of the substrate;
A wiring disposed on the substrate and electrically connecting the first semiconductor element and the memory element;
Around the first semiconductor element, in each of the virtual regions set in parallel to the outer periphery of the first semiconductor element, the number of storage elements is 2 n (n is a natural number of 1 or more). A semiconductor device characterized by being arranged in units.
請求項1記載の半導体装置であって、
前記仮想領域のそれぞれに配設された記憶素子のアドレス端子と前記第一の半導体素子のアドレス制御端子とが互いに等長の配線により接続されてなることを特徴とする半導体装置。
The semiconductor device according to claim 1,
2. A semiconductor device comprising: an address terminal of a memory element disposed in each of the virtual regions and an address control terminal of the first semiconductor element connected to each other by an equal length wiring.
請求項1記載の半導体装置であって、
前記仮想領域のそれぞれに配設された記憶素子のコマンド入力端子と前記第一の半導体素子のコマンド出力端子とが互いに等長の配線により接続されてなることを特徴とする半導体装置。
The semiconductor device according to claim 1,
A semiconductor device comprising: a command input terminal of a memory element disposed in each of the virtual regions; and a command output terminal of the first semiconductor element connected to each other by an equal length wiring.
請求項1乃至3記載の半導体装置であって、
前記記憶素子は、アドレス入力端子、コマンド入力端子が、前記第一の半導体素子から遠い位置に置かれて配設されてなることを特徴とする半導体装置。
The semiconductor device according to claim 1, wherein
The semiconductor device is characterized in that an address input terminal and a command input terminal are disposed at a position far from the first semiconductor element.
基板と、
前記基板の一方の主面に搭載された第一の半導体素子と、
前記基板の一方の主面にあって、前記第一の半導体素子の周囲に搭載された複数個の記憶素子と、
前記基板に配設され、前記第一の半導体素子と前記記憶素子とを電気的に接続する配線とを具備し、
前記基板の他方の主面にあって、前記第一の半導体素子に対応する領域に凹部が配設され、
当該凹部の中央部には前記第一の半導体素子に電気的に接続された複数の第一の容量素子が配設され、
当該第一の容量素子の周囲には前記記憶素子に電気的に接続された複数の第二の容量素子が配設されてなることを特徴とする半導体装置。
A substrate,
A first semiconductor element mounted on one main surface of the substrate;
A plurality of memory elements mounted on the periphery of the first semiconductor element on one main surface of the substrate;
A wiring disposed on the substrate and electrically connecting the first semiconductor element and the memory element;
In the other main surface of the substrate, a recess is disposed in a region corresponding to the first semiconductor element,
A plurality of first capacitive elements that are electrically connected to the first semiconductor element are disposed in the central portion of the recess,
A semiconductor device, wherein a plurality of second capacitor elements electrically connected to the memory element are disposed around the first capacitor element.
JP2005128703A 2005-04-26 2005-04-26 Semiconductor device Active JP4707446B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005128703A JP4707446B2 (en) 2005-04-26 2005-04-26 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005128703A JP4707446B2 (en) 2005-04-26 2005-04-26 Semiconductor device

Publications (2)

Publication Number Publication Date
JP2006310411A true JP2006310411A (en) 2006-11-09
JP4707446B2 JP4707446B2 (en) 2011-06-22

Family

ID=37476988

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005128703A Active JP4707446B2 (en) 2005-04-26 2005-04-26 Semiconductor device

Country Status (1)

Country Link
JP (1) JP4707446B2 (en)

Cited By (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008132001A (en) * 2006-11-27 2008-06-12 Daiman:Kk Control device
JP2008171950A (en) * 2007-01-10 2008-07-24 Nec Electronics Corp Wiring board
JP2008270581A (en) * 2007-04-23 2008-11-06 Hitachi Ltd Semiconductor chip and semiconductor device
JP2009182163A (en) * 2008-01-31 2009-08-13 Elpida Memory Inc Semiconductor module, board, and wiring method
WO2014097916A1 (en) * 2012-12-18 2014-06-26 ピーエスフォー ルクスコ エスエイアールエル Semiconductor device
JP2014521221A (en) * 2011-07-12 2014-08-25 テッセラ,インコーポレイテッド Multi-die package with deskew
JP2014521223A (en) * 2011-07-12 2014-08-25 インヴェンサス・コーポレイション Memory module in the package
US9496243B2 (en) 2011-10-03 2016-11-15 Invensas Corporation Microelectronic assembly with opposing microelectronic packages each having terminals with signal assignments that mirror each other with respect to a central axis
US9515053B2 (en) 2011-10-03 2016-12-06 Invensas Corporation Microelectronic packaging without wirebonds to package substrate having terminals with signal assignments that mirror each other with respect to a central axis
US9530458B2 (en) 2011-10-03 2016-12-27 Invensas Corporation Stub minimization using duplicate sets of signal terminals
US9679876B2 (en) 2011-10-03 2017-06-13 Invensas Corporation Microelectronic package having at least two microelectronic elements that are horizontally spaced apart from each other
US9679613B1 (en) 2016-05-06 2017-06-13 Invensas Corporation TFD I/O partition for high-speed, high-density applications
US9679838B2 (en) 2011-10-03 2017-06-13 Invensas Corporation Stub minimization for assemblies without wirebonds to package substrate
US9691437B2 (en) 2014-09-25 2017-06-27 Invensas Corporation Compact microelectronic assembly having reduced spacing between controller and memory packages
CN107123632A (en) * 2016-02-05 2017-09-01 胡迪群 Electrical bonding film and its manufacture method
US10026467B2 (en) 2015-11-09 2018-07-17 Invensas Corporation High-bandwidth memory application with controlled impedance loading
US10283455B2 (en) 2016-02-05 2019-05-07 Dyi-chung Hu Manufacturing method of package structure having embedded bonding film
JP2020068282A (en) * 2018-10-24 2020-04-30 ルネサスエレクトロニクス株式会社 Semiconductor device

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58166755A (en) * 1982-03-29 1983-10-01 Hitachi Ltd Circuit assembly
JPS61112362A (en) * 1984-11-07 1986-05-30 Hitachi Ltd Semiconductor device
JPH01157115A (en) * 1987-12-14 1989-06-20 Hitachi Ltd Semiconductor integrated circuit device
JPH0424957A (en) * 1990-05-15 1992-01-28 Sharp Corp Manufacture of microcomputer device
JPH05267561A (en) * 1992-03-21 1993-10-15 Ibiden Co Ltd Board for mounting electronic component for high speed processing
JPH11214638A (en) * 1998-01-29 1999-08-06 Mitsubishi Electric Corp Semiconductor memory
JP2001177046A (en) * 1999-12-21 2001-06-29 Hitachi Ltd Semiconductor device and method for manufacturing the same
JP2001203315A (en) * 1999-11-29 2001-07-27 Lucent Technol Inc Cluster packaging of ic chip for multi-chip package
JP2002025250A (en) * 2000-07-03 2002-01-25 Hitachi Ltd Semiconductor storage device
JP2003179199A (en) * 2001-10-02 2003-06-27 Sony Computer Entertainment Inc Semiconductor device, semiconductor package, electronic device, and environment-constructing method for information processing
WO2005091367A1 (en) * 2004-03-19 2005-09-29 Renesas Technology Corp. Electronic circuit, semiconductor device, and mounting board
JP2005340724A (en) * 2004-05-31 2005-12-08 Matsushita Electric Ind Co Ltd Semiconductor integrated circuit

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58166755A (en) * 1982-03-29 1983-10-01 Hitachi Ltd Circuit assembly
JPS61112362A (en) * 1984-11-07 1986-05-30 Hitachi Ltd Semiconductor device
JPH01157115A (en) * 1987-12-14 1989-06-20 Hitachi Ltd Semiconductor integrated circuit device
JPH0424957A (en) * 1990-05-15 1992-01-28 Sharp Corp Manufacture of microcomputer device
JPH05267561A (en) * 1992-03-21 1993-10-15 Ibiden Co Ltd Board for mounting electronic component for high speed processing
JPH11214638A (en) * 1998-01-29 1999-08-06 Mitsubishi Electric Corp Semiconductor memory
JP2001203315A (en) * 1999-11-29 2001-07-27 Lucent Technol Inc Cluster packaging of ic chip for multi-chip package
JP2001177046A (en) * 1999-12-21 2001-06-29 Hitachi Ltd Semiconductor device and method for manufacturing the same
JP2002025250A (en) * 2000-07-03 2002-01-25 Hitachi Ltd Semiconductor storage device
JP2003179199A (en) * 2001-10-02 2003-06-27 Sony Computer Entertainment Inc Semiconductor device, semiconductor package, electronic device, and environment-constructing method for information processing
WO2005091367A1 (en) * 2004-03-19 2005-09-29 Renesas Technology Corp. Electronic circuit, semiconductor device, and mounting board
JP2005340724A (en) * 2004-05-31 2005-12-08 Matsushita Electric Ind Co Ltd Semiconductor integrated circuit

Cited By (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008132001A (en) * 2006-11-27 2008-06-12 Daiman:Kk Control device
JP2008171950A (en) * 2007-01-10 2008-07-24 Nec Electronics Corp Wiring board
JP2008270581A (en) * 2007-04-23 2008-11-06 Hitachi Ltd Semiconductor chip and semiconductor device
JP2009182163A (en) * 2008-01-31 2009-08-13 Elpida Memory Inc Semiconductor module, board, and wiring method
US9508629B2 (en) 2011-07-12 2016-11-29 Invensas Corporation Memory module in a package
JP2014521221A (en) * 2011-07-12 2014-08-25 テッセラ,インコーポレイテッド Multi-die package with deskew
JP2014521223A (en) * 2011-07-12 2014-08-25 インヴェンサス・コーポレイション Memory module in the package
US10032752B2 (en) 2011-10-03 2018-07-24 Invensas Corporation Microelectronic package having stub minimization using symmetrically-positioned duplicate sets of terminals for wirebond assemblies without windows
US9515053B2 (en) 2011-10-03 2016-12-06 Invensas Corporation Microelectronic packaging without wirebonds to package substrate having terminals with signal assignments that mirror each other with respect to a central axis
US9530458B2 (en) 2011-10-03 2016-12-27 Invensas Corporation Stub minimization using duplicate sets of signal terminals
US9679876B2 (en) 2011-10-03 2017-06-13 Invensas Corporation Microelectronic package having at least two microelectronic elements that are horizontally spaced apart from each other
US9496243B2 (en) 2011-10-03 2016-11-15 Invensas Corporation Microelectronic assembly with opposing microelectronic packages each having terminals with signal assignments that mirror each other with respect to a central axis
US9679838B2 (en) 2011-10-03 2017-06-13 Invensas Corporation Stub minimization for assemblies without wirebonds to package substrate
US10643977B2 (en) 2011-10-03 2020-05-05 Invensas Corporation Microelectronic package having stub minimization using symmetrically-positioned duplicate sets of terminals for wirebond assemblies without windows
US10090280B2 (en) 2011-10-03 2018-10-02 Invensas Corporation Microelectronic package including microelectronic elements having stub minimization for wirebond assemblies without windows
US10692842B2 (en) 2011-10-03 2020-06-23 Invensas Corporation Microelectronic package including microelectronic elements having stub minimization for wirebond assemblies without windows
WO2014097916A1 (en) * 2012-12-18 2014-06-26 ピーエスフォー ルクスコ エスエイアールエル Semiconductor device
US9691437B2 (en) 2014-09-25 2017-06-27 Invensas Corporation Compact microelectronic assembly having reduced spacing between controller and memory packages
US10026467B2 (en) 2015-11-09 2018-07-17 Invensas Corporation High-bandwidth memory application with controlled impedance loading
CN107123632A (en) * 2016-02-05 2017-09-01 胡迪群 Electrical bonding film and its manufacture method
US10283455B2 (en) 2016-02-05 2019-05-07 Dyi-chung Hu Manufacturing method of package structure having embedded bonding film
US9679613B1 (en) 2016-05-06 2017-06-13 Invensas Corporation TFD I/O partition for high-speed, high-density applications
US9928883B2 (en) 2016-05-06 2018-03-27 Invensas Corporation TFD I/O partition for high-speed, high-density applications
JP2020068282A (en) * 2018-10-24 2020-04-30 ルネサスエレクトロニクス株式会社 Semiconductor device
JP7061949B2 (en) 2018-10-24 2022-05-02 ルネサスエレクトロニクス株式会社 Semiconductor device

Also Published As

Publication number Publication date
JP4707446B2 (en) 2011-06-22

Similar Documents

Publication Publication Date Title
JP4707446B2 (en) Semiconductor device
JP5947904B2 (en) Stub minimization for multi-die wirebond assemblies with orthogonal windows
US10032752B2 (en) Microelectronic package having stub minimization using symmetrically-positioned duplicate sets of terminals for wirebond assemblies without windows
JP5887417B2 (en) Stub minimization for multi-die wire bond assemblies with orthogonal windows
US9466561B2 (en) Packaged semiconductor device for high performance memory and logic
JP6200236B2 (en) Electronic equipment
US9368477B2 (en) Co-support circuit panel and microelectronic packages
US9123554B2 (en) Semiconductor device
JP2008251917A (en) Semiconductor device
TWI534984B (en) Co-support for xfd packaging
EP2764547B1 (en) Memory module with mirrored pin layout
US10804243B2 (en) Dual-sided memory module with channels aligned in opposition
US8908450B1 (en) Double capacity computer memory device
US9472539B2 (en) Semiconductor chip and a semiconductor package having a package on package (POP) structure including the semiconductor chip
US20030067082A1 (en) Apparatus and methods for stacking integrated circuit devices with interconnected stacking structure
US9226398B1 (en) Printed circuit board and package substrate having additional conductive pathway space
JP6185995B2 (en) Common support system and microelectronic assembly
JP2010123203A (en) Semiconductor device and module device
JPH10256474A (en) Large-capacitor memory
JPH10284681A (en) Memory module

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080212

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20080729

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090918

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091124

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100122

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100302

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100430

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110215

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110315

R150 Certificate of patent or registration of utility model

Ref document number: 4707446

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350