JP2006032773A - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP2006032773A JP2006032773A JP2004211595A JP2004211595A JP2006032773A JP 2006032773 A JP2006032773 A JP 2006032773A JP 2004211595 A JP2004211595 A JP 2004211595A JP 2004211595 A JP2004211595 A JP 2004211595A JP 2006032773 A JP2006032773 A JP 2006032773A
- Authority
- JP
- Japan
- Prior art keywords
- lead
- island
- semiconductor element
- heat sink
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
Landscapes
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
Abstract
【解決手段】 板状のアイランド11と、アイランド11上に搭載された半導体素子30と、アイランド11の周囲に位置するリード端子12と、半導体素子30の上面とリード端子12とを電気的に接続するボンディングワイヤ40と、これらを封止するモールド樹脂50とを備える半導体装置100において、アイランド11およびリード端子12がその下面側にてモールド樹脂50から露出しており、半導体素子30の上には、金属製板状のヒートシンクフレーム20が半導体素子30とはモールド樹脂50を介して離間して配置されており、アイランド11の吊りリード13とヒートシンクフレーム20の取付リード21とは、互いに近づくように配置されている。
【選択図】 図3
Description
次に、本実施形態の種々の変形例を示しておく。
なお、上記実施形態では、リード端子12は、比較的長いリード端子12と比較的短いリード端子12とが、交互に設けられることにより、アイランド11に近いリード端子12と遠いリード端子12とが2列に配置された形態となっていたが、リード端子12は同じ長さのものとして1列に配置された形態のものであってもよい。
20…ヒートシンクフレーム、21…取付リード、30…半導体素子、
40…ボンディングワイヤ、50…モールド樹脂。
Claims (3)
- 板状のアイランド(11)と、
前記アイランド(11)上に搭載された半導体素子(30)と、
前記アイランド(11)の周囲に位置するリード端子(12)と、
前記半導体素子(30)の上面と前記リード端子(12)とを電気的に接続するボンディングワイヤ(40)と、
前記アイランド(11)、前記リード端子(12)、前記半導体素子(30)および前記ボンディングワイヤ(40)を封止するモールド樹脂(50)とを備える半導体装置において、
前記アイランド(11)および前記リード端子(12)がその下面側にて前記モールド樹脂(50)から露出しており、
前記アイランド(11)には、その端面から突出する吊りリード(13)が連結されており、
前記半導体素子(30)の上には、金属製板状のヒートシンクフレーム(20)が前記半導体素子(30)とは前記モールド樹脂(50)を介して離間して配置されており、
前記ヒートシンクフレーム(20)には、その端面から突出する取付リード(21)が連結されており、
前記吊りリード(13)と前記取付リード(21)とは、互いに近づくように配置されていることを特徴とする半導体装置。 - 前記吊りリード(13)と前記取付リード(21)とは、互いに接触して配置されていることを特徴とする請求項1に記載の半導体装置。
- 前記ヒートシンクフレーム(20)の上面は、前記モールド樹脂(50)から露出していることを特徴とする請求項1または2に記載の半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004211595A JP2006032773A (ja) | 2004-07-20 | 2004-07-20 | 半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004211595A JP2006032773A (ja) | 2004-07-20 | 2004-07-20 | 半導体装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2006032773A true JP2006032773A (ja) | 2006-02-02 |
Family
ID=35898731
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004211595A Pending JP2006032773A (ja) | 2004-07-20 | 2004-07-20 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2006032773A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014020783A1 (ja) * | 2012-07-30 | 2014-02-06 | パナソニック株式会社 | 放熱構造を備えた半導体装置 |
JP2015138881A (ja) * | 2014-01-22 | 2015-07-30 | 古河電気工業株式会社 | 基板および基板の製造方法 |
JP2017174951A (ja) * | 2016-03-23 | 2017-09-28 | ローム株式会社 | 半導体装置 |
-
2004
- 2004-07-20 JP JP2004211595A patent/JP2006032773A/ja active Pending
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014020783A1 (ja) * | 2012-07-30 | 2014-02-06 | パナソニック株式会社 | 放熱構造を備えた半導体装置 |
US9219021B2 (en) | 2012-07-30 | 2015-12-22 | Panasonic Corporation | Semiconductor device including heat dissipating structure |
JPWO2014020783A1 (ja) * | 2012-07-30 | 2016-07-21 | パナソニック株式会社 | 放熱構造を備えた半導体装置 |
JP2015138881A (ja) * | 2014-01-22 | 2015-07-30 | 古河電気工業株式会社 | 基板および基板の製造方法 |
JP2017174951A (ja) * | 2016-03-23 | 2017-09-28 | ローム株式会社 | 半導体装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8492882B2 (en) | Semiconductor device and method of manufacturing same | |
KR20060121823A (ko) | 가역 리드리스 패키지, 및 이를 제조 및 사용하기 위한방법 | |
JP2005191240A (ja) | 半導体装置及びその製造方法 | |
JP2010524260A (ja) | 光カプラ・パッケージ | |
JPH11330313A (ja) | 半導体装置の製造方法及びその構造、該方法に用いるリードフレーム | |
JP2013508974A (ja) | 向上した接地ボンド信頼性を有するリードフレーム・パッケージ | |
JP3470111B2 (ja) | 樹脂封止型半導体装置の製造方法 | |
JP3072291B1 (ja) | リ―ドフレ―ムとそれを用いた樹脂封止型半導体装置およびその製造方法 | |
JP4307362B2 (ja) | 半導体装置、リードフレーム及びリードフレームの製造方法 | |
US20080073763A1 (en) | Semiconductor device and method of manufacturing the same | |
JP4635471B2 (ja) | 半導体装置及びその製造方法、半導体装置の実装構造並びにリードフレーム | |
JP2018190882A (ja) | 半導体装置 | |
JP2006032773A (ja) | 半導体装置 | |
JP5499437B2 (ja) | モールドパッケージ | |
JP2007150045A (ja) | 半導体装置 | |
JP4207791B2 (ja) | 半導体装置 | |
JP2005311099A (ja) | 半導体装置及びその製造方法 | |
JP2002076234A (ja) | 樹脂封止型半導体装置 | |
KR100437821B1 (ko) | 반도체 패키지 및 그 제조방법 | |
JP2007150044A (ja) | 半導体装置 | |
JPH08279575A (ja) | 半導体パッケージ | |
JP2006278401A (ja) | 半導体装置 | |
JP4153813B2 (ja) | 半導体装置及びその製造方法 | |
JP5003451B2 (ja) | 樹脂モールドパッケージタイプの電子装置およびその製造方法 | |
KR100525450B1 (ko) | 반도체 칩 적층형 반도체 패키지 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060904 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080716 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080805 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080917 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20081014 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081211 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20081224 |
|
A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20090123 |