Nothing Special   »   [go: up one dir, main page]

JP2000294770A - Semiconductor device - Google Patents

Semiconductor device

Info

Publication number
JP2000294770A
JP2000294770A JP10327699A JP10327699A JP2000294770A JP 2000294770 A JP2000294770 A JP 2000294770A JP 10327699 A JP10327699 A JP 10327699A JP 10327699 A JP10327699 A JP 10327699A JP 2000294770 A JP2000294770 A JP 2000294770A
Authority
JP
Japan
Prior art keywords
region
regions
conductivity type
type diffusion
semiconductor layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10327699A
Other languages
Japanese (ja)
Inventor
Yoshifumi Higashida
祥史 東田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP10327699A priority Critical patent/JP2000294770A/en
Publication of JP2000294770A publication Critical patent/JP2000294770A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7811Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

PROBLEM TO BE SOLVED: To obtain a MOSFET capable of improving its dielectric strength without destroying transistor cells even if surges in the reverse direction are applied instantly in association with inductive loads. SOLUTION: A plurality of p-type body regions 2 are formed in the surface of an n--type semiconductor layer 1 serving as a drain region, and source regions 3 are formed with n-type impurities introduced around each of the regions 2. Gate electrodes 6 are formed on the regions 3 through gate oxide films 5, whereby a plurality of transistor cells T are formed. A source electrode 12 is formed while connected to the regions 2 and 3 of the cells T. Further, at least two p-type diffusion regions 7 and 8 are formed in the surface of the layer 1 independently of the regions 2. The electrode 12 is connected also to the region 7, and the regions 7 and 8 are formed such that the distance (d) between them becomes wider than the distance (a) between the regions 2.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、コイルなどが負荷
に接続される(L負荷)MOSFETや絶縁ゲート型バ
イポーラトランジスタ(IGBT)などのドレイン・ソ
ース間のL負荷耐量を向上させたMOSFETを有する
半導体装置に関する。さらに詳しくは、L負荷によりス
イッチング時などに大きなサージがドレイン・ソース間
に加わっても、トランジスタセルの破壊を防止しその耐
量を向上させることができる半導体装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention has a MOSFET in which a coil or the like is connected to a load (L load), a MOSFET such as an insulated gate bipolar transistor (IGBT), which has an improved L load resistance between a drain and a source. The present invention relates to a semiconductor device. More specifically, the present invention relates to a semiconductor device capable of preventing breakdown of a transistor cell and improving its resistance even when a large surge is applied between a drain and a source due to an L load during switching or the like.

【0002】[0002]

【従来の技術】従来、たとえば縦型MOSFETは、ス
イッチングスピードが速く、大出力のスイッチングデバ
イスとして用いられている。この縦型MOSFETは、
たとえば図4に一部の断面説明図が示されるように、n
+ 形の半導体基板21a上に、ドレイン領域とするn-
形の半導体層(エピタキシャル成長層)21がエピタキ
シャル成長され、その表面側にp形不純物を拡散するこ
とによりp形のボディ領域22が形成され、そのボディ
領域(ベース領域)22の表面側にn+ 形のソース領域
23が形成されている。ボディ領域22の端部およびそ
の外側の半導体層21の表面側にゲート酸化膜24を介
してゲート電極25が設けられている。そして、層間絶
縁膜26を介してソース領域23と接続するようにAl
などによりソース電極27が形成され、半導体基板21
aの裏面に図示しないドレイン電極が形成されることに
より、FET部(トランジスタセル領域)20が形成さ
れている。
2. Description of the Related Art Conventionally, for example, a vertical MOSFET has a high switching speed and is used as a high-output switching device. This vertical MOSFET
For example, as shown in FIG.
On the + type semiconductor substrate 21a, n − as a drain region
A semiconductor layer (epitaxial growth layer) 21 is epitaxially grown, and a p-type impurity is diffused on the surface side thereof to form a p-type body region 22. An n + -type body region is formed on the surface side of the body region (base region) 22. Source region 23 is formed. A gate electrode 25 is provided on an end portion of the body region 22 and a surface side of the semiconductor layer 21 outside the body region 22 via a gate oxide film 24. Then, Al is connected to the source region 23 through the interlayer insulating film 26.
The source electrode 27 is formed by, for example, the semiconductor substrate 21.
The FET portion (transistor cell region) 20 is formed by forming a drain electrode (not shown) on the back surface of “a”.

【0003】また、セル領域の隣には、半導体層21の
表面に形成されたpウェル31上に絶縁膜32を介して
ゲート電極パッド33が形成され、そのゲート電極パッ
ド33と接続してゲート配線35が設けられている。p
ウェル31は、トランジスタセルのボディ領域22と半
導体層21との間に形成される空乏層が延びるようにし
て、ドレイン・ソース間の耐圧を高くするため設けられ
ている。このボディ領域22がマトリクス状に形成され
ることにより、トランジスタセルが沢山形成され、各セ
ルの電流の合計がドレイン電流となり、大電流に対応す
るパワーMOSFETが形成されている。
Further, a gate electrode pad 33 is formed on a p-well 31 formed on the surface of the semiconductor layer 21 via an insulating film 32 next to the cell region. The wiring 35 is provided. p
The well 31 is provided to extend the depletion layer formed between the body region 22 of the transistor cell and the semiconductor layer 21 to increase the withstand voltage between the drain and the source. By forming the body regions 22 in a matrix, many transistor cells are formed, and the sum of the current of each cell becomes a drain current, thereby forming a power MOSFET corresponding to a large current.

【0004】この構造のパワーMOSFETでは、ボデ
ィ領域22やpウェル31のp形領域の間隔aがある程
度以上になると、図5に示されるように、間隔aが広く
なるほどブレークダウンしやすくなり、ドレイン・ソー
ス間の耐圧が低下するることが知られている。そのた
め、たとえば600V程度のドレイン・ソース間の耐圧
を保証する場合は、670V程度の耐圧が得られるよう
な間隔aに設定され、全てのp形領域(ボディ領域2
2)の間隔aが同じになるように形成されている。この
耐圧の低下の割合は、トランジスタセルの形状や不純物
濃度、所望の耐圧などにより変るが、たとえばボディ領
域22の大きさが15μm角で、耐圧が600V程度の
トランジスタセルで、間隔が0.25μm広くなると耐
圧が10V程度低下する。
In the power MOSFET having this structure, when the distance a between the body region 22 and the p-type region of the p-well 31 exceeds a certain level, as shown in FIG. It is known that the breakdown voltage between the sources decreases. Therefore, for example, when assuring a withstand voltage between the drain and the source of about 600 V, the distance a is set so as to obtain a withstand voltage of about 670 V, and all the p-type regions (the body region 2
2) The distance a is formed to be the same. The rate of reduction in the breakdown voltage varies depending on the shape and impurity concentration of the transistor cell, the desired breakdown voltage, and the like. For example, in a transistor cell having a body region 22 of 15 μm square and a breakdown voltage of about 600 V, the interval is 0.25 μm. As the width increases, the breakdown voltage decreases by about 10V.

【0005】[0005]

【発明が解決しようとする課題】従来のこの種の半導体
装置では、通常の状態ではこの程度の耐圧があれば問題
ないが、コイルなどが負荷に接続されているL負荷の場
合、スイッチング時に瞬時に逆方向の大電流が流れてト
ランジスタセルが破壊するという問題がある。このトラ
ンジスタセルの破壊が、とくにpウェルの近くのセルで
破壊する傾向が大きいため、従来はゲート電極パッドま
たはゲートフィンガーが設けられるpウェルの近傍にト
ランジスタセルを作らない方法や、n形のソース領域2
3中に濃いp形拡散領域を2重に構成して高破壊耐量に
する方法などが採られているが、L負荷による破壊を充
分に防止することができていない。
In a conventional semiconductor device of this type, there is no problem if this level of withstand voltage is present under normal conditions, but in the case of an L load in which a coil or the like is connected to the load, instantaneous switching occurs. However, there is a problem that a large current flows in the opposite direction and the transistor cell is destroyed. Since the breakdown of the transistor cell is particularly likely to occur in a cell near the p-well, conventionally, a transistor cell is not formed near the p-well where a gate electrode pad or a gate finger is provided. Area 2
Although a method is adopted in which a deep p-type diffusion region is doubled in 3 to achieve high breakdown strength, breakdown due to an L load cannot be sufficiently prevented.

【0006】また、セルのトレンチ化などによるオン抵
抗の低減技術を用いる場合、チップ面積の縮小が可能と
なるが、逆にL負荷などに対する耐量の減少を余儀なく
されるという問題がある。
In the case of using a technique for reducing the on-resistance by forming a cell into a trench, it is possible to reduce the chip area, but on the contrary, there is a problem that the resistance to an L load or the like must be reduced.

【0007】本発明は、このような問題を解決するため
になされたもので、L負荷などに伴い瞬時に逆方向のサ
ージが加わっても、部分的にブレークダウンする部分を
形成することによりそのサージを吸収し、トランジスタ
セルを破壊させないで、その破壊耐量を向上させること
ができる半導体装置を提供することにある。
The present invention has been made in order to solve such a problem. Even if a reverse surge is instantaneously applied due to an L load or the like, a portion that partially breaks down is formed. It is an object of the present invention to provide a semiconductor device capable of absorbing a surge and improving the breakdown resistance of the transistor cell without destroying the transistor cell.

【0008】[0008]

【課題を解決するための手段】本発明の半導体装置は、
(a)ドレイン領域とされる第1導電形の半導体層と、
(b)該半導体層の表面に第2導電形のボディ領域が複
数個設けられ、該複数個のそれぞれのボディ領域の周辺
に第1導電形不純物が導入されてソース領域とされ、該
ソース領域と前記半導体層との間に挟まれる前記ボディ
領域の表面にゲート酸化膜を介して設けられるゲート電
極により形成される複数個のトランジスタセルと、
(c)前記第1導電形の半導体層の表面に前記ボディ領
域とは別に形成される少なくとも2個の第2導電形拡散
領域と、(d)前記トランジスタセルのソース領域およ
びボディ領域に接続して設けられるソース電極とからな
り、前記第2導電形拡散領域に前記ソース電極が接続さ
れ、かつ、前記トランジスタセルのボディ領域同士の間
隔より前記第2導電形拡散領域同士の間隔が広くなるよ
うに前記第2導電形拡散領域が形成されている。
According to the present invention, there is provided a semiconductor device comprising:
(A) a first conductivity type semiconductor layer serving as a drain region;
(B) a plurality of body regions of the second conductivity type are provided on the surface of the semiconductor layer, and a first conductivity type impurity is introduced around the plurality of body regions to form a source region; And a plurality of transistor cells formed by a gate electrode provided on a surface of the body region sandwiched between the semiconductor layer and a gate oxide film,
(C) at least two second conductivity type diffusion regions formed separately from the body region on the surface of the semiconductor layer of the first conductivity type; and (d) connected to a source region and a body region of the transistor cell. The source electrode is connected to the second conductivity type diffusion region, and the distance between the second conductivity type diffusion regions is wider than the distance between the body regions of the transistor cell. The diffusion region of the second conductivity type is formed in the semiconductor device.

【0009】この構造にすることにより、ドレイン・ソ
ース間にL負荷に伴う逆方向のサージなどが加わった場
合に、ボディ領域または第2導電形拡散領域の間隔の広
いところが耐圧が弱くなるため、トランジスタセルでは
ない第2導電形拡散領域の間にサージのアバランシェブ
レークダウン電流が流れる。この第2導電形領域には第
1導電形の拡散領域(ソース領域)が形成されていない
ため、寄生のバイポーラトランジスタができない。その
ため、増幅されて大電流になることもなく、単なるアバ
ランシェブレークダウン電流のみですみ、pn接合部が
破壊することがない。
With this structure, when a surge in the reverse direction due to an L load is applied between the drain and the source, the withstand voltage becomes weak in a wide space between the body region and the second conductivity type diffusion region. An avalanche breakdown current of surge flows between the diffusion regions of the second conductivity type which are not transistor cells. Since no diffusion region (source region) of the first conductivity type is formed in the second conductivity type region, a parasitic bipolar transistor cannot be formed. Therefore, the current is not amplified to a large current, only the avalanche breakdown current is required, and the pn junction is not broken.

【0010】前記第2導電形拡散領域が、ゲート電極パ
ッドおよび/またはゲートフィンガーが設けられる場所
の近傍の前記半導体層の表面に設けられることにより、
従来のトランジスタセルの領域に殆ど影響を与えること
なく、また、従来のゲート電極パッドやゲートフィンガ
ーの下のpウェルを利用して、ブレークダウンさせる部
分を設けることができるため好ましい。
The second conductivity type diffusion region is provided on a surface of the semiconductor layer near a location where a gate electrode pad and / or a gate finger is provided.
This is preferable because a portion to be broken down can be provided using the p-well under the conventional gate electrode pad or gate finger without substantially affecting the region of the conventional transistor cell.

【0011】前記第2導電形拡散領域には、前記トラン
ジスタセルのソース領域に相当する領域が形成されず、
かつ、該第2導電形拡散領域の表面には前記トランジス
タセルのゲート電極に相当する導電膜がゲート酸化膜を
介して設けられることが、特別のマスクを必要とするこ
となく、第2導電形拡散領域の間隔を精度よく制御する
ことができる。
A region corresponding to the source region of the transistor cell is not formed in the second conductivity type diffusion region.
In addition, a conductive film corresponding to the gate electrode of the transistor cell is provided on the surface of the diffusion region of the second conductivity type via a gate oxide film, without requiring a special mask. The interval between the diffusion regions can be controlled accurately.

【0012】前記第2導電形拡散領域の間隔が前記トラ
ンジスタセルのボディ領域の間隔より広くする程度が、
3μm以下であれば、通常の必要とされる耐圧をさほど
下げることなく、確実に第2導電形拡散領域の間でブレ
ークダウンさせることができる。
The extent that the distance between the second conductivity type diffusion regions is wider than the distance between the body regions of the transistor cells is as follows:
When the thickness is 3 μm or less, the breakdown between the second conductivity type diffusion regions can be surely achieved without significantly lowering the normally required breakdown voltage.

【0013】[0013]

【発明の実施の形態】つぎに、図面を参照しながら本発
明の半導体装置について説明をする。
Next, a semiconductor device according to the present invention will be described with reference to the drawings.

【0014】本発明による半導体装置は、図1にその一
実施形態の縦型MOSFETの一部の断面説明図が示さ
れるように、ドレイン領域とされる第1導電形(たとえ
ばn - 形)の半導体層1の表面に第2導電形(p形)の
ボディ領域2が複数個設けられ、その複数個のそれぞれ
のボディ領域2の周辺に第1導電形(n形)不純物が導
入されてソース領域3が形成され、そのソース領域3と
半導体層1との間に挟まれるボディ領域2の表面にゲー
ト酸化膜5を介してゲート電極6が設けられることによ
り複数個のトランジスタセルTが形成されている。そし
て、トランジスタセルTのソース領域3およびボディ領
域2に接続してソース電極12が設けられている。ま
た、トランジスタセルTの領域とは異なる半導体層1の
表面には、ボディ領域2とは別に少なくとも2個の第2
導電形(p形)拡散領域7、8が形成されており、第2
導電形(p形)拡散領域7、8にも前述のソース電極1
2が接続されており、かつ、トランジスタセルTのボデ
ィ領域2同士の間隔aよりも第2導電形(p形)拡散領
域7、8同士の間隔dが広くなるように第2導電形(p
形)拡散領域7、8が形成されていることに特徴があ
る。
FIG. 1 shows a semiconductor device according to the present invention.
FIG. 5 is a cross-sectional explanatory view of a part of the vertical MOSFET according to the embodiment.
As described above, the first conductivity type (e.g.,
If n -Surface of the semiconductor layer 1 of the second conductivity type (p-type).
A plurality of body regions 2 are provided, and each of the plurality
Of the first conductivity type (n-type) around the body region 2
To form a source region 3, and the source region 3
A gate is formed on the surface of the body region 2 sandwiched between the semiconductor layer 1 and the semiconductor layer 1.
The gate electrode 6 is provided via the oxide film 5.
A plurality of transistor cells T are formed. Soshi
The source region 3 and the body region of the transistor cell T.
A source electrode 12 is provided so as to be connected to the region 2. Ma
The semiconductor layer 1 different from the region of the transistor cell T
On the surface, apart from the body region 2, at least two second
Conductive (p-type) diffusion regions 7 and 8 are formed,
The above-mentioned source electrode 1 is also provided in the conductive (p-type) diffusion regions 7 and 8.
2 are connected and the body of the transistor cell T is
The second conductivity type (p-type) diffusion region
The second conductivity type (p) is set such that the distance d between the regions 7 and 8 is increased.
Shape) is characterized in that diffusion regions 7 and 8 are formed.
You.

【0015】トランジスタセルT部は、図1に示される
ように、n+ 形半導体基板1a上にエピタキシャル成長
されたn- 形の半導体層1の表面側に形成されている。
すなわち、n- 形の半導体層1の表面側にp形ドーパン
トが導入されてボディ領域2がマトリクス状に設けられ
ている。このボディ領域2は、一旦p形不純物が拡散さ
れた後に、ゲート電極6をマスクとしてさらにその周囲
にチャネル領域4形成用の第2拡散領域2aが形成され
ているため、図1に示されるように段付き構造に形成さ
れている。そして、そのボディ領域2の外周部にn形不
純物が導入されてソース領域3が形成され、ソース領域
3とn- 形半導体層1とで挟まれるボディ領域2の周辺
のチャネル領域4上にゲート酸化膜5を介してゲート電
極6が設けられることにより、トランジスタセルT部が
形成されている。ボディ領域2は、その一辺が、たとえ
ば15μm程度で、その間隔aは半導体層1の比抵抗と
耐圧により定まるが、たとえば5μm程度に形成され
る。このボディ領域2は、図3に平面の説明図が示され
るようにマトリクス状に設けられ、トランジスタセルT
が並列に多数個形成されて、大電流が得られる縦型MO
SFETになっている。ゲート電極6上には、リンガラ
スなどからなる層間絶縁膜10が設けられると共にコン
タクト孔が開けられ、Alなどを真空蒸着などにより設
けることにより、各トランジスタセルTのソース領域3
およびボディ領域2と接続されるようにソース配線12
が形成されている。
As shown in FIG. 1, the transistor cell T is formed on the surface of an n − type semiconductor layer 1 epitaxially grown on an n + type semiconductor substrate 1a.
That is, a body region 2 is provided in a matrix by introducing a p-type dopant on the surface side of n -type semiconductor layer 1. Since the body region 2 is once diffused with the p-type impurity, the second diffusion region 2a for forming the channel region 4 is further formed therearound using the gate electrode 6 as a mask, as shown in FIG. It is formed in a stepped structure. An n-type impurity is introduced into the outer peripheral portion of body region 2 to form source region 3, and a gate is formed on channel region 4 around body region 2 sandwiched between source region 3 and n -type semiconductor layer 1. By providing gate electrode 6 via oxide film 5, a transistor cell T portion is formed. The body region 2 has one side of, for example, about 15 μm, and the interval a is determined by, for example, about 5 μm, which is determined by the specific resistance and the withstand voltage of the semiconductor layer 1. The body regions 2 are provided in a matrix as shown in the plan view of FIG.
Are formed in parallel and a large current can be obtained.
It is an SFET. On the gate electrode 6, an interlayer insulating film 10 made of phosphorus glass or the like is provided, and a contact hole is opened. By providing Al or the like by vacuum evaporation or the like, the source region 3 of each transistor cell T is provided.
And source wiring 12 so as to be connected to body region 2.
Are formed.

【0016】トランジスタセルT部の隣には、従来の縦
型MOSFETと同様にゲート電極パッド9(図3の
G)がゲート電極6と同じ材料であるポリシリコン膜に
より絶縁膜5を介して形成されている。このゲート電極
パッド9の下側の半導体層1の表面には、前述のように
トランジスタセルTの領域の空乏層を安定にするため、
p形拡散領域(pウェル)8が形成されている。図1に
示される例では、後述するボディ領域2とは別のp形拡
散領域の1つとして、このpウェル8を利用しているた
め、このpウェル8にソース配線12が接続されてい
る。そして、前述のソース配線12と同様にAlの真空
蒸着などにより、層間絶縁膜10を介してゲート配線1
1が設けられている。なお、ゲート配線11は、図3に
一例の平面のレイアウトの説明図が示されるように、ゲ
ート電極パッドGから遠くのセルへのポリシリコン膜に
よる抵抗の増大を緩和するため、遠くのトランジスタセ
ルTのゲート電極を部分的に連結して抵抗を下げるゲー
トフィンガーGFがAl配線により形成されている。こ
のゲートフィンガーGFの下も、ゲート電極パッド9の
下と同様にp形拡散領域が形成されている。また、半導
体基板1aの裏面には、同様に電極メタルなどの真空蒸
着などにより図示しないドレイン電極が形成されてい
る。
Next to the transistor cell T portion, a gate electrode pad 9 (G in FIG. 3) is formed of a polysilicon film made of the same material as the gate electrode 6 via an insulating film 5 similarly to a conventional vertical MOSFET. Have been. On the surface of the semiconductor layer 1 under the gate electrode pad 9, as described above, in order to stabilize the depletion layer in the region of the transistor cell T,
A p-type diffusion region (p-well) 8 is formed. In the example shown in FIG. 1, the p-well 8 is used as one of the p-type diffusion regions different from the body region 2 to be described later, and thus the source wiring 12 is connected to the p-well 8. . Then, similarly to the above-mentioned source wiring 12, the gate wiring 1 is formed via the interlayer insulating film 10 by vacuum deposition of Al or the like.
1 is provided. As shown in FIG. 3, an example of a layout of a plane is shown in FIG. 3. In order to alleviate an increase in resistance due to the polysilicon film to a cell far from the gate electrode pad G, the gate wiring 11 is located far away from the transistor cell. Gate fingers GF that lower the resistance by partially connecting the gate electrodes of T are formed by Al wiring. Under the gate finger GF, a p-type diffusion region is formed similarly to under the gate electrode pad 9. Similarly, a drain electrode (not shown) is formed on the back surface of the semiconductor substrate 1a by vacuum deposition of an electrode metal or the like.

【0017】本発明では、これらの他に、トランジスタ
セルTを形成しないp形拡散領域7が、トランジスタセ
ルTの領域とpウェル8との間に形成されている。この
p形拡散領域は少なくとも2個形成されるが、図1に示
される例では、ゲート電極パッド9の下側に形成される
p形拡散領域(pウェル)8をそのうちの1個として利
用しているため、新たなp形拡散領域7としては1個の
みが示されている。すなわち、このp形拡散領域7、8
は、トランジスタセルTを構成するボディ領域2のよう
に、さらにその外周部にn形不純物が拡散されない構
造、すなわちソース領域3が形成されない状態で設けら
れている。また、このp形拡散領域7、8の間隔dは、
トランジスタセルTを構成するボディ領域2の間隔aよ
り大きくなるようにp形拡散領域7、8が形成されてい
る。しかし、他のゲート電極6や第2拡散領域7a(ポ
リシリコン膜(ゲート電極)6をマスクとしてp形不純
物が導入される領域)の形成、ソース配線12との接続
などは、トランジスタセルTの部分と同様に形成されて
いる。このp形領域7がボディ領域2と同様に形成され
ることにより、特別の工程を設けなくてもトランジスタ
セルTの形成と同じ工程で形成することができると共
に、第2拡散領域7aも形成することにより、p形拡散
領域7、8の間隔dをゲート電極6とするポリシリコン
膜のパターニングの寸法により制御することができるた
め、p形拡散領域7、8の間隔dを精度よく設定するこ
とができる。
In the present invention, in addition to these, a p-type diffusion region 7 in which the transistor cell T is not formed is formed between the region of the transistor cell T and the p well 8. At least two p-type diffusion regions are formed. In the example shown in FIG. 1, the p-type diffusion region (p-well) 8 formed below the gate electrode pad 9 is used as one of them. Therefore, only one new p-type diffusion region 7 is shown. That is, the p-type diffusion regions 7 and 8
Is provided with a structure in which an n-type impurity is not diffused in the outer peripheral portion, that is, in a state where the source region 3 is not formed, like the body region 2 constituting the transistor cell T. The distance d between the p-type diffusion regions 7 and 8 is
P-type diffusion regions 7 and 8 are formed so as to be larger than interval a between body regions 2 forming transistor cell T. However, the formation of the other gate electrode 6 and the second diffusion region 7a (the region into which the p-type impurity is introduced using the polysilicon film (gate electrode) 6 as a mask), the connection with the source line 12, and the like are performed in the transistor cell T. It is formed similarly to the part. Since p-type region 7 is formed in the same manner as body region 2, it can be formed in the same step as the formation of transistor cell T without providing a special step, and also forms second diffusion region 7a. Accordingly, the distance d between the p-type diffusion regions 7 and 8 can be controlled by the dimension of the patterning of the polysilicon film serving as the gate electrode 6, so that the distance d between the p-type diffusion regions 7 and 8 can be set accurately. Can be.

【0018】p形拡散領域7、8の間隔dは、前述のよ
うに、トランジスタセルのボディ領域2の間隔aより大
きく形成されるが、あまり大きくすると、前述のように
その間隔が広がるにつれてドレイン・ソース間の耐圧が
弱くなるため、L負荷に拘らず耐圧が低下することにな
る。そのため、ボディ領域2の間隔aより若干大きくな
る程度に形成することが好ましい。製品による構造や不
純物濃度などにより所望の耐圧は変るため、一概にはこ
の間隔dを特定することはできないが、たとえば前述の
ように、ボディ領域2の大きさが一辺15μm程度で、
その間隔aが5μm程度である場合に、間隔が0.25
μm程度大きくなると、耐圧が10V程度下がる。一
方、たとえば600V程度の耐圧を保証するMOSFE
Tで実力は670V程度になるように製造されるため、
10〜20V程度の耐圧が下がるように間隔dが設定さ
れても通常の動作に支障を来さない。すなわち、ボディ
領域2の間隔aより3μm以下大きくなる程度、好まし
くは2〜0.2μm程度、さらに好ましくは1〜0.5μ
m程度ボディ領域2の間隔より大きくなるようにp形拡
散領域7、8の間隔が設定されることにより、通常の耐
圧に支障を来すことなく、L負荷によるサージが加わっ
ても半導体装置の破壊を防止することができる。
As described above, the distance d between the p-type diffusion regions 7 and 8 is formed larger than the distance a between the body regions 2 of the transistor cells. However, if the distance d is too large, the drain becomes larger as described above. -Since the breakdown voltage between the sources is weakened, the breakdown voltage is reduced regardless of the L load. Therefore, it is preferable to form the body region 2 so as to be slightly larger than the distance a. Since the desired breakdown voltage varies depending on the structure of the product, the impurity concentration, and the like, the distance d cannot be specified unconditionally. For example, as described above, when the size of the body region 2 is about 15 μm on each side,
When the distance a is about 5 μm, the distance is 0.25.
When it is increased by about μm, the breakdown voltage is reduced by about 10V. On the other hand, for example, MOSFE that guarantees a withstand voltage of about 600 V
Because it is manufactured so that the ability becomes about 670V at T,
Even if the interval d is set so that the breakdown voltage of about 10 to 20 V is lowered, normal operation is not hindered. In other words, the distance a is 3 μm or less than the distance a between the body regions 2, preferably about 2 to 0.2 μm, and more preferably 1 to 0.5 μm.
By setting the distance between the p-type diffusion regions 7 and 8 to be larger than the distance between the body regions 2 by about m, the normal breakdown voltage is not hindered and the semiconductor device can be operated even when a surge due to the L load is applied. Destruction can be prevented.

【0019】本発明によれば、ドレイン電極とソース電
極との間に、たとえばL負荷による逆方向の大きな電力
のサージが加わった場合、p形拡散領域7、8とn形半
導体層1との間のpn接合がブレークダウンして、アバ
ランシェブレークダウン電流がソース・ドレイン間に流
れる。この場合、トランジスタセルT部のボディ領域2
と半導体層1との間にも同様のpn接合が形成されてお
り、ブレークダウンする可能性があるが、ボディ領域2
の間隔aと、p形拡散領域7、8の間隔dは異なり、前
述のように、その間隔が広いほど耐圧が弱くなる。今、
p形拡散領域7、8の間隔dが、ボディ領域2の間隔よ
り広くなるように形成されているため、ブレークダウン
を起こす場合は、まずp形拡散領域7、8の間のpn接
合部でブレークダウンを起す。その結果、p形拡散領域
7とpウェル8の間のpn接合部でブレークダウンを起
し、このp形拡散領域7、8にアバランシェブレークダ
ウン電流が流れる。この電流は一瞬であり、そのL負荷
によるサージが消滅するとpn接合は正常の状態に復帰
する。もし、このp形拡散領域7、8に、トランジスタ
セルT部のようにさらにn形拡散領域が形成されている
と、寄生のバイポーラトランジスタが形成されるため、
その電流が増幅されて非常に大きくなりpn接合部が破
壊されて不良になるが、本発明では、p形拡散領域7、
8内にn形拡散領域が形成されていないため、寄生バイ
ポーラトランジスタが形成されない。そのため、アバラ
ンシェブレークダウン電流が流れても破壊せず、結果と
して、L負荷に対して破壊しないMOSFETを有する
半導体装置が得られる。
According to the present invention, when a large power surge in the reverse direction due to, for example, an L load is applied between the drain electrode and the source electrode, the p-type diffusion regions 7, 8 and the n-type semiconductor layer 1 An avalanche breakdown current flows between the source and the drain due to the breakdown of the pn junction between them. In this case, the body region 2 of the transistor cell T portion
A similar pn junction is formed between the semiconductor region 1 and the semiconductor layer 1, and there is a possibility of breakdown, but the body region 2
Is different from the distance d between the p-type diffusion regions 7 and 8. As described above, the wider the distance, the lower the breakdown voltage. now,
Since the interval d between the p-type diffusion regions 7 and 8 is formed to be wider than the interval between the body regions 2, when a breakdown occurs, first, at the pn junction between the p-type diffusion regions 7 and 8, Cause a breakdown. As a result, breakdown occurs at the pn junction between the p-type diffusion region 7 and the p-well 8, and an avalanche breakdown current flows through the p-type diffusion regions 7 and 8. This current is momentary, and when the surge due to the L load disappears, the pn junction returns to a normal state. If an n-type diffusion region is further formed in the p-type diffusion regions 7 and 8 as in the transistor cell T portion, a parasitic bipolar transistor is formed.
Although the current is amplified and becomes very large, the pn junction is destroyed and becomes defective. However, in the present invention, the p-type diffusion region 7,
Since no n-type diffusion region is formed in 8, no parasitic bipolar transistor is formed. Therefore, even if an avalanche breakdown current flows, the semiconductor device does not break down, and as a result, a semiconductor device having a MOSFET that does not break down against an L load can be obtained.

【0020】この半導体装置を製造するには、まず、た
とえばn+ 形半導体基板1aの表面に比抵抗が0.1〜
数十Ω・cm程度で、数μm〜数十μm程度の厚さのエ
ピタキシャル成長によりn形半導体層1を形成し、その
表面にマスクを形成してp形不純物を導入し、トランジ
スタセルを構成するボディ領域2、p形拡散領域7およ
びゲート電極パッド9の下のウェルを構成するp形拡散
領域(pウェル)8を同時に形成する。つぎに、半導体
層1の表面にゲート酸化膜5を形成し、ポリシリコン膜
をたとえばCVD法により成膜する。そして、ポリシリ
コン膜をパターニングし、トランジスタセルTのゲート
電極6およびゲート電極パッド部9を形成する。この
際、p形拡散領域7上のポリシリコン膜の大きさをトラ
ンジスタセルT部のゲート電極6の大きさより、たとえ
ば一辺が0.5〜1μm程度大きくなるようにパターニ
ングをする。ついで、ゲート電極6をマスクとしてp形
不純物を導入してチャネル領域形成用の第2拡散領域2
a、7aを半導体層1の表面に形成する。この際、pウ
ェル8の部分にはマスクを施して拡散を行わない。
In order to manufacture this semiconductor device, first, for example, the surface of an n + type semiconductor substrate 1a has a specific resistance of 0.1 to 0.1.
An n-type semiconductor layer 1 is formed by epitaxial growth with a thickness of about several tens to several tens of micrometers at about several tens of ohm-cm, and a mask is formed on the surface thereof to introduce a p-type impurity to form a transistor cell. A body region 2, a p-type diffusion region 7, and a p-type diffusion region (p-well) 8 forming a well below the gate electrode pad 9 are simultaneously formed. Next, a gate oxide film 5 is formed on the surface of the semiconductor layer 1, and a polysilicon film is formed by, for example, a CVD method. Then, the polysilicon film is patterned to form the gate electrode 6 and the gate electrode pad 9 of the transistor cell T. At this time, patterning is performed so that the size of the polysilicon film on the p-type diffusion region 7 is larger than the size of the gate electrode 6 in the transistor cell T portion, for example, by about 0.5 to 1 μm on one side. Then, a p-type impurity is introduced using the gate electrode 6 as a mask to form a second diffusion region 2 for forming a channel region.
a and 7 a are formed on the surface of the semiconductor layer 1. At this time, a mask is applied to the p-well 8 to prevent diffusion.

【0021】その後、所望のレジストマスクを形成し、
n形不純物を導入することにより、ボディ領域2内にソ
ース領域3を設けてトランジスタセルTを形成する。こ
の際、p形拡散領域7にはn形不純物が導入されないよ
うにその表面にレジストマスクを設けておく。その後、
全面にたとえば常圧CVD法によりPSG膜を成膜して
層間絶縁膜10を形成し、コンタクト孔を形成して、A
lなどを真空蒸着などにより全面に設けて、パターニン
グすることによりゲート配線11およびソース配線12
を形成する。この際、p形拡散領域7、8にもソース配
線12が接続されるようにコンタクト孔を設けておく。
Thereafter, a desired resist mask is formed,
By introducing an n-type impurity, a source region 3 is provided in the body region 2 to form a transistor cell T. At this time, a resist mask is provided on the surface of p-type diffusion region 7 so that n-type impurities are not introduced. afterwards,
A PSG film is formed on the entire surface by, for example, a normal pressure CVD method, an interlayer insulating film 10 is formed, and a contact hole is formed.
1 and the like are provided on the entire surface by vacuum evaporation or the like, and are patterned to form the gate wiring 11 and the source wiring 12.
To form At this time, contact holes are provided so that the source wirings 12 are also connected to the p-type diffusion regions 7 and 8.

【0022】前述の例は、ゲート電極パッド9の下の半
導体層およびその近傍にp形拡散領域7、8を形成し、
アバランシェブレークダウン電流を流す部分を形成した
が、図2に示される例は、図3のソース電極パッドS部
分の下の半導体層の表面に形成した例である。このよう
にトランジスタセルTの形成領域またはその近傍に形成
することもできるし、ゲートフィンガーGFの下または
その近傍に形成することもできる。ゲートフィンガーG
Fの下には、p形拡散領域が形成されているため、それ
を利用することにより、少なくとももう1個p形拡散領
域を形成するだけでブレークダウンさせる領域を形成す
ることができる。
In the above-described example, the p-type diffusion regions 7 and 8 are formed in the semiconductor layer below the gate electrode pad 9 and in the vicinity thereof.
Although a portion through which an avalanche breakdown current flows is formed, the example shown in FIG. 2 is an example formed on the surface of the semiconductor layer below the source electrode pad S in FIG. As described above, it can be formed in the formation region of the transistor cell T or in the vicinity thereof, or can be formed under the gate finger GF or in the vicinity thereof. Gate finger G
Since a p-type diffusion region is formed under F, a region to be broken down can be formed by forming at least another p-type diffusion region by using the p-type diffusion region.

【0023】また、図2に示される例は、p形拡散領域
7がそれぞれの間隔が同じ間隔dになるように3個形成
されている。このように3個以上形成することにより、
ブレークダウンしたときに、電流の流れる領域が2倍以
上に広くなるため、大きな電流に対しても破壊しにくく
なる。そのため、L負荷のサージの電力が大きい場合に
は、このp形拡散領域7の数を多くすることが好まし
い。しかし、この領域の数を多くすると、トランジスタ
セルの領域を小さくするか、チップ面積を大きくしなけ
ればならないため、使用目的に応じて両者の均衡により
p形拡散領域7の数は設定される。なお、図2におい
て、図1と同じ部分には同じ符号を付して、その説明を
省略する。
In the example shown in FIG. 2, three p-type diffusion regions 7 are formed so that the respective intervals are equal to each other. By forming three or more in this way,
When a breakdown occurs, the region through which the current flows becomes twice or more, so that it is difficult to break even with a large current. Therefore, when the power of the surge of the L load is large, it is preferable to increase the number of the p-type diffusion regions 7. However, if the number of the regions is increased, the region of the transistor cell must be reduced or the chip area must be increased. Therefore, the number of the p-type diffusion regions 7 is set according to the purpose of use by balancing the two. In FIG. 2, the same parts as those in FIG. 1 are denoted by the same reference numerals, and description thereof will be omitted.

【0024】前述の各例は、縦型MOSFETの例であ
ったが、この縦型MOSFETにさらにバイポーラトラ
ンジスタが作り込まれる絶縁ゲート型バイポーラトラン
ジスタ(IGBT)でも同様である。
Although each of the above-described examples is an example of a vertical MOSFET, the same applies to an insulated gate bipolar transistor (IGBT) in which a bipolar transistor is further formed in this vertical MOSFET.

【0025】[0025]

【発明の効果】本発明によれば、特別な製造工程を増や
すことなく、L負荷などに対しても破壊耐量の大きなM
OSFETを有する半導体装置が安価に得られる。その
結果、非常に信頼性が向上する。
According to the present invention, M having a large breakdown strength even under an L load can be used without increasing a special manufacturing process.
A semiconductor device having an OSFET can be obtained at low cost. As a result, the reliability is greatly improved.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の半導体装置の一実施形態の縦型MOS
FETの断面説明図である。
FIG. 1 is a vertical MOS of one embodiment of a semiconductor device of the present invention.
FIG. 3 is an explanatory cross-sectional view of the FET.

【図2】本発明の半導体装置の他の実施形態の縦型MO
SFETの断面説明図である。
FIG. 2 is a vertical MO according to another embodiment of the semiconductor device of the present invention.
FIG. 3 is an explanatory sectional view of an SFET.

【図3】縦型MOSFETの平面のレイアウトの一例の
説明図である。
FIG. 3 is an explanatory diagram of an example of a planar layout of a vertical MOSFET.

【図4】従来の縦型MOSFETの断面の説明図であ
る。
FIG. 4 is an explanatory view of a cross section of a conventional vertical MOSFET.

【図5】図4の構造で、p形領域の間隔aに対する耐圧
の関係を示す図である。
FIG. 5 is a diagram showing a relationship between a distance a between p-type regions and a withstand voltage in the structure of FIG. 4;

【符号の説明】[Explanation of symbols]

1 n形半導体層 2 ボディ領域 3 ソース領域 6 ゲート電極 7 p形拡散領域 8 pウェル(p形拡散領域) 9 ゲート電極パッド Reference Signs List 1 n-type semiconductor layer 2 body region 3 source region 6 gate electrode 7 p-type diffusion region 8 p-well (p-type diffusion region) 9 gate electrode pad

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 (a)ドレイン領域とされる第1導電形
の半導体層と、(b)該半導体層の表面に第2導電形の
ボディ領域が複数個設けられ、該複数個のそれぞれのボ
ディ領域の周辺に第1導電形不純物が導入されてソース
領域とされ、該ソース領域と前記半導体層との間に挟ま
れる前記ボディ領域の表面にゲート酸化膜を介して設け
られるゲート電極により形成される複数個のトランジス
タセルと、(c)前記第1導電形の半導体層の表面に前
記ボディ領域とは別に形成される少なくとも2個の第2
導電形拡散領域と、(d)前記トランジスタセルのソー
ス領域およびボディ領域に接続して設けられるソース電
極とからなり、前記第2導電形拡散領域に前記ソース電
極が接続され、かつ、前記トランジスタセルのボディ領
域同士の間隔より前記第2導電形拡散領域同士の間隔が
広くなるように前記第2導電形拡散領域が形成されてな
る半導体装置。
1. A semiconductor layer of a first conductivity type serving as a drain region, and (b) a plurality of body regions of a second conductivity type provided on a surface of the semiconductor layer. A first conductivity type impurity is introduced into the periphery of the body region to form a source region. The source region is formed by a gate electrode provided on the surface of the body region interposed between the source region and the semiconductor layer via a gate oxide film. And (c) at least two second transistors formed separately from the body region on the surface of the semiconductor layer of the first conductivity type.
A diffusion region of a conductivity type, and (d) a source electrode connected to a source region and a body region of the transistor cell, wherein the source electrode is connected to the diffusion region of the second conductivity type, and A semiconductor device in which the second conductivity type diffusion regions are formed such that the distance between the second conductivity type diffusion regions is larger than the distance between the body regions.
【請求項2】 前記第2導電形拡散領域が、ゲート電極
パッドおよび/またはゲートフィンガーが設けられる場
所の近傍の前記半導体層の表面に設けられてなる請求項
1記載の半導体装置。
2. The semiconductor device according to claim 1, wherein the second conductivity type diffusion region is provided on a surface of the semiconductor layer near a location where a gate electrode pad and / or a gate finger is provided.
【請求項3】 前記第2導電形拡散領域には、前記トラ
ンジスタセルのソース領域に相当する領域が形成され
ず、かつ、該第2導電形拡散領域の表面には前記トラン
ジスタセルのゲート電極に相当する導電膜がゲート酸化
膜を介して設けられてなる請求項1または2記載の半導
体装置。
3. A region corresponding to a source region of the transistor cell is not formed in the second conductivity type diffusion region, and a surface of the second conductivity type diffusion region is formed on a gate electrode of the transistor cell. 3. The semiconductor device according to claim 1, wherein a corresponding conductive film is provided via a gate oxide film.
【請求項4】 前記第2導電形拡散領域の間隔が前記ト
ランジスタセルのボディ領域の間隔より広くする程度
が、3μm以下である請求項1、2または3記載の半導
体装置。
4. The semiconductor device according to claim 1, wherein the distance between the second conductivity type diffusion regions is wider than the distance between the body regions of the transistor cells by 3 μm or less.
JP10327699A 1999-04-09 1999-04-09 Semiconductor device Pending JP2000294770A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10327699A JP2000294770A (en) 1999-04-09 1999-04-09 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10327699A JP2000294770A (en) 1999-04-09 1999-04-09 Semiconductor device

Publications (1)

Publication Number Publication Date
JP2000294770A true JP2000294770A (en) 2000-10-20

Family

ID=14349853

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10327699A Pending JP2000294770A (en) 1999-04-09 1999-04-09 Semiconductor device

Country Status (1)

Country Link
JP (1) JP2000294770A (en)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005150348A (en) * 2003-11-14 2005-06-09 Fuji Electric Device Technology Co Ltd Semiconductor device
JP2007110002A (en) * 2005-10-17 2007-04-26 Fuji Electric Device Technology Co Ltd Semiconductor device
WO2011125274A1 (en) * 2010-04-06 2011-10-13 三菱電機株式会社 Power semiconductor device and method for manufacturing same
WO2012001837A1 (en) * 2010-06-30 2012-01-05 三菱電機株式会社 Power semiconductor device
US8492836B2 (en) 2009-10-14 2013-07-23 Mitsubishi Electric Corporation Power semiconductor device
JP2014112739A (en) * 2014-03-19 2014-06-19 Toshiba Corp Semiconductor device
WO2015080162A1 (en) * 2013-11-28 2015-06-04 ローム株式会社 Semiconductor device
WO2016046984A1 (en) * 2014-09-26 2016-03-31 新電元工業株式会社 Silicon carbide semiconductor device
JP2017069551A (en) * 2015-10-01 2017-04-06 パナソニックIpマネジメント株式会社 Semiconductor element

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005150348A (en) * 2003-11-14 2005-06-09 Fuji Electric Device Technology Co Ltd Semiconductor device
JP2007110002A (en) * 2005-10-17 2007-04-26 Fuji Electric Device Technology Co Ltd Semiconductor device
US8492836B2 (en) 2009-10-14 2013-07-23 Mitsubishi Electric Corporation Power semiconductor device
US9006819B2 (en) 2010-04-06 2015-04-14 Mitsubishi Electric Corporation Power semiconductor device and method for manufacturing same
WO2011125274A1 (en) * 2010-04-06 2011-10-13 三菱電機株式会社 Power semiconductor device and method for manufacturing same
WO2012001837A1 (en) * 2010-06-30 2012-01-05 三菱電機株式会社 Power semiconductor device
JP5692227B2 (en) * 2010-06-30 2015-04-01 三菱電機株式会社 Power semiconductor device
WO2015080162A1 (en) * 2013-11-28 2015-06-04 ローム株式会社 Semiconductor device
JPWO2015080162A1 (en) * 2013-11-28 2017-03-16 ローム株式会社 Semiconductor device
US9917102B2 (en) 2013-11-28 2018-03-13 Rohm Co., Ltd. Semiconductor device
US10438971B2 (en) 2013-11-28 2019-10-08 Rohm Co., Ltd. Semiconductor device
US10886300B2 (en) 2013-11-28 2021-01-05 Rohm Co., Ltd. Semiconductor device
US11367738B2 (en) 2013-11-28 2022-06-21 Rohm Co., Ltd. Semiconductor device
US11908868B2 (en) 2013-11-28 2024-02-20 Rohm Co., Ltd. Semiconductor device
JP2014112739A (en) * 2014-03-19 2014-06-19 Toshiba Corp Semiconductor device
WO2016046984A1 (en) * 2014-09-26 2016-03-31 新電元工業株式会社 Silicon carbide semiconductor device
JP2017069551A (en) * 2015-10-01 2017-04-06 パナソニックIpマネジメント株式会社 Semiconductor element

Similar Documents

Publication Publication Date Title
JP3191747B2 (en) MOS type semiconductor device
US5430316A (en) VDMOS transistor with improved breakdown characteristics
US5557127A (en) Termination structure for mosgated device with reduced mask count and process for its manufacture
US7791135B2 (en) Insulated gate silicon carbide semiconductor device and method for manufacturing the same
JP2988871B2 (en) Trench gate power MOSFET
US6407413B1 (en) Semiconductor device with guard ring and Zener diode layer thereover
US7417282B2 (en) Vertical double-diffused metal oxide semiconductor (VDMOS) device incorporating reverse diode
US5510634A (en) Insulated gate bipolar transistor
JP5321377B2 (en) Power semiconductor device
KR20020004836A (en) Horizontal type semiconductor device
JPH02275675A (en) Mos type semiconductor device
JPH01125979A (en) Insulated gate bipolar transistor
US5940721A (en) Termination structure for semiconductor devices and process for manufacture thereof
JPH07202199A (en) Active clamping device of integrated structure
JP2000294770A (en) Semiconductor device
CN102347353A (en) Semiconductor device
JP3869580B2 (en) Semiconductor device
JP2937185B2 (en) High breakdown voltage MOS type semiconductor device
JPH08274321A (en) Semiconductor device
JP3489404B2 (en) Insulated gate semiconductor device
US6563169B1 (en) Semiconductor device with high withstand voltage and a drain layer having a highly conductive region connectable to a diffused source layer by an inverted layer
JPH04125972A (en) Mos semiconductor element and manufacture thereof
JP2005150348A (en) Semiconductor device
JPH08130312A (en) Lateral semiconductor device and its use
US6180981B1 (en) Termination structure for semiconductor devices and process for manufacture thereof

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040227

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20051125

A131 Notification of reasons for refusal

Effective date: 20071225

Free format text: JAPANESE INTERMEDIATE CODE: A131

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20080624