FR2473745A1 - Comparateur verrouille par diodes rapides a haute resolution - Google Patents
Comparateur verrouille par diodes rapides a haute resolution Download PDFInfo
- Publication number
- FR2473745A1 FR2473745A1 FR8100388A FR8100388A FR2473745A1 FR 2473745 A1 FR2473745 A1 FR 2473745A1 FR 8100388 A FR8100388 A FR 8100388A FR 8100388 A FR8100388 A FR 8100388A FR 2473745 A1 FR2473745 A1 FR 2473745A1
- Authority
- FR
- France
- Prior art keywords
- differential amplifier
- stage
- comparator
- gain
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/22—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
- H03K5/24—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
- H03K5/2472—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
- H03K5/2481—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors with at least one differential stage
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
- H03K5/02—Shaping pulses by amplifying
- H03K5/023—Shaping pulses by amplifying using field effect transistors
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Manipulation Of Pulses (AREA)
- Amplifiers (AREA)
Abstract
La présente invention concerne un montage comparateur électronique. Ce montage comprend un premier amplificateur différentiel 12 comportant des diodes de verrouillage 50, 52 qui permettent une réponse rapide ; un étage à source suiveuse 14 connecté au premier amplificateur différentiel 12 pour séparer sa sortie et lui permettre de fonctionner avec une large bande ; un second amplificateur différentiel 16 excité par l'étage à source suiveuse 14 pour permettre de fortes excursions de signaux tout en appliquant un gain supplémentaire à la sortie ; et un troisième étage de gain en cascade 20 connecté audit second amplificateur différentiel 16 pour assurer un gain plus élevé du montage avec une sortie entre conducteurs d'alimentation 22, 24. Application à la réalisation d'un comparateur sous la forme d'un dispositif semi-conducteur à circuit intégré assurant une haute résolution et un fonctionnement à grande vitesse. (CF DESSIN DANS BOPI)
Description
-1- La présente invention concerne un montage comparateur perfectionné,
particulièrement propre à être réalisé sous la forme d'un dispositif à circuit
intégré par utilisation de la technologie métal-oxyde-
silicium complémentaire (CMOS). On utilise depuis longtemps sur une grande échelle des comparateurs, en tant que modules dans des montages électroniques, en vue de comparer deux sources de signaux et d'amplifier la différence entre celles-ci, par exemple dans des montages de conversion analogique-numérique. Il est souvent nécessaire que cette différence entre deux sources de signaux soit détectée très rapidement. Ces exigences de vitesse sont devenues particulièrement difficiles à satisfaire lorsqu'on a cherché à réaliser des montages comparateurs en tant que partie de dispositifs à circuit intégré plus importants, o la différence entre les valeurs des signaux est faible. Des tentatives antérieures d'obtention d'une vitesse relativement grande sont décrites, par exemple, dans le IEEE Journal of Solid State Operation Circuits, février 1979, pages 38-46 et dans le Mémorandum n' UCB/ERL M78/27 du 24 mai 1978, du College of Engineering, Université de Californie, Berkeley, Californie, E.U.A., page 128. Toutefois, des montages tels que décrits dans ces documents exigent une fraction relativement grande de la superficie d'une "microplaquette" de circuit intégré et également une énergie d'alimentation importante. Pour la réalisation d'un comparateur en tant que partie d'un circuit intégré monolithique, tel qu'un "codec" destiné à être
utilisé dans la transmission numérique, de telles exi-
gences excessives de superficie de microplaquette et d'énergie d'alimentation ne sont pas désirables. La
présente invention résout ce problème.
Compte tenu de ce qui précède, l'invention a -2- pour objet de créer - un montage comparateur perfectionné se prêtant particulièrement bien à une réalisation sous la forme d'un dispositif à circuit intégré; - un comparateur à pouvoir de résolution élevé et à grande vitesse (par exemple un comparateur capable de "résoudre" moins de 300 pV en moins de 2 as);
- un comparateur offrant de bonnes carac-
téristiques de rejet de mode commun, ce qui constitue
un critère important pour les systèmes à haute résolu-
tion;
- un comparateur à consommation d'énergie re-
lativement faible utilisant une excitation en classe A-B
pour la sortie.
Un comparateur basé sur les principes de
l'invention comprend un circuit de technologie Métal-
oxyde-Silicium Complémentaire (CMOS) consistant en quatre étages. Le premier étage est un préamplificateur d'entrée réalisé sous la forme d'un amplificateur différentiel, qui reçoit les deux entrées de données à comparer. A cet amplificateur différentiel est connecté un étage à source suiveuse, qui fournit une sortie à faible impédance excitant un autre amplificateur différentiel. Ce second amplificateur différentiel excite un autre étage de gain monté en cascode utilisant une excitation en pushpull. Le pré-amplificateur d'entrée est un étage à gain élevé et à large bande, qui sert à appliquer à grande -30 vitesse un signal relativement fort aux étages de gain suivants qui, à leur tour, sont conçus de
manière à répondre rapidement à des stimuli cons-
titués par des signaux forts. La grande largeur de bande est assurée par les dispositifs à source suiveuse qui séparent la capacité d'entrée d'élément du second -3- amplificateur différentiel. Un verrouillage par diodes est utilisé pour contraindre le pré-amplificateur à rester dans la région de saturation, de manière à assurer un gain adéquat au cours du fonctionnement, avec des données d'entrée constituées par des signaux relativement faibles et également avec une réponse
relativement rapide pour l'étage d'entrée.
L'invention sera mieux comprise à la lecture
de la description détaillée qui suit et à l'examen du
dessin joint, qui en représente, à titre d'exemple non
limitatif, un mode de réalisation préféré.
Sur ce dessin: La Figure unique représente un schéma de montage d'un comparateur, dont la réalisation est
basée sur les principes de l'invention.
Sur le dessin est représenté un schéma de montage d'un comparateur 10, dont la réalisation est basée sur des principes de l'invention, qui conviennent particulièrement bien pour une réalisation sous la forme d'une partie d'un dispositif semi-conducteur à circuit intégré monolithique. Dans ses grandes lignes, le montage comprend une section de premier amplificateur
différentiel 12, qui est essentiellement un préamplifica-
teur d'entrée recevant les deux entrées de tension à comparer. A la section d'amplificateur 12 est connecté un étage à sources suiveuses 14, qui commande les entrées
d'une section de second amplificateur différentiel 16.
Cette dernière est connectée, par l'intermédiaire d'un réseau push-pull B, à un troisième étage de gain monté
en cascode 20, qui fournit la sortie du montage.
Tous les composants précités du montage peuvent être constitués par des transistors à effet de champ de technologie Métal-Oxyde-Silicium (qui seront
dits HOSFET dans la suite de la description) faisant
partie d'une structure de circuit intégré monolithique.
-4- Dans l'exemple représenté, tous les éléments du montage sont branchés entre des conducteurs d'alimentation VDD et VSS, 22 et 24. Le premier amplificateur différentiel 12 est constitué par un MOSFET 26 à courant constant ayant une borne source/drain connectée au conducteur 24 et son autre borne connectée à un conducteur 28, auquel est également connectée une borne source/drain
de chacun de deux MOSFET d'entrée de signaux 30 et 32.
La grille du MOSFET 30 est connectée, par l'intermédiaire du conducteur 34, à une source d'entrée de données pour les signaux de tension à comparer, et la grille du MOSFET 32 est connectée par un conducteur 36 à la masse. Les autres bornes des MOSFET 30 et 32 sont connectées par une paire de conducteurs 38 et-40 aux bornes d'une autre paire de MOSFET 42 et 44. L'autre borne de chacun de ces derniers MOSFET est connectée
au conducteur d'alimentation 22 et leurs grilles respec-
tives sont interconnectées par un conducteur 46. Un conducteur 48 partant de ce dernier conducteur aboutit au conducteur d'interconnexion 38 entre les MOSFET 30 et 42. Sur deux conducteurs séparés s'étendant entre les
conducteurs 38 et 40 sont montées deux diodes de ver-
rouillage 50 et 52, qui jouent un rôle important dans
le fonctionnement du montage.
L'étage à source suiveuse 14 comprend une première paire de MOSFET 54 et 56 montés en série entre les conducteurs d'alimentation 22 et 24, et une seconde paire
de dispositifs MDSFET 58 et 60 montés d'une manière analogue.
La grille du MOSFET 54 est connectée à un noeud 62 sur - le conducteur 38 du premier amplificateur différentiel,
auquel aboutit également l'une des extrémités du con-
ducteur d'interconnexion partant de la diode 50.
L'autre extrémité de ce conducteur sur lequel est montée la diode 50 est connectée à un "noeud" 64 sur le conducteur d'interconnexion 40. Ce dernier "noeud" est également connecté à la grille du MOSFET à source suiveuse 58. La grille du MOSFET 56 reçoit une tension de polarisation et est connectée à la grille du MOSFET d'amplificateur différentiel 26, dont la grille est à son tour également connectée au MOSFET à source suiveu-
se 60.
Les MOSFET à source suiveuse 54 et 56 sont interconnectés par un conducteur 66 et les MOSFET 58 et sont interconnectés d'une manière analogue par un
conducteur 68. Sur ces conducteurs 66 et 68 sont bran-
chés, respectivement, deux conducteurs 70 et 72 qui aboutissent aux grilles respectives de deux MOSFET 74
et 76. Ces derniers MOSFET sont les dispositifs d'en-
trée du second amplificateur différentiel 16. Des bornes source-drain respectives de ces derniers MOSFET sont interconnectées par un conducteur 78 relié à l'une des bornes d'un MOSFET 80, dont l'autre borne est connectée au conducteur d'alimentation VSS, 24. La grille du MOSFET 80 est connectée à la grille du dispositif à
source suiveuse 60. Aux MOSFET 74 et 76 sont respecti-
vement connectés, par une paire de conducteurs 82 et 84, deux autres MOSEET 86 et 88. Les autres bornes de ces derniers dispositifs sont connectées au conducteur d'alimentation 22 et leurs grilles respectives sont interconnectées par un conducteur 90 relié par un
conducteur 92 à un noeud 94 sur le conducteur 82.
Comme décrit précédemment, le second ampli-
ficateur différentiel est connecté à un réseau push-pull constitué par une paire de MOSFET 96 et 98 montés en
série entre les conducteurs d'alimentation 22 et 24.
La grille du MOSFET 96 est connectée à un conducteur partant d'un noeud de sortie 102 disposé sur le conducteur 84 du second amplificateur différentiel. La grille du MOSFET 98 est connectée au conducteur 104, qui est également relié à la grille des MOSFET 26, 60
2 4737 45
- 6- et 80. Les deux MOSFET 96 et 98 sont interconnectés par un conducteur 106 et un noeud de sortie 108 disposé sur ce conducteur est relié à la grille d'un MOSFET
de l'étage de gain monté en cascode 20 du compara-
teur 10. Ce dernier étage de gain comprend également des MOSFET 112 et 114, qui sont montés, en série avec le MOSFET 110, entre les conducteurs d'alimentation 22 et 24. La grille du MOSFET 112 est connectée au
conducteur 100 partant du second amplificateur diffé-
rentiel 16 et la grille du MOSFET 114 est mise à la 'zs masse. Les MOSFET 110 et 114 sont interconenctés par un conducteur 116, sur lequel est prévu un noeud 118
qui assure la sortie du montage.
En fonctionnement, lorsque de l'énergie est appliquée entre les conducteurs 22 et 24, tous les éléments du montage sont alimentés et sont prêts à fonctionner. Un signal d'entrée est appliqué à la grille du MOSFET 34 et la grille du MOSFET 32 est mise à la masse. Cela provoque une amplification de la différence entre les signaux d'entrée par le premier amplificateur différentiel, à son noeud 64. La fonction des diodes 50 et 52 est de verrouiller le noeud 64 à un niveau différent d'une chute de diode de celui du noeud 62. Cela limite l'excursion de tension du noeud 64 et, par conséquent, le premier étage différentiel est maintenu plus longtemps dans la région de fonctionnement à la saturation. Par suite, cet étage peut "revenir" plus rapidement de la région de fonctionnement linéaire, par exemple lorsqu'un fort signal d'entrée différentiel était présent à son entrée et est maintenant présenté avec des signaux d'entrée différentiels faibles de la
polarité opposée.
La sortie de l'amplificateur différentiel
excite les MOSFET à source suiveuse 54, 56, 58 et 60.
-7- Les dispositifs à source suiveuse séparent le premier étage différentiel de la capacité d'entrée du second étage différentiel. La capacité d'entrée du second étage différentiel peut être grande en raison de la multiplication par effet Miller de la capacité de che- vauchement grille-drain des MOSFET. Par conséquent, les dispositifs à source suiveuse 14 servent à élargir la bande du premier étage de gain ou amplificateur différentil 12, ce qui assure une vitesse plus grande
du montage.
La sortie des dispositifs à source suiveuse excite directement les MOSFET d'entrée 74 et 76 du second étage de gain ou amplificateur 16. Cet étage n'exige pas de verrouillage par diodes, étant donné qu'il est conçu pour supporter de fortes excursions
de tension. Cet étage excite l'étage de gain final.
L'étage de gain final est un étage en cascode. Cela
réduit la capacité d'entrée de cet étage, et par consé-
quent, cela élargit la bande du second étage de gain
différentiel.
L'étage en cascode est réalisé au moyen des MOSFET 112, 114 et 110. Le MOSFET 114 limite l'excursion des signaux et, par conséquent, le gain sur le noeud entre les MOSFET 112 et 114. Cela réduit la capacité d'entrée de cet étage de gain. Les MOSFET en push-pull 96 et 98 sont montés entre les second et troisième étages de gain, ce qui assure une conservation d'énergie en faisant fonctionner les MOSFET 14 et 15 du troisième étage de gain sur le mode classe A-B (c'est-à-dire
que quand 96 tend à devenir conducteur, 98 tend à se blo-
quer et vice-versa).
En résumé, on voit que le montage comparateur fonctionne de manière à pouvoir recevoir et comparer les signaux relativement faibles, qui sont amplifiés par des étages permettant des excursions de signaux
- 247T745
-8- d'entrée relativement grandes. En conséquence, le montage offre une large gamme de performance qui peut être appliquée à toute une variété d'utilisations en outre, il ne comprend qu'un nombre relativement petit de composants, qui peuvent être groupés de façon compacte en un dispositif semi-conducteur à circuit intégré. Dans un mode de réalisation particulier du comparateur suivant l'invention, on a obtenu un gain global de 125 dB avec une largeur de bande de gain unité de 25 MHz. En comparaison avec les montages à condensateurs de la technique antérieure, cela constitue un gain relativement élevé pour une grande
largeur de bande.
Bien entendu, l'invention n'est nullement limitée au mode de réalisation préféré particulier représenté et décrit; elle est susceptible de nombreuses variantes sans qu'on s'écarte pour cela de l'esprit ni du
domaine de l'invention.
- 9-
Claims (5)
1. - Montage comparateur électronique propre
à être réalisé sous la forme d'un dispositif semi-
conducteur à circuit intégré, ledit montage étant caractérisé en ce qu'il comprend: - un premier amplificateur différentiel (12) propre à être connecté à une source de données d'entrée à comparer; - un étage à source suiveuse (14) connecté audit premier amplificateur différentiel (12) pour séparer sa sortie et lui permettre de présenter une large bande passante; - un second amplificateur différentiel (16)
connecté audit étage à source suiveuse (14) pour per-
mettre de fortes excursions de signaux tout en appli-
- quant un gain supplémentaire à la sortie dudit premier amplificateur différentiel (12); et - un troisième étage de gain en cascode (20) connecté audit second amplificateur différentiel (16) pour assurer un gain plus élevé du montage avec une
sortie (118) entre conducteurs d'alimentation (22,24).
2. - Montage comparateur suivant la reven-
dication 1, caractérisé en ce qu'il comprend des moyens push-pull (18) interconnectant ledit second amplificateur différentiel (16) et ledit troisième étage de gain (20)
pour réduire au minimum l'énergie d'alimentation néces-
saire pour le troisième étage de gain.
3. - Montage comparateur suivant la reven-
dication 1, caractérisé en ce qu'il comprend des moyens de verrouillage à diodes (50,52) dans ledit premier amplificateur différentiel (12) pour limiter l'excursion de tension à son noeud de sortie (64), en le maintenant ainsi dans la région de fonctionnement à la saturation pendant une plus longue période de temps de sorte qu'il -10- peut reprendre un fonctionnement normal plus rapidement lors de variations relativement grandes des signaux d'entrée.
4. - Montage comparateur suivant la reven-
dication 1, caractérisé en ce que tous les transistors élémentaires du montage sont des dispositifs MOSFET (transistors à effet de champ métaloxyde-silicium) branchés entre des conducteurs (22,24) d'alimentation communs.
5. - Comparateur électronique destiné à
recevoir, à comparer et à amplifier des signaux rela-
tivement faibles dans un flux de données, ledit com-
parateur étant caractérisé en ce qu'il comprend: un premier amplificateur différentiel (12> comportant une pluralité de MOSFET incluant un premier MOSFET d'entrée
(30), dont la grille est connectée à une source d'en-
trée de données-et un autre MOSFET d'entrée (32), dont la grille est mise à la masse, un unique MOSFET (26) de contrôle de courant et une paire de MOSFET de charge (42,44) en série avec lesdits MOSFET d'entrée, ainsi
qu'une paire de diodes de verrouillage (50,52) connec-
tées à des noeuds entre lesdits dispositifs d'entrée et de charge, noeuds qui comprennent un noeud de sortie; un étage à source suiveuse (14) connecté audit premier amplificateur différentiel (12) pour séparer sa sortie et lui permettre de fonctionner avec une large bande; un second amplificateur différentiel (16) connecté audit étage à source suiveuse (14) pour permettre de fortes
excursions de signaux tout en appliquant un gain supplé-
mentaire à la sortie dudit premier amplificateur diffé-
rentiel (12); et un troisième étage de gain (20) en cascode connecté audit second amplificateur différentiel (16) pour assurer un gain plus élevé du montage avec
une sortie entre conducteurs d'alimentation (22,24).
-11- 6. - Comparateur suivant la revendication 5, caractérisé en ce que ledit étage à source suiveuse (14) est constitué par une paire de dispositifs MIOSFET (54, 56; 58, 60) en série, dont l'un (54,58) a sa grille connectée à l'un des noeuds (62,64) du premier amplificateur différentiel (12) et dont l'autre (56,60)
a sa grille connectée à une source de tension de polari-
sation et à la grille dudit MOSFET (26) de contrôle de courant. 7. Comparateur suivant la revendication 5, caractérisé en ce que ledit étage de gain en cascode (20) comprend trois dispositifs MOSFET (110,112,114) montés en série, un premier (114) de ces dispositifs limitant l'excursion des signaux et, par conséquent, la
capacité de cet étage de gain.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11160680A | 1980-01-14 | 1980-01-14 |
Publications (1)
Publication Number | Publication Date |
---|---|
FR2473745A1 true FR2473745A1 (fr) | 1981-07-17 |
Family
ID=22339449
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8100388A Withdrawn FR2473745A1 (fr) | 1980-01-14 | 1981-01-12 | Comparateur verrouille par diodes rapides a haute resolution |
Country Status (7)
Country | Link |
---|---|
JP (1) | JPS57500090A (fr) |
CA (1) | CA1160349A (fr) |
FR (1) | FR2473745A1 (fr) |
GB (1) | GB2081045A (fr) |
NL (1) | NL8020510A (fr) |
SE (1) | SE8105424L (fr) |
WO (1) | WO1981002079A1 (fr) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60182207A (ja) * | 1984-02-29 | 1985-09-17 | Fujitsu Ltd | 差動増幅回路 |
US4874969A (en) * | 1988-06-08 | 1989-10-17 | National Semiconductor Corporation | High speed CMOS comparator with hysteresis |
US4885484A (en) * | 1988-07-05 | 1989-12-05 | Motorola, Inc. | Voltage clamped differential to single ended converter circuit |
US6320429B1 (en) | 1991-06-28 | 2001-11-20 | Fuji Electric Co., Ltd. | Integrated circuit having a comparator circuit including at least one differential amplifier |
JPH0514073A (ja) * | 1991-06-28 | 1993-01-22 | Fuji Electric Co Ltd | 差動増幅器及び比較器 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4053795A (en) * | 1976-07-06 | 1977-10-11 | Texas Instruments Incorporated | Low level field effect transistor amplifier |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5292469A (en) * | 1976-01-30 | 1977-08-03 | Hitachi Ltd | Mutual compensation type mis inverter circuit |
JPS5460841A (en) * | 1977-10-25 | 1979-05-16 | Fujitsu Ltd | Comparator circuit |
JPS5937893B2 (ja) * | 1978-05-23 | 1984-09-12 | 富士通株式会社 | 比較回路 |
JPS5824874B2 (ja) * | 1979-02-07 | 1983-05-24 | 富士通株式会社 | センス回路 |
-
1980
- 1980-11-24 JP JP81500736A patent/JPS57500090A/ja active Pending
- 1980-11-24 GB GB8127338A patent/GB2081045A/en not_active Withdrawn
- 1980-11-24 NL NL8020510A patent/NL8020510A/nl not_active Application Discontinuation
- 1980-11-24 WO PCT/US1980/001569 patent/WO1981002079A1/fr active Application Filing
- 1980-12-11 CA CA000366596A patent/CA1160349A/fr not_active Expired
-
1981
- 1981-01-12 FR FR8100388A patent/FR2473745A1/fr not_active Withdrawn
- 1981-09-11 SE SE8105424A patent/SE8105424L/ not_active Application Discontinuation
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4053795A (en) * | 1976-07-06 | 1977-10-11 | Texas Instruments Incorporated | Low level field effect transistor amplifier |
Non-Patent Citations (2)
Title |
---|
IBM TECHNICAL DISCLOSURE BULLETIN, volume 13, no. 9, février 1971 (NEW YORK, US) A. BETTS et al. "Differential amplifier with limiter", page 2501 * |
IEEE JOURNAL OF SOLID STATE CIRCUITS, volume SC-11, no. 6, décembre 1976 (NEW YORK, US) Y.P. TSIVIDIS et al. "An integrated NMOS operational amplifier with internal compensation", pages 748-753 * |
Also Published As
Publication number | Publication date |
---|---|
SE8105424L (sv) | 1981-09-11 |
GB2081045A (en) | 1982-02-10 |
NL8020510A (nl) | 1981-10-01 |
WO1981002079A1 (fr) | 1981-07-23 |
CA1160349A (fr) | 1984-01-10 |
JPS57500090A (fr) | 1982-01-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2538191A1 (fr) | Amplificateur a paire de transistors a effet de champ de couplage a grilles | |
FR2819064A1 (fr) | Regulateur de tension a stabilite amelioree | |
FR2606954A1 (fr) | Amplificateur de puissance operationnel cmos entierement differentiel | |
FR2558659A1 (fr) | Circuit de polarisation d'un transistor a effet de champ | |
FR2854008A1 (fr) | Amplificateur differentiel a correction de mode commun | |
EP0737003B1 (fr) | Amplificateur de lecture de registre CCD | |
EP0022015B1 (fr) | Dispositif amplificateur et procédé d'amplification pour audio-fréquences | |
FR2473745A1 (fr) | Comparateur verrouille par diodes rapides a haute resolution | |
EP1870716B1 (fr) | Dispositif de detection hyperfrequence large bande | |
FR2785107A1 (fr) | Amplificateur de courant a faible impedance d'entree | |
FR2487605A1 (fr) | Circuit de commande de gain | |
EP1931030B1 (fr) | Préamplificateur de courant et comparateur de courant associé | |
EP1313309A1 (fr) | Dispositif de calibrage pour un étage d'entrée vidéo | |
FR2818762A1 (fr) | Regulateur de tension a gain statique en boucle ouverte reduit | |
FR2562356A1 (fr) | Circuit d'interface attenuateur de bruit pour generateurs de signaux d'horloge a deux phases non superposees | |
FR3084223A1 (fr) | Etage de sortie suiveur classe a | |
FR2733098A1 (fr) | Amplificateur de courant | |
FR2466838A1 (fr) | Circuit d'echantillonnage et de gel a elimination de tension offset | |
EP3299991B1 (fr) | Circuit sommateur | |
EP0938732B1 (fr) | Cellule electronique analogique, notamment destinee a etre implantee dans un circuit integre, et circuit integre comportant de telles cellules | |
EP1569332B1 (fr) | Circuit d'amplification de puissance et amplificateur operationnel l'incorporant | |
FR2872648A1 (fr) | Amplificateur a transconductance rapide | |
EP0155046A1 (fr) | Dispositif convertisseur numérique-analogique | |
WO2016097397A1 (fr) | Chaîne d'amplification du type dispositif de plot de gain améliorée | |
WO2020049057A1 (fr) | Etage de sortie classe a notamment pour casque audio |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |