DE69207213T2 - Verfahren zum Messen der Verschiebung eines Musters - Google Patents
Verfahren zum Messen der Verschiebung eines MustersInfo
- Publication number
- DE69207213T2 DE69207213T2 DE1992607213 DE69207213T DE69207213T2 DE 69207213 T2 DE69207213 T2 DE 69207213T2 DE 1992607213 DE1992607213 DE 1992607213 DE 69207213 T DE69207213 T DE 69207213T DE 69207213 T2 DE69207213 T2 DE 69207213T2
- Authority
- DE
- Germany
- Prior art keywords
- scale pattern
- pattern
- main scale
- vernier
- semiconductor wafer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 27
- 238000006073 displacement reaction Methods 0.000 title claims description 24
- 239000004065 semiconductor Substances 0.000 claims description 33
- 238000005259 measurement Methods 0.000 claims description 18
- 230000015572 biosynthetic process Effects 0.000 claims description 5
- 235000012431 wafers Nutrition 0.000 description 32
- 238000009792 diffusion process Methods 0.000 description 10
- 230000000873 masking effect Effects 0.000 description 7
- 238000006243 chemical reaction Methods 0.000 description 6
- 238000000206 photolithography Methods 0.000 description 5
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical group [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 229910052787 antimony Inorganic materials 0.000 description 3
- WATWJIUSRGPENY-UHFFFAOYSA-N antimony atom Chemical compound [Sb] WATWJIUSRGPENY-UHFFFAOYSA-N 0.000 description 3
- 238000007796 conventional method Methods 0.000 description 3
- 238000005530 etching Methods 0.000 description 3
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/70—Microphotolithographic exposure; Apparatus therefor
- G03F7/70483—Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01B—MEASURING LENGTH, THICKNESS OR SIMILAR LINEAR DIMENSIONS; MEASURING ANGLES; MEASURING AREAS; MEASURING IRREGULARITIES OF SURFACES OR CONTOURS
- G01B11/00—Measuring arrangements characterised by the use of optical techniques
- G01B11/02—Measuring arrangements characterised by the use of optical techniques for measuring length, width or thickness
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/68—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for positioning, orientation or alignment
- H01L21/681—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for positioning, orientation or alignment using optical controlling means
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Testing Of Individual Semiconductor Devices (AREA)
Description
- Die vorliegende Erfindung betrifft ein Verfahren zum Messen der Musterverschiebung, die bein Epitaxialwachstum auf einer Halbleiteroberfläche mit darauf vorgesehenen Mustern auftritt, und insbesondere betrifft sie ein Verfahren zum Messen der Musterverschiebung mit hoher Genauigkeit in einer kurzen Zeitdauer.
- Es ist wesentlich, die Verschiebung eines vergrabenen Diffusionsmusters nach dem Wachstum einer Epitaxialschicht in einem Bipolartransistor in einer integrierten Schaltung zu überwachen. Zu diesem Zweck sollten die Wachstumsbedingungen (wie die Reaktionstemperatur und die Reaktionsgeschwindigkeit) immer überwacht werden, um eine konstante Musterverschiebung sicherzustellen. Es ist jedoch sehr schwierig, die Wachstumsbedingungen ausreichend genau zu überwachen, um die Anforderungen für eine konstante Musterverschiebung einzuhalten, da eine häufige Messung der Musterverschiebung unvermeidbar ist.
- Herkömmlicherweise wird zu diesem Zweck ein Winkelschleif- und Markierungsätzverfahren verwendet. Dieses Verfahren umfaßt: (1) Aufteilen der Chips in Proben, die eine vergrabene Schicht parallel und senkrecht zu der Ausrichtabflachung (orientation flat) aufweisen, unter Verwendung einer Konfektionierungssäge; (2) Winkelpolieren der neuen schmalen Oberflächen, die als Abschnitte des zerteilten Chips erzeugt wurden; (3) Ätzen der polierten Oberflächen (Sirtl, 2 bis 3 Sekunden); und (4) Messen der Verschiebung der Muster der vergrabenen Schichten unter Verwendung eines differentiellen Interferenzmikroskops.
- Der Musterverschiebungsfaktor wird durch die folgende Gleichung erhalten:
- Musterverschiebungsfaktor = Wert der Verschiebung (um) /Dicke der Epitaxialschicht (um)
- Da es jedoch mehr als drei Stunden dauert, die Musterverschiebung zu messen, kann dieses herkömmliche Verfahren nicht so häufig angewendet werden und es ist ziemlich teuer.
- Im Hinblick auf die vorhergehenden Nachteile des Standes der Technik ist es eine Aufgabe dieser Erfindung, ein Verfahren zu schaffen, das in der Lage ist, die Musterverschiebung auf einem Halbleiterwafer in einer kurzen Zeitdauer mit äußerster Einfachheit zu messen, und das zugleich hochgenau und kostengünstig ist.
- Erfindungsgemäß wird ein Verfahren zum Messen einer Verschiebung von auf einem Halbleiterwafer ausgebildeten Mustern bei Durchführung eines Epitaxialwachstumsprozesses geschaffen, das die folgenden Schritte umfaßt: Bilden eines Hauptskalenmusters und eines Vernier-Skalenmusters in paralleler, beabstandeter und gegenüberliegender Beziehung auf dem Halbleiterwafer; Bilden einer Oxidfilmschicht, die entweder das Hauptskalenmuster oder das Vernier-Skalenmuster bedeckt; anschließendes Durchführen des Epitaxialwachstumsprozesses zum Bilden einer Epitaxialschicht über dem Halbleiterwafer; und Messen der Verschiebung des Hauptskalenmusters relativ zu dem Vernier-Skalenmuster.
- Die Musterverschiebung PS auf dem Halbleiterwafer wird gemäß der folgenden Gleichung bestimmt:
- PS = D/T
- wobei D die die Verschiebung des Hauptskalenmusters relativ zu dem Vernier-Skalenmuster darstellende Messung ist, und T die Dicke der Epitaxialschicht.
- Es ist vorteilhaft, daß gleichzeitig mit der Bildung des Hauptskalenmusters und des Vernier-Skalenmusters ein zweites Hauptskalenmuster und ein zweites Vernier-Skalenmuster in paralleler, beabstandeter und einander gegenüberliegender Beziehung auf dem Halbleiterwafer gebildet werden. Dabei erstrecken sich das Hauptskalenmuster und das Vernier- Skalenmuster in einer ersten Richtung, während das zweite Hauptskalenmuster und das zweite Vernier-Skalenmuster sich in einer zweiten Richtung senkrecht zu der ersten Richtung erstrecken. Im allgemeinen sind das Hauptskalenmuster und das zweite Hauptskalenmuster mit der Oxidfilmschicht bedeckt.
- Viele andere Aufgaben, Vorteile und Merkmale der vorliegenden Erfindung werden aus der folgenden Beschreibung in Zusammenhang mit den begleitenden Zeichnungen besser verstanden.
- In den Zeichnungen zeigen:
- Fig. 1 eine diagrammartige Darstellung, die das Prinzip eines erfindungsgemäßen Verfahrens zum Messen der Musterverschiebung auf einem Halbleiterwafer veranschaulicht;
- Fig. 2 eine vergrößerte Ansicht eines Hauptteils der Fig. 1;
- Fig. 3 eine diagrammartige Ansicht, die die Position der Objektivlinse eines Doppelobjektivmikroskops zeigt, das zur Messung der Verschiebung eines Hauptskalenmusters und eines Vernier-Skalenmusters verwendet wird; und
- Fig. 4 eine Ansicht, die ein Sichtfeld des Doppelobjektivmikroskops veranschaulicht, wobei die Verschiebung des Hauptskalenmusters relativ zu dem Vernier-Skalenmuster angedeutet ist.
- Ein erfindungsgemäßes Verfahren zum Messen einer Musterverschiebung eines Halbleiterwafers wird nachfolgend in größerem Detail in bezug auf die begleitenden Zeichnungen beschrieben.
- Fig. 1 zeigt das Prinzip des erfindungsgemäßen Verfahrens zum Messen einer Musterverschiebung. In der Fig. 1 bezeichnet Bezugszeichen 2 einen Halbleiterwafer, der eine vergrabene Diffusionsschicht aus Antimon (Sb) aufweist. Der Halbleiterwafer 2 (im folgenden als Wafer mit vergrabener Diffusion bezeichnet) weist auf seiner Oberfläche ein Hauptskalenmuster 4 und ein Vernier-Skalenmuster 6 auf, die vorher in paralleler, beabstandeter und einander gegenüberliegender Beziehung mit einem dazwischenliegenden vorbestimmten Raum gebildet werden. Das Hauptskalenmuster 4 und das Vernier-Skalenmuster 6 werden mittels herkömmlicher Photolithographie gebildet, die an dem Halbleiterwafer in der folgenden Reihenfolge ausgeführt wird: Resistüberzug; Abbildung des Musters; Entwicklung; Ätzen; Resistentfernung; und Reinigung. Das Hauptskalenmuster 4 und das Vernier-Skalenmuster 6 sind paarweise vorgesehen, und vorzugsweise sind zwei solcher Paare eines Haupt- und Vernier-Skalenmusters 4 und 6 angebracht, wie in Fig. 1 gezeigt ist, um somit sicherzustellen, daß sowohl die Verschiebung auf dem Halbleiterwafer 2 in der X-Richtung und die Verschiebung auf dem Halbleiterwafer in der Y-Richtung meßbar ist. Nunmehr erstreckt sich eines der beiden Paare aus Haupt- und Vernier-Skalenmustern 4 und 6 in einer Richtung parallel zu der X-Achse, während das andere Paar sich in einer Richtung parallel zu der Y-Achse, die senkrecht zu der X-Achse steht, erstreckt.
- Der Halbleiterwafer mit den derart ausgebildeten Skalenmustern 4 und 6 wird einer Diffusionsbehandlung mit Antimon (Sb) unterworfen, wobei der oben bezeichnete Wafer 2 mit vergrabener Diffusion hergestellt wird. Danach wird ein Oxidfilm des Wafers 2 mit vergrabener Diffusion durch Fluorwasserstoffsäure entfernt, und der Wafer 2 mit vergrabener Diffusionsschicht wird oxidiert, um einen Oxidfilm mit einer Dicke von nicht weniger als 200 nm (2000 Å) zu bilden. Der derart gebildete Oxidfilm wird selektiv mittels Photolithographie unter Verwendung eines geeigneten Maskenmusters derart entfernt, daß die Hauptskalenmuster 4 mit maskierenden Oxidfilmschichten 8 bedeckt sind. Die maskierenden Oxidfilmschichten 8 können anstatt der Hauptskalenmuster 4 auch zur Abdeckung der Vernier-Skalenmuster 6 ausgebildet sein, im allgemeinen sind sie jedoch über den Hauptskalenmustern 4 vorgesehen.
- Der Wafer 2 mit vergrabener Diffusion, der teilweise mit den sich über die Hauptskalenmuster 4 erstreckenden maskierenden Oxidfilmschichten 8 bedeckt ist, wird dann einem Epitaxialwachstumsprozeß unterworfen, um eine Epitaxialschicht auf dem Wafer 2 mit vergrabener Diffusion zu bilden. Die hier verwendeten Skalenmuster 4, 6 sind für eine nachfolgende Messung einer Musterverschiebung vorteilhaft, da die maskierenden Oxidfilmschichten 8 in engem Kontakt mit einer Oberfläche des Halbleiterwafers sind und folglich eine Ablagerung von Silizium bis zu den Seitenkanten der maskierenden Oxidfilmschichten reicht.
- Das Epitaxialwachstum tritt nicht an einem Abschnitt des Halbleiterwafers 2 auf, der mit den maskierenden Oxidfilmschichten 8 bedeckt ist. Das Epitaxialwachstum tritt an einem Teil des Halbleiterwafers 2 auf, der von den maskierenden Oxidfilmschichten 8 frei ist. Bei dem Epitaxialwachstumsprozeß dieser Art wird eine Epitaxialschicht 10, die in Fig. 1 gezeigt ist, gebildet.
- Als Ergebnis der Bildung der Epitaxialschicht 10 ist ein Teil des Halbleiterwafers 2, der jedes der Vernier-Skalenmuster 6 enthält und keine Oxidfilmschicht 8 aufweist, in seiner Position versetzt oder verschoben, während ein Teil des Halbleiterwafers 2, der jedes der Hauptskalenmuster 4 enthält und mit den Oxidfilmschichten 8 bedeckt ist, keinen Versatz oder keine Verschiebung aufweist.
- Eine Messung der Verschiebung, die durch Zählung der Einteilungen der Einteilungslinie des Vernier-Skalenmusters 6, die am nächsten einer angrenzenden Einteilungslinie des Hauptskalenmusters 4 sich befindet, berechnet wird, wird durch D dargestellt. Der Meßwert D der Verschiebung wird visuell bestimmt, während das Hauptskalenmuster 4 und das Vernier- Skalenmuster 6 innerhalb eines gemeinsamen Gesichtsfelds angeordnet sind. Genauer gesagt wird ein Doppelobjektivmikroskop als Meßvorrichtung oder für diesen Zweck geeignetes Gerät verwendet. Während einer solchen Messung muß ein Drehwinkel einer Probe so eingestellt werden, daß eine die jeweiligen Objektivachsen der rechten und linken Objektivlinse verbindende Linie sich senkrecht zu den Unterteilungslinien (Skalenmarkierungen) der Skalenmuster 4 und 6 erstreckt. Die Einstellung des Probendrehwinkels kann unter Verwendung der Einteilungslinien einer anderen Kombination der Haupt- und Vernier-Skalenmuster 4 und 6 erzielt werden. Im Falle der Verwendung des Doppelobjektivmikroskops, wie in Fig. 4 gezeigt, kann beispielsweise ein Meßwert D für die Verschiebung von 0,2 um innerhalb des Gesichtsfelds S des Mikroskops abgelesen werden.
- Das Bezugszeichen C bezeichnet eine bei dem Epitaxialablagerungsprozeß an einem Grenzbereich zwischen der Oxidfilmschicht und dem Siliziumsubstrat gebildete Störung (crown). Die Störung wird in einem entlang der Oxidfilmschicht 8 sich erstreckenden Gebiet mit einer Breite von 300 bis 400 um gebildet, so daß eine genaue Messung der Musterverschiebung in diesem Gebiet nicht möglich ist. Unter Berücksichtigung der Bildung der Störung C sind das Hauptskalenmuster 4 und das Vernier-Skalenmuster 6 um wenigstens 400 um beabstandet.
- Die Messung der Verschiebung zwischen dem Hauptskalenmuster 4 und dem Vernier-Skalenmuster 6 und die Dicke der Epitaxialschicht 10 werden dann verwendet, um die Musterverschiebung des Halbleiterwafers 2 zu bestimmen. Die Musterverschiebung PS wird durch die folgende Gleichung erhalten:
- PS = D/T
- wobei D die Messung der Verschiebung ist, die von einer Kombination aus Hauptskala und Vernier-Skala abgelesen wird, und wobei T die Dicke der Epitaxialschicht ist.
- Eine Messung der Musterverschiebung wurde unter den folgenden Bedingungen durchgeführt.
- p-Typ- CZ-Halbleiterwafer < 111>
- Winkelabweichung in < 112> -Richtung von 3º 30'
- Eine Photomaske mit einer Reihe von identischen Mustern quadratischer Zellen von 5 mm, in denen eine Hauptskala mit einem Strichabstand von 10 um und eine Vernier-Skala mit einem Strichabstand von 9,9 um in paralleler, beabstandeter, gegenüberliegender Beziehung paarweise vorgesehen sind, und zwei solcher Haupt- und Vernier- Skalenpaare in senkrechter Beziehung zueinander wie in Fig. 1 gezeigt angeordnet sind. Die zum Darstellen der Haupt- und Vernierskalen verwendete Linienbreite betrug 3 um.
- Der in dem vorhergehenden Abschnitt (1) bezeichnete Halbleiterwafer wurde thermisch oxidiert, um darauf einen Oxidfilm mit einer Dicke von 1.000 nm (10.000 Å) zu bilden. Dann wurde durch herkömmliche Photolithographie unter Verwendung der im vorhergehenden Abschnitt (2) bezeichneten Photomaske der Oxidfilm teilweise entfernt, um lediglich die Einteilungslinien der jeweiligen Skalen freizulegen, und danach wurde ein Oxidfilm mit einer Dikke von ungefähr 300 nm (3.000 Å) durch thermische Oxidation auf dem Siliziumsubstrat gebildet, um die Einteilungslinien der Haupt- und Vernier-Skalen abzudecken. Als Ergebnis wurden Skalenmuster mit einer Linienbreite von 3 um und einer Dicke von ungefähr 150 nm (1.500 Å) in den Halbleiterwafer eingraviert.
- Der Oxidfilm auf dem Substrat wurde durch gepufferte Fluorwasserstoffsäure entfernt und nachfolgend wurde ein Oxidfilm mit einer Dicke von 600 nm (6.000 Å) durch einen thermischen Oxidationsprozeß gebildet. Danach wurden unter Verwendung herkömmlicher Photolithographie Oxidfilmmuster, die das Hauptskalenmuster abdecken, gebildet.
- 10 um, 1,6 Ω-cm
- verwendeter Reaktionsofen: zylindrischer Ofen
- Reaktionstemperatur: 1.150 ºC
- Reaktionsgeschwindigkeit: 0,3 um/min
- Reaktionsdruck: 100 kPa (760 Torr)
- Unter Verwendung eines Doppelobjektivmikroskops wurde eine linke Objektivlinse L des Mikroskops mit dem Hauptskalenmuster 4 ausgerichtet, während die rechte Objektivlinse R mit dem Vernier-Skalenmuster 6 ausgerichtet wurde (Fig. 3). Nunmehr wurden das in dem Gesichtsfeld S des Mikroskops beobachtbare Hauptskalenmuster 4 und das Vernier-Skalenmuster 6 in eine einander eng gegenüberliegende Position verschoben, wie in Fig. 4 gezeigt ist. Die Verschiebung des Hauptskalenmusters 4 relativ zu dem Vernier-Skalenmuster 6 wurde mittels Beobachtung durch das Gesichtsfeld 5 des Mikroskops gemessen. Wie in Fig. 4 gezeigt ist, betrug die somit gemessene Verschiebung (Musterverschiebung) 0,2 um. Die Messung wurde 75mal wiederholt und die dabei erhaltene Streuung der Meßwerte ergab eine Standardabweichung von 0,04 um.
- Zu Vergleichszwecken wurde ein Halbleiterwafer der gleichen Art wie oben beschrieben zur Messung einer Musterverschiebung unter Verwendung eines herkömmlichen Verfahrens (Winkelläppungs- und Markierungsverfahren) verwendet. Eine Messung, die eine Musterverschiebung von 0,2 um betraf, zeigte bei 75maliger Wiederholung der Messungen zum Erhalt der Musterverschiebungsmeßwerte eine Standardabweichung von 0,41 um.
- Aus den vorhergehenden experimentellen Ergebnissen ist offensichtlich, daß das erfindungsgemäße Verfahren in der Lage ist, die Musterverschiebung genau und auf beträchtlich vereinfachte Weise im Vergleich zu dem herkömmlichen Verfahren zu messen.
- In der oben beschriebenen erfindungsgemäßen Ausführungsform wurden die Skalenmuster durch teilweise Oxidation gebildet. Die Skalenmuster können jedoch durch Diffusion von Antimon (Sb), Bor (B), Phosphor (P) und Arsen (As) in einer oxidierenden Atmosphäre eingraviert werden.
- Erfindungsgemäß ist es möglich, die Musterverschiebung eines Halbleiterwafers mit Epitaxialschicht in einer kurzen Zeitdauer mit äußerster Einfachheit und Genauigkeit und auf kostengünstige Weise zu messen.
Claims (8)
1. Ein Verfahren zum Messen einer Musterverschiebung von auf
einem Halbleiterwafer ausgebildeten Mustern, die bei
Anwendung eines Epitaxialwachstumsprozesses auftritt,
gekennzeichnet durch:
Bilden eines Hauptskalenmusters (4) und eines
Vernier-Skalenmusters (6) in paralleler, beabstandeter und einander
gegenüberliegender Beziehung auf dem Halbleiterwafer (2);
Bilden eines Oxidfilms (8), der entweder das
Hauptskalenmuster (4) oder das Vernier-Skalenmuster (6) abdeckt;
anschließendes Ausführen des Epitaxialwachstumsprozesses zum
Bilden einer Epitaxialschicht (10) über dem Halbleiterwafer;
und
Messen der Verschiebung des Hauptskalenmusters (4) relativ zu
dem Vernier-Skalenmuster (6).
2. Ein Verfahren gemäß Anspruch 1, wobei das
Hauptskalenmuster (4) und das Vernier-Skalenmuster (6) einen Abstand von
wenigstens 400 um aufweisen.
3. Ein Verfahren gemäß Anspruch 1, wobei das
Hauptskalenmuster (4) mit dem Oxidfilm (8) bedeckt ist.
4. Ein Verfahren gemäß Anspruch 1, wobei die
Musterverschiebung PS des Halbleiterwafers (2) gemäß der folgenden
Gleichung bestimmt wird:
PS = D/T
wobei D die die Verschiebung des Hauptskalenmusters (4)
relativ zu dem Vernier-Skalenmuster (6) darstellende Messung ist,
und wobei T die Dicke der Epitaxialschicht (10) ist.
5. Ein Verfahren gemäß Anspruch 1, wobei gleichzeitig mit der
Bildung des Hauptskalenmusters (4) und des
Vernier-Skalenmusters (6) ein zweites Hauptskalenmuster (4) und ein zweites
Vernier-Skalenmuster (6) in paralleler, beabstandeter und
einander gegenüberliegender Beziehung auf dem Halbleiterwafer
(2) gebildet werden, wobei sich das Hauptskalenmuster (4) und
das Vernier-Skalenmuster (6) in einer ersten Richtung (Y)
erstrecken, und wobei sich das zweite Hauptskalenmuster (4) und
das zweiter Vernier-Skalenmuster (6) in einer zweiten
Richtung (X) senkrecht zu der ersten Richtung (Y) erstrecken.
6. Ein Verfahren gemäß Anspruch 5, wobei das
Hauptskalenmuster (4) und das zweite Hauptskalenmuster (4) jeweils von dem
Vernier-Skalenmuster (6) und dem zweiten Vernier-Skalenmuster
(6) einen Abstand von wenigstens 400 um aufweisen.
7. Ein Verfahren gemäß Anspruch 5, wobei das
Hauptskalenmuster (4) und das zweite Hauptskalenmuster (4) mit dem
Oxidfilm (8) abgedeckt sind.
8. Ein Verfahren gemäß Anspruch 5, wobei die
Musterverschiebung PS des Halbleiterwafers (2) in den ersten und zweiten
Richtungen (X, Y) gemäß der folgenden Gleichung bestimmt
wird:
PS = D/T
wobei D die die Verschiebung in einer ersten Richtung (Y) des
Hauptskalenmusters (4) relativ zu dem Vernier-Skalenmuster
(6) darstellende Messung oder die die Verschiebung in der
zweiten Richtung (X) des zweiten Hauptskalenmusters (4)
relativ zu dem zweiten Vernier-Skalenmuster (6) darstellende
Messung
ist, und wobei T die Dicke der Epitaxialschicht (10)
ist.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3012993A JPH0724278B2 (ja) | 1991-01-10 | 1991-01-10 | パターンシフト測定方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE69207213D1 DE69207213D1 (de) | 1996-02-15 |
DE69207213T2 true DE69207213T2 (de) | 1996-05-15 |
Family
ID=11820734
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE1992607213 Expired - Fee Related DE69207213T2 (de) | 1991-01-10 | 1992-01-10 | Verfahren zum Messen der Verschiebung eines Musters |
Country Status (3)
Country | Link |
---|---|
EP (1) | EP0494685B1 (de) |
JP (1) | JPH0724278B2 (de) |
DE (1) | DE69207213T2 (de) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100739259B1 (ko) * | 2006-03-08 | 2007-07-12 | 주식회사 하이닉스반도체 | 중첩도 측정 버니어 및 그 형성 방법 |
CN109839799B (zh) * | 2017-11-28 | 2022-07-19 | 上海仪电显示材料有限公司 | 掩膜组件及其曝光方法 |
CN113530740A (zh) * | 2021-06-02 | 2021-10-22 | 中国长江电力股份有限公司 | 水轮发电机组定子定位筋弦距精确测量装置及方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3671748A (en) * | 1970-08-24 | 1972-06-20 | Computervision Corp | Method and apparatus for positioner calibration system |
DE2803653C3 (de) * | 1978-01-27 | 1986-05-28 | Texas Instruments Deutschland Gmbh, 8050 Freising | Ausrichtvorrichtung |
JP2666859B2 (ja) * | 1988-11-25 | 1997-10-22 | 日本電気株式会社 | 目合せ用バーニヤパターンを備えた半導体装置 |
-
1991
- 1991-01-10 JP JP3012993A patent/JPH0724278B2/ja not_active Expired - Lifetime
-
1992
- 1992-01-10 DE DE1992607213 patent/DE69207213T2/de not_active Expired - Fee Related
- 1992-01-10 EP EP92100349A patent/EP0494685B1/de not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
EP0494685A2 (de) | 1992-07-15 |
EP0494685A3 (en) | 1993-03-03 |
EP0494685B1 (de) | 1996-01-03 |
JPH04239150A (ja) | 1992-08-27 |
JPH0724278B2 (ja) | 1995-03-15 |
DE69207213D1 (de) | 1996-02-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2934970C2 (de) | Halbleitervorrichtung und Verfahren zu ihrer Herstellung | |
DE69119871T2 (de) | Verfahren zum Ätzen von Schichten mit vorgegebener Tiefe in integrierten Schaltungen | |
DE3689032T2 (de) | Ätzlösung und Ätzverfahren für dotiertes Silizium. | |
DE2554536C2 (de) | Verfahren zum Bestimmen der Breite und/oder des Schichtwiderstandes von flächenhaften Leiterzügen integrierter Schaltungen | |
DE4223455C2 (de) | Halbleiterdrucksensor und Herstellungsverfahren | |
DE4130044A1 (de) | Halbleiter-drucksensor | |
DE3224462C2 (de) | ||
DE2516620A1 (de) | Pin-diode | |
DE1963162B2 (de) | Verfahren zur Herstellung mehrerer Halbleiterbauelemente aus einer einkristallinen Halbleiterscheibe | |
DE10297676B4 (de) | Verfahren zum Kalibrieren einer Messanlage auf Streumessungsbasis, die zum Messen von Abmessungen von Strukturelementen auf einem Halbleiterbauelement verwendet wird | |
DE4030466C2 (de) | Piezo-Widerstandsvorrichtung | |
DE4134291C2 (de) | ||
DE69935291T2 (de) | Verfahren zur Optimierung von Metall-CMP-Prozessen | |
DE2001564A1 (de) | Verfahren und Vorrichtung zur Bestimmung der Laepptiefe einer dielektrisch isolierten integrierten Schaltung | |
DE2349463B2 (de) | Halbleiter-Druckfühler | |
DE69207213T2 (de) | Verfahren zum Messen der Verschiebung eines Musters | |
DE69226234T2 (de) | Verfahren zur Herstellung metrologischen Strukturen besonders geeignet für die Bestimmung der Präzision in Vorrichtungen, die den Abstand auf bearbeiteten Substraten messen | |
DE10015698C1 (de) | Halbleitereinrichtung, Photomaske und Verfahren der Überdeckungsgenauigkeit | |
EP0235358A2 (de) | Anordnung zur Messung der Strömungsgeschwindigkeit | |
DE69110427T2 (de) | Verfahren zur Messung der Verschiebung eines Musters. | |
DE69008156T2 (de) | Verfahren für das Messen der Dimensionen eines Abstandshalters. | |
DE10128269B4 (de) | Eine Chipflächen-Justierstruktur | |
DE69227807T2 (de) | Verfahren, um die Dicke eines monokristallinen Si-Dünnfilms gleichförmig zu machen | |
DE69115446T2 (de) | Musterverschiebungsmessmethode | |
DE19608211A1 (de) | Verfahren zur Ausbildung von Metallkontakten in Halbleitereinrichtungen |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8364 | No opposition during term of opposition | ||
8339 | Ceased/non-payment of the annual fee |