Nothing Special   »   [go: up one dir, main page]

DE19811578A1 - Multiple layer circuit board especially for chip card - Google Patents

Multiple layer circuit board especially for chip card

Info

Publication number
DE19811578A1
DE19811578A1 DE19811578A DE19811578A DE19811578A1 DE 19811578 A1 DE19811578 A1 DE 19811578A1 DE 19811578 A DE19811578 A DE 19811578A DE 19811578 A DE19811578 A DE 19811578A DE 19811578 A1 DE19811578 A1 DE 19811578A1
Authority
DE
Germany
Prior art keywords
circuit board
printed circuit
layer
board according
multilayer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE19811578A
Other languages
German (de)
Inventor
Hans-Juergen Hacke
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19811578A priority Critical patent/DE19811578A1/en
Publication of DE19811578A1 publication Critical patent/DE19811578A1/en
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4614Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination
    • H05K3/462Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination characterized by laminating only or mainly similar double-sided circuit boards
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07745Mounting details of integrated circuit chips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07749Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07749Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
    • G06K19/07773Antenna details
    • G06K19/07777Antenna details the antenna being of the inductive type
    • G06K19/07779Antenna details the antenna being of the inductive type the inductive antenna being a coil
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07749Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
    • G06K19/07773Antenna details
    • G06K19/07777Antenna details the antenna being of the inductive type
    • G06K19/07779Antenna details the antenna being of the inductive type the inductive antenna being a coil
    • G06K19/07783Antenna details the antenna being of the inductive type the inductive antenna being a coil the coil being planar
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07749Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
    • G06K19/07773Antenna details
    • G06K19/07777Antenna details the antenna being of the inductive type
    • G06K19/07784Antenna details the antenna being of the inductive type the inductive antenna consisting of a plurality of coils stacked on top of one another
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F41/00Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties
    • H01F41/02Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for manufacturing cores, coils, or magnets
    • H01F41/04Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for manufacturing cores, coils, or magnets for manufacturing coils
    • H01F41/041Printed circuit coils
    • H01F41/043Printed circuit coils by thick film techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F5/00Coils
    • H01F5/003Printed circuit coils
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49855Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers for flat-cards, e.g. credit cards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/189Printed circuits structurally associated with non-printed electric components characterised by the use of a flexible or folded printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • H05K3/284Applying non-metallic protective coatings for encapsulating mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4038Through-connections; Vertical interconnect access [VIA] connections
    • H05K3/4084Through-connections; Vertical interconnect access [VIA] connections by deforming at least one of the conductive layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F27/00Details of transformers or inductances, in general
    • H01F27/28Coils; Windings; Conductive connections
    • H01F27/2847Sheets; Strips
    • H01F2027/2861Coil formed by folding a blank
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01068Erbium [Er]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/165Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed inductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0183Dielectric layers
    • H05K2201/0195Dielectric or adhesive layers comprising a plurality of layers, e.g. in a multilayer structure
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0388Other aspects of conductors
    • H05K2201/0394Conductor crossing over a hole in the substrate or a gap between two separate substrate parts
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10227Other objects, e.g. metallic pieces
    • H05K2201/10378Interposers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/11Treatments characterised by their effect, e.g. heating, cooling, roughening
    • H05K2203/1189Pressing leads, bumps or a die through an insulating layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4623Manufacturing multilayer circuits by laminating two or more circuit boards the circuit boards having internal via connections between two or more circuit layers before lamination, e.g. double-sided circuit boards

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

The circuit board has at least two electrically insulated carrier layers (2,3) which are arranged one on top of the other in different planes. It also has at least two conductive track layers (6,11) at least one arranged on each carrier layer. The two carrier layers are connected to each other at a common side edge (4). The carrier layers may be formed in one piece. They may be connected together at facing surfaces. In the latter case at least one adhesive layer may be provided between the carrier layers.

Description

Die Erfindung betrifft eine mehrlagige Leiterplatte, die ins­ besondere zur Herstellung einer Chipkarte bestimmt ist. Die Erfindung betrifft weiterhin ein Verfahren zur Herstellung einer mehrlagigen Leiterplatte, ein Verfahren zur Herstellung einer mehrlagigen elektrischen Schaltung sowie eine Chipkarte mit einer mehrlagigen Leiterplatte.The invention relates to a multilayer printed circuit board which ins is especially intended for the production of a chip card. The The invention further relates to a method of manufacture a multilayer printed circuit board, a method of manufacturing a multi-layer electrical circuit and a chip card with a multilayer printed circuit board.

Bei mehrlagigen Leiterplatten sind häufig wenigstens zwei elektrisch isolierende Tragschichten insbesondere aus Kunst­ stoff in verschiedenen Ebenen übereinander angeordnet. Auf den isolierenden Tragschichten sind wenigstens zwei Leiter­ bahnschichten vorgesehen, wobei hier zumindest eine der Trag­ schichten wenigstens eine Leiterbahnschicht aufweist.With multilayer printed circuit boards there are often at least two electrically insulating base layers, in particular made of art fabric arranged on top of each other in different levels. On the insulating base layers are at least two conductors provided web layers, here at least one of the support has at least one interconnect layer.

Bei den Chipkarten des Standes der Technik wird die gattungs­ gemäße mehrlagige Leiterplatte dazu eingesetzt, hohe Win­ dungszahlen bei einer Sende-/Empfangsspule der Chipkarte zu realisieren. Hierzu werden mehrere Lagen Spulenwindungen in Mehrlagentechnik übereinander erzeugt, und zwar durch eine Ätztechnik am jeweiligen Kartenumfang. Außerdem wird bei steigender Komplexität und steigender Anzahl der in der Chip­ karte enthaltenen Bauelemente auch ein größerer Umfang an Verdrahtung benötigt.In the chip cards of the prior art, the genus appropriate multilayer printed circuit board used for high win numbers with a transmission / reception coil of the chip card realize. For this purpose, several layers of coil turns in Multi-layer technology generated on top of each other, by a Etching technology on the respective card circumference. In addition, at increasing complexity and increasing number of in the chip Components included in the map also include a larger scope Wiring needed.

Bei den gattungsgemäßen Chipkarten und bei den bekannten Lei­ terplatten ist von Nachteil, daß diese aufwendig herzustellen sind.In the generic chip cards and in the known Lei terplatten is disadvantageous that they are expensive to manufacture are.

Es ist daher Aufgabe der Erfindung, eine Leiterplatte und ei­ ne Chipkarte bereitzustellen, die einen mehrlagigen Aufbau bei geringem Fertigungsaufwand erlaubt. Es ist darüber hinaus Aufgabe der Erfindung, entsprechende Herstellungsverfahren für mehrlagige Leiterplatten sowie mehrlagige elektrische Schaltungen bereitzustellen.It is therefore an object of the invention, a circuit board and egg ne chip card to provide a multi-layer structure allowed with little manufacturing effort. It is beyond that Object of the invention, corresponding manufacturing processes  for multilayer printed circuit boards and multilayer electrical To provide circuits.

Diese Aufgabe wird durch den Gegenstand der unabhängigen An­ sprüche gelöst. Vorteilhafte Ausgestaltungen ergeben sich aus den jeweiligen Unteransprüchen.This task is the subject of the independent An sayings solved. Advantageous configurations result from the respective subclaims.

Gemäß der Erfindung ist vorgesehen, daß die isolierenden Tragschichten an einer Seitenkante der mehrlagigen Leiter­ platte bzw. der mehrlagigen elektrischen Schaltung miteinan­ der verbunden sind.According to the invention it is provided that the insulating Base layers on one side edge of the multilayer conductor plate or the multi-layer electrical circuit with each other who are connected.

Bei dieser Ausbildung ergeben sich zahlreiche Vorteile bei der Herstellung der erfindungsgemäßen Leiterplatte bzw. der elektrischen Schaltung. Durch die besondere Ausbildung ist nämlich gewährleistet, daß die zwei Tragschichten auf einfa­ che Weise zueinander ausgerichtet werden können, bevor sie miteinander verbunden werden. Hierzu brauchen die beiden Tragschichten nämlich nur entlang der gemeinsamen Seitenkante zusammengefaltet werden. Gemäß dem Grundgedanken der Erfin­ dung können auch mehr als zwei Tragschichten in der erfin­ dungsgemäßen Leiterplatte bzw. elektrischen Schaltung vorge­ sehen sein. Dann sind jeweils zwei Tragschichten an einer ge­ meinsamen Seitenkante miteinander verbunden.This training has numerous advantages the manufacture of the circuit board according to the invention or electrical circuit. Because of the special training namely ensures that the two base layers on simp che way can be aligned to each other before be connected to each other. For this, the two need Base layers only along the common side edge be folded together. According to the basic idea of the inventor can more than two base layers in the inventions Intended circuit board or electrical circuit to be seen. Then there are two base layers on a ge common side edge joined together.

Die Tragschichten können vor dem Zusammenklappen entlang ei­ ner gemeinsamen Seitenkante miteinander verbunden werden oder auch von vornherein einstückig zusammenhängend ausgebildet sein. Bei einer einstückigen Ausbildung ergibt sich der Vor­ teil, daß die mehrlagige Leiterplatte bzw. elektrische Schal­ tung zunächst als eine durchgehende Schaltung eines entspre­ chend größeren Formats hergestellt werden kann. Hierfür kön­ nen bekannte und kostengünstige Verfahren eingesetzt werden. In einem abschließenden Schritt des Zusammenfaltens der Lei­ terplatte wird dann die mehrlagige Anordnung der verschiede­ nen Tragschichten hergestellt. The base layers can be egg along before folding ner common side edge to be connected or also integrally formed in one piece from the outset be. With a one-piece training, the front results part that the multi-layer circuit board or electrical scarf tion initially as a continuous circuit of a corre sponding Larger format can be produced. For this you can NEN known and inexpensive methods are used. In a final step of folding the lei then the multi-layer arrangement of the different base layers.  

In einer weiteren Ausbildung der Erfindung kann zwischen we­ nigstens zwei Tragschichten jeweils eine Kleberschicht vorge­ sehen sein, mit der die Tragschichten fest miteinander ver­ bunden werden. Dadurch wird die Haltbarkeit der Leiterplatte bzw. der elektrischen Schaltung verbessert.In a further embodiment of the invention, we can at least two base layers, one adhesive layer each be seen with which the base layers ver ver be bound. This will increase the durability of the circuit board or the electrical circuit improved.

Die Leiterbahnschichten können aus Kupferkaschierung gefer­ tigte Leiterbahnen aufweisen. Bei dieser Ausführung der Er­ findung kann die Leiterplatte vorteilhafterweise mit herkömm­ lichen-Herstellungsverfahren für einlagige Schaltungen herge­ stellt werden.The conductor track layers can be made of copper cladding have conductor tracks. In this version of the Er invention, the circuit board can advantageously with conventional Lichen manufacturing process for single-layer circuits be put.

Wenn zwischen wenigstens zwei Tragschichten jeweils eine Di­ stanzschicht vorgesehen ist, dann kann die gewünschte Dicke der Leiterplatte an beliebige Anforderungen angepaßt werden. Es ist auch möglich, in der Distanzschicht wenigstens eine Aussparung zur Aufnahme eines elektrischen Bauteils vorzuse­ hen. Bei dieser Ausbildung können in die Aussparung bzw. in die Aussparungen elektrische Bauteile wie Mikrochips so ein­ gesetzt werden, daß sie von außen nicht mehr zugänglich sind. Darüber hinaus läßt sich so ein Schutz des elektrischen Bau­ teils gegen Umwelteinflüsse erreichen.If between each of two base layers a Di punched layer is provided, then the desired thickness the PCB can be adapted to any requirements. It is also possible to have at least one in the spacer layer Vorzuse recess for receiving an electrical component hen. In this training can in the recess or in the recesses in electrical components such as microchips be set so that they are no longer accessible from the outside. In addition, it can protect electrical construction sometimes against environmental influences.

In weiterer Ausbildung der Erfindung ist vorgesehen, daß we­ nigstens eine Tragschicht mindestens eine quer zu der Haup­ terstreckungsrichtung der Tragschicht verlaufende Durchkon­ taktierungsöffnung aufweist. Mit einer solchen Durchkontak­ tierungsöffnung können auch komplexe mehrlagige Schaltungen erzeugt werden, wenn die Durchkontaktierungsöffnung mit einer Füllung aus leitendem Material wie Leitkleber, Silberpaste oder Lot versehen ist. Damit lassen sich nämlich Leiterbahnen in verschiedenen Ebenen miteinander verbinden.In a further embodiment of the invention it is provided that we at least one base course at least one across the main Through direction extending the base layer has clocking opening. With such a through contact The opening can also be complex multilayer circuits generated when the via opening with a Filling made of conductive material such as conductive adhesive, silver paste or solder is provided. This means that traces can be created connect at different levels.

Dabei läßt sich insbesondere eine Spule mit einer sehr hohen Windungszahl ausbilden, wenn wenigstens zwei Leiterbahn­ schichten jeweils Spulenwindungen mit Anschlußenden aufwei­ sen. Die Anschlußenden der Spulenwindungen der jeweiligen Leiterbahnschichten werden dann so über Durchkontaktierungs­ öffnungen miteinander verbunden, daß die jeweiligen Spulen­ windungen zu einer einzigen Spule mit vergrößert er Windungs­ zahl in Reihe geschaltet sind.In particular, a coil with a very high height can be used Form number of turns if at least two conductor tracks layer each coil turns with connection ends sen. The connection ends of the coil turns of the respective  Conductor layers are then through-plated openings connected to each other that the respective coils turns into a single coil with increased turns number are connected in series.

Das erfindungsgemäße Verfahren zur Herstellung einer mehrla­ gigen Leiterplatte bzw. einer mehrlagigen elektrischen Schal­ tung sieht somit die folgenden Schritte vor:
The inventive method for producing a multilayer printed circuit board or a multilayer electrical circuit device thus provides the following steps:

  • - Vorsehen von wenigstens eine Leiterbahnschicht aufweisen­ dem, elektrisch isolierendem Material,- Provide at least one interconnect layer the electrically insulating material,
  • - Zusammenfalten des Leiterplattenmaterials durch Knicken entlang wenigstens einer Biegelinie, so daß wenigstens zwei jeweils durch eine Biegelinie voneinander getrennte und übereinander liegende Leiterplattenabschnitte gebil­ det werden.- Folding the circuit board material by folding along at least one bending line, so that at least two each separated by a bending line and superimposed PCB sections be det.

Dabei ist vor dem Schritt des Vorsehens eines wenigstens eine Leiterbahnschicht aufweisenden, elektrisch isolierenden Lei­ terplattenmaterials der Schritt des Herstellens des Leiter­ plattenmaterials vorgesehen.There is at least one before the step of providing Conductive layer, electrically insulating Lei plate material the step of manufacturing the conductor plate material provided.

Weitere Verfahrensschritte betreffen das Vorsehen der gegen­ ständlichen Merkmale der erfindungsgemäßen mehrlagigen Lei­ terplatte beziehungsweise mehrlagigen elektrischen Schaltung.Further procedural steps relate to the provision of the characteristics of the multilayer Lei according to the invention terplatte or multi-layer electrical circuit.

Schließlich ist die Erfindung auch in einer Chipkarte ver­ wirklicht, die eine erfindungsgemäße Leiterplatte aufweist.Finally, the invention is also ver in a chip card really light, which has a circuit board according to the invention.

Da die Chipkartenherstellung ohnehin einen Laminier- oder Heißsiegelvorgang zur unlösbaren Verbindung aller Komponenten enthält, wird die Realisierung einer Spule und von Verdrah­ tung auf der Chipkarte aus zwei dünnen flexiblen gedruckten Schaltungen vorgeschlagen, die erst in dem Laminier- oder Heißsiegelvorgang miteinander verbunden werden. Dadurch wird eine relativ teure herkömmliche Mehrlagen-Leiterplatten­ technik vermieden. Zudem können Schaltungen im Bandformat ge­ fertigt werden und es sind eine Reihe von Gestaltungsvarian­ ten möglich, die eine kostenmäßige Anpassung an den unter­ schiedlichen Komplexitätsgrad der Karte erlauben.Since the chip card production anyway a laminating or Heat sealing process for the permanent connection of all components contains the realization of a coil and wiring device on the chip card from two thin flexible printed Circuits suggested that only in the laminating or Heat sealing process can be connected to each other. This will a relatively expensive conventional multilayer circuit board technology avoided. In addition, circuits in tape format can be used be manufactured and there are a number of design variants  ten possible, which a cost adjustment to the under allow different levels of complexity of the card.

So können je nach Anforderungen von Spule und Verdrahtung beispielsweise zwei einlagige Schaltungen miteinander kombi­ niert werden. Es können auch eine einlagige und eine zweila­ gige oder zwei zweilagige Schaltungen miteinander kombiniert werden. Es sind auch mehrere einlagige oder zweilagige Schal­ tungen übereinander denkbar. Dabei können die Schaltungen je­ weils als eine durchgehende Schaltung eines entsprechend grö­ ßeren Maßes hergestellt werden, aus der durch die erfindungs­ gemäße Leiterführung und durch eine Faltung um eine Seiten­ kante mehrere Windungslagen entstehen. Die Notwendigkeit her­ kömmlicher elektrischer Durchkontaktierungen richtet sich nach den Anforderungen der Verdrahtung. Die elektrische Kon­ taktierung der reinen Spulenlagen wird erfindungsgemäß mini­ miert und kann auch nach anderen Verfahren erfolgen.So depending on the requirements of the coil and wiring For example, two single-layer circuits combined be kidneyed. It can also be a single-ply and a two-ply or two two-layer circuits combined become. There are also several single-layer or two-layer scarves possible on top of each other. The circuits can each because as a continuous circuit of a correspondingly large Outer measure are made, from which by the Invention appropriate conductor routing and by a fold around one side edge several turns arise. The need forth conventional electrical vias are directed according to the requirements of wiring. The electrical con Clocking of the pure coil layers is mini according to the invention lubricated and can also be done by other methods.

Vorzugsweise sieht ein erfindungsgemäßer Aufbau eine doppel­ seitige flexible Schaltung von etwa doppelter Chipkartengröße vor. Mit einem speziellem Spulenlayout wird erreicht, daß nach dem Faltvorgang alle Windungen gleichgerichtet sind, wo­ bei durch eine besondere Ausbildung sichergestellt wird, daß maximal zwei Durchkontaktierungen zwischen den einzelnen Win­ dungslagen notwendig sind. Durch ein Falten um eine Achse entlang einer gemeinsamen Seitenkante der beiden Windungsla­ gen ergibt sich in etwa das endgültige Format der Chipkarte. Dadurch wird eine spulenförmige Antenne mit vier Lagen er­ zeugt.An inventive structure preferably sees a double sided flexible circuit of about double chip card size in front. With a special coil layout it is achieved that after the folding process all turns are rectified where is ensured by special training that a maximum of two plated-through holes between the individual win situations are necessary. By folding around an axis along a common side edge of the two turns The final format of the chip card is roughly the same. This makes it a coil-shaped antenna with four layers testifies.

Danach wird die Schaltung üblicherweise wie eine Leiterplatte durchkontaktiert. Sind keine oder nur wenige weitere Durch­ kontaktierungen notwendig, so lassen sich kostengünstige Al­ ternativverfahren zu üblichen chemischen und galvanischen Me­ tallabscheidungen anwenden. So sind zum Beispiel eine Präge­ schweiß-, eine Lot- oder eine Leitklebekontaktierung denkbar. After that, the circuit is usually like a circuit board plated through. Are no or only a few more through Contacting necessary, so inexpensive Al alternative method to common chemical and galvanic measurement use metal deposits. For example, are an embossing welding, solder or conductive adhesive contact possible.  

Wenn für die Verdrahtung der Bauelemente eine durchkontak­ tierte und eventuell sogar mehrlagige Leiterplatte notwendig ist, so können die beiden Schaltungshälften getrennt herge­ stellt werden und die elektrische Verbindung beider Hälften kann über eine Lot- oder Leitklebeverbindung erfolgen.If a through contact for the wiring of the components tated and possibly even multi-layer circuit board necessary is, the two circuit halves can be separately be put and the electrical connection of both halves can be done via a solder or conductive adhesive connection.

Weiterhin lassen sich auch bei der Montage der Bauelemente Leitklebeverbindungen einsetzen, die mit dem Heißsiegelprozeß kompatibel sind. Mit diesen Verbindungen können auch Durch­ kontaktierungen ersetzt werden. Bauteile innerhalb der erfin­ dungsgemäßen elektrischen Schaltung können auch in Drahtkon­ taktierungen verbunden werden.Furthermore, it is also possible to assemble the components Use conductive adhesive connections with the heat sealing process are compatible. With these connections can also through contacts are replaced. Components within the inventions electrical circuit according to the invention can also in wire con clockings are connected.

Der Aufbau der erfindungsgemäßen Chipkarte aus mehreren zu­ sammenhängenden Tragschichten, ob diese nun gefaltet oder ge­ trennt sind, bietet darüber hinaus den Vorteil, Chip und Bau­ elemente zwischen den Tragschichten anzuordnen, wodurch diese vor Umwelteinflüssen geschützt sind. Wird nicht die komplette Herstellung der Chipkarte in einer Hand gewünscht, so kann auch nur eine Distanzschicht vorgesehen werden, die mit Schaltungen und Bauelementen konfektioniert bereitgestellt wird. Eine solche Distanzschicht braucht vom jeweiligen An­ wender dann nur noch mit Dekoraußenlagen versehen zu werden.The structure of the chip card according to the invention consists of several contiguous base layers, whether folded or ge are also offers the advantage of chip and construction Arrange elements between the base layers, making them are protected from environmental influences. Will not be the complete one Production of the chip card desired in one hand, so can also only a spacer layer can be provided with Circuits and components are provided ready-made becomes. Such a spacer layer depends on the individual then only to be provided with decorative outer layers.

Die Erfindung ist in der Zeichnung anhand mehrerer Ausfüh­ rungsbeispiele veranschaulicht.The invention is in the drawing based on several Ausfü examples.

Fig. 1 zeigt einen Querschnitt einer erfindungsgemäßen mehrlagigen elektrischen Schaltung in einer Seiten­ ansicht, Fig. 1 shows a cross section of a multi-layered electrical circuit according to the invention in a side view,

Fig. 2 zeigt eine Draufsicht auf die elektrische Schaltung aus Fig. 1 in auseinander geklapptem Zustand, Fig. 2 1 shows a plan view of the electric circuit of Fig. Apart in folded position,

Fig. 3 zeigt eine Ansicht der elektrischen Schaltung aus Fig. 2 von unten, Fig. 3 shows a view of the electric circuit of Fig. 2 from below,

Fig. 4 zeigt einen Querschnitt durch eine weitere erfin­ dungsgemäße elektrische Schaltung, Fig. 4 shows a cross section through a further OF INVENTION dung correct electrical circuit,

Fig. 5 zeigt einen Querschnitt durch eine weitere erfin­ dungsgemäße elektrische Schaltung, Fig. 5 shows a cross section through a further OF INVENTION dung correct electrical circuit,

Fig. 6 zeigt einen Querschnitt durch eine weitere erfin­ dungsgemäße elektrische Schaltung, Fig. 6 shows a cross section through a further OF INVENTION dung correct electrical circuit,

Fig. 7 zeigt einen Querschnitt durch eine erfindungsgemäße Durchkontaktierungsöffnung, Fig. 7 shows a cross section through a via opening,

Fig. 8 zeigt einen Querschnitt durch eine weitere Durch­ kontaktierungsöffnung, Fig. 8 shows a cross section through a further through contact hole,

Fig. 9 zeigt die Durchkontaktierungsöffnung aus Fig. 8 nach einer Kontaktierung, FIG. 9 shows the via opening from FIG. 8 after contacting,

Fig. 10 zeigt einen Querschnitt durch eine weitere Durch­ kontaktierungsöffnung, Fig. 10 shows a cross section through a further through contact hole,

Fig. 11 zeigt einen Querschnitt durch die Durchkontaktie­ rungsöffnung aus Fig. 10 nach dem Durchkontaktie­ ren. Fig. 11 shows a cross section through the Durchkontaktie convergence opening of FIG. 10 after Durchkontaktie ren.

Fig. 1, Fig. 2 und Fig. 3 zeigen eine mehrlagige Leiter­ platte 1 in verschiedenen Ansichten. Fig. 1, Fig. 2 and Fig. 3 show a multilayer printed circuit board 1 in different views.

Dabei weist die Leiterplatte 1 eine obere Tragschicht 2 sowie eine untere Tragschicht 3 auf, die an einer Biegekante 4 ein­ stückig miteinander verbunden sind. In den Fig. 1 bis 3 ist an der oberen Tragschicht 2 ein Koordinatensystem 5 dar­ gestellt, das die lagemäßige Darstellung der oberen Trag­ schicht 2 in den verschiedenen Ansichten festlegt. In Fig. 2 ist die Chipkarte 1 aus Fig. 1 in aufgeklapptem Zustand in der Draufsicht auf die obere Tragschicht 2 aus Fig. 1 ge­ zeigt. In der Ansicht von Fig. 2 befinden sich die obere Tragschicht 2 und die untere Tragschicht 3 in ein und dersel­ ben Ebene.The circuit board 1 has an upper base layer 2 and a lower base layer 3 , which are integrally connected to one another at a bending edge 4 . In Figs. 1 to 3, a coordinate system 5 is provided is on the upper support layer 2, the layer of the positional representation of the upper support 2 in the several views sets. In Fig. 2, the chip card 1 from Fig. 1 in the opened state in the plan view of the upper support layer 2 from Fig. 1 shows ge. In the view of Fig. 2, the upper base layer 2 and the lower base layer 3 are in one and the same plane.

Im Gegensatz zu der Darstellung aus Fig. 2 zeigt Fig. 3 die obere Tragschicht 2 aus Fig. 1 in einer Ansicht von unten. Somit zeigt Fig. 3 die Darstellung der auseinander geklapp­ ten Leiterplatte 1 aus Fig. 2 in der Ansicht von unten. In contrast to the illustration from FIG. 2, FIG. 3 shows the top support layer 2 from FIG. 1 in a view from below. Thus, Fig. 3 shows the representation of the unfolded th circuit board 1 of Fig. 2 in the view from below.

Wie man aus den Fig. 1 bis 3 gut ersehen kann, sind obere Tragschicht 2 und untere Tragschicht 3 einstückig aus einem Kunststoffmaterial als zusammenhängender Leiterplattenbereich ausgebildet. Auf den Oberseiten der oberen Tragschicht 2 und der unteren Tragschicht 3 ist ein erster Leiterzug 6 vorgese­ hen, der einen einzigen durchgehenden ersten Leiter 7 auf­ weist. Ein Ende des ersten Leiters 7 mündet in einen quadra­ tischen oberen Kontakt 8 und das andere Ende des ersten Lei­ ters 7 mündet in einen runden oberen Kontakt 9. Der erste Leiterzug 6 ist dabei so ausgebildet, daß sich auf der Ober­ seite von oberer Tragschicht 2 und unterer Tragschicht 3 zwei spulenförmige Gebilde ergeben, die durch einen oberen Verbin­ dungsleiter 10 miteinander verbunden sind.As can be clearly seen from FIGS . 1 to 3, the upper support layer 2 and the lower support layer 3 are formed in one piece from a plastic material as a coherent circuit board area. On the upper sides of the upper base layer 2 and the lower base layer 3 is a first conductor 6 hen hen, which has a single continuous first conductor 7 . One end of the first guide 7 opens into a quadra tables upper contact 8 and the other end of Lei first ters 7 opens into a round upper contact. 9 The first conductor 6 is designed so that there are two coil-shaped structures on the upper side of the upper support layer 2 and lower support layer 3 , which are connected by an upper connec tion conductor 10 .

Der in Fig. 3 gezeigte, aus oberer Tragschicht 2 und unterer Tragschicht 3 gebildete Leiterplattenabschnitt weist auf sei­ ner Unterseite einen zweiten Leiterzug 11 auf, der dem ersten Leiterzug 6 aus Fig. 2 entspricht. Er ist aus einem zweiten Leiter 12 gebildet, der durchgehend auf der Unterseite von oberer Tragschicht 2 und unterer Tragschicht 3 angeordnet ist. Der zweite Leiter 12 mündet in einen quadratischen unte­ ren Kontakt 13, der genau gegenüberliegend vom quadratischen oberen Kontakt 8 angeordnet ist. Das andere Ende des zweiten Leiters 12 mündet in einen runden unteren Kontakt 14, der ge­ nau gegenüberliegend von dem runden oberen Kontakt 9 angeord­ net ist. Der zweite Leiter 12 bildet zwei Spulenstrukturen, die durch einen unteren Verbindungsleiter 70 miteinander ver­ bunden sind.The circuit board section shown in FIG. 3, formed from the upper support layer 2 and the lower support layer 3 , has a second conductor track 11 on its underside, which corresponds to the first conductor track 6 from FIG. 2. It is formed from a second conductor 12 which is arranged continuously on the underside of the upper base layer 2 and the lower base layer 3 . The second conductor 12 opens into a square lower contact 13 , which is arranged exactly opposite to the square upper contact 8 . The other end of the second conductor 12 opens into a round lower contact 14 , the ge opposite of the round upper contact 9 is net angeord. The second conductor 12 forms two coil structures which are connected to one another by a lower connecting conductor 70 .

In zusammengeklapptem Zustand liegen die obere Tragschicht 2 und die untere Tragschicht 3 so aufeinander, wie es in Fig. 1 gezeigt ist. Der runde obere Kontakt 9 und der runde untere Kontakt 14 sind durch eine Durchkontaktierung miteinander verbunden, so daß sich dort ein Spulenumsteigepunkt ergibt. Die so gebildete Spule kann über den quadratischen oberen Kontakt 8 und den quadratischen unteren Kontakt 13 ange­ schlossen werden. Werden Anfang und Ende der Spule zum An­ schluß auf derselben Ebene gewünscht, so liegen die Kontakte 8 und 13 nicht genau gegenüber, sondern versetzt. Durch einen weiteren Umsteigepunkt mit Durchkontaktierung kann ein Kon­ takt in die Ebene des anderen geführt werden. Wie man in Fig. 1 sieht, weist die so gebildete Spule vier Spulenab­ schnitte auf, die elektrisch in Reihe geschaltet sind, so daß sich eine gegenüber einem einzigen Spulenabschnitt eine vier­ fache Spulenwindungszahl ergibt.In the folded state, the upper support layer 2 and the lower support layer 3 lie one on top of the other, as shown in FIG. 1. The round upper contact 9 and the round lower contact 14 are connected to each other by a via, so that there is a coil changeover point. The coil thus formed can be closed via the square upper contact 8 and the square lower contact 13 . If the beginning and end of the coil are desired at the end of the same level, the contacts 8 and 13 are not exactly opposite, but offset. A further transfer point with plated-through holes allows one contact to be routed to the other's level. As can be seen in Fig. 1, the coil thus formed has four Spulenab sections, which are electrically connected in series, so that there is a four times the number of coil turns compared to a single coil section.

Die obere Tragschicht 2 und die untere Tragschicht 3 kann in­ nerhalb der Spulenabschnitte beliebig mit Leiterbahnen oder Durchbrüchen versehen sein. Alternativ zu der in Fig. 1 ge­ zeigten. Anordnung können auch mehrere Faltungen von mehr als zwei Tragschichten vorgenommen werden, wobei auch eine nur einseitig mit Leitern versehene flexible Kunststoffolie ange­ wendet werden kann.The upper support layer 2 and the lower support layer 3 can be provided with conductor tracks or openings in the coil sections as desired. As an alternative to that shown in FIG. 1. Arrangement can also be made several folds of more than two base layers, wherein a flexible plastic film provided only on one side with conductors can be used.

Fig. 4 zeigt einen Querschnitt durch einen Teil einer mehr­ lagigen elektrischen Schaltung 15. Die elektrische Schaltung weist eine obere Tragschicht 16 sowie eine untere Tragschicht 17 aus isolierendem Material auf. Zwischen der oberen Trag­ schicht 16 und der unteren Tragschicht 17 ist mit jeweils ei­ ner Kleberschicht 18 ein Distanzkern 19 befestigt. Der Di­ stanzkern 19 weist eine Durchkontaktierungsöffnung 20 auf. Fig. 4 shows a cross section through a part of a multi-layered electrical circuit 15. The electrical circuit has an upper support layer 16 and a lower support layer 17 made of insulating material. Between the upper support layer 16 and the lower support layer 17 , a spacer core 19 is fastened with each egg ner adhesive layer 18 . The Di punch core 19 has a through hole 20 .

Auf der Oberseite und auf der Unterseite der oberen Trag­ schicht 16 sind Leiterbahnen 21 vorgesehen, und auf der Ober­ seite und der Unterseite der unteren Tragschicht 17 sind Lei­ terbahnen 22 vorgesehen. Die Leiterbahnen 21 und 22 sind da­ bei durch in die Durchkontaktierungsöffnung 20 eingebrachtes leitendes Material 23 elektrisch leitend miteinander verbun­ den.On the top and on the underside of the upper support layer 16 , conductor tracks 21 are provided, and on the upper side and the underside of the lower support layer 17 , conductor tracks 22 are provided. The conductor tracks 21 and 22 are electrically conductive because verbun by each other at the via opening 20 is attached to the conductive material 23.

Fig. 5 zeigt einen Teilbereich einer weiteren elektrischen Schaltung 24 im Querschnitt. Die elektrische Schaltung 24 weist eine obere Tragschicht 25 mit Leiterbahnen 26 auf deren Oberseite und Unterseite sowie eine untere Tragschicht 27 mit Leiterbahnen 28 auf deren Oberseite und Unterseite auf. Zwi­ schen der oberen Tragschicht 25 und der unteren Tragschicht 27 ist ein Distanzkern 29 vorgesehen, der eine Aussparung 30 aufweist. In die Aussparung 30 ist ein Chipbauelement 31 ein­ gesetzt und über Leitkleberfüllungen 32 mit den Leiterbahnen 26 bzw. 28 elektrisch leitend verbunden. Fig. 5 shows a portion of a further electric circuit 24 in cross section. The electrical circuit 24 has an upper base layer 25 with conductor tracks 26 on its top and bottom and a lower base layer 27 with conductor tracks 28 on its top and bottom. Between the upper support layer 25 and the lower support layer 27 , a spacer core 29 is provided which has a recess 30 . In the recess 30 , a chip component 31 is inserted and electrically conductively connected to the conductor tracks 26 and 28 via conductive adhesive fillings 32 .

Zur festen Verbindung der unteren Tragschicht 27 mit der obe­ ren Tragschicht 25 ist zwischen dem Distanzkern 29 und der unteren Tragschicht 27 bzw. der oberen Tragschicht 25 je eine Kleberschicht 33 vorgesehen.For the firm connection of the lower support layer 27 with the OBE ren support layer 25 between the core spacer 29 and the lower support layer 27 and the upper support layer 25 is provided in each case an adhesive layer 33rd

Fig. 6 zeigt einen Abschnitt einer weiteren erfindungsgemä­ ßen elektrischen Schaltung 34 im Querschnitt. Die elektrische Schaltung 34 weist eine obere Tragschicht 35 auf, die auf ih­ rer Oberseite und Unterseite mit Leiterbahnen 36 versehen ist. Die, Leiterbahnen 36 sind an einer Durchkontaktierungs­ stelle 37 leitend miteinander verbunden. Fig. 6 shows a portion of another inventive electric circuit SEN 34 in cross section. The electrical circuit 34 has an upper base layer 35 which is provided on its top and bottom with conductor tracks 36 . The, conductor tracks 36 are conductively connected to one another at a via 37 .

Weiterhin ist eine untere Tragschicht 38 vorgesehen, die mit Leiterbahnen 39 versehen ist. Die Leiterbahnen 39 sind an ei­ ner zweiten Durchkontaktierungsstelle 40 leitend miteinander verbunden.Furthermore, a lower support layer 38 is provided, which is provided with conductor tracks 39 . The conductor tracks 39 are conductively connected to one another at a second via point 40 .

Die Leiterbahnen 36 und 39 sind aus einer Kupferkaschierung mit einer Stärke von 25 µm hergestellt. Das Material, aus dem die obere Tragschicht 35 und die untere Tragschicht 38 herge­ stellt ist, hat eine Stärke von 50 µm.The conductor tracks 36 and 39 are made of a copper cladding with a thickness of 25 microns. The material from which the upper base layer 35 and the lower base layer 38 is made has a thickness of 50 μm.

Zwischen der oberen Tragschicht 35 und der unteren Trag­ schicht 38 ist ein Distanzkern 41 vorgesehen, der eine erste Aussparung 42 zur Aufnahme eines ersten Mikrochips 43 enthält sowie eine zweite Aussparung 44 vorgesehen, die einen zweiten Mikrochip 45 beinhaltet. Der erste Mikrochip 43 ist dabei über Leitklebeverbindungen mit den Leiterbahnen 39 verbunden, wobei die Leitklebeverbindungen mit einem Heißsiegelprozeß kompatibel sind. Ein verbleibender Hohlraum zwischen erstem Mikrochip 43 und der Oberfläche der ersten Aussparung 42 ist mit einem Füllstoff 46 aufgefüllt. Der Distanzkern 41 hat ei­ ne Stärke von 300 µm.Between the upper support layer 35 and the lower support layer 38 , a spacer core 41 is provided, which contains a first recess 42 for receiving a first microchip 43 and a second recess 44 which contains a second microchip 45 . The first microchip 43 is connected to the conductor tracks 39 via conductive adhesive connections, the conductive adhesive connections being compatible with a heat sealing process. A remaining cavity between the first microchip 43 and the surface of the first recess 42 is filled with a filler 46 . The spacer core 41 has a thickness of 300 µm.

Der zweite Mikrochip 45 in der zweiten Aussparung 44 ist über Drahtverbindungen 47 mit den Leiterbahnen 39 kontaktiert. Auf dem zweiten Mikrochip 45 ist eine Schutzschicht 48 aufge­ bracht, die den zweiten Mikrochip 45 und die Drahtverbindun­ gen 47 gegen Umwelteinflüsse schützt. Ein Freiraum zwischen der Schutzschicht 48 und der inneren Oberfläche der zweiten Aussparung 44 ist mit einem Füllstoff 49 aufgefüllt.The second microchip 45 in the second recess 44 is in contact with the conductor tracks 39 via wire connections 47 . On the second microchip 45 , a protective layer 48 is applied, which protects the second microchip 45 and the wire connections 47 against environmental influences. A space between the protective layer 48 and the inner surface of the second recess 44 is filled with a filler 49 .

Bei dem in Fig. 6 dargestellten Ausführungsbeispiel ist zu bemerken, daß die obere Tragschicht 35 im Bereich der zweiten Aussparung 44 ausgebrochen ist, so daß der zweite Mikrochip 45 nach der Montage von oberer Tragschicht 35 und unterer Tragschicht 38 auf dem Distanzkern 41 bestückt werden kann. Zur festen Verbindung von oberer Tragschicht 35, unterer Tragschicht 38 und Distanzkern 41 dienen zwei dünne Klebe­ schichten 50 mit einer Stärke von jeweils 50 µm.In the embodiment shown in FIG. 6, it should be noted that the upper support layer 35 has broken out in the region of the second recess 44 , so that the second microchip 45 can be fitted on the spacer core 41 after the assembly of the upper support layer 35 and the lower support layer 38 . For the firm connection of the upper base layer 35 , the lower base layer 38 and the spacer core 41 , two thin adhesive layers 50, each with a thickness of 50 μm, are used.

Außenseitig sind auf die obere Tragschicht 35 und die untere Tragschicht 38 jeweils eine Deck- und Dekorschicht 51 aufge­ bracht, die die inneren Bestandteile elektrischen Schaltung 34 gegen Umwelteinflüsse schützt und die mit Aufdrucken ver­ sehen werden kann.Outside are on the upper base layer 35 and the lower base layer 38 each have a cover and decorative layer 51 brought up, which protects the internal components of electrical circuit 34 against environmental influences and which can be seen ver with imprints.

Fig. 7 zeigt einen Teilbereich einer erfindungsgemäßen Lei­ terplatte 52 im Querschnitt. Die Leiterplatte 52 hat eine Tragschicht 53, auf deren Oberseite eine obere Leiterbahn 54 vorgesehen ist. Auf der Unterseite der Tragschicht 53 ist ei­ ne untere Leiterbahn 55 angeordnet. Obere Leiterbahn 54 und untere Leiterbahn 55 sind über eine in der Tragschicht 53 vorgesehene Durchkontaktierung 56 verbunden, die mit einem Prägeschweißverfahren eingebracht ist. Auf Grund des beim Herstellen der Durchkontaktierung 56 erzeugten Drucks ist die obere Leiterbahn 54 im Bereich der Durchkontaktierung 56 mit einer Vertiefung 57 versehen. Fig. 7 shows a portion of a Lei terplatte 52 according to the invention in cross section. The circuit board 52 has a support layer 53 , on the upper side of which an upper conductor track 54 is provided. On the underside of the support layer 53 , a lower conductor track 55 is arranged. Upper interconnect 54 and lower interconnect 55 are connected via a via 56 provided in the support layer 53 , which is introduced using an embossing welding process. Due to the pressure generated during the production of the via 56 , the upper conductor track 54 is provided with a recess 57 in the region of the via 56 .

Fig. 8 zeigt einen Abschnitt einer weiteren erfindungsgemä­ ßen Leiterplatte 58 im Querschnitt. Die Leiterplatte 58 hat eine Tragschicht 59, auf deren Oberseite eine obere Leiter­ bahn 60 angeordnet ist. Auf der Unterseite der Tragschicht 59 ist eine Leiterbahn 61 vorgesehen. In dem in Fig. 8 gezeig­ ten Bereich weist die Tragschicht 59 eine Durchkontaktie­ rungsöffnung 62 auf, die sich durch die obere Leiterbahn 60 und die untere Leiterbahn 61 hindurch erstreckt. Beim Ein­ bringen der Durchkontaktierungsöffnung 62 ist in der oberen Leiterbahn 60 eine Vertiefung 63 ausgeformt worden. Fig. 8 shows a portion of another inventive SEN circuit board 58 in cross section. The circuit board 58 has a support layer 59 , on the top of which an upper conductor track 60 is arranged. A conductor track 61 is provided on the underside of the support layer 59 . In the region shown in FIG. 8, the support layer 59 has a through-opening 62 which extends through the upper conductor track 60 and the lower conductor track 61 . When the via opening 62 is brought in, a depression 63 has been formed in the upper conductor track 60 .

Fig. 9 zeigt die Leiterplatte 58 aus Fig. 8, wobei die Durchkontaktierungsöffnung 62 und die Vertiefung 63 mit einem Lot oder Leitkleber 64 aufgefüllt ist, so daß sich eine lei­ tende Verbindung zwischen der oberen Leiterbahn 60 und der unteren Leiterbahn 61 ergibt. Fig. 9 shows the circuit board 58 of Fig. 8, wherein the through hole 62 and the recess 63 is filled with a solder or conductive adhesive 64 , so that there is a lei connection between the upper conductor 60 and the lower conductor 61 results.

Fig. 10 zeigt einen Abschnitt einer weiteren erfindungsgemä­ ßen Leiterplatte 65 im Querschnitt. Die Leiterplatte 65 weist eine Tragschicht 66, die auf der Oberseite eine obere Leiter­ bahn 67 und auf der Unterseite eine untere Leiterbahn 68 hat. Die obere Leiterbahn 67 und die Tragschicht 66 sind mit einer Durchkontaktierungsöffnung 69 versehen. In dem in Fig. 10 gezeigten Ausführungsbeispiel ist die Durchkontaktierungsöff­ nung 69 mit Hilfe eines Verfahrens zur Trägerstrukturierung wie Laserablation, Plasmaätzen oder ähnlichem hergestellt, so daß die untere Leiterbahn 68 durch das Herstellen der Durch­ kontaktierungsöffnung 69 nicht beeinträchtigt ist. Fig. 10 shows a portion of another inventive SEN circuit board 65 in cross section. The circuit board 65 has a support layer 66 which has an upper conductor 67 on the upper side and a lower conductor 68 on the underside. The upper conductor track 67 and the support layer 66 are provided with a via opening 69 . In the exemplary embodiment shown in FIG. 10, the through-contact opening 69 is produced with the aid of a method for carrier structuring such as laser ablation, plasma etching or the like, so that the lower conductor track 68 is not impaired by the production of the through-contact opening 69 .

Fig. 11 zeigt die Leiterplatte 65 aus Fig. 10 nach einem weiteren Verfahrensschritt. Dabei ist die Durchkontaktie­ rungsöffnung 69 mit Lot oder Leitkleber 70 aufgefüllt, so daß sich eine leitende Verbindung zwischen der oberen Leiterbahn 67 und der unteren Leiterbahn 68 ergibt. FIG. 11 shows the printed circuit board 65 from FIG. 10 after a further method step. The Durchkontaktie approximately opening 69 is filled with solder or conductive adhesive 70 , so that there is a conductive connection between the upper interconnect 67 and the lower interconnect 68 .

BezugszeichenlisteReference list

11

Leiterplatte
Circuit board

22nd

obere Tragschicht
upper base layer

33rd

untere Tragschicht
lower base layer

44th

Biegekante
Bending edge

55

Koordinatensystem
Coordinate system

66

erster Leiterzug
first ladder train

77

erster Leiter
first leader

88th

quadratischer oberer Kontakt
square top contact

99

runder oberer Kontakt
round top contact

1010th

oberer Verbindungsleiter
upper connecting conductor

1111

zweiter Leiterzug
second conductor line

1212th

zweiter Leiter
second leader

1313

quadratischer unterer Kontakt
square bottom contact

1414

runder unterer Kontakt
round bottom contact

1515

elektrische Schaltung
electrical circuit

1616

obere Tragschicht
upper base layer

1717th

untere Tragschicht
lower base layer

1818th

Klebeschicht
Adhesive layer

1919th

Distanzkern
Spacer core

2020th

Durchkontaktierungsöffnung
Through hole

2121

Leiterbahn
Conductor track

2222

Leiterbahn
Conductor track

2323

leitendes Material
conductive material

2424th

elektrische Schaltung
electrical circuit

2525th

obere Tragschicht
upper base layer

2626

Leiterbahn
Conductor track

2727

untere Tragschicht
lower base layer

2828

Leiterbahn
Conductor track

2929

Distanzkern
Spacer core

3030th

Aussparung
Recess

3131

Chipbauelement
Chip component

3232

Leitkleberfüllung
Conductive adhesive filling

3333

Klebeschicht
Adhesive layer

3434

elektrische Schaltung
electrical circuit

3535

obere Tragschicht
upper base layer

3636

Leiterbahn
Conductor track

3737

Durchkontaktierungsstelle
Via point

3838

untere Tragschicht
lower base layer

3939

Leiterbahn
Conductor track

4040

zweite Durchkontaktierungsstelle
second via point

4141

Distanzkern
Spacer core

4242

erste Aussparung
first recess

4343

erster Mikrochip
first microchip

4444

zweite Aussparung
second recess

4545

zweiter Mikrochip
second microchip

4646

Füllstoff
filler

4747

Drahtverbindung
Wire connection

4848

Schutzschicht
Protective layer

4949

Füllstoff
filler

5050

Klebeschicht
Adhesive layer

5151

Deck- und Dekorschicht
Top and decor layer

5252

Leiterplatte
Circuit board

5353

Tragschicht
Base course

5454

obere Leiterbahn
upper trace

5555

untere Leiterbahn
lower trace

5656

Durchkontaktierung
Plated-through hole

5757

Vertiefung
deepening

5858

Leiterplatte
Circuit board

5959

Tragschicht
Base course

6060

obere Leiterbahn
upper trace

6161

untere Leiterbahn
lower trace

6262

Durchkontaktierungsöffnung
Through hole

6363

Vertiefung
deepening

6464

Leitkleber
Conductive adhesive

6565

Leiterplatte
Circuit board

6666

Tragschicht
Base course

6767

obere Leiterbahn
upper trace

6868

untere Leiterbahn
lower trace

6969

Durchkontaktierungsöffnung
Through hole

Claims (24)

1. Leiterplatte, insbesondere für eine Chipkarte, die die folgenden Merkmale aufweist:
  • - wenigstens zwei elektrisch isolierende Tragschich­ ten (2, 3; 16, 17; 25, 27; 35, 38; 54, 55), die in jeweils verschiedenen Ebenen übereinander angeord­ net sind,
  • - wenigstens zwei Leiterbahnschichten (6, 11; 21, 22; 26, 28; 36, 39), wobei auf jeweils einer Trag­ schicht (2, 3; 16, 17; 25, 27; 35, 38; 54, 55) we­ nigstens eine Leiterbahnschicht (6, 11; 21, 22; 26, 28; 36, 39) angeordnet ist,
  • - wenigstens zwei Tragschichten (2, 3; 16, 17; 25, 27; 35, 38; 54, 55) sind an einer gemeinsamen Sei­ tenkante (4) miteinander verbunden.
1. Printed circuit board, in particular for a chip card, which has the following features:
  • - At least two electrically insulating base layers th ( 2 , 3 ; 16 , 17 ; 25 , 27 ; 35 , 38 ; 54 , 55 ), which are arranged one above the other in different levels,
  • - At least two interconnect layers ( 6 , 11 ; 21 , 22 ; 26 , 28 ; 36 , 39 ), whereby on each support layer ( 2 , 3 ; 16 , 17 ; 25 , 27 ; 35 , 38 ; 54 , 55 ) we at least one conductor track layer ( 6 , 11 ; 21 , 22 ; 26 , 28 ; 36 , 39 ) is arranged,
  • - At least two base layers ( 2 , 3 ; 16 , 17 ; 25 , 27 ; 35 , 38 ; 54 , 55 ) are connected to each other on a common side edge ( 4 ).
2. Leiterplatte nach Anspruch 1, dadurch gekennzeichnet, daß die Tragschichten (2, 3; 16, 17; 25, 27; 35, 38; 54, 55) einstückig zusammenhängend ausgebildet sind.2. Printed circuit board according to claim 1, characterized in that the support layers ( 2 , 3 ; 16 , 17 ; 25 , 27 ; 35 , 38 ; 54 , 55 ) are integrally formed integrally. 3. Leiterplatte nach Anspruch 1 oder Anspruch 2, dadurch gekennzeichnet, daß die Tragschichten (2, 3; 16, 17; 25, 27; 35, 38; 54, 55) an zueinander weisenden Oberflächen miteinander verbun­ den sind.3. Printed circuit board according to claim 1 or claim 2, characterized in that the base layers ( 2 , 3 ; 16 , 17 ; 25 , 27 ; 35 , 38 ; 54 , 55 ) are interconnected on mutually facing surfaces. 4. Leiterplatte nach Anspruch 3, dadurch gekennzeichnet, daß zwischen wenigstens zwei Tragschichten (2, 3; 16, 17; 25, 27; 35, 38; 54, 55) jeweils wenigstens eine Kleber­ schicht (18; 33; 50) vorgesehen ist. 4. Printed circuit board according to claim 3, characterized in that between at least two base layers ( 2 , 3 ; 16 , 17 ; 25 , 27 ; 35 , 38 ; 54 , 55 ) at least one adhesive layer ( 18 ; 33 ; 50 ) is provided . 5. Leiterplatte nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß die Leiterbahnschichten (6, 11; 21, 22; 26, 28; 36, 39) aus Kupferkaschierung gefertigte Leiterbahnen (7, 12) aufweisen.5. Printed circuit board according to one of the preceding claims, characterized in that the conductor track layers ( 6 , 11 ; 21 , 22 ; 26 , 28 ; 36 , 39 ) made of copper lamination have conductor tracks ( 7 , 12 ). 6. Leiterplatte nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß zwischen wenigstens zwei Tragschichten (16, 17; 25, 27; 35, 38; 54, 55) jeweils eine Distanzschicht (19; 29; 41) vorgesehen ist.6. Printed circuit board according to one of the preceding claims, characterized in that a spacer layer ( 19 ; 29 ; 41 ) is provided between at least two base layers ( 16 , 17 ; 25 , 27 ; 35 , 38 ; 54 , 55 ). 7. Leiterplatte nach Anspruch 6, dadurch gekennzeichnet, daß die Distanzschicht (19; 29; 41) wenigstens eine Ausspa­ rung (30; 42, 44) zur Aufnahme eines elektrischen Bau­ teils (31; 43, 45) aufweist.7. Printed circuit board according to claim 6, characterized in that the spacer layer ( 19 ; 29 ; 41 ) has at least one recess ( 30 ; 42 , 44 ) for receiving an electrical construction part ( 31 ; 43 , 45 ). 8. Leiterplatte nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß wenigstens eine Tragschicht (2, 3; 16, 17; 25, 27; 35, 38; 54, 55) mindestens eine Durchkontaktierungsöffnung (20) aufweist.8. Printed circuit board according to one of the preceding claims, characterized in that at least one support layer ( 2 , 3 ; 16 , 17 ; 25 , 27 ; 35 , 38 ; 54 , 55 ) has at least one via opening ( 20 ). 9. Leiterplatte nach Anspruch 8, dadurch gekennzeichnet, daß die Durchkontaktierungsöffnung (20) eine Füllung (23) aus leitendem Material aufweist.9. Printed circuit board according to claim 8, characterized in that the via opening ( 20 ) has a filling ( 23 ) made of conductive material. 10. Leiterplatte nach Anspruch 8 oder Anspruch 9, dadurch gekennzeichnet, daß wenigstens zwei Leiterbahnschichten (6, 11) jeweils Spu­ lenwindungen mit Anschlußenden (8, 9, 13, 14) aufweisen, wobei die Anschlußenden (8, 9, 13, 14) der Spulenwindun­ gen so über Durchkontaktierungsöffnungen derart mitein­ ander verbunden sind, daß die jeweiligen Spulenwindungen zu einer Spule in Reihe geschaltet sind.10. Printed circuit board according to claim 8 or claim 9, characterized in that at least two conductor track layers ( 6 , 11 ) each have coil turns with connecting ends ( 8 , 9 , 13 , 14 ), the connecting ends ( 8 , 9 , 13 , 14 ) the Spulenwindun gene are connected via via openings such that the respective coil turns are connected in series to form a coil. 11. Verfahren zur Herstellung einer mehrlagigen Leiterplat­ te, das die folgenden Schritte aufweist:
  • - Vorsehen von wenigstens eine Leiterbahnschicht aufwei­ sendem, elektrisch isolierenden Leiterplattenmaterial,
  • - Zusammenfalten des Leiterplattenmaterials durch Knic­ ken entlang von Biegelinien, so daß wenigstens zwei jeweils durch eine Biegelinie voneinander getrennte und übereinander liegende Leiterplattenabschnitte (2, 3; 16, 17; 25, 27; 35, 38; 54, 55) gebildet werden.
11. A method for producing a multilayer printed circuit board, comprising the following steps:
  • Providing at least one conductor track layer on an electrically insulating circuit board material,
  • - Folding the circuit board material by kinking along bending lines, so that at least two circuit board sections ( 2 , 3 ; 16 , 17 ; 25 , 27 ; 35 , 38 ; 54 , 55 ), each separated by a bending line, are formed.
12. Verfahren zur Herstellung einer mehrlagigen Leiterplatte nach Anspruch 11, dadurch gekennzeichnet, daß vor dem Schritt des Vorsehens eines wenigstens eine Lei­ terbahnschicht aufweisenden, elektrisch isolierenden Leiterplattenmaterials der Schritt des Herstellens der wenigstens eine Leiterbahnschicht aufweisenden, elek­ trisch isolierenden Leiterplattenmaterials vorgesehen ist.12. Method for producing a multilayer printed circuit board according to claim 11, characterized in that before the step of providing at least one lei interlayer, electrically insulating PCB material the step of manufacturing the having at least one conductor track layer, elec trically insulating circuit board material provided is. 13. Verfahren zur Herstellung einer mehrlagigen Leiterplatte nach Anspruch 11 oder Anspruch 12, dadurch gekennzeichnet, daß der Schritt des flächigen Verbindens von Leiterplatten­ abschnitten (2, 3; 16, 17; 25, 27; 35, 38; 54, 55) durch Kleben vorgesehen ist.13. A method for producing a multilayer printed circuit board according to claim 11 or claim 12, characterized in that the step of the flat connection of printed circuit sections ( 2 , 3 ; 16 , 17 ; 25 , 27 ; 35 , 38 ; 54 , 55 ) by gluing is provided. 14. Verfahren zur Herstellung einer mehrlagigen Leiterplatte nach einem der Ansprüche 11 bis 13, dadurch gekennzeichnet, daß der Schritt des Einbringens wenigstens einer Durchkon­ taktierungsöffnung in wenigstens einen Leiterplattenab­ schnitt (2, 3; 16, 17; 25, 27; 35, 38; 54, 55) vorgese­ hen ist.14. A method for producing a multilayer printed circuit board according to one of claims 11 to 13, characterized in that the step of introducing at least one through-contact opening in at least one printed circuit board section ( 2 , 3 ; 16 , 17 ; 25 , 27 ; 35 , 38 ; 54 , 55 ) is provided. 15. Verfahren zur Herstellung einer mehrlagigen Leiterplatte nach Anspruch 14, dadurch gekennzeichnet, daß der Schritt des Einbringens von leitendem Material in die Durchkontaktierungsöffnung bzw. die Durchkontaktie­ rungsöffnungen vorgesehen ist.15. Process for producing a multilayer printed circuit board according to claim 14, characterized in that the step of introducing conductive material into the via opening or the via openings is provided. 16. Verfahren zur Herstellung einer mehrlagigen Leiterplatte nach einem der Ansprüche 11 bis 15, dadurch gekennzeichnet, daß der Schritt des Einbringens wenigstens einer Distanz­ schicht zwischen wenigstens zwei Leiterplattenabschnitte (16, 17; 25, 27; 35, 38; 54, 55) vorgesehen ist.16. A method for producing a multilayer printed circuit board according to one of claims 11 to 15, characterized in that the step of introducing at least one distance layer between at least two printed circuit board sections ( 16 , 17 ; 25 , 27 ; 35 , 38 ; 54 , 55 ) is provided is. 17. Verfahren zur Herstellung einer mehrlagigen Leiterplatte nach Anspruch 16, dadurch gekennzeichnet, daß der Schritt des Einbringens wenigstens eine Aussparung zur Aufnahme eines elektrischen Bauteils in die Distanz­ schicht vorgesehen ist.17. Process for producing a multilayer printed circuit board according to claim 16, characterized in that the step of inserting at least one recess to accommodate an electrical component at a distance layer is provided. 18. Verfahren zur Herstellung einer mehrlagigen elektrischen Schaltung, das die folgenden Schritte aufweist:
  • - Vorsehen von wenigstens eine Leiterbahnschicht auf­ weisendem, elektrisch isolierenden Leiterplattenma­ terial,
  • - Bestücken des Leiterplattenmaterials mit wenigstens einem elektrischen Bauteil,
  • - Zusammenfalten des Leiterplattenmaterials durch Knicken entlang von Biegelinien, so daß wenigstens zwei jeweils durch eine Biegelinie voneinander ge­ trennte und übereinander liegende Leiterplattenab­ schnitte gebildet werden.
18. A method for manufacturing a multilayer electrical circuit, comprising the following steps:
  • Provision of at least one conductor track layer on pointing, electrically insulating circuit board material,
  • Equipping the circuit board material with at least one electrical component,
  • - Folding the printed circuit board material by folding along bending lines, so that at least two ge each separated by a bending line and superimposed printed circuit board sections are formed.
19. Verfahren zur Herstellung einer mehrlagigen elektrischen Schaltung nach Anspruch 18, dadurch gekennzeichnet, daß der Schritt des flächigen Verbindens von Leiterplatten­ abschnitten durch Kleben vorgesehen ist.19. Method of making a multilayer electrical Circuit according to claim 18, characterized in that the step of flatly connecting printed circuit boards sections is provided by gluing. 20. Verfahren zur Herstellung einer mehrlagigen elektrischen Schaltung nach einem der Ansprüche 18 oder 19, dadurch gekennzeichnet, daß der Schritt des Einbringens wenigstens einer Durchkon­ taktierungsöffnung in wenigstens einen Leiterplattenab­ schnitt vorgesehen ist.20. Method of making a multilayer electrical Circuit according to one of claims 18 or 19, characterized in that the step of introducing at least one through hole clocking opening in at least one circuit board cut is provided. 21. Verfahren zur Herstellung einer mehrlagigen elektrischen Schaltung nach Anspruch 20, dadurch gekennzeichnet, daß der Schritt des Einbringens von leitendem Material in die Durchkontaktierungsöffnung bzw. die Durchkontaktie­ rungsöffnungen vorgesehen ist.21. Method of making a multilayer electrical Circuit according to claim 20, characterized in that the step of introducing conductive material into the via opening or the via openings is provided. 22. Verfahren zur Herstellung einer mehrlagigen elektrischen Schaltung nach einem der Ansprüche 18 bis 21, dadurch gekennzeichnet, daß der Schritt des Einbringens wenigstens einer Distanz­ schicht zwischen wenigstens zwei Leiterplattenabschnitte vorgesehen ist.22. Method of making a multilayer electrical Circuit according to one of claims 18 to 21, characterized in that the step of bringing in at least a distance layer between at least two circuit board sections is provided. 23. Verfahren zur Herstellung einer mehrlagigen elektrischen Schaltung nach Anspruch 22, dadurch gekennzeichnet, daß der Schritt des Einbringens des elektrischen Bauteils bzw. der elektrischen Bauteile in Aussparungen der Di­ stanzschicht vorgesehen ist. 23. Method of making a multilayer electrical Circuit according to claim 22, characterized in that the step of inserting the electrical component or the electrical components in recesses of the Di punched layer is provided.   24. Elektrische Schaltung wie eine Chipkarte mit wenigstens einer Leiterplatte gemäß einem der Ansprüche 1 bis 10.24. Electrical circuit like a chip card with at least a printed circuit board according to one of claims 1 to 10.
DE19811578A 1998-03-17 1998-03-17 Multiple layer circuit board especially for chip card Withdrawn DE19811578A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19811578A DE19811578A1 (en) 1998-03-17 1998-03-17 Multiple layer circuit board especially for chip card

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19811578A DE19811578A1 (en) 1998-03-17 1998-03-17 Multiple layer circuit board especially for chip card

Publications (1)

Publication Number Publication Date
DE19811578A1 true DE19811578A1 (en) 1999-10-14

Family

ID=7861209

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19811578A Withdrawn DE19811578A1 (en) 1998-03-17 1998-03-17 Multiple layer circuit board especially for chip card

Country Status (1)

Country Link
DE (1) DE19811578A1 (en)

Cited By (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1102256A2 (en) * 1999-11-17 2001-05-23 Sony Corporation Recording/playback apparatus
WO2001046904A1 (en) * 1999-12-22 2001-06-28 Flexchip Ag Method for producing contactable conductor loops for transponders
EP1225538A1 (en) * 2000-05-12 2002-07-24 Dai Nippon Printing Co., Ltd. Noncontact data carrier
EP1291818A1 (en) * 2001-08-15 2003-03-12 Datamars SA Transponder
DE10161752A1 (en) * 2001-12-15 2003-06-18 Behr Gmbh & Co Heating or air conditioning for a motor vehicle
DE10161753A1 (en) * 2001-12-15 2003-06-18 Behr Gmbh & Co Heating or air conditioning for a motor vehicle
WO2004012138A1 (en) * 2002-07-25 2004-02-05 Giesecke & Devrient Gmbh Data support with transponder coil
EP1508162A2 (en) * 2002-04-26 2005-02-23 Celis Semiconductor Corporation Method for producing an electrical circuit
WO2008012416A2 (en) * 2006-07-25 2008-01-31 Oberthur Technologies Electronic entity with microcircuit
WO2008122347A2 (en) * 2007-04-10 2008-10-16 Alcan Technology & Management Ltd. Sheet-shaped support comprising a printed conductor, and method for the production of said support
EP2056309A1 (en) * 2007-09-25 2009-05-06 STZ Mechatronik Method for manufacturing a spool and a spool
DE102008053096A1 (en) 2008-10-24 2010-04-29 Giesecke & Devrient Gmbh Method and device for the production of data carriers and semi-finished media, as well as data carriers and semi-finished media
DE102009005570A1 (en) * 2009-01-21 2010-07-22 Mühlbauer Ag Method for producing an antenna on a substrate
EP2309829A1 (en) * 2009-09-24 2011-04-13 Harman Becker Automotive Systems GmbH Multilayer circuit board
WO2012036844A1 (en) * 2010-09-17 2012-03-22 Apple Inc. Systems and methods for integrating radio-frequency indentification circuitry into flexible circuits
DE102011010186A1 (en) * 2011-02-02 2012-08-02 Heraeus Materials Technology Gmbh & Co. Kg Process for producing a laminate with conductive contacting
EP3509162A1 (en) * 2008-05-28 2019-07-10 Murata Manufacturing Co., Ltd. Wireless ic device and component for a wireless ic device
CN112513585A (en) * 2018-08-08 2021-03-16 恩德斯+豪斯流量技术股份有限公司 Method for producing a coil arrangement, measuring transducer having a coil arrangement, instrument having a measuring transducer
CN112567209A (en) * 2018-08-16 2021-03-26 恩德斯+豪斯流量技术股份有限公司 Coil arrangement of an oscillation sensor of a measuring sensor, measuring sensor of a measuring device and measuring device
DE102020107904A1 (en) 2020-03-23 2021-09-23 Lpkf Laser & Electronics Aktiengesellschaft Process for the production of conductor track structures on a non-conductive carrier substrate
CN113544472A (en) * 2019-03-12 2021-10-22 恩德斯+豪斯流量技术股份有限公司 Field device for process measurement technology, measurement sensor and method for producing a coil arrangement

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1591513A1 (en) * 1967-07-10 1970-02-12 Siemens Ag Arrangement for connecting printed circuit boards
DE2834525A1 (en) * 1978-08-07 1980-02-14 Loewe Opta Gmbh Flexible printed circuit for interconnecting TV receiver modules - has connecting arms that can be folded over on top of one another
DE2920012B1 (en) * 1979-05-17 1980-11-20 Gao Ges Automation Org ID card with IC module and method for producing such an ID card
DE2714426C3 (en) * 1977-03-31 1981-02-26 Siemens Ag, 1000 Berlin Und 8000 Muenchen Passive circuit element designed as a low-pass element or as a delay element
DE4123407A1 (en) * 1991-07-15 1993-01-21 Holzer Walter Compact HF current supply, esp. for lap top computer or fax machine - has components mounted on foldable circuit board halves which, when folded, cause components to face each other

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1591513A1 (en) * 1967-07-10 1970-02-12 Siemens Ag Arrangement for connecting printed circuit boards
DE2714426C3 (en) * 1977-03-31 1981-02-26 Siemens Ag, 1000 Berlin Und 8000 Muenchen Passive circuit element designed as a low-pass element or as a delay element
DE2834525A1 (en) * 1978-08-07 1980-02-14 Loewe Opta Gmbh Flexible printed circuit for interconnecting TV receiver modules - has connecting arms that can be folded over on top of one another
DE2920012B1 (en) * 1979-05-17 1980-11-20 Gao Ges Automation Org ID card with IC module and method for producing such an ID card
DE4123407A1 (en) * 1991-07-15 1993-01-21 Holzer Walter Compact HF current supply, esp. for lap top computer or fax machine - has components mounted on foldable circuit board halves which, when folded, cause components to face each other

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
EISLER, Paul: Gedruckte Schaltungen Technologie der Folienätztechnik. München: Carl Hanser Ver- lag 1961, S.272-275 *

Cited By (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1102256A2 (en) * 1999-11-17 2001-05-23 Sony Corporation Recording/playback apparatus
EP1102256A3 (en) * 1999-11-17 2006-10-04 Sony Corporation Recording/playback apparatus
WO2001046904A1 (en) * 1999-12-22 2001-06-28 Flexchip Ag Method for producing contactable conductor loops for transponders
DE19962194A1 (en) * 1999-12-22 2001-06-28 Flexchip Ag Production of conductor loops for transponders comprises forming conductor loop on one side of deformable substrate, lengthening loop and folding substrate between lengthened outer end and outer end of loop
EP1225538A1 (en) * 2000-05-12 2002-07-24 Dai Nippon Printing Co., Ltd. Noncontact data carrier
EP1225538A4 (en) * 2000-05-12 2003-09-10 Dainippon Printing Co Ltd Noncontact data carrier
EP1291818A1 (en) * 2001-08-15 2003-03-12 Datamars SA Transponder
DE10161752A1 (en) * 2001-12-15 2003-06-18 Behr Gmbh & Co Heating or air conditioning for a motor vehicle
DE10161753A1 (en) * 2001-12-15 2003-06-18 Behr Gmbh & Co Heating or air conditioning for a motor vehicle
EP1508162A4 (en) * 2002-04-26 2008-02-20 Celis Semiconductor Corp Method for producing an electrical circuit
EP1508162A2 (en) * 2002-04-26 2005-02-23 Celis Semiconductor Corporation Method for producing an electrical circuit
WO2004012138A1 (en) * 2002-07-25 2004-02-05 Giesecke & Devrient Gmbh Data support with transponder coil
FR2904453A1 (en) * 2006-07-25 2008-02-01 Oberthur Card Syst Sa ELECTRONIC ANTENNA WITH MICROCIRCUIT.
WO2008012416A2 (en) * 2006-07-25 2008-01-31 Oberthur Technologies Electronic entity with microcircuit
WO2008012416A3 (en) * 2006-07-25 2008-04-03 Oberthur Card Syst Sa Electronic entity with microcircuit
WO2008122347A2 (en) * 2007-04-10 2008-10-16 Alcan Technology & Management Ltd. Sheet-shaped support comprising a printed conductor, and method for the production of said support
WO2008122347A3 (en) * 2007-04-10 2008-11-27 Alcan Tech & Man Ltd Sheet-shaped support comprising a printed conductor, and method for the production of said support
EP2056309A1 (en) * 2007-09-25 2009-05-06 STZ Mechatronik Method for manufacturing a spool and a spool
EP3509162A1 (en) * 2008-05-28 2019-07-10 Murata Manufacturing Co., Ltd. Wireless ic device and component for a wireless ic device
DE102008053096A1 (en) 2008-10-24 2010-04-29 Giesecke & Devrient Gmbh Method and device for the production of data carriers and semi-finished media, as well as data carriers and semi-finished media
DE102009005570A1 (en) * 2009-01-21 2010-07-22 Mühlbauer Ag Method for producing an antenna on a substrate
DE102009005570B4 (en) * 2009-01-21 2012-11-29 Mühlbauer Ag Method for producing an antenna on a substrate
US8348170B2 (en) 2009-01-21 2013-01-08 Mühlbauer Ag Method for producing an antenna on a substrate
EP2309829A1 (en) * 2009-09-24 2011-04-13 Harman Becker Automotive Systems GmbH Multilayer circuit board
WO2012036844A1 (en) * 2010-09-17 2012-03-22 Apple Inc. Systems and methods for integrating radio-frequency indentification circuitry into flexible circuits
US8584955B2 (en) 2010-09-17 2013-11-19 Apple Inc. Systems and methods for integrating radio-frequency identification circuitry into flexible circuits
US8978988B2 (en) 2010-09-17 2015-03-17 Apple Inc. Systems and methods for integrating radio-frequency identification circuitry into flexible circuits
DE102011010186B4 (en) 2011-02-02 2018-10-18 Heraeus Deutschland GmbH & Co. KG Process for producing a laminate with conductive contacting
DE102011010186A1 (en) * 2011-02-02 2012-08-02 Heraeus Materials Technology Gmbh & Co. Kg Process for producing a laminate with conductive contacting
US12009143B2 (en) 2018-08-08 2024-06-11 Endress+Hauser Flowtec Ag Method of producing a coil device, coil device, measuring transducer with coil device, instrument having a measuring transducer
EP3833941A1 (en) * 2018-08-08 2021-06-16 Endress + Hauser Flowtec AG Method of producing a coil device, coil device, sensor having coil device, instrument having a sensor
CN112513585A (en) * 2018-08-08 2021-03-16 恩德斯+豪斯流量技术股份有限公司 Method for producing a coil arrangement, measuring transducer having a coil arrangement, instrument having a measuring transducer
CN112567209A (en) * 2018-08-16 2021-03-26 恩德斯+豪斯流量技术股份有限公司 Coil arrangement of an oscillation sensor of a measuring sensor, measuring sensor of a measuring device and measuring device
US11953359B2 (en) 2018-08-16 2024-04-09 Endress+Hauser Flowtec Ag Coil apparatus of an oscillation sensor of a measuring transducer, measuring transducer of a measuring device and measuring device
CN113544472A (en) * 2019-03-12 2021-10-22 恩德斯+豪斯流量技术股份有限公司 Field device for process measurement technology, measurement sensor and method for producing a coil arrangement
CN113544472B (en) * 2019-03-12 2024-06-11 恩德斯+豪斯流量技术股份有限公司 Field device for process measurement technology, measurement sensor and method for producing a coil arrangement
DE102020107904A1 (en) 2020-03-23 2021-09-23 Lpkf Laser & Electronics Aktiengesellschaft Process for the production of conductor track structures on a non-conductive carrier substrate
WO2021190690A1 (en) 2020-03-23 2021-09-30 Lpkf Laser & Electronics Aktiengesellschaft Method for producing conductor track structures on a non-conductive carrier substrate
DE102020107904B4 (en) 2020-03-23 2022-04-28 Lpkf Laser & Electronics Aktiengesellschaft Process for the production of conductor track structures on a non-conductive carrier substrate

Similar Documents

Publication Publication Date Title
DE19811578A1 (en) Multiple layer circuit board especially for chip card
EP0756244B1 (en) Electronic unit and method of producing that unit
DE69507459T2 (en) DEVICE WITH SURFACE-MOUNTED COMPONENTS WITH INSIDE LAYERS
DE102012104220B4 (en) Stacked substrate structure
DE69934814T2 (en) NON-CIRCULAR MICRO-DRILLING
DE19856839C2 (en) Arrangement of engine or transmission control unit and flexible circuit board structure r
DE69429293T2 (en) Car window glass with a printed conductor structure
DE102012020477A1 (en) Printed circuit and electronic device with the printed circuit
EP0903969A2 (en) Electronic printed circuit board
DE4134172A1 (en) Tape automated bonding interconnect device mfr.
DE10205450A1 (en) Circuit carrier and manufacture of the same
DE102012105488A1 (en) Printed wiring board with improved corrosion resistance and yield
WO2014202282A1 (en) Circuit board
EP2710864B1 (en) Circuit carrier
DE19924198B4 (en) Daughter board for insertion into a motherboard
DE102018215638B4 (en) Bonding foil, electronic component and method for producing an electronic component
WO2021115710A1 (en) Electronic assembly
DE1926590A1 (en) Multi-layer printed circuit board and method for making same
DE102004012979B4 (en) Coupling substrate for semiconductor devices, arrangements with the coupling substrate, coupling substrate strip, method for producing these objects and method for producing a semiconductor module
EP1336329B1 (en) Printed circuit board assembly and method of producing it
DE4129835A1 (en) POWER ELECTRONIC SUBSTRATE AND METHOD FOR THE PRODUCTION THEREOF
DE19924654C2 (en) Printed circuit board with an integrated metallic conductor structure and a printed circuit electrically connected to the conductor structure
EP1719393B1 (en) Printed circuit board
DE10330754B4 (en) Method for producing an electrical circuit
EP1375128A2 (en) Method for producing a spreaded metal plastic foil bound and produdec substrate

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8139 Disposal/non-payment of the annual fee