Nothing Special   »   [go: up one dir, main page]

CN202633291U - 一种芯片上芯片封装结构 - Google Patents

一种芯片上芯片封装结构 Download PDF

Info

Publication number
CN202633291U
CN202633291U CN2011205698581U CN201120569858U CN202633291U CN 202633291 U CN202633291 U CN 202633291U CN 2011205698581 U CN2011205698581 U CN 2011205698581U CN 201120569858 U CN201120569858 U CN 201120569858U CN 202633291 U CN202633291 U CN 202633291U
Authority
CN
China
Prior art keywords
chip
lead frame
material layer
metal material
disposed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2011205698581U
Other languages
English (en)
Inventor
秦飞
夏国峰
安彤
刘程艳
武伟
朱文辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing University of Technology
Original Assignee
Beijing University of Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing University of Technology filed Critical Beijing University of Technology
Priority to CN2011205698581U priority Critical patent/CN202633291U/zh
Application granted granted Critical
Publication of CN202633291U publication Critical patent/CN202633291U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

本实用新型公开了一种芯片上芯片封装结构。本封装包括引线框架、第一金属材料层、第二金属材料层、母IC芯片、子IC芯片、隔片、粘贴材料、绝缘填充材料和塑封材料。引线框架包括芯片载体和多个围绕芯片载体呈多圈排列的引脚。第一金属材料层和第二金属材料层分别配置于引线框架上表面和下表面。绝缘填充材料配置于引线框架的台阶式结构下。母IC芯片配置于引线框架上表面的第一金属材料层位置,子IC芯片上配置于母IC芯片的上方。母IC芯片和子IC芯片通过金属导线分别连接至多圈引脚的内引脚。塑封材料通过包覆母IC芯片和子IC芯片形成封装件。本实用新型是基于QFN封装的高可靠性、低成本、高I/O密度的三维封装结构。

Description

一种芯片上芯片封装结构
技术领域
本实用新型涉及半导体元器件制造技术领域,尤其涉及到具有多圈引脚排列的芯片上芯片(Chip on Chip,CoC)封装。 
背景技术
随着电子产品如手机、笔记本电脑等朝着小型化,便携式,超薄化,多媒体化以及满足大众化所需要的低成本方向发展,高密度、高性能、高可靠性和低成本的封装形式及其组装技术得到了快速的发展。与价格昂贵的BGA等封装形式相比,近年来快速发展的新型封装技术,即四边扁平无引脚QFN(Quad Flat Non—lead Package)封装,由于具有良好的热性能和电性能、尺寸小、成本低以及高生产率等众多优点,引发了微电子封装技术领域的一场新的革命。 
图1A和图1B分别为传统QFN封装结构的背面示意图和沿I-í 剖面的剖面示意图,该QFN封装结构包括引线框架11,塑封材料12,粘片材料13,IC芯片14,金属导线15,其中引线框架11包括芯片载体111和围绕芯片载体111四周排列的引脚112,IC芯片14通过粘片材料13固定在芯片载体111上,IC芯片13与四周排列的引脚112通过金属导线15实现电气连接,塑封材料12对IC芯片14、金属导线15和引线框架11进行包封以达到保护和支撑的作用,引脚112裸露在塑封材料12的底面,通过焊料焊接在PCB等电路板上以实现与外界的电气连接。底面裸露的芯片载体111通过焊料焊接在PCB等电路板上,具有直接散热通道,可以有效释放IC芯片14产生的热量。与传统的TSOP和SOIC封装相比,QFN封装不具有鸥翼状引线,导电路径短,自感系数及阻抗低,从而可提供良好的电性能,可满足高速或者微波的应用。裸露的芯片载体提供了卓越的散热性能。 
随着IC集成度的提高和功能的不断增强,IC的I/O数随之增加,相应的电子封装的I/O引脚数也相应增加,且逐渐由传统的二维平面封装形式向更高集成度的三维立体封装形式发展,传统的四边扁平无引脚封装件为典型的二维平面封装形式,单圈的引脚围绕芯片载体呈周边排列,限制了I/O数量的提高,满足不了高密度、具有更多I/O数的IC的需要。传统的引线框架无台阶式结构设计,无法有效的锁住塑料材料,导致引线框架与塑封材料结合强度 低,易于引起引线框架与塑封材料的分层甚至引脚或芯片载体的脱落,而且无法有效的阻止湿气沿着引线框架与塑封材料结合界面扩散到电子封装内部,从而严重影响了封装体的可靠性。传统QFN产品在塑封工艺时需要预先在引线框架背面粘贴胶带以防止溢料现象,待塑封后还需进行去除胶带、塑封料飞边等清洗工艺,增加了封装成本增高。使用切割刀切割分离传统的四边扁平无引脚封装件,切割刀在切割塑封材料的同时也会切割到引线框架金属,不仅会造成切割效率的降低和切割刀片寿命的缩短,而且会产生金属毛刺,影响了封装体的可靠性。因此,为了突破传统QFN的低I/O数量的瓶颈,提高封装体的可靠性和降低封装成本,急需研发一种基于QFN封装的高可靠性、低成本、高I/O密度的三维封装结构及其制造方法。 
实用新型内容
本实用新型提供了一种高密度、多圈引脚排列的芯片上芯片(Chip on Chip,CoC)封装及其制造方法,以达到突破传统QFN的低I/O数量的瓶颈和提高封装体的可靠性的目的。 
为了实现上述目的,本实用新型采用下述技术方案: 
本实用新型提出一种芯片上芯片封装件结构,包括引线框架、第一金属材料层、第二金属材料层、母IC芯片、子IC芯片、绝缘填充材料、粘贴材料、隔片、金属导线和塑封材料。引线框架沿厚度方向具有台阶式结构,具有上表面、下表面和台阶表面。引线框架包括芯片载体和多个围绕芯片载体呈多圈排列的引脚。芯片载体配置于引线框架中央部位,芯片载体四边边缘部位沿厚度方向具有台阶式结构。围绕芯片载体呈多圈排列的引脚的横截面形状呈圆形或者矩形状,其中每个引脚包括配置于该上表面的内引脚和配置于该下表面的外引脚。第一金属材料层和第二金属材料层分别配置于引线框架的上表面位置和下表面位置。绝缘填充材料配置于引线框架的台阶式结构下,支撑、保护引线框架。母IC芯片通过粘贴材料配置于引线框架上表面的第一金属材料层位置,且固定于芯片载体的中央部位。子IC芯片通过粘贴材料配置于母IC芯片的有缘面上,或在母IC芯片的有缘面上配置隔片,将子IC芯片配置于隔片上。母IC芯片和子IC芯片上的多个键合焊盘通过金属导线分别连接至配置有第一金属材料层的多个引脚的内引脚,以实现电气互联。塑封材料,包覆母IC芯片、子IC芯片、金属导线、粘贴材料、引线框架和第 一金属材料层,形成封装件,或者包覆母IC芯片、子IC芯片、金属导线、隔片、引线框架和第一金属材料层,形成封装件。 
进一步,上述芯片上芯片封装件结构包括一个或多个子IC芯片;子IC芯片与子IC芯片之间通过粘贴材料或者隔片连接。 
进一步,上述引线框架具有多个围绕芯片载体呈多圈排列的引脚,引脚横截面形状为圆形或矩形,排列圈数为单圈、双圈或三圈以上。  
进一步,其特征在于,芯片载体每边的多圈引脚排列方式为平行排列或交错排列。 
根据本实用新型的实施例,引脚框架具有多个围绕芯片载体呈三圈排列的引脚。 
根据本实用新型的实施例,包括芯片载体和围绕芯片载体呈三圈排列的引脚的引线框架具有台阶式结构。 
根据本实用新型的实施例,围绕芯片载体呈三圈排列的引脚的横截面形状呈圆形形状。 
根据本实用新型的实施例,围绕芯片载体呈三圈排列的引脚的横截面形状呈矩形形状。 
根据本实用新型的实施例,芯片载体每边的引脚排列方式为平行排列。 
根据本实用新型的实施例,芯片载体每边的引脚排列方式为交错排列。 
根据本实用新型的实施例,引线框架上表面和下表面分别配置有第一金属材料层和第二金属材料层。 
根据本实用新型的实施例,引线框架上表面和下表面分别配置的第一金属材料层和第二金属材料层包括镍(Ni)、钯(Pd)、金(Au)金属材料。 
根据本实用新型的实施例,引线框架台阶式结构下配置绝缘填充材料。 
根据本实用新型的实施例,引线框架台阶式结构下配置绝缘填充材料种类是热固性塑封材料,或者塞孔树脂、油墨以及阻焊绿油等材料。 
根据本实用新型的实施例,用含银颗粒的环氧树脂或者胶带等粘贴材料将母IC芯片配置于芯片载体中央部位。 
根据本实用新型的实施例,子IC芯片通过粘贴材料配置于母IC芯片的有缘面上。 
根据本实用新型的实施例,在母IC芯片的有缘面上配置隔片,将子IC芯 片配置于隔片上。 
根据本实用新型的实施例,隔片的材料为硅(Si)材料,以匹配母IC芯片和子IC芯片。 
本实用新型提出一种芯片上芯片封装件的制造方法,包括以下步骤: 
步骤1:配置掩膜材料层 
对薄板基材进行清洗和预处理,在薄板基材的上表面和下表面配置具有窗口的掩膜材料层图形。 
步骤2:配置金属材料层 
在配置于薄板基材上表面和下表面的掩膜材料层的窗口中分别配置第一金属材料层和第二金属材料层。 
步骤3:下表面选择性部分蚀刻 
移除薄板基材下表面的掩膜材料层,以第二金属材料层为抗蚀层,对薄板基材下表面进行选择性部分蚀刻,形成凹槽。   
步骤4:配置绝缘填充材料 
在薄板基材下部分经选择性半蚀刻形成的凹槽中填充绝缘材料。 
步骤5:上表面选择性部分蚀刻 
移除薄板基材上表面的掩膜材料层,以第一金属材料层为阻蚀层,对薄板基材上表面进行选择性部分蚀刻,形成具有台阶式结构的引线框架,包括分离的芯片载体和多圈引脚。 
步骤6:配置母IC芯片 
通过含银颗粒的环氧树脂树脂或者胶带等粘贴材料将母IC芯片配置于芯片载体中央部位。 
步骤7:配置子IC芯片 
通过含银颗粒的环氧树脂树脂或者胶带等粘贴材料将子IC芯片配置于母IC芯片的有缘面上,或者在母IC芯片的有缘面上配置隔片,将子IC芯片配置于隔片上。 
步骤8:金属导线键合连接 
母IC芯片和子IC芯片上的多个键合焊盘通过金属导线分别连接至配置有第一金属材料层的多个引脚的内引脚上,以实现电气互联。 
步骤9:塑封 
通过塑封材料包覆母IC芯片、子IC芯片、金属导线、粘贴材料、引线框架和第一金属材料层,形成封装件产阵列,或者包覆母IC芯片、子IC芯片、金属导线、隔片、引线框架和第一金属材料层,形成封装件产品阵列。 
步骤10:打印 
对塑封后的产品阵列进行激光打印。 
步骤11:切割分离产品 
切割分离产品,形成独立的单个封装件。 
根据本实用新型的实施例,通过电镀或者化学镀方法配置第一金属材料层和第二金属材料层。 
根据本实用新型的实施例,以第二金属材料层为抗蚀层,选用仅蚀刻薄板基材的蚀刻液对薄板基材上表面和下表面选择性部分蚀刻。 
根据本实用新型的实施例,绝缘填充材料通过丝网印刷或者涂布等方法配置在半蚀刻凹槽中。 
根据本实用新型的实施例,选用刀片切割、激光切割或者水刀切割等方法切割分离产品,且仅切割塑封材料和绝缘填充材料,不切割引线框架。 
基于上述,根据本实用新型,基于传统QFN封装的芯片上芯片封装件结构为三维立体封装,高度可控制在0.7毫米范围内,具有较高的I/O密度和集成度,引线框架的台阶式结构增加了与塑封材料和绝缘填充材料的结合面积,具有与塑封材料和绝缘填充材料相互锁定的效果,能够有效防止引线框架与塑封材料和绝缘填充材料的分层以及引脚或芯片载体的脱落,有效阻止湿气从封装件结构外部向内部扩散,小面积尺寸的外引脚能够有效防止表面贴装时桥连现象的发生,引线框架上表面和下表面配置的第一金属材料层和第二金属材料层能够有效提高金属引线键合质量和表面贴装质量,由于单个封装体之间仅由塑封材料和绝缘填充材料相连,因此当使用切割刀切割分离产品,不会切割到引线框架金属材料,从而提高了切割效率,延长了切割刀的寿命,防止了金属毛刺的产生,同时省去了传统QFN封装流程中的塑封前引线框架背面粘贴胶膜、塑封后去除胶膜和塑封料飞边等工艺,降低了封装成本。 
下文特举实施例,并配合附图对本实用新型的上述特征和优点做详细说明。 
附图说明
图1A为传统QFN封装结构的背面示意图; 
图1B为沿图1A中的I-í 剖面的剖面示意图; 
图2A为根据本实用新型的实施例绘制的引脚横截面为圆形,且芯片载体每边的引脚排列方式为平行排列的芯片上芯片封装件结构的背面示意图; 
图2B为根据本实用新型的实施例绘制的引脚横截面为矩形,且芯片载体每边的引脚排列方式为平行排列的芯片上芯片封装件结构的背面示意图; 
图3A为根据本实用新型的实施例绘制的引脚横截面为圆形,且芯片载体每边的引脚排列方式为交错排列的芯片上芯片封装件结构的背面示意图; 
图3B为根据本实用新型的实施例绘制的引脚横截面为矩形,且芯片载体每边的引脚排列方式为交错排列的芯片上芯片封装件结构的背面示意图; 
图4为根据本实用新型的实施例绘制的,沿图2A-B和图3A-B中的I-I 剖面的剖面示意图; 
图5为根据本实用新型的实施例绘制的,沿图2A-B和图3A-B中的I-I 剖面的剖面示意图; 
图6A至图6M为根据本实用新型的实施例绘制的芯片上芯片封装件结构的制造流程剖面示意图,所有剖面示意图都为沿图4剖面所示的剖面示意图。 
图中标号:100.传统四边扁平无引脚封装结构,11.引脚框架,111.芯片载体112.引脚,12.塑封材料,13.粘片材料,14.IC芯片,15.金属导线,200、200A、200B、200a、200b、200c、200d.芯片上芯片(CoC)封装件结构,201.引线框架,202.芯片载体,203.引脚,20.薄板基材,20a.薄板基材上表面、引线框架上表面,20b.薄板基材下表面、引线框架下表面,21a、21b.掩膜材料层,22.第一金属材料层,23.第二金属材料层,22a.第一金属材料层表面,23a.第二金属材料层表面,24.凹槽,24a.台阶式结构表面,24b.台阶式结构,25.绝缘填充材料,25a.绝缘填充材料表面,26.粘贴材料,27.母IC芯片,28.子IC芯片,29.金属导线,30.塑封材料,31.隔片。 
具体实施方式
下面结合附图对本实用新型进行详细说明: 
图2A为根据本实用新型的实施例绘制的引脚横截面为圆形,且芯片载体每边的引脚排列方式为平行排列的芯片上芯片封装件结构的背面示意图。 
图2B为根据本实用新型的实施例绘制的引脚横截面为矩形,且芯片载体每边的引脚排列方式为平行排列的芯片上芯片封装件结构的背面示意图。 
参照上述图2A-B可以看出,在本实施例中,芯片上芯片封装件结构200a和200b的引线框架201包括芯片载体202和围绕芯片载体202呈多圈排列的 引脚203,且芯片载体202每边的引脚203的排列方式为平行排列,在引线框架201下表面配置有第二金属材料层23,在引线框架201中配置有绝缘填充材料25。不同之处在于图2A的芯片上芯片封装件结构中的引脚横截面为圆形,图2B的芯片上芯片封装件结构中的引脚横截面为矩形。 
图3A为根据本实用新型的实施例绘制的引脚横截面为圆形,且芯片载体每边的引脚排列方式为交错排列的芯片上芯片封装件结构的背面示意图。 
图3B为根据本实用新型的实施例绘制的引脚横截面为矩形,且芯片载体每边的引脚排列方式为交错排列的芯片上芯片封装件结构的背面示意图。 
参照上述图3A-B可以看出,在本实施例中,芯片上芯片封装件结构200c和200d的引线框架201包括芯片载体202和围绕芯片载体202呈多圈排列的引脚203,且芯片载体202每边的引脚203的排列方式为交错排列,在引线框架201下表面配置有第二金属材料层23,在引线框架201中配置有绝缘填充材料25。不同之处在于图3A的芯片上芯片封装件结构中的引脚横截面为圆形,图3B的芯片上芯片封装件结构中的引脚横截面为矩形。 
图4为沿图2A-B和图3A-B中的I-I 剖面的剖面示意图。结合图2A-B、图3A-B,参照图4,在本实施例中,芯片上芯片封装件结构200A包括引线框架201、第一金属材料层22、第二金属材料层23、绝缘填充材料25、粘贴材料26、母IC芯片27、子IC芯片28、金属导线29以及塑封材料30。 
在本实施例中,引线框架201作为导电、散热、连接外部电路的通道,沿厚度方向具有台阶式结构24b,具有上表面20a和相对于上表面20a的下表面20b,以及台阶式结构24b的台阶表面24a。引线框架201包括芯片载体202和围绕芯片载体202呈多圈排列的引脚203,芯片载体202和围绕芯片载体202呈多圈排列的引脚203都具有台阶式结构24b。芯片载体202配置于引线框架201中央部位,芯片载体202四边边缘部位沿厚度方向具有台阶式结构24b。多个引脚203配置于芯片载体202四周,围绕芯片载体202呈多圈排列,且沿厚度方向具有台阶结构24b,其横截面形状呈圆形或者矩形状,其中每个引脚203包括配置于该上表面20a的内引脚和配置于该下表面20b的外引脚。 
第一金属材料层22和第二金属材料层23分别配置于引线框架201的上表面20a位置和引线框架201的下表面20b位置,第一金属材料层22与引脚203的内引脚具有相同尺寸大小,第二金属材料层23与引脚203的外引脚具有相同尺寸大小。第一金属材料层22具有第一金属材料层表面22a,第二金属材料层23具有第二金属材料层表面23a。 
绝缘填充材料25配置于引线框架201的台阶式结构24下,对引线框架201起到支撑和保护的作用,绝缘填充材料25具有绝缘填充材料表面25a,绝缘填充材料表面25a与第二金属材料层表面23a处于同一水平面上。 
母IC芯片27通过粘贴材料26配置于引线框架201的上表面20a的第一金属材料层22位置,且配置于芯片载体202的中央部位,子IC芯片28通过粘贴材料26配置于母IC芯片27的有缘面上。母芯片27和子IC芯片28上的多个键合焊盘通过金属导线29分别连接至配置有第一金属材料层22的多个引脚的内引脚上,实现电气互联。 
塑封材料30包覆上述母IC芯片27、子IC芯片28、粘贴材料26、金属导线29、引线框架201和第一金属材料层22,暴露出配置于引线框架下表面20b的第二金属材料层23。 
图5为沿图2A-B和图3A-B中的I-I 剖面的剖面示意图。结合图2A-B、图3A-B,参照图5,在本实施例中,芯片上芯片封装件结构200B包括引线框架201、第一金属材料层22、第二金属材料层23、绝缘填充材料25、粘贴材料26、母IC芯片27、子IC芯片28、金属导线29、塑封材料30和隔片31。 
在本实施例中,引线框架201作为导电、散热、连接外部电路的通道,沿厚度方向具有台阶式结构24b,具有上表面20a和相对于上表面20a的下表面20b,以及台阶式结构24b的台阶表面24a。引线框架201包括芯片载体202和围绕芯片载体202呈多圈排列的引脚203,芯片载体202和围绕芯片载体202呈多圈排列的引脚203都具有台阶式结构24b。芯片载体202配置于引线框架201中央部位,其横截面形状呈矩形状,芯片载体202四边边缘部位沿厚度方向具有台阶式结构24b。多个引脚203配置于芯片载体202四周,围绕芯片载体202呈多圈排列,且沿厚度方向具有台阶结构24b,其横截面形状呈圆形或者矩形状,其中每个引脚203包括配置于该上表面20a的内引脚和配置于该下表面20b的外引脚。 
第一金属材料层22和第二金属材料层23分别配置于引线框架201的上表面20a位置和引线框架201的下表面20b位置,第一金属材料层22与引脚203的内引脚具有相同尺寸大小,第二金属材料层23与引脚203的外引脚具有相同尺寸大小。第一金属材料层22具有第一金属材料层表面22a,第二金属材料层23具有第二金属材料层表面23a。 
绝缘填充材料25配置于引线框架201的台阶式结构24下,对引线框架201起到支撑和保护的作用,绝缘填充材料25具有绝缘填充材料表面25a,绝缘填充材料表面25a与第二金属材料层表面23a处于同一水平面上。 
母IC芯片27通过粘贴材料26配置于引线框架201的上表面20a的第一金属材料层22位置,且配置于芯片载体202的中央部位,隔片31配置于母IC芯片27的有缘面上,子IC芯片28配置于隔片31上,隔片31的存在保持母IC芯片27与子IC芯片28之间具有一定高度的间距。母芯片27和子IC芯片28上的多个键合焊盘通过金属导线29分别连接至配置有第一金属材料层22的多个引脚的内引脚上,实现电气互联。 
塑封材料30包覆上述母IC芯片27、子IC芯片28、金属导线29、隔片31、引线框架201和第一金属材料层22,暴露出配置于引线框架下表面20b的第二金属材料层23。 
下面将以图6A至图6M来详细说明一种芯片上芯片(CoC)封装件结构的制造流程。 
图6A至图6M为根据本实用新型的实施例绘制的芯片上芯片(CoC)封装件结构的制造流程剖面示意图,所有剖面示意图都为沿图4剖面所示的剖面示意图。 
请参照图6A,提供具有上表面20a和相对于上表面20a的下表面20b的薄板基材20,薄板基材20的材料可以是铜、铜合金、铁、铁合金、镍、镍合金以及其他适用于制作引线框架的金属材料。薄板基材20的厚度范围为0.1mm-0.25mm,例如为0.127mm,0.152mm,0.203mm。对薄板基材20的上表面20a和下表面20b进行清洗和预处理,例如用等离子水去油污、灰尘等,以实现薄板基材20的上表面20a和下表面20b清洁的目的。 
请参照图6B,在薄板基材20的上表面20a和下表面20b上分别配置具有窗口的掩膜材料层21a和掩膜材料层21b,这里所述的窗口是指没有被掩膜材料层21a和掩膜材料层21b覆盖的薄板基材20,掩膜材料层21a和掩膜材料层21b保护被其覆盖的薄板基材20,在后面的工艺步骤中将对被掩膜材料层21a和掩膜材料层21b覆盖的薄板基材20进行蚀刻。 
请参照图6C,在配置于薄板基材20的上表面20a上的掩膜材料层21a的窗口中配置第一金属材料层22,第一金属材料层22具有第一金属材料层表面22a,在配置于薄板基材20的下表面20b上的掩膜材料层21b的窗口中配置第二金属材料层23,第二金属材料层23具有第二金属材料层表面23a。第一 金属材料层22和第二金属材料层23的配置方法为电镀、化学镀、蒸发、溅射等方法,并且允许由不同的金属材料组成,在本实施例中,优先选择电镀或者化学镀作为第一金属材料层22和第二金属材料层23的配置方法。第一金属材料层22和第二金属材料层23的材料是镍(Ni)、钯(Pd)、金(Au)、银(Ag)、锡(Sn)等金属材料及其合金,在本实施例中,第一金属材料层22和第二金属材料层23例如是镍-钯-金镀层,对于第一金属材料层22,外面的金镀层和中间的钯镀层是保证金属导线29在引线框架201上的可键合性和键合质量,里面的镍镀层是作为扩散阻挡层以防止由元素扩散-化学反应引起的过厚共晶化合物的生成,过厚的共晶化合物影响键合区域的可靠性,对于第二金属材料层23,外面的金镀层和中间的钯镀层是保证焊料在引线框架201的可浸润性,提高封装体在PCB等电路板上表面贴装的质量,里面的镍镀层是作为扩散阻挡层以防止由元素扩散-化学反应引起的过厚共晶化合物的生成,过厚的共晶化合物影响表面贴装焊接区域的可靠性。 
请参照图6D,将薄板基材20的下表面20b上的掩膜材料层21b移除,在本实施例中的移除方法可以是化学反应方法和机械方法,化学反应方法是选用可溶性的碱性溶液,例如氢氧化钾(KOH)、氢氧化钠(NaOH),采用喷淋等方式与薄板基材20的下表面20b上的掩膜材料层21b进行化学反应,将其溶解从而达到移除的效果,移除掩膜材料层21b后,薄板基材20的下表面20b上仅剩下第二金属材料层23。 
请参照图6E,以薄板基材20的下表面20b上的第二金属材料层23作为蚀刻的抗蚀层,采用喷淋方式对薄板基材20下表面20b进行选择性部分蚀刻,形成凹槽24和台阶式结构表面24a,蚀刻深度范围可以是占薄板基材20的厚度的40%-90%。在本实施例中,喷淋方式优先采用上喷淋方式,蚀刻液优先选择碱性蚀刻液,如碱性氯化铜蚀刻液、氯化铵等碱性蚀刻液,以减少蚀刻液对第二金属材料层23的破坏作用。 
请参照图6F,在薄板基材20的下表面20b经选择性部分蚀刻形成的凹槽24中填充绝缘填充材料25,绝缘填充材料25具有表面25a,该表面与第二金属材料层表面23a处于同一水平面上。在本实施例中,绝缘填充材料25是热固性塑封材料、塞孔树脂、油墨以及阻焊绿油等绝缘材料,绝缘填充材料25具有足够的耐酸、耐碱性,以保证后续的工艺不会对已形成绝缘填充材料25造成破坏,绝缘填充材料25的填充方法是通过注塑或者丝网印刷等方法填充到凹槽24中,配置后用机械研磨方法或者化学处理方法去除过多的绝缘填充 材料25,以消除绝缘填充材料25的溢料,使绝缘填充材料25的表面25a与第二金属材料层表面23a处于同一水平面上,对于感光型阻焊绿油等绝缘填充材料25,通过显影方法去除溢料。 
请参照图6G,将薄板基材20的上表面20a上的掩膜材料层21a移除,在本实施例中的移除方法可以是化学反应方法和机械方法,化学反应方法是选用可溶性的碱性溶液,例如氢氧化钾(KOH)、氢氧化钠(NaOH),采用喷淋等方式与薄板基材20的上表面20a上的掩膜材料层21a化学反应,将其溶解从而达到移除的效果,移除掩膜材料层21a后,薄板基材20的上表面20a上仅剩下第一金属材料层22。 
请参照图6H,以薄板基材20的上表面20a上的第一金属材料层22作为蚀刻的抗蚀层,选用仅蚀刻薄板基材20的蚀刻液,采用喷淋方式对薄板基材20上表面20a进行选择性部分蚀刻,蚀刻至台阶式结构表面24a,暴露出绝缘填充材料25。形成引线框架201,引线框架201包括芯片载体202和围绕芯片载体202呈多圈排列的引脚203,引线框架201中配置有绝缘填充材料25,即芯片载体202和围绕芯片载体202呈多圈排列的引脚203通过绝缘填充材料25固定在一起。经选择性部分蚀刻后形成的分离的引脚203具有内引脚与外引脚,内引脚在后续的引线键合工艺中由金属导线28连接至母IC芯片27的键合焊盘,外引脚作为连接外部电路的通道。形成台阶式结构24b,台阶式结构24b具有台阶式结构表面24a。在本实施例中,蚀刻液的喷淋方式优先采用上喷淋方式,蚀刻液优先选择碱性蚀刻液,如碱性氯化铜蚀刻液、氯化铵等碱性蚀刻液,以减少蚀刻液对第一金属材料层22的破坏作用。 
请参照图6I,通过粘贴材料26将母IC芯片27配置于引线框架上表面20a的第一金属材料层22位置,且固定于芯片载体202的中央部位,在本实施例中,粘贴材料26可以是粘片胶带、含银颗粒的环氧树脂等材料。 
请参照图6J,通过粘贴材料26将子IC芯片28配置于母IC芯片27的有缘面上,在本实施例中,粘贴材料26可以是粘片胶带、含银颗粒的环氧树脂等材料。 
请参照图6K,母IC芯片27和子IC芯片28上的多个键合焊盘通过金属导线29连接至配置有第一金属材料层22的多引脚的内引脚上,实现电气互联,在本实施例中,金属导线29是金线、铝线、铜线以及镀钯铜线等。 
请参照图6L,采用注塑方法,通过塑封材料30包覆母IC芯片27、子IC芯片28、粘贴材料26、金属导线29、引线框架201和第一金属材料层22, 形成产品阵列。在本实施例中,塑封材料30可以是热固性聚合物等材料,所填充的绝缘填充材料25具有与塑封材料30相似的物理性质,例如热膨胀系数,以减少由热失配引起的产品失效,提高产品的可靠性,绝缘填充材料25与塑封材料30可以是同一种材料。塑封后进行烘烤后固化,塑封材料30和绝缘填充材料25与具有台阶式结构24b的引线框架201具有相互锁定功能,可以有效防止引线框架201与塑封材料30和绝缘填充材料25的分层以及引脚203或芯片载体202的脱落,而且有效阻止湿气沿着引线框架201与塑封材料30和绝缘填充材料25的结合界面扩散到封装体内部,提高了封装体的可靠性。形成产品阵列后,对产品阵列进行激光打印。 
请参照图6M,切割芯片上芯片封装件结构产品阵列,彻底切割分离塑封材料30和绝缘填充材料25形成单个芯片上芯片封装件结构200,在本实施例中,单个产品分离方法是刀片切割、激光切割或者水刀切割等方法,且仅切割塑封材料30和绝缘填充材料25,不切割引线框架金属材料,图6M中仅绘制出切割分离后的2个芯片上芯片封装件结构200。 
对本实用新型的实施例的描述是出于有效说明和描述本实用新型的目的,并非用以限定本实用新型,任何所属本领域的技术人员应当理解:在不脱离本实用新型的实用新型构思和范围的条件下,可对上述实施例进行变化。故本实用新型并不限定于所披露的具体实施例,而是覆盖权利要求所定义的本实用新型的实质和范围内的修改。 

Claims (4)

1.一种芯片上芯片封装结构,其特征在于包括:
引线框架,沿厚度方向具有台阶式结构,具有上表面、下表面和台阶表面,其中引线框架包括芯片载体、多个引脚:
芯片载体,配置于引线框架中央部位,芯片载体四边边缘部位沿厚度方向具有台阶式结构,具有上表面、下表面和台阶表面,以及
多个引脚,配置于芯片载体四周,围绕芯片载体呈多圈排列,沿厚度方向具有台阶式结构,具有上表面、下表面和台阶表面,其中每个引脚包括配置于该上表面的内引脚和配置于该下表面的外引脚;
第一金属材料层,配置于引线框架的上表面位置;
第二金属材料层,配置于引线框架的下表面位置;
金属材料层,配置于引线框架的上表面和下表面位置;
绝缘填充材料,配置于引线框架的台阶式结构下;
母IC芯片,配置于引线框架上表面位置的第一金属材料层上,且配置于芯片载体的中央部位;
子IC芯片,通过粘贴材料配置于母IC芯片的上方,或者通过隔片配置于母IC芯片的上方;
金属导线,母IC芯片和子IC芯片上的多个键合焊盘通过金属导线分别连接至配置有第一金属材料层的多个引脚的内引脚;
塑封材料,包覆母IC芯片、子IC芯片、金属导线、粘贴材料、引线框架和第一金属材料层,形成封装件,或者包覆母IC芯片、子IC芯片、金属导线、隔片、引线框架和第一金属材料层,形成封装件。
2.根据权利要求1所述的一种芯片上芯片封装结构,其特征在于,上述芯片上芯片封装件结构包括一个或多个子IC芯片;子IC芯片与子IC芯片之间通过粘贴材料或者隔片连接。
3.根据权利要求1所述的一种芯片上芯片封装结构,其特征在于,上述引线框架具有多个围绕芯片载体呈多圈排列的引脚,引脚横截面形状为圆形或矩形,排列圈数为单圈、双圈或三圈以上。 
4.根据权利要求1所述的一种芯片上芯片封装结构,其特征在于,芯片载体每边的多圈引脚排列方式为平行排列或交错排列。 
CN2011205698581U 2011-12-30 2011-12-30 一种芯片上芯片封装结构 Expired - Fee Related CN202633291U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2011205698581U CN202633291U (zh) 2011-12-30 2011-12-30 一种芯片上芯片封装结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2011205698581U CN202633291U (zh) 2011-12-30 2011-12-30 一种芯片上芯片封装结构

Publications (1)

Publication Number Publication Date
CN202633291U true CN202633291U (zh) 2012-12-26

Family

ID=47386449

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2011205698581U Expired - Fee Related CN202633291U (zh) 2011-12-30 2011-12-30 一种芯片上芯片封装结构

Country Status (1)

Country Link
CN (1) CN202633291U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102522394A (zh) * 2011-12-30 2012-06-27 北京工业大学 一种芯片上芯片封装及制造方法
CN104681508A (zh) * 2013-12-03 2015-06-03 上海北京大学微电子研究院 一种圆形扁平无引脚封装结构
CN104681507A (zh) * 2013-12-03 2015-06-03 上海北京大学微电子研究院 圆形qfn封装结构

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102522394A (zh) * 2011-12-30 2012-06-27 北京工业大学 一种芯片上芯片封装及制造方法
WO2013097580A1 (zh) * 2011-12-30 2013-07-04 北京工业大学 一种芯片上芯片封装及制造方法
CN104681508A (zh) * 2013-12-03 2015-06-03 上海北京大学微电子研究院 一种圆形扁平无引脚封装结构
CN104681507A (zh) * 2013-12-03 2015-06-03 上海北京大学微电子研究院 圆形qfn封装结构

Similar Documents

Publication Publication Date Title
CN102446882B (zh) 一种半导体封装中封装系统结构及制造方法
CN102543937B (zh) 一种芯片上倒装芯片封装及制造方法
CN102543907B (zh) 一种热增强型四边扁平无引脚倒装芯片封装及制造方法
CN102354691B (zh) 一种高密度四边扁平无引脚封装及制造方法
CN102339809B (zh) 一种多圈引脚排列四边扁平无引脚封装及制造方法
CN102354689B (zh) 一种面阵引脚排列四边扁平无引脚封装及制造方法
CN103165475B (zh) 一种半导体封装器件的制造方法
CN103021890A (zh) 一种qfn封装器件的制造方法
CN102522394A (zh) 一种芯片上芯片封装及制造方法
CN102420205B (zh) 一种四边扁平无引脚封装的制造方法
WO2014063281A1 (en) Semiconductor device including stacked bumps for emi/rfi shielding
CN202633291U (zh) 一种芯片上芯片封装结构
CN103050452B (zh) 一种再布线高密度aaqfn封装器件及其制造方法
CN103065975B (zh) 一种再布线qfn封装器件的制造方法
CN202384324U (zh) 一种半导体封装中封装系统结构
CN202495438U (zh) 一种热增强型四边扁平无引脚倒装芯片封装
CN103021876A (zh) 一种高密度qfn封装器件的制造方法
CN202275815U (zh) 一种高密度四边扁平无引脚封装
CN203055893U (zh) 一种再布线热增强型fcqfn封装器件
CN202495443U (zh) 一种芯片上倒装芯片封装
CN103745933B (zh) 封装结构的形成方法
CN203134779U (zh) 一种先进四边扁平无引脚封装结构
CN102751203A (zh) 半导体封装结构及其制作方法
CN202996820U (zh) 一种再布线qfn封装器件
CN202495442U (zh) 一种多圈引脚排列四边扁平无引脚封装

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20121226

Termination date: 20131230