CN202067260U - 一种减少数据传输的缓存系统 - Google Patents
一种减少数据传输的缓存系统 Download PDFInfo
- Publication number
- CN202067260U CN202067260U CN 201120041877 CN201120041877U CN202067260U CN 202067260 U CN202067260 U CN 202067260U CN 201120041877 CN201120041877 CN 201120041877 CN 201120041877 U CN201120041877 U CN 201120041877U CN 202067260 U CN202067260 U CN 202067260U
- Authority
- CN
- China
- Prior art keywords
- transmission buffer
- subsystem
- microcontroller
- data transmission
- microprocessor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Information Transfer Systems (AREA)
Abstract
本实用新型提供一种减少数据传输的缓存系统,包括传输缓存、子系统和微处理器或微控制器,所述传输缓存电性连接所述微处理器或微控制器,所述传输缓存电性连接所述子系统。本实用新型提供一种减少数据传输的缓存系统,微处理器或微控制器A和传输缓存B通过AB总线相互连接,传输缓存B通过总线BC与子系统C相连,平均来说,在AB总线上A到B(写)的数据量要小于BC总线上B到C(写)的数据量,在系统正常工作模式下大约少10%;平均来说,在AB总线上B到A(读)的数据量要小于BC总线上C到B(读)的数据量,在系统正常工作模式下大约少10%。
Description
【技术领域】
本实用新型涉及计算机技术领域,特别涉及一种减少数据传输的缓存系统。
【背景技术】
当今的通讯或计算机系统都包含一个智能单元以控制系统内所有的通讯和数据传输。这种控制单元可以是微处理器或微控制器或两者皆有。如果在这样一个系统内执行数据传输,将造成大量数据通过微控制器或微处理器进行传输。试想将高速缓存中数据载入微处理器,大量数据将通过微控制器从存储系统被传送到微处理器,或者在某些系统中直接从存储系统传送到微处理器以更新缓存信息。
再例如,像平板电脑或笔记本这样的低功耗产品处于深度休眠模式时,可刷新的DRAM内容将被存入FLASH中以关闭刷新。在这种情况下,微处理器或微控制器将读出DRAM内容并传送到FLASH存储空间。
上述操作要求在短时间内传送大量数据,因而造成数据传输瓶颈。
现有的解决方案是不断提高微处理器/微控制器与系统子单元之间的物理数据连接速度。服务器系统则尝试引入大量并行处理来解决上述瓶颈。例如采用宽数据总线将数据从存储子系统传到微处理器/微控制器,但是速度比较低,以应对在这种大型系统中长信号线和数据完整性问题。这种方案对于笔记本这样的小型存储系统是不可行的。在这种系统中,采用工作在高频下的高速连接的方式解决性能瓶颈。同时引入减少电压信号摆动、差分信号或数据时钟与信号同时传输等各种各样的措施提高系统性能。通过不破坏信号完整性的直接连接可以获得高性能。在存储系统中,这样的解决方法被称为完全缓冲存储解决方案(FBDIMM)。将一个逻辑高速缓存芯片装在存储模组上,以高度并行方式与多个存储芯片进行通讯。接收到的数据被转换成非常高速的窄数据流,然后通过一个相对较长,但是严格的点对点链接从缓存芯片传送到微控制器,从而优化整个系统的性能。
现有技术中还有很多奇特的解决方案,例如模拟信号化(利用模拟信号通过单一信号线传输多位信息)、光信号传输等。然而,由于这些方法在技术上的难度和高成本,至今无法应用于商用系统。
如今的系统都是想通过提供高并行性(由于信号通路和干扰只能工作在低频的系统)或高频下窄数据流来解决数据传输瓶颈。
正如完全缓冲存储解决方案(FBDIMM)实用新型中所证实的,这两种解决方法似乎都到了极限。想要获得更好的性能看来只能花费相当大的努力和成本,但是大多数低成本电子系统是不允许的。
【实用新型内容】
本实用新型提出了一种减少数据传输的缓存系统,通过减少微处理器或微控制器与系统内子系统,尤其是存储子系统,所需的数据传输来提高系统性能。
为了实现上述目的,本实用新型采用如下技术方案:
一种减少数据传输的缓存系统,包括传输缓存、子系统和微处理器或微控制器,所述传输缓存电性连接所述微处理器或微控制器,所述传输缓存电性连接所述子系统。
所述传输缓存包括排序器和数据缓存寄存器,所述排序器连接所述微处理器或微控制器及所述子系统,所述数据缓存寄存器连接所述排序器和子系统。
所述子系统为存储子系统。
所述存储子系统为DRAM存储器、Flash存储器、SRAM存储器、PCRAM存储器中一种或多种。
所述存储子系统包括DRAM存储器和Flash存储器,所述排序器连接所述微控制器或微处理器及DRAM存储器和Flash存储器,所述数据缓存寄存器连接所述排序器、DRAM存储器和Flash存储器。
所述传输缓存设置于所述存储子系统中。
所述存储子系统中设有存储芯片,所述传输缓存设置于所述存储芯片中。
所述缓存系统还包括USB端口或硬盘端口,所述传输缓存连接所述USB端口或硬盘端口。
与现有技术相比,本实用新型具有以下优点:本实用新型一种减少数据传输的缓存系统,微处理器或微控制器A和传输缓存B通过AB总线相互连接,传输缓存B通过总线BC与子系统C相连,平均来说,在AB总线上A到B(写)的数据量要小于BC总线上B到C(写)的数据量,在系统正常工作模式下大约少10%;平均来说,在AB总线上B到A(读)的数据量要小于BC总线上C到B(读)的数据量,在系统正常工作模式下大约少10%。
【附图说明】
图1是本实用新型一种减少数据传输的缓存系统的结构框图;
图2是本实用新型一种减少数据传输的缓存系统的结构框图,其中对传输缓存的结构进行细化;
图3是一种传输缓存位置示意图,其中传输缓存设置于主板上;
图4是一种传输缓存位置示意图,其中传输缓存设置于存储模组上;
图5是一种传输缓存位置示意图,其中传输缓存设置于存储芯片上;
图6是带有额外接口的缓存系统示意图;
图7是另一种带有额外接口的缓存系统示意图。
【具体实施方式】
下面结合附图对本实用新型做进一步详细描述。
请参阅图1及图2所示,其描述了本实用新型的基本原理。降低数据传输的传输缓存芯片MBu(Buffer)放置在微控制器/微处理器MC与存储子系统之间。存储子系统包括DRAM和Flash等。以前的方法要求任何微控制器/微处理器与存储子系统之间的通讯都要把所有将要处理的信息从存储子系统传入微控制器/微处理器,反之亦然。本实用新型中的传输缓存芯片MBu能自动处理这些信息,从而减少存储子系统与微控制器/微处理器之间的通信。
本实用新型尤其适合存储子系统,因此在图1和后面的图例中,这种传输缓存MBu都被称为存储缓存。图1及图2中的存储子系统包括Flash和DRAM存储器,这在像手机、新一代的笔记本或平板电脑等移动应用领域相当普遍。当进入低功耗状态时,这种系统将把较快的DRAM中的重要信息传送到Flash存储器中,然后关掉DRAM以达到节电的目的。以前的方法会将DRAM中的所有信息通过微控制器/微处理器传送到Flash中。实际上,这项工作可以由存储缓存MBu接收相应的微控制器/微处理器指令自动处理,本实用新型中存储缓存MBu包括排序器sequencer和数据缓存寄存器register buffer。当平板电脑等低功耗产品处于休眠模式时,传输缓存MBu接受来自微控制器MC的指令执行将DRAM中的信息写入FLASH中以关断DRAM达到省电的目的;传输缓存MBu中的排序器sequencer将从微控制器MC接收到的指令进行处理,发送读指令给DRAM,同时发送写指令给FLASH;DRAM将其信息反馈给传输缓存MBu,经过数据缓存寄存器register buffer将相关数据写入FLASH存储器。在这个过程中,大量数据通讯在传输缓存、DRAM和FLASH之间进行,从而大大减少了微控制器MC的参与。以将DRAM中的内容存储到FLASH中为例,存储缓存MBu的具体工作流程如下:
1、设置字线WL为0;
2、从DRAM中读取字线WL=0的信息,并存储到数据缓存寄存器;
3、当字线WL小于16k时,将数据缓存寄存器中的数据写入FLASH,同时从DRAM中读取字线WL+1的数据并存储到数据缓存寄存器;
4、字线WL=WL+1,重复步骤3至16k。
请参阅图3至图5所示,给出了传输缓存芯片在系统中可能的位置。它可以放在应用主板上(图3),也可以放在存储模组上(图4),还可以放在存储芯片chip中(图5)。最有利的方案是将缓存芯片放在存储模组上,类似于之前描述的FBDIMM工作原理。将DRAM中的内容传送到Flash存储器中只是减少与微控制器/微处理器数据通讯的一种功能,许多其他功能也是可以实现的,比如图像功能(自动图像内容转换、多边形建模等)、自动压缩/解压音频和视频数据、用于降低功耗的信号倒相编码、冗余计算等。通过减少与微控制器/微处理器的数据通讯,系统整体性能可以得到大幅提高。
请参阅图6至图7所示,描述了如何将传输缓存概念延伸。通过提供额外的传输缓存与USB或硬盘接口连接,从而根据接收和执行微控制器/微处理器发出的命令自动处理各种数据冲突。
Claims (8)
1.一种减少数据传输的缓存系统,其特征在于:包括传输缓存、子系统和微处理器或微控制器,所述传输缓存电性连接所述微处理器或微控制器,所述传输缓存电性连接所述子系统。
2.如权利要求1所述一种减少数据传输的缓存系统,其特征在于:所述传输缓存包括排序器和数据缓存寄存器,所述排序器连接所述微处理器或微控制器及所述子系统,所述数据缓存寄存器连接所述排序器和子系统。
3.如权利要求2所述一种减少数据传输的缓存系统,其特征在于:所述子系统为存储子系统。
4.如权利要求3所述一种减少数据传输的缓存系统,其特征在于:所述存储子系统为DRAM存储器、Flash存储器、SRAM存储器、PCRAM存储器中一种或多种。
5.如权利要求4所述一种减少数据传输的缓存系统,其特征在于:所述存储子系统包括DRAM存储器和Flash存储器,所述排序器连接所述微控制器或微处理器及DRAM存储器和Flash存储器,所述数据缓存寄存器连接所述排序器、DRAM存储器和Flash存储器。
6.如权利要求2所述一种减少数据传输的缓存系统,其特征在于:所述传输缓存设置于所述存储子系统中。
7.如权利要求3所述一种减少数据传输的缓存系统,其特征在于:所述存储子系统中设有存储芯片,所述传输缓存设置于所述存储芯片中。
8.如权利要求1至7中任一项所述一种减少数据传输的缓存系统,其特征在于:所述缓存系统还包括USB端口或硬盘端口,所述传输缓存连接所述USB端口或硬盘端口。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201120041877 CN202067260U (zh) | 2011-02-21 | 2011-02-21 | 一种减少数据传输的缓存系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201120041877 CN202067260U (zh) | 2011-02-21 | 2011-02-21 | 一种减少数据传输的缓存系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN202067260U true CN202067260U (zh) | 2011-12-07 |
Family
ID=45061118
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201120041877 Expired - Fee Related CN202067260U (zh) | 2011-02-21 | 2011-02-21 | 一种减少数据传输的缓存系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN202067260U (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103838681A (zh) * | 2012-11-27 | 2014-06-04 | 联想(北京)有限公司 | 存储装置和数据文件存取方法 |
CN104657084A (zh) * | 2013-11-25 | 2015-05-27 | 联想(北京)有限公司 | 一种信息处理的方法及电子设备 |
-
2011
- 2011-02-21 CN CN 201120041877 patent/CN202067260U/zh not_active Expired - Fee Related
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103838681A (zh) * | 2012-11-27 | 2014-06-04 | 联想(北京)有限公司 | 存储装置和数据文件存取方法 |
CN103838681B (zh) * | 2012-11-27 | 2017-10-27 | 北京联想核芯科技有限公司 | 存储装置和数据文件存取方法 |
CN104657084A (zh) * | 2013-11-25 | 2015-05-27 | 联想(北京)有限公司 | 一种信息处理的方法及电子设备 |
CN104657084B (zh) * | 2013-11-25 | 2018-08-31 | 联想(北京)有限公司 | 一种信息处理的方法及电子设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101604200B (zh) | 用于链路互连的功率管理的方法、系统和装置 | |
CN104541256A (zh) | 智能远存储器带宽缩放 | |
CN103885909A (zh) | 基于原生PCIe接口的SSD控制器及其控制方法 | |
CN108091355A (zh) | 数据反相电路 | |
CN112035381A (zh) | 一种存储系统及存储数据处理方法 | |
US7529955B2 (en) | Dynamic bus parking | |
CN103069497B (zh) | 减少内容可寻址存储器的电力使用的系统和方法 | |
CN201698255U (zh) | 具有磁盘高速读写功能的服务器 | |
CN202067260U (zh) | 一种减少数据传输的缓存系统 | |
CN102110065B (zh) | 一种减少数据传输的缓存系统 | |
CN103500075A (zh) | 一种基于新材料的外接的计算机加速设备 | |
CN209281294U (zh) | 一种基于申威1621处理器和申威ich2芯片组的eeb服务器主板 | |
CN104409099A (zh) | 基于FPGA的高速eMMC阵列控制器 | |
CN107168919A (zh) | 一种弹载平台数据采集存储系统和方法 | |
CN110377546A (zh) | 一种存储扩展板及服务器存储架构 | |
CN102760487A (zh) | 一种高性能静态随机存储器内部最优分级的方法及其架构 | |
CN103019324A (zh) | 内存能力增强的可重构微服务器 | |
CN104615565A (zh) | 一种传输速率达到12Gb的SAS卡装置 | |
CN104298620A (zh) | 一种耐擦写低能耗的外接计算机加速设备 | |
CN113805809B (zh) | 一种基于qsfp接口的存储微阵列设备 | |
CN212084122U (zh) | 一种NVMe控制器 | |
CN209313953U (zh) | 一种星载成像设备数据传输与采集系统 | |
CN114338837A (zh) | 一种基于zynq的hdlc通讯转换控制器 | |
CN101813971B (zh) | 处理器及其内置存储器 | |
CN201955772U (zh) | 基于nand阵列的高速大容量存储板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20111207 Termination date: 20180221 |
|
CF01 | Termination of patent right due to non-payment of annual fee |