Nothing Special   »   [go: up one dir, main page]

CN204374981U - 基于计算机验证码信息处理技术的智能处理设备 - Google Patents

基于计算机验证码信息处理技术的智能处理设备 Download PDF

Info

Publication number
CN204374981U
CN204374981U CN201520039859.3U CN201520039859U CN204374981U CN 204374981 U CN204374981 U CN 204374981U CN 201520039859 U CN201520039859 U CN 201520039859U CN 204374981 U CN204374981 U CN 204374981U
Authority
CN
China
Prior art keywords
circuit
arm processor
intelligent
verification code
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201520039859.3U
Other languages
English (en)
Inventor
门涛
陈建国
孙燕
苏炳均
李林
李彬
万晓云
项炜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Leshan Normal University
Original Assignee
Leshan Normal University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Leshan Normal University filed Critical Leshan Normal University
Priority to CN201520039859.3U priority Critical patent/CN204374981U/zh
Application granted granted Critical
Publication of CN204374981U publication Critical patent/CN204374981U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)

Abstract

本实用新型公开了基于计算机验证码信息处理技术的智能处理设备,主要由智能采集处理电路、编码电路、信息采集电路、有线或无线网络、计算机系统组成,编码电路连接信息采集电路,信息采集电路通过有线或无线网络与计算机系统连接;智能采集处理电路内设置有ARM处理器、存储电路、外围电路、电源电路、扫描仪、图像增强电路,扫描仪连接图像增强电路,图像增强电路连接ARM处理器,存储电路连接ARM处理器,ARM处理器连接外围电路,电源电路连接ARM处理器;利用计算机验证码信息处理技术,搭载信息采集的智能采集电路结构,方便对所需要的信息进行采集,以便将采集的信息入库或与库内已有的信息进行对比。

Description

基于计算机验证码信息处理技术的智能处理设备
技术领域
本实用新型涉及验证码技术领域,具体的说,是基于计算机验证码信息处理技术的智能处理设备。
背景技术
所谓验证码,即CAPTCHA (Completely Automated Public Turing Test to Tell Computers and Humans Apart),是全自动区分计算机和人类图灵测试的简称,最初由卡内基梅隆大学的Luis von Ahn, Manuel Blum, Nicholas Hopper 和 John Langford在2000年提出。它由网站后台程序随机生成一组带有干扰信息的图像,使得机器程序很难识别相关信息,而正常用户能够轻易识别。然而,传统的验证码正逐步面临被程序自动识别的危险(Yahoo、Hotmail、Gmail的CAPTCHA都已经被破解),而过于复杂的干扰信息又降低了用户的正确识别率。
验证码一般分为字符、图像、声音、视频等不同类型。字符型验证码可以被机器程序直接提取验证码的信息,其实并无验证功能,已经被淘汰;声音、视频型验证码处理起来比较复杂,适用范围比较小;图像型验证码的生成算法简单、机器程序不能直接获取其中的字符信息,成为目前常用的验证码技术。但是,随着图像识别技术的发展,通过把验证码图像转化为灰度图像、图像二值化、图像去噪、图像分割、图像识别等方法,常用验证码大都能够被破解。
在某些应用领域内,在进行各种信息采集时,并进行入库或同已有库信息进行比对时,必然会进行密码输入及验证码的输入,而为满足信息采集,需要搭载用于进行采集的硬件结构。
实用新型内容
本实用新型的目的在于设计出基于计算机验证码信息处理技术的智能处理设备,在进行比对或入库时需要进行密码输入及验证码输入的应用领域内,利用计算机验证码信息处理技术,搭载信息采集的智能采集电路结构,方便对所需要的信息进行采集,以便将采集的信息入库或与库内已有的信息进行对比。
本实用新型通过下述技术方案实现:基于计算机验证码信息处理技术的智能处理设备,主要由智能采集处理电路、编码电路、信息采集电路、有线或无线网络、计算机系统组成,所述智能采集处理电路连接编码电路,所述编码电路连接信息采集电路,所述信息采集电路通过有线或无线网络与计算机系统连接;所述智能采集处理电路内设置有ARM处理器、存储电路、外围电路、电源电路、扫描仪、图像增强电路,所述扫描仪连接图像增强电路,所述图像增强电路连接ARM处理器,所述存储电路连接ARM处理器,所述ARM处理器连接外围电路,所述电源电路连接ARM处理器。
进一步的,为更好的实现本实用新型,能使存储器有效灵活的进行存储,特别设置下述结构:所述存储电路包括随机存储器和FLASH存储器,所述随机存储器连接FPGA处理器,所述FLASH存储器连接FPGA处理器。本实用新型采用多种存储器相结合的方式,能根据不同的数据处理需要而选择不同的存储器,从而保障数据处理的良好效果。
为更好的实现本实用新型,进一步的,根据处理不同数据所需,加快处理速度,保障处理精度,特别设置成下述结构:所述随机存储器采用静态随机存储器或动态随机存储器。
为更好的实现本实用新型,能将声音信息进行有效采集,并保证所采集的音频信号不会出现失真,特别设置成下述结构:还包括声音采集器,所述声音采集器连接图像增强电路。
为更好的实现本实用新型,使得ARM处理器在工作时不会出现死循环现象,同时也可以对需要保存的数据进行备份,并且能够及时的对ARM处理器进行调试,特别的设置成下述结构:所述外围电路内设置有接口电路和ARM晶振电路,所述ARM处理器分别连接接口电路和ARM晶振电路。
为更好的实现本实用新型,利用清洁能源进行供电,特别设置成下述结构:所述电源电路内设置有太阳能电池板、控制器和供电电路,所述太阳能电池板连接控制器,所述控制器连接供电电路,所述供电电路连接ARM处理器。
进一步的,为更好的实现本实用新型,在光照度弱或无光照的情况下整个智能处理设备依然能保持正常工作状态,特别的设置有下述结构:所述电源电路内还设置有蓄电池,所述蓄电池连接控制器。
进一步的,为更好的实现本实用新型,能有效的利用成熟的嵌入式处理技术,特别采用下述设置方式:所述ARM处理器采用TMS470MF04207。本实用新型采用成熟的嵌入式处理技术使得采集的图像信息及声音信息的处理效果更佳,成熟的ARM处理芯片可在进行信息合成处理时效果更加稳定。
本实用新型与现有技术相比,具有以下优点及有益效果:
(1)本实用新型在进行比对或入库时需要进行密码输入及验证码输入的应用领域内,利用计算机验证码信息处理技术,搭载信息采集的智能采集电路结构,方便对所需要的信息进行采集,以便将采集的信息入库或与库内已有的信息进行对比。
(2)本实用新型采用多种存储器相结合的方式,能根据不同的数据处理需要而选择不同的存储器,从而保障数据处理的良好效果。
(3)本实用新型采用成熟的嵌入式处理技术使得采集的图像信息及声音信息的处理效果更佳,成熟的ARM处理芯片可在进行信息合成处理时效果更加稳定。
(4)本实用新型采用太阳能供电,有光照的情况下即可进行正常工作,并且在无光照或光照强度弱的情况下依然可以保持工作状态,不受环境及外部供电影响,可长期稳定工作,并且间接的达到节能减排的目的。
(5)本实用新型所述的图像增强电路即可对所采集的图像信号进行信号增强,亦可对所采集的声音信号进行失真补偿,使得待入库的图像信号及声音信号不存在失真现象,或待与库内现有信息进行比对的图像信号及声音信号契合的更高。
附图说明
图1为本实用新型的原理框图。
图2为本实用新型所述的电源电路原理框图。
具体实施方式
下面结合实施例对本实用新型作进一步地详细说明,但本实用新型的实施方式不限于此。
实施例1:
基于计算机验证码信息处理技术的智能处理设备,如图1所示,主要由智能采集处理电路、编码电路、信息采集电路、有线或无线网络、计算机系统组成,所述智能采集处理电路连接编码电路,所述编码电路连接信息采集电路,所述信息采集电路通过有线或无线网络与计算机系统连接;所述智能采集处理电路内设置有ARM处理器、存储电路、外围电路、电源电路、扫描仪、图像增强电路,所述扫描仪连接图像增强电路,所述图像增强电路连接ARM处理器,所述存储电路连接ARM处理器,所述ARM处理器连接外围电路,所述电源电路连接ARM处理器。
本实用新型在进行比对或入库时需要进行密码输入及验证码输入的应用领域内,利用计算机验证码信息处理技术,搭载信息采集的智能采集电路结构,方便对所需要的信息进行采集,以便将采集的信息入库或与库内已有的信息进行对比,其工作原理及作用为:计算机系统发出采集指令经有线或无线网络进行传输,信息采集电路将采集指令接受,并根据所要采集的信号经编码电路进行编码后通过ARM处理器做出相应处理后,通过设置在图像增强电路内的采集数据线利用扫描仪将需要采集的图文数据资料进行采集,当扫描仪将图文信息采集后,将通过设置在图像增强电路内的图像增强处理电路进行图像增强处理,将诸如一些模糊的数据进行增强,避免出现所采集的图文失真,而后将经过图像增强处理后的数据流传输到ARM处理器内,ARM处理器结合外围电路及存储电路对所采集的数据流做相应运算处理,后可进行数据入库,或同存储电路内或计算机系统所发出的原始数据进行对比,当完成存储或对比功能后,所得结果数据将通过编码电路做相应编码(反馈数据),经过编码后的反馈数据利用信息采集电路并经有线或无线网络发送至计算机系统内做后续处理。
实施例2:
本实施例是在上述实施例的基础上进一步优化,进一步的,为更好的实现本实用新型,能使存储器有效灵活的进行存储,如图1所示,特别设置下述结构:主要由智能采集处理电路、编码电路、信息采集电路、有线或无线网络、计算机系统组成,所述智能采集处理电路连接编码电路,所述编码电路连接信息采集电路,所述信息采集电路通过有线或无线网络与计算机系统连接;所述智能采集处理电路内设置有ARM处理器、存储电路、外围电路、电源电路、扫描仪、图像增强电路,所述扫描仪连接图像增强电路,所述图像增强电路连接ARM处理器,所述存储电路连接ARM处理器,所述ARM处理器连接外围电路,所述电源电路连接ARM处理器,所述存储电路包括随机存储器和FLASH存储器,所述随机存储器连接FPGA处理器,所述FLASH存储器连接FPGA处理器,外扩的FLASH存储器采用SPR4096A,主要用来存储智能采集设备所需要的诸如指纹原始文件数据信息。SPR4096A FLASH具有如下特征:512K×8位的存储空间;内嵌4K×8位的SRAM;外部CPU可以通过串行接口或8位并行接口来访问Flash/SRAM;I/O接口的电压范围为2.25~3.6 V,并支持stand by的省电模式。可以大大降低系统的成本。在使用时,数据处理过程中,FPGA处理器结合随机存储器和FLASH存储器可有效完成数据交换,以达到良好的数据处理效果。
实施例3:
本实施例是在上述实施例的基础上进一步优化,为更好的实现本实用新型,进一步的,根据处理不同数据所需,加快处理速度,保障处理精度,特别设置成下述结构:主要由智能采集处理电路、编码电路、信息采集电路、有线或无线网络、计算机系统组成,所述智能采集处理电路连接编码电路,所述编码电路连接信息采集电路,所述信息采集电路通过有线或无线网络与计算机系统连接;所述智能采集处理电路内设置有ARM处理器、存储电路、外围电路、电源电路、扫描仪、图像增强电路,所述扫描仪连接图像增强电路,所述图像增强电路连接ARM处理器,所述存储电路连接ARM处理器,所述ARM处理器连接外围电路,所述电源电路连接ARM处理器,所述存储电路包括随机存储器和FLASH存储器,所述随机存储器连接FPGA处理器,所述FLASH存储器连接FPGA处理器,所述随机存储器采用静态随机存储器或动态随机存储器,静态存储器(SRAM)的特点是工作速度快,只要电源不撤除,写入SRAM的信息就不会消失,不需要刷新电路,同时在读出时不破坏原来存放的信息,一经写入可多次读出,但集成度较低,功耗较大,在本实用新型中作高速缓冲存储器(Cache)使用。DRAM是动态随机存储器(Dynamic Random Access Memory),它是利用场效应管的栅极对其衬底间的分布电容来保存信息,以存储电荷的多少,即电容端电压的高低来表示“1”和“0”,在本实用新型中作为主存储器使用。
实施例4:
本实施例是在实施例1的基础上进一步优化,为更好的实现本实用新型,能将声音信息进行有效采集,并保证所采集的音频信号不会出现失真,特别设置成下述结构:还包括声音采集器,所述声音采集器连接图像增强电路,计算机系统发出声音信息的采集指令经有线或无线网络进行传输,信息采集电路将采集指令接受,并根据所要采集的音频信号经编码电路进行编码后通过ARM处理器做出相应处理后,通过设置在图像增强电路内的采集数据线利用声音采集器将音频信号进行采集,当声音采集器将声音采集后,将通过设置在图像增强电路内的音频失真处理电路进行音频失真补偿处理,避免声音出现变频等失真现象,而后将经过失真补偿的音频数据流传输到ARM处理器内,ARM处理器结合外围电路及存储电路对所采集的数据流做相应运算处理,后可进行数据入库或同存储电路内或计算机系统所发出的原始数据进行对比,当完成存储或对比功能后,所得结果数据将通过编码电路做相应编码(反馈数据),经过编码后的反馈数据利用信息采集电路并经有线或无线网络发送至计算机系统内做后续处理。
实施例5:
本实施例是在实施例1的基础上进一步优化,为更好的实现本实用新型,使得ARM处理器在工作时不会出现死循环现象,同时也可以对需要保存的数据进行备份,并且能够及时的对ARM处理器进行调试,特别的设置成下述结构:所述外围电路内设置有接口电路和ARM晶振电路,所述ARM处理器分别连接接口电路和ARM晶振电路,ARM晶振电路为ARM处理器提供时钟信号的同时,并保证ARM处理器不会出现死循环现象,接口电路可以对需要保存的数据进行备份,并且能够及时的对ARM处理器进行调试。
实施例6:
本实施例是在上述任一实施例的基础上进一步优化,为更好的实现本实用新型,利用清洁能源进行供电,特别设置成下述结构:所述电源电路内设置有太阳能电池板、控制器和供电电路,所述太阳能电池板连接控制器,所述控制器连接供电电路,所述供电电路连接ARM处理器,所述电源电路采用太阳能进行供电,太阳能电池板将太阳能转换为电能并将控制器内的稳压电路稳压为ARM处理器所需要的工作电压并经供电电路供电给ARM处理器,使其正常工作。
实施例7:
本实施例是在上述实施例的基础上进一步优化,进一步的,为更好的实现本实用新型,在光照度弱或无光照的情况下整个智能处理设备依然能保持正常工作状态,特别的设置有下述结构:所述电源电路内还设置有蓄电池,所述蓄电池连接控制器,蓄电池将富裕电能存储,当需要使用蓄电池内的电能时,蓄电池进行放电并经控制器内用于蓄电池释电的专用通道进行释电及稳压,经稳压为ARM处理器所能够使用的电压值后供给ARM处理器,以备其在光照强度不够的天气或黑夜中可以继续工作。
实施例8:
本实施例是在上述任一实施例的基础上进一步优化,进一步的,为更好的实现本实用新型,能有效的利用成熟的嵌入式处理技术,特别采用下述设置方式:所述ARM处理器采用TMS470MF04207,TMS470MF04207是一款包括32位RISCCPU内核,具有高达448K字节的程序内存,具有(SECDED ECC)的64K字节闪存(用于获得额外的程序空间或进行EEPROM仿真),高达24K字节的静态 RAM (SRAM) ,带实时中断定时器 (RTI)、矢量中断模块 (VIM)、硬件内置自测试(BIST)校验器,用于SRAM(MBIST)和CPU (LBIST)、64位循环冗余校验器(CRC)、基于调频零引脚锁相环 (FMzPLL) 的时钟模块(带前置分频器)、两个多缓冲串行外设接口 (MibSPI)、两个具有本地互连网络接口(LIN)的UART (SCI)、两个CAN控制器 (DCAN)、高端定时器 (HET)、外部时钟前置分频(ECP)模块、一个16通道10位多缓冲ADC (MibADC)、错误信令模块 (ESM)、4个专用的通用 I/O (GIO) 引脚和 45个附加外设 I/O (100引脚封装)的ARM处理器,能够高效、快速、精准、大规模的处理及得信息,并支持通信协议传输数据。
TMS470MF04207内存包括通用 SRAM,可支持字节模式、半字模式及字模式的单周期读/写存取。可以利用 ECC对 TMS470M 器件上的 SRAM 加以保护。 此项特性运用单错纠正和双错检测电路(SECDED 电路)来检测并选择性地校正单位错误以及检测所有的双位错误和某些多位错误。这是通过将一个用于内存空间的每个64位双字的8位ECC校验和/代码保存在一个单独的 ECC RAM 内存空间中实现的。
该器件上的闪存是一种非易失性、电可擦且可编程的存储器。 它是采用一个 144 位宽的数据字(128位,无ECC)和一个64位宽的闪存模块接口实现的。该闪存在高达28MHz的系统时钟频率条件下运行。可提供闪存数据线性预读取的流水线模式实现了一个高达80MHz的系统时钟。
TMS470MF04207器件上的增强型实时中断(RTI)模块可选择由振荡器时钟进行驱动。数字安全装置(DWD)是一个25位的可复位递减计数器,当安全装置计数器终止计数时,该计数器将提供系统复位。
TMS470MF04207器件具有6个通信接口:两个LIN/SCI、两个DCAN和两个MibSPI。LIN是本地互连网络标准,而且还支持一种SCI模式。SCI可被用在一个用于CPU与其他采用标准不归零制(NRZ)格式外设之间的异步通信的全双工、串行 I/O 接口中。DCAN采用一种串行、多主机通信协议,此协议可高效支持分布式实时控制及高达1兆位每秒(Mbps)的稳健通信速率。DCAN非常适合于工作于嘈杂和严酷环境中的应用(例如:汽车和工业领域),此类应用需要可靠的串行通信或多路复用线路。MibSPI 为相似的移位寄存器型器件之间的高速通信提供了一种便捷的串行交互方法。MibSPI提供了标准的 SOMI、SIMO 和 SPI 时钟接口以及多达8条芯片选择线路。
HET是一种先进的智能定时器,可为实时应用提供精密的定时功能。该定时器为软件控制型,采用一个精简指令集,并具有一个专用的微级机定时器和一个连接的 I/O 端口。 这种 HET 可用于比较、捕获或通用型I/O。它特别适合于那些需要带有复杂和准确的时间脉冲的多种传感器信息和驱动传动器的应用。TMS470MF04207的HET外设包含“异或(XOR)共享”功能。该功能允许对两个相邻的 HET 高分辨率通道进行“异或”运算,从而可以输出一个小于标准HET的脉冲。
TMS470MF04207器件具有一个10位分辨率的采样及保持MibADC。可利用软件对每个MibADC 通道进行分组,以用于顺序转换序列。有三个单独的分组,它们均可以由一个外部事件触发。每个序列可在被触发时执行一次转换,或者通过配置以执行连续转换模式。
调频零引脚锁相环(FMzPLL)时钟模块包含一个锁相环、一个时钟监视器电路、一个时钟启用电路和一个前置分频器。FMzPLL的功能是将外部频率基准倍频至一个较高的频率,以供内部使用。FMzPLL 提供了全局时钟模块 (GCM) 的输入。GCM 模块接着向所有其他的TMS470MF04207器件模块提供系统时钟(HCLK)、实时中断时钟(RTICLK)、CPU时钟(GCLK)、HET时钟 (VCLK2)、DCAN时钟(AVCLK1)及外设接口时钟(VCLK)。
另外,TMS470MF04207器件还具有两个外部时钟前置分频器(ECP)模块,该模块在被启用时将输出一个连续外部时钟 (ECLK)。ECLK1频率是外设接口时钟(VCLK)频率的一个用户可编程比值。可以选择第二个ECLK输出来取代HET15输出。它与ECLK1共用同一个信源时钟,但可以针对一个产生自 ECLK1 的单独输出频率进行独立设置。
错误信令模块(ESM)在器件内部提供了一个用于错误报告的共用位置,从而实现了高效的错误检查和识别。
本实用新型在进行比对或入库时需要进行密码输入及验证码输入的应用领域内,利用计算机验证码信息处理技术,搭载信息采集的智能采集电路结构,方便对所需要的信息进行采集,以便将采集的信息入库或与库内已有的信息进行对比。
本实用新型所述的图像增强电路即可对所采集的图像信号进行信号增强,亦可对所采集的声音信号进行失真补偿,使得待入库的图像信号及声音信号不存在失真现象,或待与库内现有信息进行比对的图像信号及声音信号契合的更高。
本实用新型采用太阳能供电,有光照的情况下即可进行正常工作,并且在无光照或光照强度弱的情况下依然可以保持工作状态,不受环境及外部供电影响,可长期稳定工作,并且间接的达到节能减排的目的。
以上所述,仅是本实用新型的较佳实施例,并非对本实用新型做任何形式上的限制,凡是依据本实用新型的技术实质对以上实施例所作的任何简单修改、等同变化,均落入本实用新型的保护范围之内。

Claims (8)

1.基于计算机验证码信息处理技术的智能处理设备,其特征在于:主要由智能采集处理电路、编码电路、信息采集电路、有线或无线网络、计算机系统组成,所述智能采集处理电路连接编码电路,所述编码电路连接信息采集电路,所述信息采集电路通过有线或无线网络与计算机系统连接;所述智能采集处理电路内设置有ARM处理器、存储电路、外围电路、电源电路、扫描仪、图像增强电路,所述扫描仪连接图像增强电路,所述图像增强电路连接ARM处理器,所述存储电路连接ARM处理器,所述ARM处理器连接外围电路,所述电源电路连接ARM处理器。
2.根据权利要求1所述的基于计算机验证码信息处理技术的智能处理设备,其特征在于:所述存储电路包括随机存储器和FLASH存储器,所述随机存储器连接FPGA处理器,所述FLASH存储器连接FPGA处理器。
3.根据权利要求2所述的基于计算机验证码信息处理技术的智能处理设备,其特征在于:所述随机存储器采用静态随机存储器或动态随机存储器。
4.根据权利要求1所述的基于计算机验证码信息处理技术的智能处理设备,其特征在于:还包括声音采集器,所述声音采集器连接图像增强电路。
5.根据权利要求1所述的基于计算机验证码信息处理技术的智能处理设备,其特征在于:所述外围电路内设置有接口电路和ARM晶振电路,所述ARM处理器分别连接接口电路和ARM晶振电路。
6.根据权利要求1-5任一项所述的基于计算机验证码信息处理技术的智能处理设备,其特征在于:所述电源电路内设置有太阳能电池板、控制器和供电电路,所述太阳能电池板连接控制器,所述控制器连接供电电路,所述供电电路连接ARM处理器。
7.根据权利要求6所述的基于计算机验证码信息处理技术的智能处理设备,其特征在于:所述电源电路内还设置有蓄电池,所述蓄电池连接控制器。
8.根据权利要求1-5任一项所述的基于计算机验证码信息处理技术的智能处理设备,其特征在于:所述ARM处理器采用TMS470MF04207。
CN201520039859.3U 2015-01-21 2015-01-21 基于计算机验证码信息处理技术的智能处理设备 Expired - Fee Related CN204374981U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201520039859.3U CN204374981U (zh) 2015-01-21 2015-01-21 基于计算机验证码信息处理技术的智能处理设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201520039859.3U CN204374981U (zh) 2015-01-21 2015-01-21 基于计算机验证码信息处理技术的智能处理设备

Publications (1)

Publication Number Publication Date
CN204374981U true CN204374981U (zh) 2015-06-03

Family

ID=53331181

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201520039859.3U Expired - Fee Related CN204374981U (zh) 2015-01-21 2015-01-21 基于计算机验证码信息处理技术的智能处理设备

Country Status (1)

Country Link
CN (1) CN204374981U (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105510749A (zh) * 2015-12-31 2016-04-20 刘雷 一种应用于电力系统的配电变压器智能检测终端
CN105606932A (zh) * 2016-01-04 2016-05-25 刘雷 一种采用触摸技术的配电变压器智能检测系统
CN105652098A (zh) * 2015-12-31 2016-06-08 刘雷 一种采用太阳能供电的接地电阻检测分析系统
CN105955129A (zh) * 2016-06-02 2016-09-21 苏州杰姆斯特机械有限公司 一种基于lifi远程ccd机器人控制管理系统
CN106054699A (zh) * 2016-06-02 2016-10-26 苏州杰姆斯特机械有限公司 一种基于微处理器远程ccd自动控制系统
CN107609409A (zh) * 2017-09-07 2018-01-19 苏州凯瑟兰特信息科技有限公司 一种采用计算机验证码技术的大数据分析系统

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105510749A (zh) * 2015-12-31 2016-04-20 刘雷 一种应用于电力系统的配电变压器智能检测终端
CN105652098A (zh) * 2015-12-31 2016-06-08 刘雷 一种采用太阳能供电的接地电阻检测分析系统
CN105606932A (zh) * 2016-01-04 2016-05-25 刘雷 一种采用触摸技术的配电变压器智能检测系统
CN105955129A (zh) * 2016-06-02 2016-09-21 苏州杰姆斯特机械有限公司 一种基于lifi远程ccd机器人控制管理系统
CN106054699A (zh) * 2016-06-02 2016-10-26 苏州杰姆斯特机械有限公司 一种基于微处理器远程ccd自动控制系统
CN107609409A (zh) * 2017-09-07 2018-01-19 苏州凯瑟兰特信息科技有限公司 一种采用计算机验证码技术的大数据分析系统

Similar Documents

Publication Publication Date Title
CN204374981U (zh) 基于计算机验证码信息处理技术的智能处理设备
KR102687054B1 (ko) 오류 정정 및 데이터 클리닝 회로가 구비된 메모리 시스템
US10019312B2 (en) Error monitoring of a memory device containing embedded error correction
US9940457B2 (en) Detecting a cryogenic attack on a memory device with embedded error correction
CN108351820B (zh) 在跨存储器链路传送纠正数据时保护ecc位置
US9092621B2 (en) Method of detecting fault attack
US8726139B2 (en) Unified data masking, data poisoning, and data bus inversion signaling
US11907544B2 (en) Automated error correction with memory refresh
CN103187104A (zh) 存储器的纠错方法
US20080072119A1 (en) Allowable bit errors per sector in memory devices
Gong et al. Clean-ecc: High reliability ecc for adaptive granularity memory system
CN106205728A (zh) 奇偶校验电路及包括该奇偶校验电路的存储器装置
TWI534607B (zh) 記憶體控制電路單元、記憶體儲存裝置與資料傳輸方法
US20230076545A1 (en) Memory controller and memory system including the same
CN103413571A (zh) 存储器和利用该存储器实现检错纠错的方法
CN105590654A (zh) 易失性存储器电路的休眠模式操作
US11782807B2 (en) Memory module with dedicated repair devices
CN100479066C (zh) 存储单元奇偶连续校验的奇偶校验电路
CN101582294B (zh) 一种解决sram模块闩锁问题与增强sram模块可靠性的方法
CN106571914B (zh) 一种基于otp器件的密钥管理装置
CN109426582A (zh) 用于存储装置为错误处置进行数据处理的方法及控制器
CN101916211B (zh) 一种基于反馈的动态分级数据存储设备可靠性保证方法
US20060143551A1 (en) Localizing error detection and recovery
CN204374982U (zh) 基于图像验证码技术的智能采集设备
Hong et al. A locality-aware compression scheme for highly reliable embedded systems

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150603

Termination date: 20180121