CN113990253B - 显示面板的驱动方法 - Google Patents
显示面板的驱动方法 Download PDFInfo
- Publication number
- CN113990253B CN113990253B CN202111411005.XA CN202111411005A CN113990253B CN 113990253 B CN113990253 B CN 113990253B CN 202111411005 A CN202111411005 A CN 202111411005A CN 113990253 B CN113990253 B CN 113990253B
- Authority
- CN
- China
- Prior art keywords
- pixel circuit
- voltage
- row
- transistor
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0257—Reduction of after-image effects
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本公开关于一种显示面板的驱动方法,涉及显示技术领域。该驱动方法包括:选取一像素电路作为目标像素电路,并根据目标像素电路连接的数据线的电压变化所引起的复位线的电压变化确定每一行像素电路的修正量,第i行像素电路的修正量为第i修正量;在第n帧的显示阶段,通过数据线向像素电路输入数据电压,并通过复位线向像素电路输入参考电压;第i行像素电路中任一像素电路的数据电压为基准数据电压和第i修正量之和,修正量小于基准数据电压;在第n帧的插黑阶段,通过数据线使像素电路的数据电压置为零;n为大于1且不大于N的正整数,i为不大于N的正整数,N为像素电路的行数。
Description
技术领域
本公开涉及显示技术领域,具体而言,涉及一种显示面板的驱动方法。
背景技术
目前,显示面板已经成为手机、电脑、电视等电子设备中必不可少的部件,其中,有机电致发光显示面板因其具有高亮度和对比度等优点,获得了较为广泛的应用,但是,现有的有机电致发光显示面板在显示画面时,容易出现残影,且画面稳定性也有待提高。
需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本公开的目的在于克服上述现有技术的不足,提供一种显示面板的驱动方法,可改善显示效果。
根据本公开的一个方面,提供一种显示面板的驱动方法,所述显示面板包括阵列分布的多个像素电路、数据线和复位线;所述像素电路包括驱动晶体管;所述数据线和所述复位线均沿列方向延伸,并沿行方向间隔分布;任一所述像素电路通过其驱动晶体管的控制端与一所述数据线连接,且通过所述驱动晶体管的第二端与所述复位线连接;同一列所述像素电路连接同一所述数据线和同一所述复位线;
所述驱动方法包括:
选取一所述像素电路作为目标像素电路,并根据所述目标像素电路连接的数据线的电压变化所引起的复位线的电压变化确定每一行所述像素电路的修正量,第i行所述像素电路的修正量为第i修正量;
在第n帧的显示阶段,通过所述数据线向所述像素电路输入数据电压,并通过所述复位线向所述像素电路输入参考电压;第i行所述像素电路中任一所述像素电路的数据电压为基准数据电压和所述第i修正量之和,所述修正量小于所述基准数据电压;
在所述第n帧的插黑阶段,通过所述数据线使所述像素电路的数据电压置为零;
n为大于1的正整数,i为不大于N的正整数,N为所述像素电路的行数。
在本公开的一种示例性实施方式中,根据所述目标像素电路连接的数据线的电压变化所引起的复位线的电压变化确定每一行所述像素电路的修正量;包括:
向所述目标像素电路连接的数据线输入检测数据电压,并向所述复位线输入检测参考电压;
检测所述检测数据电压置为零时的所述复位线的检测参考电压的变化量;
根据所述变化量确定每一行所述像素电路的修正量。
在本公开的一种示例性实施方式中,各行所述像素电路的修正量相等。
在本公开的一种示例性实施方式中,所述修正量与所述变化量满足如下关系式:
VT=KΔV;
VT为所述修正量,ΔV为所述变化量,K为正实数。
在本公开的一种示例性实施方式中,不同行的像素电路的修正量不同。
在本公开的一种示例性实施方式中,第i-1修正量大于第i修正量。
在本公开的一种示例性实施方式中,第N修正量为零。
在本公开的一种示例性实施方式中,第j修正量和所述变化量满足如下关系:
VT1=KΔV;
VTj=(K(N-j)/N)ΔV;
VT1为第一修正量,VTj为第j修正量,ΔV为所述变化量,j为大于1且不大于N的正整数,K为正实数。
在本公开的一种示例性实施方式中,第j修正量和第1修正量满足如下关系:
VT1=KΔV+b;
VTj=(K(N-j)/N)ΔV+b;
VT1为第一修正量,VTj为第j修正量,ΔV为所述变化量,j为大于1且不大于N的正整数,K为正实数,b为常数。
在本公开的一种示例性实施方式中,在第n帧的显示阶段,通过所述数据线向所述像素电路输入数据电压,并通过所述复位线向所述像素电路输入参考电压;包括:
逐行扫描各行所述像素电路,并在扫描至第i行所述像素电路时,通过各所述数据线分别向第i行像素电路中的每一个输入数据电压;并向各所述复位线分别向第i行像素电路中的每一个输入参考电压。
在本公开的一种示例性实施方式中,所述像素电路包括:
存储电容,具有第一极和第二极,所述第二极用于与一发光器件连接;
驱动晶体管,所述驱动晶体管的控制端与所述存储电容的第一极连接,第一端用于接收第一电源信号,第二端与所述存储电容的第二极连接;
第一晶体管,所述第一晶体管的控制端用于接收扫描信号,第一端与一数据线连接,第二端与所述驱动晶体管的控制端连接,;
第二晶体管,所述第二晶体管的控制端用于接收扫描信号,第一端与一所述复位线连接,第二端与所述驱动晶体管的第二端连接;
逐行扫描各行所述像素电路;包括:。
逐行向各行所述像素电路的第一晶体管和第二晶体管输入所述扫描信号。
本公开的驱动方法,可将一帧画面中划分出显示阶段和插黑阶段,在显示阶段通过数据线和复位线传输数据电压和参考电压,实现图像显示,而在插黑阶段,将数据电压置为零,实现插黑功能,缩短显示时长,从而减弱因视觉暂留造成的残影现象。同时,可通过对数据线的电压变化和复位线的电压变化的检测,确定出反映数据线和复位线的耦合作用对复位线的电压的影响的变化量,并基于变化量确定每一行像素电路的修正量;数据线和复位线的耦合作用可使参考电压突然被拉高,导致的参考电压抖动,使得数据电压和参考电压的压差与设计值不同,由于第n帧数据电压为基准数据电压和修正量之和,即在数据电压中叠加了修正量,可减小数据电压和参考电压的压差因参考电压与设计值的偏差,从而改善显示效果。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本公开驱动方法一实施方式中像素电路的示意图。
图2为本公开驱动方法一实施方式的原理图。
具体实施方式
现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的实施方式;相反,提供这些实施方式使得本公开将全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。图中相同的附图标记表示相同或类似的结构,因而将省略它们的详细描述。此外,附图仅为本公开的示意性图解,并非一定是按比例绘制。
用语“一个”、“一”、“该”、“所述”和“至少一个”用以表示存在一个或多个要素/组成部分/等;用语“包括”和“具有”用以表示开放式的包括在内的意思并且是指除了列出的要素/组成部分/等之外还可存在另外的要素/组成部分/等;用语“第一”、“第二”和“第三”等仅作为标记使用,不是对其对象的数量限制。
晶体管是指至少包括栅电极、漏电极以及源电极这三个端子的元件。晶体管在漏电极(漏电极端子、漏区域或漏电极)与源电极(源电极端子、源区域或源电极)之间具有沟道区域,并且电流可以流过漏电极、沟道区域以及源电极。沟道区域是指电流主要流过的区域。
第一端可以为漏电极、第二端可以为源电极,或者第一端可以为源电极、第二端可以为漏电极。在使用极性相反的晶体管的情况或电路工作中的电流方向变化的情况等下,“源电极”及“漏电极”的功能有时互相调换。因此,在本说明书中,“源电极”和“漏电极”可以互相调换。
本文中的行方向和列方向是指两个相互交叉的方向,例如:行方向可以是附图中的横向,列方向可为附图中的纵向,二者相互垂直。但是,这不应被视为是对行方向和列方向的限定,行方向不必然是指水平方向,列方向也不必然是竖直方向。本领域技术人员可以知晓的是,若显示面板发生旋转等位置变化,行方向和列方向的实际朝向可以发生改变。
本公开实施方式提供了一种显示面板的驱动方法,如图1和图2所示,显示面板可包括阵列分布的多个像素电路、数据线DAL和复位线REL;像素电路包括驱动晶体管DT;数据线DAL和复位线REL均沿列方向延伸,且沿行方向间隔分布;任一像素电路通过其驱动晶体管DT的控制端与一数据线DAL连接,并通过驱动晶体管DT的第二端与复位线REL连接且与一发光器件OLED连接;同一列像素电路连接同一数据线DAL和同一复位线REL;
如图2所示,所述驱动方法包括步骤S110-步骤S130,其中:
步骤S110、选取一所述像素电路作为目标像素电路,并根据所述目标像素电路连接的数据线的电压变化所引起的复位线的电压变化确定每一行所述像素电路的修正量,第i行所述像素电路的修正量为第i修正量;
步骤S120、在第n帧的显示阶段nL,通过所述数据线向所述像素电路输入数据电压,并通过所述复位线向所述像素电路输入参考电压;第i行所述像素电路中任一所述像素电路的数据电压为基准数据电压和所述第i修正量之和,所述修正量小于所述基准数据电压;
步骤S130、在所述第n帧的插黑阶段nB,通过所述数据线使所述像素电路的数据电压置为零;
n为大于1的正整数,i为不大于N的正整数,N为所述像素电路的行数。
本公开实施方式的驱动方法,可将一帧画面中划分出显示阶段L和插黑阶段B,在显示阶段L通过数据线DAL和复位线REL传输数据电压Vdata和参考电压Vref,实现图像显示,而在插黑阶段B,将数据电压Vdata置为零,实现插黑功能,缩短显示时长,从而减弱因视觉暂留造成的残影现象。同时,可通过对数据线DAL的电压变化和复位线REL的电压变化的检测,确定出反映数据线DAL和复位线REL的耦合作用对复位线REL的电压的影响的变化量,并基于变化量确定每一行像素电路的修正量;数据线DAL和复位线REL的耦合作用可使参考电压突然被拉高,导致的参考电压抖动,使得数据电压Vdata和参考电压Vref的压差与设计值不同,由于第n帧数据电压为基准数据电压和修正量VT之和,即在数据电压Vdata中叠加了修正量VT,可减小数据电压Vdata和参考电压Vref的压差因参考电压Vref与设计值的偏差,从而改善显示效果。
下面对本公开实施方式的显示面板进行详细说明:
显示面板可包括驱动背板和发光层,驱动背板具有驱动电路,发光层包括多个发光器件OLED,可通过驱动电路驱动各发光器件OLED发光,其中:
驱动背板可包括衬底和驱动层,其中:
衬底可为起承载作用的平板,其形状可以是矩形或其它形状。驱动层可直接层叠于衬底一侧;或者,为了避免衬底中的杂质对驱动层造成影响,还可在衬底和驱动层之间设置缓冲层,驱动层可设于缓冲层背离衬底的表面。驱动层至少包括像素区和外围区,外围区可以是围绕于像素区外的环形区域,也可以是分隔于像素区两侧的两个间断的区域,只要位于像素区外即可。
驱动层的驱动电路可包括多个像素电路和外围电路,像素电路设于像素区内,当然,可以存在一部分像素电路的部分区域位于外围区。像素电路的数量可与发光器件OLED的数量相同,且一一对应地与各发光器件OLED连接,以便分别控制各个发光器件OLED独立发光。当然,同一像素电路也可连接通过发光器件OLED,从而驱动多个发光器件OLED发光。外围电路位于外围区,且外围电路与像素电路连接,用于向像素电路输入扫描信号、数据信号、电源信号和复位信号等驱动信号,以便控制发光器件OLED发光。外围电路可包括栅极驱动电路、源极驱动电路以及电源电路等。
如图1所示,每个像素电路可包括多个晶体管,各晶体管均包括控制端、第一端和第二端,各晶体管中包括一驱动晶体管DT。同时,驱动层还可包括多个数据线DAL和复位线REL,数据线DAL和复位线REL可沿列方向延伸,并沿行方向间隔分布,且数据线DAL和复位线REL均延伸至外围区内,并与外围电路连接;例如,数据线DAL可与源极驱动电路连接,复位线REL可与复位电路连接。
任一像素电路可通过其驱动晶体管的控制端与一数据线DAL连接,且通过驱动晶体管的第二端与复位线REL连接,同时,驱动晶体管的第二端可与一发光器件连接,驱动晶体管的第一端用于接收电源信号。同一列像素电路可连接同一数据线DAL,同一列像素电路可连接同一复位线REL。外围电路通可过数据线DAL向驱动晶体管DT的控制端输入数据电压,通过复位线REL向驱动晶体管DT的第二端输入参考电压。
下面以一种3T1C结构的像素电路为例,对像素电路的结构和驱动方法进行示例性说明:
如图1所示,像素电路可包括三个晶体管和一个存储电容,即驱动晶体管DT、第一晶体管T1、第二晶体管T2和存储电容Cst,其中:
驱动晶体管DT的第一端用于接收第一电源信号VDD,第二端与一发光器件OLED的第一电极连接,发光器件OLED的第二电极用于接收第二电源信号VSS。
存储电容Cst连接于驱动晶体管DT的控制端和第二端之间,且存储电容Cst的第一极与驱动晶体管DT的控制端连接,第二极与驱动晶体管DT的第二端连接。
第一晶体管T1的控制端可用于接收扫描信号G1和G2,第一端与一数据线DAL连接,第二端与驱动晶体管DT的控制端连接。
第二晶体管T2的控制端用于接收写入扫描信号G1和G2,第一端与驱动晶体管DT的第二端连接,第二端与驱动晶体管DT的第二端和存储电容Cst的第二极以及发光器件OLED的第一电极连接。
上述的晶体管均可采用N型薄膜晶体管,发光器件OLED为有机发光二极管,其第一电极为有机发光二极管的阳极,第二电极为有机发光二极管的阴极。驱动晶体管DT、第一晶体管T1和第二晶体管T2均在高电平时导通,低电平时关断。当然,上述的一个或多个晶体管也可采用P型薄膜晶体管,且晶体管可以是低温多晶硅晶体管、金属氧化物晶体管等,在此不对其类型做特殊限定。
此外,为了便于传输扫描信号G1和G2,驱动层还可包括扫描线GAL,扫描线GAL可沿行方向延伸至外围区,并沿列方向间隔分布,第一晶体管T1的控制端可与一扫描线GAL1连接,第二晶体管T2的控制端可与一扫描线GAL2连接,外围电路可通过扫描向第一晶体管T1和第二晶体管T2的控制端传输扫描信号,以便导通第一晶体管T1和第二晶体管T2。
在本公开的一些实施方式中,第一晶体管T1和第二晶体管T2的控制端连接的扫描线GAL是同一扫描线GAL,也就是说,同一像素电路连接一个扫描线GAL,使得同一行像素电路连接同一扫描线GAL,连接两行像素电路的扫描线GAL不同。外围电路可包括栅极驱动电路,栅极驱动电路可通过扫描线GAL同时向第一晶体管T1和第二晶体管T2传输扫描信号G1和G2。
在本公开的另一些实施方式中,第一晶体管T1和第二晶体管T2的控制端连接的扫描线GAL是不同的扫描线GAL,使得同一像素电路需要连接两个扫描线GAL1和GAL2,相应的,同一行像素电路连接两个扫描线GAL,相邻的两行像素电路总共可连接四个扫描线GAL。外围电路可包括栅极驱动电路和复位控制电路,对于任一行像素电路,栅极驱动电路可通过一扫描线GAL1同时向各第一晶体管T1传输扫描信号G1,以导通第一晶体管T1,复位控制电路可通过另一扫描线GAL2第二晶体管T2传输扫描信号G2,以导通第二晶体管T2。
上述的驱动电路层的薄膜晶体管可以是顶栅或底栅型薄膜晶体管,每个薄膜晶体管均可包括有源层、栅极、源极和漏极,其中,栅极可以为双栅结构,也可以为单栅或其它结构,各薄膜晶体管的有源层同层设置,栅极同层设置、源极和漏极均同层设置,以便简化工艺。
下面以像素电路中的一个顶栅型薄膜晶体管为例,对驱动层的结构进行示例性说明:
如图1所示,驱动层可包括有源层、第一栅绝缘层、栅极、第二栅绝缘层、层间介质层、源漏层和平坦层,其中:
有源层设于衬底一侧面,第一栅绝缘层覆盖有源层和衬底;栅极设于第一栅绝缘层背离衬底的表面,且与有源层正对;第二栅绝缘层覆盖栅极和第一栅绝缘层;层间介质层覆盖第二栅绝缘层;源漏层设于层间介质层背离衬底的表面,且包括源极和漏极,源极和漏极通过接触孔连接于有源层的两端;平坦层覆盖源漏层和层间介质层。当然,驱动层还可包括其它膜层,只要能驱动发光器件OLED发光即可,在此不再详述。
此外,驱动层还可包括存储电容Cst的第一极和第二极,第一极可与栅极同层设置,第二极可设于第二栅绝缘层背离衬底的表面,且与第一极正对,层间介质层覆盖第二极。
如图1所示,发光层设于驱动层一侧,其可包括多个阵列分布的发光器件OLED,各发光器件OLED可在像素电路的驱动下发光。
在本公开的一些实施方式中,发光器件OLED为有机发光二极管,其可包括沿背离衬底的方向依次层叠的第一电极、发光功能层和第二电极,其中:
第一电极可设于平坦层背离衬底的表面,且通过接触孔与一像素电路的驱动晶体管DT的第二端连接。
发光功能层设于第一电极背离衬底的表面,并可包括沿背离衬底的方向依次层叠的空穴注入层、空穴传输层、复合发光层、电子传输层和电子注入层,此外,空穴传输层和复合发光层之间还可设置电子阻挡层。
第二电极覆盖发光功能层,并可延伸至外围区,第二电极可与电源信号端连接,以便接收第二电源信号VSS。第一电极和第二电极可共同作用,使发光器件OLED发光,有机发光二极管的具体发光原理在此不再详述。第二电极的材料可以是镁(Mg)、银合金或其它材料。
为了便于限定出各个发光器件OLED的范围,发光层还可包括像素定义层,其可与第一电极设于驱动层背离衬底的表面,且设有多个一一对应地露出各第一电极的开口,发光功能层层叠于第一电极位于开口内的区域上。每个发光器件OLED的发光功能层相互独立的间隔分布。不同发光功能层的发光颜色可以相同,也可以不同。第二电极同时覆盖各发光功能层,使得各个发光器件OLED可共用同一第二电极。通过上述的多个开口可限定出各个发光器件OLED,任一发光器件OLED的边界为其对应的开口的边界。
各发光器件OLED中包括多种发光颜色不同的发光器件OLED,例如,发红光的发光器件OLED,发绿光的发光器件OLED和发蓝光的发光器件OLED。
下面以一个像素电路及其连接的发光器件OLED为例,对驱动发光器件OLED发光的原理进行说明:
可通过扫描线GAL向像素电路输入扫描信号G1和G2,第一晶体管T1和第二晶体管T2导通;此时,可通过数据线DAL向驱动晶体管DT的控制端写入数据电压Vdata,并通过复位线REL向像素电路的驱动晶体管DT的第二端传输参考电压Vref,从而向像素电路的存储电容Cst充电。同时,各驱动晶体管DT的第一端接收第一电源电压VDD,发光器件OLED的第二电极接收第二电源电压。在存储电容Cst的作用下,可使驱动晶体管DT持续导通,从而使发光器件OLED发光。其中,驱动晶体管DT的电流I=k(Vgs-Vth)2,k为常数,Vgs为驱动晶体管DT的控制端(g节点)和第二端(s节点)的电压,Vth为驱动晶体管DT的阈值电压。
下面以显示任一帧图像时,各行发光器件OLED的驱动方式进行说明:
如图1所示,可通过扫描线GAL逐行扫描各行像素电路,即依次向各行像素电路输入扫描信号G1和G2;在扫描到任一行像素电路时,该行的各像素电路的第一晶体管T1和第二晶体管T2导通;此时,可通过各数据线DAL同时向该行像素电路的驱动晶体管DT的控制端写入数据电压,并通过各复位线REL向该行像素电路的驱动晶体管DT的第二端传输参考电压。同时。在各存储电容Cst的作用下,可使驱动晶体管DT持续导通,从而使同一行像素电路连接的发光器件OLED发光。基于上述方法,逐行扫描各行像素电路并完成对应的发光器件OLED发光时,显示一帧图像,再显示下一帧图像时,重复上一帧的驱动过程,但数据信号可以不同。
进一步的,为了避免出现显示现象,可将每一帧至少分为显示阶段L和插黑阶段B,在显示阶段基于上述驱动发光器件OLED的原理驱动发光器件OLED发光,在插黑阶段B,将各数据线DAL的电压降为零,从而显示黑画面,缩短一帧时间内的显示时间,从而减弱视觉暂留造成的残影现象,插黑的具体原理在此不再详述。
需要说明的是,在同一帧内,各像素电路所需的数据电压Vdata的大小取决于所显示的画面的需要,不同的数据电压Vdata可以不同。图2中的数据电压Vdata在同一帧内为直线,仅为示意性示出同一帧内的各像素电路的数据电压Vdata的时序,并非限定同一帧内的各像素电路的数据电压Vdata是完全相等的。
如图1所示,在本公开的一些实施方式中,显示面板还可包括封装层,其可覆盖于发光层背离衬底的表面,且覆盖所有的发光器件OLED,从而对发光层进行保护,并避免外界的水、氧对发光器件OLED造成侵蚀。
此外,显示面板还可包括触控层和透明盖板,触控层可设于封装层TFE背离衬底的一侧,即可采用FMLOC(Flexible Multi-Layer On Cell)的方式,用于感应触控操作。触控层可采用自容或互容式触控结构,在此不对其具体结构做特殊限定,只要能实现触控功能即可。透明盖板可设于触控层背离衬底的表面,用于起到保护作用,用户在进行触控操作时,可在透明盖板上进行触摸。可通过光学胶或其它胶粘剂将透明盖板粘接于触控层背离衬底的表面,透明盖板可以是UTG(Ultra Thin Glass,超薄玻璃),也可以是其它透明膜层,只要能起到保护和透光的作用即可。
针对上述的显示面板,发明人发现,对于连接于同一列像素电路的数据线DAL和复位线REL而言,在每一帧中,从显示阶段L向插黑阶段B过渡时,数据线DAL上的电压从数据电压Vdata降为零,此时,虽然复位线REL接收恒定的参考电压Vref,但由于数据线DAL和复位线REL的耦合作用,使得复位线REL上的电压会发生向下抖动,即复位线REL的电压被拉低,再缓慢恢复。然后,在进入下一帧的显示阶段时,数据线DAL的电压又从零增加大数据电压Vdata,又会使复位线REL上的向上抖动,即复位线REL的电压被拉高,再恢复到参考电压Vref。在抖动过程中,驱动晶体管DT的第二端的电压发生数据线DAL上的电压的突变会造成复位线REL上的电压先抖动后恢复的现象。结合上文中驱动晶体管DT的电流公式,可以看出,若驱动晶体管DT的第二端的电压发生抖动,则会导致Vgs异常变化,从而影响电流I,从而影响发光器件的正常发光。
基于上述问题,本公开提出了一种驱动方法来解决上述的问题:即事先检测出数据线DAL的信号变化对复位线REL的影响,在工作时,可根据该影响对数据线DAL的信号进行补偿,即便驱动晶体管的第二端的电压因复位线REL的电压抖动而变化,也可最大程度减少Vgs的变化,保证发光器件OLED正常发光。
下面对本公开实施方式的驱动方法的进行详细说明:
如图1和图2所示,本公开的驱动方法可包括步骤S110-步骤S130,其中:
在步骤S110中,选取一像素电路作为目标像素电路,并根据目标像素电路连接的数据线DAL的电压变化所引起的复位线的电压变化确定每一行像素电路的修正量,第i行像素电路的修正量为第i修正量。
步骤S110可在显示面板出厂前进行,在用户实际使用显示面板的过程中,直接应用修正量,而不用再进行测试。目标像素电路可以是任意像素电路。目前像素电路可以是任意像素电路,在此不做特殊限定。
因此,可通过步骤S110模拟显示面板在正常工作时的信号,检测数据线DAL造成的复位线REL的电压抖动,从而确定出修正量。
在本公开的一些实施方式中,步骤S110可包括步骤S1110-步骤S1130,其中:
步骤S1110、向所述目标像素电路连接的数据线输入检测数据电压,并向所述复位线REL输入检测参考电压。
针对连接于同一像素电路的数据线和复位线,可向数据线输入检测数据电压,向复位线输入检测参考电压。为了提高修正量的准确性,最大程度的降低电压抖动对驱动晶体管的电流的影响,可使检测数据电压为正常显示图像时的数据电压,检测参考电压为正常显示图像时的参考电压。
步骤S1120、检测所述检测数据电压置为零时的所述复位线的检测参考电压的变化量。
可通过将检测数据电压置为零,模拟显示阶段向插黑阶段过渡的过程,以便获取复位线REL上的检测参考电压的变化量。该变化量为变化后的检测参考电压与检测参考电压的电压差。
步骤S1130、根据所述变化量确定每一行所述像素电路的修正量。
第i行像素电路的修正量为第i修正量,i为不大于N的正整数,N为像素电路的行数。
各行像素电路均可利用相同的修正量对数据电压进行补偿,也就是说,各修正量均为第i修正量。
此外,发明人发现,复位线REL上的电压抖动在一定时间内会消除,从而恢复参考电压Vref,仅在抖动期间对发光器件OLED产生干扰,而由于每一帧中都是对像素电路进行逐行扫描来驱动发光器件OLED发光,而上一帧的插黑阶段B造成的电压抖动持续至当前帧的显示阶段L,但随着当前帧的逐行扫描的进行,电压抖动逐渐减小,甚至在扫描至最后一行或扫描至最后一行像素电路之前,电压抖动已经消除,只需针对电压抖动恢复前扫描各行像素电路确定数据电压,在电压抖动消除后,则无需修正量。
修正量可以等于该变化量;或者,为了进一步提高修正量的准确性,可以经过多次试验或者经验数据确定一修正系数K,并根据该修正系数和变化量确定修正量。此外,更了准确拟合出符合电压抖动量,可加上常数b来更准确的拟合出抖动量,
如图2所示,在本公开的一些实施方式中,不同行的像素电路的修正量不同;修正量与变化量满足如下关系式:
VT=KΔV;
VT为修正量,ΔV为变化量,K为修正系数,K为正实数。
在本公开的一些实施方式中,第i-1修正量大于第i修正量,也就是说,随着时间的推移,抖动逐渐减弱,所需的修正量可以逐渐减小,直至扫描至第N行像素电路时,抖动已经恢复,无需修正量,可使第N修正量为零。
进一步的,如图2所示,第j修正量和变化量可满足如下关系:
VT1=KΔV;
VTj=(K(N-j)/N)ΔV;
VT1为第一修正量,即扫描第一行像素电路时所需的修正量;VTj为第j修正量,ΔV为变化量,j为大于1且不大于N的正整数,K为修正系数,且K为正实数。
如图2所示,在本公开的一些实施方式中,第j修正量和第1修正量满足如下关系:
VT1=KΔV+b;
VTj=(K(N-j)/N)ΔV+b;
VT1为第一修正量,即扫描第一行像素电路时所需的修正量;VTj为第j修正量,ΔV为变化量,j为大于1且不大于N的正整数,K为正实数,b为常数,b的具体数值在此不做特殊限定,其可通过试验和经验数据确定,主要作用是便于更加准确的拟合出修正量与变化量的关系式。
在步骤S120中,在第n帧的显示阶段,通过所述数据线向所述像素电路输入数据电压,并通过所述复位线向所述像素电路输入参考电压;第i行所述像素电路中任一所述像素电路的数据电压为基准数据电压和所述第i修正量之和,所述修正量小于所述基准数据电压。
由于在显示第一帧图像时,由于之前并不存在插黑阶段B,因而显示第一帧图像的数据电压Vdata不需要补偿,因此,n为大于1,且不大于M的正整数,M为显示画面的最后一帧。
当然,在本公开的其它实施方式中,步骤S110也可以在显示面板出厂后的使用过程中,通过对显示面板设置与显示图像的状态不同的专门的校正状态,在此状态下进行步骤S110,然后再恢复显示状态,以便对修正量进行校准。
在本公开的一些实施方式中,步骤S120可包括:
逐行扫描各行像素电路,并在扫描至第i行像素电路时,通过各数据线DAL分别向第i行像素电路中的每一个输入数据电压Vdata;并向各复位线REL分别向第i行像素电路中的每一个输入参考电压Vref。
数据线DAL向第i行像素电路中的像素电路输入的数据电压可为基准数据电压和第i修正量之和,基准数据电压Vdata可为未考虑电压抖动的设计值,将第i修正量与基准数据电压叠加后,可使实际输入数据线DAL的数据电压Vdata大于其设计值,即增大数据线DAL上的电压,可减小数据电压Vdata与抖动后的参考电压的差值,减小因电压抖动而造成的Vgs增大,从而降低对驱动晶体管DT的电流的干扰。
同时,修正量小于基准数据电压,例如:复位线REL上的电压因数据线DAL的变化而产生的变化通常为0.2V或者更小,基准数据电压可大于1V。
在步骤S130中,在所述第n帧的插黑阶段,通过所述数据线使所述像素电路的数据电压置为零。
如图2所示,在第n帧的显示阶段nL向第n帧的插黑阶段nB过渡时,数据电压置为零,参考电压Vref向下抖动后逐渐抬升。在第n帧的插黑阶段nB向第(n+1)帧的显示阶段(n+1)L过渡时,参考电压Vref向上抖动,但由于显示时段(N+1)L的数据电压Vdata叠加了置为零。在第n+1帧的显示时段(N+1)L时,数据电压Vdata叠加了修正量VT,使得叠加后的Vdata与抖动后的Vref之间的差值并未出现明显变化,从而降低了Vgs的非正常波动,有利于保证显示效果。
此外,在本公开的一些实施方式中,还可将复位线REL作为进行外部补偿的感测线,用于检测驱动晶体管DT的第二端的信号,并传输至外围电路中的感测电路,并可由感测电路根据检测的信号确定阈值电压的参数,以便在下一帧图像中对数据信号进行补偿,外部补偿的具体原理在此不做特殊限定。
需要说明的是,尽管在附图中以特定顺序描述了本公开中驱动方法的各个步骤,但是,这并非要求或者暗示必须按照该特定顺序来执行这些步骤,或是必须执行全部所示的步骤才能实现期望的结果。附加的或备选的,可以省略某些步骤,将多个步骤合并为一个步骤执行,以及/或者将一个步骤分解为多个步骤执行等。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其它实施方案。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由所附的权利要求指出。
Claims (10)
1.一种显示面板的驱动方法,其特征在于,所述显示面板包括阵列分布的多个像素电路、数据线和复位线;所述像素电路包括驱动晶体管;所述数据线和所述复位线均沿列方向延伸,且沿行方向间隔分布;任一所述像素电路通过其驱动晶体管的控制端与一所述数据线连接,并通过所述驱动晶体管的第二端与所述复位线连接且用于与一发光器件连接,所述驱动晶体管的一端用于输入电源信号;同一列所述像素电路连接同一所述数据线和同一所述复位线;
所述驱动方法包括:
选取一所述像素电路作为目标像素电路,并根据所述目标像素电路连接的数据线的电压变化所引起的复位线的电压变化确定每一行所述像素电路的修正量,第i行所述像素电路的修正量为第i修正量;
在第n帧的显示阶段,通过所述数据线向所述像素电路输入数据电压,并通过所述复位线向所述像素电路输入参考电压;第i行所述像素电路中任一所述像素电路的数据电压为基准数据电压和所述第i修正量之和,所述修正量小于所述基准数据电压;
在所述第n帧的插黑阶段,通过所述数据线使所述像素电路的数据电压置为零;
n为大于1的正整数,i为不大于N的正整数,N为所述像素电路的行数;
根据所述目标像素电路连接的数据线的电压变化所引起的复位线的电压变化确定每一行所述像素电路的修正量;包括:
向所述目标像素电路连接的数据线输入检测数据电压,并向所述复位线输入检测参考电压;
检测所述检测数据电压置为零时的所述复位线的检测参考电压的变化量;
根据所述变化量确定每一行所述像素电路的修正量。
2.根据权利要求1所述的驱动方法,其特征在于,各行所述像素电路的修正量相等。
3.根据权利要求2所述的驱动方法,其特征在于,所述修正量与所述变化量满足如下关系式:
VT=KΔV;
VT为所述修正量,ΔV为所述变化量,K为正实数。
4.根据权利要求1所述的驱动方法,其特征在于,不同行的像素电路的修正量不同。
5.根据权利要求4所述的驱动方法,其特征在于,第i-1修正量大于第i修正量。
6.根据权利要求5所述的驱动方法,其特征在于,第N修正量为零。
7.根据权利要求6所述的驱动方法,其特征在于,第j修正量和所述变化量满足如下关系:
VT1=KΔV;
VTj=(K(N-j)/N)ΔV;
VT1为第一修正量,VTj为第j修正量,ΔV为所述变化量,j为大于1且不大于N的正整数,K为正实数。
8.根据权利要求5所述的驱动方法,其特征在于,第j修正量和第1修正量满足如下关系:
VT1=KΔV+b;
VTj=(K(N-j)/N)ΔV+b;
VT1为第一修正量,VTj为第j修正量,ΔV为所述变化量,j为大于1且不大于N的正整数,K为正实数,b为常数。
9.根据权利要求1-8任一项所述的驱动方法,其特征在于,在第n帧的显示阶段,通过所述数据线向所述像素电路输入数据电压,并通过所述复位线向所述像素电路输入参考电压;包括:
逐行扫描各行所述像素电路,并在扫描至第i行所述像素电路时,通过各所述数据线分别向第i行像素电路中的每一个输入数据电压;并向各所述复位线分别向第i行像素电路中的每一个输入参考电压。
10.根据权利要求9所述的驱动方法,其特征在于,所述像素电路还包括:
存储电容,所述存储电容的第一极与所述驱动晶体管的控制端连接,第二极与所述驱动晶体管的第二端连接;
第一晶体管,所述第一晶体管的控制端用于接收扫描信号,第一端与一数据线连接,第二端与所述驱动晶体管的控制端连接;
第二晶体管,所述第二晶体管的控制端用于接收扫描信号,第一端与一所述复位线连接,第二端与所述驱动晶体管的第二端连接;
逐行扫描各行所述像素电路;包括:
逐行向各行所述像素电路的第一晶体管和第二晶体管输入所述扫描信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111411005.XA CN113990253B (zh) | 2021-11-25 | 2021-11-25 | 显示面板的驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111411005.XA CN113990253B (zh) | 2021-11-25 | 2021-11-25 | 显示面板的驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113990253A CN113990253A (zh) | 2022-01-28 |
CN113990253B true CN113990253B (zh) | 2023-02-28 |
Family
ID=79750489
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111411005.XA Active CN113990253B (zh) | 2021-11-25 | 2021-11-25 | 显示面板的驱动方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113990253B (zh) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6611245B1 (en) * | 1999-06-25 | 2003-08-26 | Koninklijke Philips Electronics N.V. | Active matrix electroluminescent display device |
CN101770743A (zh) * | 2010-02-21 | 2010-07-07 | 友达光电股份有限公司 | 具有抑制共用电压的涟波的显示器 |
CN104238220A (zh) * | 2014-09-29 | 2014-12-24 | 深圳市华星光电技术有限公司 | 液晶显示面板 |
CN105825825A (zh) * | 2015-01-27 | 2016-08-03 | 精工爱普生株式会社 | 驱动器、电光装置及电子设备 |
CN108877707A (zh) * | 2018-06-11 | 2018-11-23 | 惠科股份有限公司 | 减小串扰的方法、电路及液晶显示装置 |
CN110223642A (zh) * | 2019-05-31 | 2019-09-10 | 昆山国显光电有限公司 | 一种画面补偿方法和显示装置 |
CN110910812A (zh) * | 2019-12-18 | 2020-03-24 | 福州京东方光电科技有限公司 | 一种显示面板的像素电压补偿方法及装置 |
CN112748593A (zh) * | 2019-10-30 | 2021-05-04 | 乐金显示有限公司 | 显示装置 |
-
2021
- 2021-11-25 CN CN202111411005.XA patent/CN113990253B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6611245B1 (en) * | 1999-06-25 | 2003-08-26 | Koninklijke Philips Electronics N.V. | Active matrix electroluminescent display device |
CN101770743A (zh) * | 2010-02-21 | 2010-07-07 | 友达光电股份有限公司 | 具有抑制共用电压的涟波的显示器 |
CN104238220A (zh) * | 2014-09-29 | 2014-12-24 | 深圳市华星光电技术有限公司 | 液晶显示面板 |
CN105825825A (zh) * | 2015-01-27 | 2016-08-03 | 精工爱普生株式会社 | 驱动器、电光装置及电子设备 |
CN108877707A (zh) * | 2018-06-11 | 2018-11-23 | 惠科股份有限公司 | 减小串扰的方法、电路及液晶显示装置 |
CN110223642A (zh) * | 2019-05-31 | 2019-09-10 | 昆山国显光电有限公司 | 一种画面补偿方法和显示装置 |
CN112748593A (zh) * | 2019-10-30 | 2021-05-04 | 乐金显示有限公司 | 显示装置 |
CN110910812A (zh) * | 2019-12-18 | 2020-03-24 | 福州京东方光电科技有限公司 | 一种显示面板的像素电压补偿方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
CN113990253A (zh) | 2022-01-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20240119897A1 (en) | Pixel Circuit and Driving Method Therefor and Display Panel | |
US9589505B2 (en) | OLED pixel circuit, driving method of the same, and display device | |
US10304380B2 (en) | Organic light-emitting pixel driving circuit, driving method, and organic light-emitting display panel | |
US10347180B2 (en) | Organic light-emitting pixel driving circuit, driving method thereof, and organic light-emitting display panel | |
KR101142994B1 (ko) | 표시 장치 및 그 구동 방법 | |
US10720102B2 (en) | Driving method for display device | |
CN101615380B (zh) | 显示装置、显示装置的驱动方法以及电子装置 | |
CN109859692B (zh) | 显示驱动电路及其驱动方法、显示面板及显示装置 | |
US9111893B2 (en) | Display device | |
EP3779948B1 (en) | Pixel circuit and driving method therefor, and display panel | |
US11322088B2 (en) | Display device and terminal device | |
WO2016206224A1 (zh) | 一种内嵌式触摸显示屏、其驱动方法及显示装置 | |
US11238803B2 (en) | Pixel circuit and method for driving the same, and display panel | |
CN109979394A (zh) | 像素电路及其驱动方法、阵列基板及显示装置 | |
KR20060054603A (ko) | 표시 장치 및 그 구동 방법 | |
JP2020519912A (ja) | 画素回路及びその駆動方法、ディスプレイパネル | |
KR20160007786A (ko) | 표시장치 | |
US9972241B2 (en) | Display device | |
CN110021273A (zh) | 像素电路及其驱动方法、显示面板 | |
US12067938B2 (en) | Pixel circuit and display device and method of driving same | |
CN113053304A (zh) | 用于控制发光元件的像素电路 | |
CN113658554B (zh) | 像素驱动电路、像素驱动方法及显示装置 | |
KR20170122432A (ko) | Oled 표시 장치 및 그의 구동 방법 | |
US20060262050A1 (en) | Electroluminescent display device and data line drive circuit | |
US11915646B2 (en) | Organic light-emitting diode pixel circuit and driving method therefor, and display panel and display apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |