CN110989758B - 一种带高阶补偿电路的基准源电路结构 - Google Patents
一种带高阶补偿电路的基准源电路结构 Download PDFInfo
- Publication number
- CN110989758B CN110989758B CN201911312751.6A CN201911312751A CN110989758B CN 110989758 B CN110989758 B CN 110989758B CN 201911312751 A CN201911312751 A CN 201911312751A CN 110989758 B CN110989758 B CN 110989758B
- Authority
- CN
- China
- Prior art keywords
- type mos
- pnp
- triode
- resistor
- type
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
- G05F1/565—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor
- G05F1/567—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor for temperature compensation
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Amplifiers (AREA)
- Control Of Electrical Variables (AREA)
Abstract
本发明公开了一种带高阶补偿电路的基准源电路结构,包括:pnp型三极管Q1、Q2、Q3、Q4、Q5,p型MOS管M1、M2、M3、M4、M5、M6、M7、M8,n型MOS管M9,M10,电阻R1、R2、R3,以及单端输出运放A1;p型MOS管M1、M2、M3,单端输出运放A1,电阻R1,以及pnp型三极管Q1、Q2、Q3、Q4构成正温度系数电流产生电路,用于产生包含一阶项和高阶项的电流;其中,Q1并联在Q2上,Q3并联在Q4;p型MOS管M5、M6、M7、M8、M9、M10,电阻R3,以及pnp型三极管Q5构成零温度系数电流产生电路,用于为Q3提供电流偏置;p型MOS管M4,电阻R2,以及pnp型三极管Q5构成输出支路,用于输出基准电压。本发明的结构设计简便且温度系数较低。
Description
技术领域
本发明属于模拟集成电路设计技术领域,特别涉及一种带高阶补偿电路的基准源电路结构。
背景技术
基准被广泛的应用在各种电子产品中,如蓝牙、智能电表、无线传感器等,是最基本的模拟电路之一。然而芯片工作的温度往往不是恒定的,随着温度的变化,基准电压往往也会改变,会影响整体电路的性能。
温度系数成为基准设计的一个重要指标,常用TC表示,其公式为:其中,ΔT代表基准源工作的温度范围,Vmax是该温度范围内基准最大电压,Vmin是该温度范围内基准最小电压,Vref表示该温度温度范围内基准源的平均电压;基准温度系数常用单位为ppm/℃。
传统一阶补偿的基准电路温度系数一般大于10ppm/℃,如图1所示。随着电子产品的不断发展,这些传统的一阶补偿的基准源已经满足不了无线传感器、高精度数模转换器等应用的要求,因此需要对基准源进行高阶补偿,以降低其温度系数。
为了获得更好的温度系数,1980年,David P等人对三极管的温度特性进行了精确分析,提出了三极管的温度系数由一阶温度项和高阶温度项组成,如图2所示。对三极管温度系数的分析为基准的温度系数补偿提出了理论依据,并从理论上提出了补偿三极管温度系数的方法,但是并没有提出相应的电路。2006年,Sen-Wen Hsiao等人提出利用不同温度系数电阻实现三极管的二阶温度温度项补偿,对VBE(T)进行泰勒展开,两个具有不同温度系数的电阻的比值,同样可以将其对于温度T进行泰勒展开,得到关于温度T的高阶项,而抵消掉VBE(T)中的高阶项,实现高阶温度补偿的目的,但是该方法不能保证完全抵消掉高阶项,这篇文章设计的基准源温度系数达到10ppm/℃,不能满足例如高精度数模转换器的要求。2016年,北京大学信息技术研究所Ruocheng Wang等人提出了一种利用mos管亚阈值区特性,对三极管高阶温度系数进行补偿的方法,该方法能较好的补偿三极管的高阶项,最小温度系数达到1.67ppm/℃,但是设计方法较为复杂,且没有实际流片结果支持。
综上,亟需一种设计简单,且具有较低温度系数(小于2ppm/℃)的基准电路。
发明内容
本发明的目的在于提供一种带高阶补偿电路的基准源电路结构,以解决现有补偿电路中存在的电路结构复杂和温度系数不够低的技术问题。本发明的结构设计简便且温度系数较低。
为达到上述目的,本发明采用以下技术方案:
本发明的一种带高阶补偿电路的基准源电路结构,包括:pnp型三极管Q1、Q2、Q3、Q4、Q5,p型MOS管M1、M2、M3、M4、M5、M6、M7、M8,M9,M10,电阻R1、R2、R3,以及单端输出运放A1;
p型MOS管M1、M2、M3,单端输出运放A1,电阻R1,以及pnp型三极管Q1、Q2、 Q3、Q4构成正温度系数电流产生电路,用于产生包含一阶项和高阶项的电流;其中,Q1并联在Q2上,Q3并联在Q4;
p型MOS管M5、M6、M7、M8、M9、M10,电阻R3,以及pnp型三极管Q5构成零温度系数电流产生电路,用于为Q3提供电流偏置;
p型MOS管M4,电阻R2,以及pnp型三极管Q5构成输出支路,用于输出基准电压。
本发明的进一步改进在于,所述p型MOS管M1、M2、M3,单端输出运放A1,电阻R1,以及pnp型三极管Q1、Q2、Q3、Q4构成正温度系数电流产生电路具体为:
p型MOS管M1、M2、M3的源极接电源VDD,栅极接单端输出运放A1的输出端;
单端输出运放A1的正端接p型MOS管M2的漏端和电阻R1的一端,负端接p型MOS 管M3的漏端和pnp型三极管Q4的发射极;
电阻R1的另一端接pnp型三极管Q2的发射极;pnp型三极管Q1的发射极接pnp型三极管Q2的基极,pnp型三极管Q3的发射极接pnp型三极管Q4的基极,pnp型三极管Q1、Q2、 Q3、Q4的集电极接地;
p型MOS管M1的漏极与pnp型三极管Q3的发射极和pnp型三极管Q4的基极相连;pnp型三极管Q2的基极和pnp型三极管Q1的发射极接零温度系数电流产生电路输出。
本发明的进一步改进在于,所述p型MOS管M5、M6、M7、M8、M9、M10,电阻R3,以及pnp型三极管Q5构成零温度系数电流产生电路具体为,
p型MOS管M5、M6、M7、M8源极接电源VDD;p型MOS管M5、M8的栅极与正温度系数电流产生电路中p型MOS管M1、M2、M3的栅极相连;p型MOS管M6的栅极与p 型MOS管M7的栅极相连,p型MOS管M6、M7的栅极与p型MOS管M6的漏极相连;p 型MOS管M9的栅极与p型MOS管M10的栅极相连,p型MOS管M9、M10的栅极与p型 MOS管M9的源极相连;
p型MOS管M9的源极与pnp型三极管Q5的发射极相连,p型MOS管M10的源极与电阻R3的一端相连,电阻R3的另一端接地;
p型MOS管M7、M8的漏极相连,作为零温度系数电流产生电路的输出端,与正温度系数电流产生电路中pnp型三极管Q2的基极及pnp型三极管Q1的发射极相连接。
本发明的进一步改进在于,所述p型MOS管M4,电阻R2,以及pnp型三极管Q5构成输出支路具体为,
p型MOS管M4的栅极与正温度系数电流产生电路中p型MOS管M1、M2、M3管的栅极相连;p型MOS管M4的源极接电源VDD,漏极接电阻R2的一端,R2的另外一端与pnp 型三极管Q5的发射极相连;基准电压从p型MOS管M4的漏极输出。
本发明的进一步改进在于,还包括:trim电路,用于对流入pnp型三极管Q1发射极的电流进行控制,对输出电压的高阶项进行修调。
本发明的进一步改进在于,基准电压输出的温度系数均小于2ppm/℃。
与现有技术相比,本发明具有以下有益效果:
本发明的补偿电路,电路结构比较简单,在传统基准电路的基础上,仅通过增加少数mos 管和三极管就可以明显减小基准电压的温度系数。具体的,相对于图1中传统的基准源电路,本发明增加了Q1和Q3两个三极管,分别并联在管Q2和Q4管上,同时增加一路零温度系数电流I2用来给Q3管提供电流偏置,零温度系数电流产生电路由M5、M6、M7、M8、M9、M10、Q5、R3组成。流入Q3管的电流由两部分组成,I2=IPTAT+I4,M9和M10是工作在饱和区的且尺寸相同的两个mos管,所以可以得到I4=VBE3/R3,因为VBE3是负温度特性,所以选择合适大小的IPTAT和I4可以使得I2为零温度特性电流(仅考虑一阶项)。正温度系数电流产生电路产生的电流包含一阶项和高阶项,该电流在输出支路上电阻上的压降可以对输出支路三极管Q5发射极-基极电压的一阶项和高阶项均起到补偿作用。调节Q2,Q4管发射极的电流密度可以对一阶项进行补偿,调节流过三极管Q1管发射极的电流温度系数可以对输出的高阶项进行补偿。
本发明的输出支路中,为了减小电路复杂性,三极管Q5与零温度系数电流产生电路复用。
本发明提出的补偿电路灵活性强,可以根据需要灵活地增加修调电路,在芯片制作出来后根据实际补偿效果再次进行修调以获得更低的温度系数。
本发明经过仿真验证,并采用中国 台湾联华电子标准CMOS 55nm工艺实际流片验证,仿真和测试结果良好,基准电压输出的温度系数小于2ppm/℃,证明本发明电路的可靠性和实用性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面对实施例或现有技术描述中所需要使用的附图做简单的介绍;显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来说,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是传统基准电路的电路示意图;
图2是目前考虑三极管高阶项后三极管基极-发射极电压随温度变化曲线示意图;
图3是本发明实施例的一种带高阶补偿电路的基准源电路结构的示意图;
图4是本发明实施例中,温度系数仿真结果示意图。
具体实施方式
为使本发明实施例的目的、技术效果及技术方案更加清楚,下面结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述;显然,所描述的实施例是本发明一部分实施例。基于本发明公开的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的其它实施例,都应属于本发明保护的范围。
请参阅图3,本发明实施例的一种带高阶补偿电路的基准源电路结构,是一种基准源高阶补偿电路,包括:一个正温度系数电流产生电路、一个零温度系数电流产生电路以及一条输出支路;具体包括五个pnp型三极管(Q1、Q2、Q3、Q4、Q5、),十个p型MOS管(M1、M2、 M3、M4、M5、M6、M7、M8、M9、M10),三个电阻(R1、R2、R3、)以及一个单端输出运放(A1)。
其中,M1管、M2管、M3管、运放A1、电阻R1、三极管Q1、Q2、Q3、Q4构成正温度系数电流产生电路。M1管、M2管、M3管源极接电源(VDD)、栅极同时接运放A1的输出端,运放A1的正端接M2管的漏端和电阻的一端,负端接M3管的漏端和三极管Q4的发射极;电阻的另一端接三极管Q2的发射极;三极管Q1的发射极接Q2的基极,三极管Q3的发射极接Q4的基极,三极管Q1、Q2、Q3、Q4的集电极接地;M1管的漏极与Q3的发射极和Q4的基极相连;Q2的基极和Q1的发射极接零温度系数电流产生电路输出。
M5管、M6管、M7管、M8管、M9管、M10管以及电阻R3和三极管Q5构成零温度系数电流产生电路。M5管、M6管、M7管、M8管源极接电源(VDD),M5管和M8管的栅极与正温度系数电流产生电路中M1-M3管的栅极相连,M6管和M7管的栅极相连,同时M6 管和M7管的栅极与M6管的漏极相连;M9管和M10管栅极相连同时与M9的源极相连,M9 管的源极与三极管Q5的发射极相连,M10的源极与电阻R3的一端相连,电阻R3的另一端接地;M7与M8的漏极相连,作为零温度系数电流产生电路的输出端与正温度系数电流产生电路中三极管Q2的基极和三极管Q1的发射极相连接。
M4管、电阻R2以及三极管Q5构成输出支路。其中为了减小电路复杂性,三极管Q5与零温度系数电流产生电路复用。M4的栅极与正温度系数电流产生电路中M1-M3管的栅极相连,M4源极接电源VDD,漏极接电阻R2的一端,R2的另外一端与Q5的发射极相连。
以上三部分电路构成本发明提出的一种带高阶补偿电路的基准源电路,其中基准电压从输出支路中M4管的漏极输出。
本发明实施例的工作原理:
VBE可以表示成其中,η是与温度无关和三极管的结构有关的常数,典型值大约为4,δ是跟流过三极管的电流有关的一个量,当流过三极管的电流为正温度系数时,δ=1;当流过三级管的电流与温度无关时,δ=0。TR为参考温度, VBE0为绝对零度时基准的带隙电压。对上述公式进行简化:VBE(T)=VBE0-αT-βTlnT。本发明意图是寻找到一个正的Tln(T)的高阶项来补偿三极管中负的Tln T非线性项。
请参阅图3,图3是本发明提出的一种高阶温度系数补偿电路。相对于图1中传统的基准源电路相比,本发明增加了Q1和Q3两个三极管,分别并联在管Q2和Q4管上,同时增加一路零温度系数电流I2用来给Q3管提供电流偏置,零温度系数电流产生电路由M5、M6、M7、M8、M9、M10、Q5、R3组成。流入Q3管的电流由两部分组成,I2=IPTAT+I4,M9和M10 是工作在饱和区的且尺寸相同的两个mos管,所以可以得到I4=VBE3/R3,因为VBE3是负温度特性,所以选择合适大小的IPTAT和I4可以使得I2为零温度特性电流(仅考虑一阶项),因此Q3管发射极-基极电压可以表达为:而流入 Q1的电流与流入Q2和Q4的电流一样都是正温度系数的电流,因此Q1管的发射极-基极电压可以表示为:所以由于运放输入端的虚短虚断原理我们可以得到 因此可以得到输出的表达式为:后面两项可以分别对三极管发射极-基极电压的一阶温度项和高阶温度进行补偿;式中,VEB5表示输出支路中三极管Q5的发射极-基极电压;VEB4、VEB3、VEB2、VEB1分别代表正温度系数产生电路中三极管Q4、Q3、Q2、Q1的发射极-基极电压;R2代表输出支路中与三极管Q5串联的电阻;R1代表正温度系数产生电路与 Q2串联的电阻;k为波耳兹曼常数(1.38×10–23J/K);T代表热力学温度,即绝对温度(300K);q为电子电荷(1.6×10–19C);ΔVEB表示电阻R1上的压降;IPTAT表示正温度系数产生电路的输出电流,也即流过MOS管M2、M3的电流。
值得注意的是,VBE3有一路额外的电流I5流入,如果M4和M5管子的宽长比为1:x,此时流入三极管Q5的电流为(1+x)I3,那么根据公式IS为三极管的饱和电流,那么此时VBE5变化为相当于增加了一个一阶项,同样起到补偿作用,这个影响需要在计算时考虑到。
本发明实施例的使用过程:
正温度系数电流产生电路产生的电流包含一阶项和高阶项,该电流在输出支路上电阻上的压降可以对输出支路三极管Q5发射极-基极电压的一阶项和高阶项均起到补偿作用。调节 Q2,Q4管发射极的电流密度可以对一阶项进行补偿,调节流过三极管Q1管发射极的电流温度系数可以对输出的高阶项进行补偿。
考虑实际流片的引起的偏差,可以增加trim电路对实际流入三极管Q1发射极的电流进行控制,从而对输出电压的高阶项进行修调。
请参阅图3和图4,本发明实施例的数据、实验对比等:在中国 台湾联华电子标准CMOS 55nm 工艺下实现如图3所示电路,在三种工艺角下。实际电路仿真结果如图4所示。在-45℃到125℃的范围内,TT工艺角下,基准电压变化范围在430uV内,对应的温度系数为1.303ppm/℃; SS工艺角下,基准电压变化范围在320uV内,对应的温度系数为0.970ppm/℃;FF工艺角下,基准电压变化范围在490uV内,对应的温度系数为1.485ppm/℃。
以上实施例仅用以说明本发明的技术方案而非对其限制,尽管参照上述实施例对本发明进行了详细的说明,所属领域的普通技术人员依然可以对本发明的具体实施方式进行修改或者等同替换,这些未脱离本发明精神和范围的任何修改或者等同替换,均在申请待批的本发明的权利要求保护范围之内。
Claims (1)
1.一种带高阶补偿电路的基准源电路结构,其特征在于,包括:pnp型三极管Q1、Q2、Q3、Q4、Q5,p型MOS管M1、M2、M3、M4、M5、M6、M7、M8,n型MOS管M9、M10,电阻R1、R2、R3,以及单端输出运放A1;
p型MOS管M1、M2、M3,单端输出运放A1,电阻R1,以及pnp型三极管Q1、Q2、Q3、Q4构成正温度系数电流产生电路,用于产生包含一阶项和高阶项的电流;其中,Q1并联在Q2上,Q3并联在Q4上;
p型MOS管M5、M6、M7、M8,n型MOS管M9、M10,电阻R3,以及pnp型三极管Q5构成零温度系数电流产生电路,用于为Q1提供电流偏置;
p型MOS管M4,电阻R2,以及pnp型三极管Q5构成输出支路,用于输出基准电压;
所述p型MOS管M1、M2、M3,单端输出运放A1,电阻R1,以及pnp型三极管Q1、Q2、Q3、Q4构成正温度系数电流产生电路具体为:
p型MOS管M1、M2、M3的源极接电源VDD,栅极接单端输出运放A1的输出端;
单端输出运放A1的正端接p型MOS管M2的漏端和电阻R1的一端,负端接p型MOS管M3的漏端和pnp型三极管Q4的发射极;
电阻R1的另一端接pnp型三极管Q2的发射极;pnp型三极管Q1的发射极接pnp型三极管Q2的基极,pnp型三极管Q3的发射极接pnp型三极管Q4的基极,pnp型三极管Q1、Q2、Q3、Q4的集电极接地;
p型MOS管M1的漏极与pnp型三极管Q3的发射极和pnp型三极管Q4的基极相连;pnp型三极管Q2的基极和pnp型三极管Q1的发射极接零温度系数电流产生电路输出;
所述p型MOS管M5、M6、M7、M8,n型MOS管M9、M10,电阻R3,以及pnp型三极管Q5构成零温度系数电流产生电路具体为,
p型MOS管M5、M6、M7、M8源极接电源VDD;p型MOS管M5、M8的栅极与正温度系数电流产生电路中p型MOS管M1、M2、M3的栅极相连;p型MOS管M6的栅极与p型MOS管M7的栅极相连,p型MOS管M6、M7的栅极与p型MOS管M6的漏极相连;n型MOS管M9的栅极与n型MOS管M10的栅极相连,n型MOS管M9、M10的栅极与n型MOS管M9的源极相连;
n型MOS管M9的源极与pnp型三极管Q5的发射极相连,n 型MOS管M10的源极与电阻R3的一端相连,电阻R3的另一端接地;
p型MOS管M7、M8的漏极相连,作为零温度系数电流产生电路的输出端,与正温度系数电流产生电路中pnp型三极管Q2的基极及pnp型三极管Q1的发射极相连接;
所述p型MOS管M4,电阻R2,以及pnp型三极管Q5构成输出支路具体为,
p型MOS管M4的栅极与正温度系数电流产生电路中p型MOS管M1、M2、M3管的栅极相连;p型MOS管M4的源极接电源VDD,漏极接电阻R2的一端,R2的另外一端与pnp型三极管Q5的发射极相连;基准电压从p型MOS管M4的漏极输出;
式中,VEB5表示输出支路中三极管Q5的发射极-基极电压;VEB4、VEB3、VEB2、VEB1分别代表正温度系数产生电路中三极管Q4、Q3、Q2、Q1的发射极-基极电压;R2代表输出支路中与三极管Q5串联的电阻;R1代表正温度系数产生电路与Q2串联的电阻;k为波耳兹曼常数;T代表热力学温度;q为电子电荷;ΔVEB表示电阻R1上的压降;IPTAT表示正温度系数产生电路的输出电流;
还包括:trim电路,用于对流入pnp型三极管Q1发射极的电流进行控制,对输出电压的高阶项进行修调;
p型MOS管M4、M5管子的宽长比为1:x,
流入pnp型三极管Q5的电流为(1+x)I3;
式中,I3表示经M4管流入三极管Q5的电流;I5表示经M5管流入三极管Q5的电流;Is表示三极管饱和电流;
基准电压输出的温度系数均小于2ppm/℃。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911312751.6A CN110989758B (zh) | 2019-12-18 | 2019-12-18 | 一种带高阶补偿电路的基准源电路结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911312751.6A CN110989758B (zh) | 2019-12-18 | 2019-12-18 | 一种带高阶补偿电路的基准源电路结构 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110989758A CN110989758A (zh) | 2020-04-10 |
CN110989758B true CN110989758B (zh) | 2021-08-13 |
Family
ID=70095732
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911312751.6A Active CN110989758B (zh) | 2019-12-18 | 2019-12-18 | 一种带高阶补偿电路的基准源电路结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110989758B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112631360B (zh) * | 2020-12-28 | 2022-03-22 | 深圳贝特莱电子科技股份有限公司 | 一种带高阶补偿的带隙基准电压电路及其调修方法 |
CN113655841B (zh) * | 2021-08-18 | 2023-03-07 | 西安电子科技大学重庆集成电路创新研究院 | 一种带隙基准电压电路 |
CN117270620B (zh) * | 2023-11-21 | 2024-03-08 | 西安航天民芯科技有限公司 | 一种二阶曲率补偿齐纳基准供压电路 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1732420A (zh) * | 2002-12-27 | 2006-02-08 | 模拟装置公司 | 电源减弱系数(psrr)高而且有曲率校正的带隙电压基准电路 |
CN1739075A (zh) * | 2003-02-27 | 2006-02-22 | 阿纳洛格装置公司 | 一种带隙电压参考电路以及用于产生温度曲率校准电压参考的方法 |
CN104375553A (zh) * | 2014-12-10 | 2015-02-25 | 中国电子科技集团公司第四十七研究所 | 带隙基准源电路及其基极电流补偿电路 |
CN106094960A (zh) * | 2016-07-05 | 2016-11-09 | 湖北大学 | 一种带隙基准电压源 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030117120A1 (en) * | 2001-12-21 | 2003-06-26 | Amazeen Bruce E. | CMOS bandgap refrence with built-in curvature correction |
-
2019
- 2019-12-18 CN CN201911312751.6A patent/CN110989758B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1732420A (zh) * | 2002-12-27 | 2006-02-08 | 模拟装置公司 | 电源减弱系数(psrr)高而且有曲率校正的带隙电压基准电路 |
CN1739075A (zh) * | 2003-02-27 | 2006-02-22 | 阿纳洛格装置公司 | 一种带隙电压参考电路以及用于产生温度曲率校准电压参考的方法 |
CN104375553A (zh) * | 2014-12-10 | 2015-02-25 | 中国电子科技集团公司第四十七研究所 | 带隙基准源电路及其基极电流补偿电路 |
CN106094960A (zh) * | 2016-07-05 | 2016-11-09 | 湖北大学 | 一种带隙基准电压源 |
Also Published As
Publication number | Publication date |
---|---|
CN110989758A (zh) | 2020-04-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107045370B (zh) | 一种具有高阶温度补偿的带隙基准电压源电路 | |
KR100596978B1 (ko) | 온도-비례 전류 제공회로, 온도-반비례 전류 제공회로 및이를 이용한 기준전류 제공회로 | |
CN101630176B (zh) | 低电压cmos带隙基准电压源 | |
KR101939859B1 (ko) | 전압 발생 회로 | |
CN102193574B (zh) | 一种高阶曲率补偿的带隙基准电压源 | |
CN110989758B (zh) | 一种带高阶补偿电路的基准源电路结构 | |
CN104298293B (zh) | 一种带曲率补偿的带隙基准电压源 | |
CN102323842A (zh) | 一种高阶温度补偿的带隙电压基准源 | |
CN112859996B (zh) | 一种低压高精度带隙基准电路 | |
WO2023097857A1 (zh) | 带隙基准电压电路及带隙基准电压的补偿方法 | |
CN104375553A (zh) | 带隙基准源电路及其基极电流补偿电路 | |
CN103197716A (zh) | 一种降低失调电压影响的带隙基准电压电路 | |
CN207067835U (zh) | 一种具有高阶温度补偿的带隙基准电压源电路 | |
CN102147631B (zh) | 一种非带隙电压基准源 | |
Meng et al. | A-80dB PSRR 1.166 ppm/° C bandgap voltage reference with improved high-order temperature compensation | |
CN108181968B (zh) | 一种基准电压产生电路 | |
Aprile et al. | Linearity Boosting Technique Analysis for a Modified Current-Mode Bandgap Reference | |
CN116880644A (zh) | 一种高阶曲率温度补偿带隙基准电路 | |
CN117251016A (zh) | 一种新型的带隙基准电压源电路 | |
WO2018146878A1 (ja) | 基準電圧発生回路及び方法 | |
Hu et al. | A 1.2 V supply 0.58 ppm/° C CMOS bandgap voltage reference | |
KR20120116708A (ko) | 기준전류 발생기 | |
CN202041869U (zh) | 一种非带隙电压基准源 | |
CN113467567A (zh) | 一种基准源电路及芯片 | |
CN111061329A (zh) | 一种高环路增益双环负反馈的带隙基准电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |