CN110415650B - 显示面板、像素驱动电路及其控制方法 - Google Patents
显示面板、像素驱动电路及其控制方法 Download PDFInfo
- Publication number
- CN110415650B CN110415650B CN201910837634.5A CN201910837634A CN110415650B CN 110415650 B CN110415650 B CN 110415650B CN 201910837634 A CN201910837634 A CN 201910837634A CN 110415650 B CN110415650 B CN 110415650B
- Authority
- CN
- China
- Prior art keywords
- transistor
- control
- pole
- driving transistor
- driving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本发明公开了一种显示面板、像素驱动电路及其控制方法,其中,像素驱动电路包括:存储电容;第一驱动晶体管和第二驱动晶体管;发光元件;控制模块,控制模块用于控制第一驱动晶体管与第二驱动晶体管交替进行驱动工作,以交替驱动发光元件发光,并在第一驱动晶体管驱动发光元件时,控制第二驱动晶体管进行阈值电压补偿,以及,在第二驱动晶体管驱动发光元件时,控制第一驱动晶体管进行阈值电压补偿。该像素驱动电路能够通过双驱动TFT同时进行阈值电压补偿与发光元件的点亮,有助于简化驱动过程,提高存储电容的充电效率,提高刷新率,消除或减少阈值电压对画面亮度不均的影响。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种像素驱动电路,一种显示面板和一种像素驱动电路的控制方法。
背景技术
像素驱动电路中的TFT(Thin Film Transistor,薄膜晶体管),多使用低温多晶硅薄膜晶体管,其固有的阈值电压Vth的空间变动性对采用该器件驱动的显示画面具有不可忽视的影响。
相关技术中像素驱动电路通常带有阈值电压Vth补偿驱动,包括电压补偿、电流补偿、混合补偿、灰度时间比、灰度面积比等。其中,补偿驱动TFT管的阈值电压Vth所采用的电压补偿方法为:先获取含阈值电压Vth的驱动电压,再点亮发光元件,然而,在高分辨率时,受信号刷新行周期限制,Vth获取时存储电容充电的充电率不足会造成电压获取不足。
发明内容
本发明旨在至少在一定程度上解决相关技术中的技术问题之一。为此,本发明的一个目的在于提出一种像素驱动电路,能够通过双驱动TFT同时进行阈值电压补偿与发光元件的点亮,有助于简化驱动过程,提高存储电容的充电效率,提高刷新率,消除或减少阈值电压对画面亮度不均的影响。
本发明的另一个目的在于提出一种显示面板。
本发明的又一个目的在于提出一种像素驱动电路的控制方法。
为达上述目的,本发明第一方面实施例提出了一种像素驱动电路,包括:存储电容;第一驱动晶体管和第二驱动晶体管,所述第一驱动晶体管的控制极与所述第二驱动晶体管的控制极相连,并与所述存储电容相连;发光元件;控制模块,所述控制模块与所述第一驱动晶体管、所述第二驱动晶体管和所述发光元件相连,所述控制模块用于控制所述第一驱动晶体管与所述第二驱动晶体管交替进行驱动工作,以交替驱动所述发光元件发光,并在所述第一驱动晶体管驱动所述发光元件时,控制所述第二驱动晶体管进行阈值电压补偿,以及,在所述第二驱动晶体管驱动所述发光元件时,控制所述第一驱动晶体管进行阈值电压补偿。
根据本发明实施例的像素驱动电路,能够通过双驱动TFT同时进行阈值电压补偿与发光元件的点亮,有助于简化驱动过程,提高存储电容的充电效率,提高刷新率,消除或减少阈值电压对画面亮度不均的影响。
另外,本发明上述实施例的像素驱动电路还可以具有如下附加的技术特征:
根据本发明的一个实施例,所述控制模块包括:第一控制子模块,所述第一控制子模块与第一控制端、所述第一驱动晶体管、所述第二驱动晶体管和所述发光元件相连,所述第一控制子模块用于根据所述第一控制端的第一控制信号,控制所述第二驱动晶体管进行阈值电压补偿,同时控制所述第一驱动晶体管进行驱动工作;第二控制子模块,所述第二控制子模块与第二控制端、所述第一驱动晶体管、所述第二驱动晶体管和所述发光元件相连,所述第二控制子模块用于根据所述第二控制端的第二控制信号,控制所述第一驱动晶体管进行阈值电压补偿,同时控制所述第二驱动晶体管进行驱动工作。
根据本发明的一个实施例,所述第一控制子模块包括:第一写入补偿单元,所述第一写入补偿单元与所述第一控制端、数据端和所述第二驱动晶体管相连,所述第一写入补偿单元用于根据所述第一控制端的第一控制信号,控制所述数据端的数据电压的写入,并控制所述第二驱动晶体管对写入的数据电压进行阈值电压补偿,以将补偿后的数据电压提供至所述第一驱动晶体管;第一驱动控制单元,所述第一驱动控制单元与所述第一控制端、所述第一驱动晶体管和所述发光元件相连,所述第一驱动单元用于根据所述第一控制端的第一控制信号,控制所述第一驱动晶体管进行驱动工作,其中,所述驱动第一驱动晶体管根据补偿后的数据电压驱动所述发光元件发光。
根据本发明的一个实施例,所述第二控制子模块包括:第二写入补偿单元,所述第二写入补偿单元与所述第二控制端、数据端和所述第一驱动晶体管相连,所述第二写入补偿单元用于根据所述第二控制端的第二控制信号,控制所述数据端的数据电压的写入,并控制所述第一驱动晶体管对写入的数据电压进行阈值电压补偿,以将补偿后的数据电压提供至所述第二驱动晶体管;第二驱动控制单元,所述第二驱动控制单元与所述第二控制端、所述第二驱动晶体管和所述发光元件相连,所述第二驱动单元用于根据所述第二控制端的第二控制信号,控制所述第二驱动晶体管进行驱动工作,其中,所述驱动第二驱动晶体管根据补偿后的数据电压驱动所述发光元件发光。
根据本发明的一个实施例,所述第一写入补偿单元包括第一晶体管和第二晶体管,所述第一晶体管的第一极与所述数据端相连,所述第一晶体管的第二极与所述第二驱动晶体管的第一极相连,所述第二晶体管的第一极与所述第二驱动晶体管的第二极相连,所述第二晶体管的第二极与所述第二驱动晶体管的控制极相连,所述第一晶体管的控制极和所述第二晶体管的控制极与所述第一控制端相连;所述第一驱动控制单元包括第三晶体管和第四晶体管,所述第三晶体管的第一极与第一电源和存储电容的一端相连,所述第三晶体管的第二极与所述第一驱动晶体管的第一极相连,所述第四晶体管的第一极与所述第一驱动晶体管的第二极相连,所述第四晶体管的第二极与所述发光元件的阳极相连,所述第三晶体管的控制极和所述第四晶体管的控制极与所述第一控制端相连,其中,所述存储电容的另一端与所述第一驱动晶体管的控制极相连。
根据本发明的一个实施例,所述第二写入补偿单元包括第五晶体管和第六晶体管,所述第五晶体管的第一极与所述数据端相连,所述第五晶体管的第二极与所述第一驱动晶体管的第一极相连,所述第六晶体管的第一极与所述第一驱动晶体管的第二极相连,所述第六晶体管的第二极与所述第一驱动晶体管的控制极相连,所述第五晶体管的控制极和所述第六晶体管的控制极与所述第二控制端相连;所述第二驱动控制单元包括第七晶体管和第八晶体管,所述第七晶体管的第一极与第一电源和存储电容的一端相连,所述第七晶体管的第二极与所述第二驱动晶体管的第一极相连,所述第八晶体管的第一极与所述第二驱动晶体管的第二极相连,所述第八晶体管的第二极与所述发光元件的阳极相连,所述第七晶体管的控制极和所述第八晶体管的控制极与所述第二控制端相连,其中,所述存储电容的另一端与所述第二驱动晶体管的控制极相连。
根据本发明的一个实施例,像素驱动电路,还包括:初始化模块,所述初始化模块与初始化端、参考电压提供端、所述第一驱动晶体管的控制极、所述第二驱动晶体管的控制极和所述发光元件的阳极相连,所述初始化模块用于在所述初始化端的初始化信号的控制下,根据所述参考电压提供端提供的参考电压对所述第一驱动晶体管的控制极、所述第二驱动晶体管的控制极和所述发光元件的阳极进行初始化。
根据本发明的一个实施例,所述初始化模块包括:第九晶体管,所述第九晶体管的第一极与所述第一驱动晶体管的控制极和所述第二驱动晶体管的控制极相连,所述第九晶体管的第二极与所述参考电压提供端相连,所述第九晶体管的控制极与所述初始化端相连;第十晶体管,所述第十晶体管的第一极与所述发光元件的阳极相连,所述第十晶体管的第二极与所述参考电压提供端相连,所述第十晶体管的控制极与所述初始化端相连。
为达上述目的,本发明第二方面实施例提出了一种显示面板,包括根本发明第一方面实施例提出的像素驱动电路。
本发明实施例的显示面板,通过本发明实施例的像素驱动电路,能够通过双驱动TFT同时进行阈值电压补偿与发光元件的点亮,有助于简化驱动过程,提高存储电容的充电效率,提高刷新率,消除或减少阈值电压对画面亮度不均的影响。
为达上述目的,本发明第三方面实施例提出了一种素驱动电路的控制方法,包括以下步骤:控制所述像素驱动电路中的第一驱动晶体管与第二驱动晶体管交替驱动发光元件发光;当所述第一驱动晶体管驱动所述发光元件时,控制所述第二驱动晶体管进行阈值电压补偿;以及当所述第二驱动晶体管驱动所述发光元件时,控制所述第一驱动晶体管进行阈值电压补偿。
本发明实施例的像素驱动电路的控制方法,能够通过双驱动TFT同时进行阈值电压补偿与发光元件的点亮,有助于简化驱动过程,提高存储电容的充电效率,提高刷新率,消除或减少阈值电压对画面亮度不均的影响。
附图说明
图1是根据本发明实施例的像素驱动电路的结构框图;
图2是根据本发明一个实施例的控制模块的结构框图;
图3是根据本发明一个示例的第一控制子模块的结构框图;
图4是根据本发明一个示例的第二控制子模块的结构框图;
图5是根据本发明一个示例的像素驱动电路的结构示意图;
图6是图5中的像素驱动电路对应的各个信号的时序图;
图7是根据本发明实施例的显示面板的结构框图;
图8是根据本发明实施例的像素驱动电路的控制方法的流程图。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本发明,而不能理解为对本发明的限制。
图1是根据本发明实施例的像素驱动电路的结构框图。
如图1所示,该像素驱动电路100包括:存储电容C1、第一驱动晶体管M1、第二驱动晶体管M2、发光元件10和控制模块20。
其中,第一驱动晶体管M1的控制极与第二驱动晶体管M2的控制极相连,并与存储电容C1相连;控制模块20与第一驱动晶体管M1、第二驱动晶体管M2和发光元件10相连,控制模块20用于控制第一驱动晶体管M1与第二驱动晶体管M2交替进行驱动工作,以交替驱动发光元件10发光,并在第一驱动晶体管M1驱动发光元件10时,控制第二驱动晶体管M2进行阈值电压补偿,以及,在第二驱动晶体管M2驱动发光元件10时,控制第一驱动晶体管M1进行阈值电压补偿。
具体地,在该像素驱动电路100工作时,可在奇数刷新周期内,对存储电容C1进行充电,进而控制模块20控制第一驱动晶体管驱动发光元件10发光,同时控制第二驱动晶体管M2进行阈值电压补偿;在偶数刷新周期内,对存储电容C1进行充电,控制模块20控制第二驱动晶体管M2驱动发光元件10,同时控制第一驱动晶体管M1进行阈值电压补偿,进而实现控制模块20控制第一驱动晶体管M1与第二驱动晶体管M2交替进行驱动工作,以交替驱动发光元件10发光,其在驱动发光的同时,进行阈值电压补偿。
该实施例中,第一驱动晶体管M1和第二驱动晶体管M2均可为P型驱动TFT,且为两个大小相同的驱动TFT,即在其栅极(控制极)电压为低电平时,第一驱动晶体管M1和第二驱动晶体管M2导通。发光元件10可以为OLED(Organic LightEmitting Diode,有机发光二极管)。
由此,该像素驱动电路能够通过双驱动TFT同时进行阈值电压补偿与发光元件的点亮,有助于简化驱动过程,提高存储电容的充电效率,提高刷新率,消除或减少阈值电压对画面亮度不均的影响。
下面根据多个示例描述在奇数刷新周期和偶数刷新周期内的具体实施方式。
在本发明的一个实施例中,如图2所示,控制模块20可包括第一控制子模块21和第二控制子模块22。
其中,如图2所示,第一控制子模块21与第一控制端SCAN1、第一驱动晶体管M1、第二驱动晶体管M2和发光元件10相连,第一控制子模块21用于根据第一控制端SCAN1的第一控制信号,控制第二驱动晶体管M2进行阈值电压补偿,同时控制第一驱动晶体管M1进行驱动工作;第二控制子模块22与第二控制端SCAN2、第一驱动晶体管M1、第二驱动晶体管M2和发光元件10相连,第二控制子模块22用于根据第二控制端SCAN2的第二控制信号,控制第一驱动晶体管M1进行阈值电压补偿,同时控制第二驱动晶体管M2进行驱动工作。
具体而言,在该像素驱动电路100工作时,可在奇数刷新周期内,第一控制子模块21根据第一控制端SCAN1的第一控制信号控制第一驱动晶体管M1驱动发光元件10发光,同时控制第二驱动晶体管M2进行阈值电压补偿;在偶数刷新周期内,第二控制子模块22根据第二控制端SCAN2的第二控制信号控制第二驱动晶体管M2驱动发光元件10发光,同时控制第一驱动晶体管M1进行阈值电压补偿。
也就是说,在刷新周期的每一时刻,控制模块20通过第一控制子模块21和第二控制子模块22,控制第一驱动晶体管M1和第二驱动晶体管M2中的其中一个晶体管驱动发光元件10(OLED)发光,而在驱动发光的同时,控制另一个晶体管进行阈值电压补偿,以提高刷新效率。
在本发明的一个示例中,如图3所示,第一控制子模块21可包括第一写入补偿单元211和第一驱动控制单元212。
其中,第一写入补偿单元211与第一控制端SCAN1、数据端Vdata和第二驱动晶体管M2相连,第一写入补偿单元211用于根据第一控制端SCAN1的第一控制信号,控制数据端Vdata的数据电压的写入,并控制第二驱动晶体管M2对写入的数据电压进行阈值电压补偿,以将补偿后的数据电压提供至第一驱动晶体管M1;第一驱动控制单元212与第一控制端SCAN1、第一驱动晶体管M1和发光元件10相连,第一驱动控制单元212用于根据第一控制端SCAN1的第一控制信号,控制第一驱动晶体管M1进行驱动工作,其中,驱动第一驱动晶体管M1根据补偿后的数据电压驱动发光元件10发光。
具体而言,可在奇数刷新周期内,在第一控制子模块21控制第二驱动晶体管M2进行阈值电压补偿时,第一写入补偿单元211根据第一控制端SCAN1的控制信号,控制数据端Vdata的数据电压写入第一写入补偿单元211,以得到补偿后的数据电压,进而将该补偿后的数据电压发送至驱动发光元件10(OLED)发光的第一驱动晶体管M1,以使第一驱动晶体管M1根据补偿后的数据电压驱动发光元件10发光。
由此,通过第一控制子模块的第一写入补偿单元和第一驱动单元,实现在奇数刷新周期内通过双驱动TFT同时进行驱动与点亮,提高刷新率。
在本发明的一个示例中,如图4所示,第二控制子模块22可包括:第二写入补偿单元221和第二驱动控制单元222。
其中,第二写入补偿单元221与第二控制端SCAN2、数据端Vdata和第一驱动晶体管M1相连,第二写入补偿单元221用于根据第二控制端SCAN2的第二控制信号,控制数据端Vdata的数据电压的写入,并控制第一驱动晶体管M1对写入的数据电压进行阈值电压补偿,以将补偿后的数据电压提供至第二驱动晶体管M2;第二驱动控制单元222与第二控制端SCAN2、第二驱动晶体管M2和发光元件10相连,第二驱动控制单元222用于根据第二控制端的第二控制信号,控制第二驱动晶体管M2进行驱动工作,其中,驱动第二驱动晶体管M2根据补偿后的数据电压驱动发光元件10发光。
具体而言,可在偶刷新周期内,在第二控制子模块22控制第一驱动晶体管M1进行阈值电压补偿时,第二写入补偿单元221根据第二控制端SCAN2的控制信号,控制数据端Vdata的数据电压写入第二写入补偿单元221,以得到补偿后的数据电压,进而第二写入补偿单元221将该补偿后的数据电压发送至驱动发光元件10(OLED)发光的第二驱动晶体管M2,以使第二驱动晶体管M2根据补偿后的数据电压驱动发光元件10发光。
由此,通过第二控制子模块的第二写入补偿单元和第二驱动单元,实现在偶数刷新周期内通过双驱动TFT同时进行驱动与点亮,提高刷新率。
进一步地,在本发明的一个示例中,参照图3,第一写入补偿单元211可包括第一晶体管Q1和第二晶体管Q2。
其中,如图5所示,第一晶体管Q1的第一极与数据端相连,第一晶体管Q1的第二极与第二驱动晶体管M2的第一极相连,第二晶体管Q2的第一极与第二驱动晶体管M2的第二极相连,第二晶体管Q2的第二极与第二驱动晶体管M2的控制极相连,第一晶体管Q1的控制极和第二晶体管Q2的控制极与第一控制端相连;第一驱动控制单元212包括第三晶体管Q3和第四晶体管Q4,第三晶体管Q3的第一极与第一电源和存储电容C1的一端相连,第三晶体管Q3的第二极与第一驱动晶体管M1的第一极相连,第四晶体管Q4的第一极与第一驱动晶体管M1的第二极相连,第四晶体管Q4的第二极与发光元件10的阳极相连,第三晶体管Q3的控制极和第四晶体管Q4的控制极与第一控制端相连,其中,存储电容C1的另一端与第一驱动晶体管M2的控制极相连。
参照图4,第二写入补偿单元221包括第五晶体管Q5和第六晶体管Q6。
其中,参照图5,第五晶体管Q5的第一极与数据端相连,第五晶体管Q5的第二极与第一驱动晶体管M1的第一极相连,第六晶体管Q6的第一极与第一驱动晶体管M1的第二极相连,第六晶体管Q6的第二极与第一驱动晶体管M1的控制极相连,第五晶体管的控制极和第六晶体管的控制极与第二控制端相连;
第二驱动控制单元222包括第七晶体管Q7和第八晶体管Q8,第七晶体管Q7的第一极与第一电源VDD和存储电容C1的一端相连,第七晶体管Q7的第二极与第二驱动晶体管M2的第一极相连,第八晶体管Q8的第一极与第二驱动晶体管M2的第二极相连,第八晶体管Q8的第二极与发光元件10的阳极相连,第七晶体管Q7的控制极和第八晶体管Q8的控制极与第二控制端相连,其中,存储电容C1的另一端与第二驱动晶体管M2的控制极相连。
需要说明的是,该实施例中各个晶体管(第一晶体管Q1至第八晶体管Q8)均可为P型TFT(开关型TFT),其第一极、第二极和控制极分别为源极、漏极和栅极。
具体地,可在奇数刷新周期内,控制第二驱动晶体管M2进行阈值电压补偿,并将补偿后的阈值电压提供至第一驱动晶体管M1,以控制第一驱动晶体管M1根据补偿后的阈值电压驱动发光元件OLED发光。
具体而言,在第一控制端SCAN1施加第一控制信号,以使第一晶体管Q1、第二晶体管Q2、第三晶体管Q3和第四晶体管Q4导通,其中,第二晶体管Q2的导通使得第二驱动晶体管M2的栅极(g)和漏极(d)短接,此时第二驱动晶体管M2的源极(s)和漏极之间的电压Vsd为第二驱动晶体管M2的阈值电压|Vth1|,此时,Q点的电压为Vdata-|Vth1|,第二晶体管Q2、第四晶体管Q4的导通使第一驱动晶体管M1开始工作,以驱动发光元件OLED发光,因此可以得到,第一驱动晶体管M1的栅极电压Vg=Vdata-|Vth1|、源极电压Vs=VDD,且将第一驱动晶体管M1的阈值电压设定为Vth2,此时,下面通过两个示例来获取发光元件OLED在第一驱动晶体管M1工作于不同模式时的驱动电流:
可以理解的是,在第一驱动晶体管M1通过第四晶体管Q4驱动发光元件OLED进行发光时,发光元件OLED的驱动电流即为流过第一驱动晶体管M1的漏极与源极之间的电流。
示例一:在第一驱动晶体管M1工作于线性驱动模式时,其漏极与源极之间的电流为:
其中,Vgs为第一驱动晶体管M1的栅极与源极之间的电压、Vds为第一驱动晶体管M1的漏极与源极之间的电压、k为沟道特点及电子迁移率参数,相对Vth为易控制稳定参数。
在第一驱动晶体管M1的栅极电压Vg=Vdata-|Vth1|、源极电压Vs=VDD、阈值电压为Vth2时,由上述公式(1)可以得到发光元件OLED的驱动电流为:
示例二:在第一驱动晶体管M1工作于饱和驱动模式时,其漏极与源极之间的电流为:
在第一驱动晶体管M1的栅极电压Vg=Vdata-|Vth1|、源极电压Vs=VDD、阈值电压为Vth2时,由上述公式(2)可以得到发光元件OLED的驱动电流为:
具体地,可在偶数刷新周期内,控制第一驱动晶体管M1进行阈值电压补偿,并将补偿后的阈值电压提供至第二驱动晶体管M2,以控制第二驱动晶体管M2根据补偿后的阈值电压驱动发光元件OLED发光。
具体而言,在第二控制端SCAN2施加第二控制信号,以使第五晶体管Q5、第六晶体管Q6、第七晶体管Q7和第八晶体管Q8导通,其中,第六晶体管Q6的导通使得第一驱动晶体管M1的栅极(g)和漏极(d)短接,此时第一驱动晶体管M1的源极(s)和漏极之间的电压Vsd为第一驱动晶体管M2的阈值电压|Vth2|,此时,Q点的电压为Vdata-|Vth2|,第七晶体管Q7、第八晶体管Q8的导通使第二驱动晶体管M2开始工作,以驱动发光元件OLED发光,因此可以得到,第二驱动晶体管M2的栅极电压Vg=Vdata-|Vth2|、源极电压Vs=VDD,且将第二驱动晶体管M2的阈值电压设定为Vth1,此时,下面通过两个示例来获取发光元件OLED在第二驱动晶体管M2工作于不同模式时的驱动电流:
可以理解的是,在第二驱动晶体管M2通过第八晶体管Q8驱动发光元件OLED进行发光时,发光元件OLED的驱动电流即为流过第二驱动晶体管M2的漏极与源极之间的电流。
示例三:在第二驱动晶体管M2工作于线性驱动模式时,且在第一驱动晶体管M1的栅极电压Vg=Vdata-|Vth1|、源极电压Vs=VDD、阈值电压为Vth2时,由上述公式(1)可以得到发光元件OLED的驱动电流为:
示例四:在第二驱动晶体管M2工作于饱和驱动模式时,且在第一驱动晶体管M1的栅极电压Vg=Vdata-|Vth1|、源极电压Vs=VDD、阈值电压为Vth2时,由上述公式(2)可以得到发光元件OLED的驱动电流为:
由上述示例一和示例三可知,在第一驱动晶体管M1和第二驱动晶体管M2工作于线性驱动模式时,发光元件OLED在两周期(奇数刷新周期和偶数刷新周期)的平均驱动电流为:
可见,在第一驱动晶体管M1和第二驱动晶体管M2工作于线性驱动模式时,通过双驱动FTF同时进行驱动与点亮,Vth1与Vth2可完全消除。
由上述示例二和示例四可知,在第一驱动晶体管M1和第二驱动晶体管M2工作于饱和驱动模式时,发光元件OLED在两周期(奇数刷新周期和偶数刷新周期)的平均驱动电流为:
根据P型低温多晶硅薄膜晶体管的特点可知,其阈值电压值|Vth1|与|Vth2|均小于1V,如果|Vth1|与|Vth2|大小几乎相同,则Vth1和Vth2完全消除;如果存在差异那么发光元件OLED的驱动电流I2和I4分别为: 或者可见,在第一驱动晶体管M1和第二驱动晶体管M2工作于饱和驱动模式时,通过双驱动FTF同时进行驱动与点亮,可以消除或减小Vth的影响。
综上所述,通过线性双驱动FTF同时进行获取与点亮可完全消除阈值电压Vth的影响,通过饱和双驱动FTF同时进行获取与点亮饱和驱动TFT可消除或减小Vth的影响。由此,本发明实施例的像素驱动电路采用双刷新周期平均驱动电流的方法,同时进行获取阈值电压和点亮发光元件,具有正确性和有效性。
在本发明的一个示例中,参照图5,像素驱动电路100还可包括初始化模块30。初始化模块30与初始化端Rst、参考电压提供端Vref、第一驱动晶体管M1的控制极、第二驱动晶体管M2的控制极和发光元件10的阳极相连,初始化模块30用于在初始化端Rst的初始化信号的控制下,根据参考电压提供端Vref提供的参考电压对第一驱动晶体管M1的控制极、第二驱动晶体管M2的控制极和发光元件OLED的阳极进行初始化。
进一步地,参照图5,初始化模块30可包括:第九晶体管Q9和第十晶体管Q10。
其中,第九晶体管Q9的第一极与第一驱动晶体管M1的控制极和第二驱动晶体管M2的控制极相连,第九晶体管Q9的第二极与参考电压提供端Vref相连,第九晶体管Q9的控制极与初始化端Rst相连;第十晶体管Q10的第一极与发光元件10的阳极相连,第十晶体管Q10的第二极与参考电压提供端Vref相连,第十晶体管Q10的控制极与初始化端Rst相连。
具体地,如图6所示,在每一个刷新周期开始时,即在t1周期内,可在初始化信号端Rst施加初始化信号,以使第九晶体管Q9和第十晶体管Q10导通,以进行复位。
具体而言,参照图6,以显示过程中某两刷新周期为例说明该刷新过程,t1为初始化阶段,第九晶体管Q9的导通使Q点的电压变为Vref,用于消除存储电容C1的上一帧数据电压,第十晶体管Q10的导通对开关元件OLED的阳极进行反向初始化以预防残影,从而提高发光元件OLED的使用寿命;t2周期(奇数刷新周期)为获取阈值电压和点亮发光元件阶段;t3为阈值电压的保持时间;t4周期与t1周期类似,为第二周期刷新初始复位;t5周期(偶数刷新周期)为获取阈值电压和点亮发光元件阶段;t6周期与t1周期类似,为第三周期刷新初始复位。
综上所述,本发明实施例的像素驱动电路,通过双驱动TFT同时进行阈值电压补偿与发光元件的点亮,相较于先获取阈值电压然后点亮发光元件的方法,能够简化驱动过程,提高对存储电容的充电效率,提高刷新率,消除或减少因阈值电压对画面亮度不均的影响;且采用双刷新周期平均驱动电流的方法,可靠性高。
进一步地,本发明提出了一种显示面板,图7是根据本发明实施例的显示面板的结构框图。
如图7所示,该显示面板1000包括本发明上述实施例的像素驱动电路100。
本发明实施例的显示面板,采用本发明实施例的像素驱动电路,能够通过双驱动TFT同时进行阈值电压补偿与发光元件的点亮,简化驱动过程,提高存储电容的充电效率,提高刷新率,同时消除或减少阈值电压对画面亮度不均的影响。
图8是根据本发明实施例的像素驱动电路的控制方法的流程图。
如图8所示,该控制方法包括以下步骤:
S1,控制像素驱动电路中的第一驱动晶体管与第二驱动晶体管交替驱动发光元件发光。
S2,当第一驱动晶体管驱动发光元件时,控制第二驱动晶体管进行阈值电压补偿
S3,当第二驱动晶体管驱动发光元件时,控制第一驱动晶体管进行阈值电压补偿。
需要说明的是,本发明实施例的像素驱动电路的控制方法的具体实施方式可参见本发明时候上述实施例的像素驱动电路的具体实施方式,此处不再赘述。
本发明实施例的像素驱动电路的控制方法,能够通过双驱动TFT同时进行阈值电压补偿与发光元件的点亮,能够简化驱动过程,提高存储电容的充电效率,提高刷新率,同时消除或减少阈值电压对画面亮度不均的影响。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
在本发明中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
在本发明中,除非另有明确的规定和限定,第一特征在第二特征“上”或“下”可以是第一和第二特征直接接触,或第一和第二特征通过中间媒介间接接触。而且,第一特征在第二特征“之上”、“上方”和“上面”可是第一特征在第二特征正上方或斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”可以是第一特征在第二特征正下方或斜下方,或仅仅表示第一特征水平高度小于第二特征。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。
Claims (10)
1.一种像素驱动电路,其特征在于,包括:
存储电容;
第一驱动晶体管和第二驱动晶体管,所述第一驱动晶体管的控制极与所述第二驱动晶体管的控制极相连,并与所述存储电容的一端相连,所述存储电容的另一端与第一电源相连;
发光元件;
控制模块,所述控制模块用于控制所述第一驱动晶体管与所述第二驱动晶体管交替进行驱动工作,以交替驱动所述发光元件发光,并在所述第一驱动晶体管驱动所述发光元件时,控制所述第二驱动晶体管进行阈值电压补偿,以及,在所述第二驱动晶体管驱动所述发光元件时,控制所述第一驱动晶体管进行阈值电压补偿;
其中,所述第一驱动晶体管的第一极与第二极、所述第二驱动晶体管的第一极与第二极均与所述控制模块相连,所述控制模块与所述发光元件的阳极相连,所述发光元件的阴极接地。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述控制模块包括:
第一控制子模块,所述第一控制子模块与第一控制端、所述第一驱动晶体管、所述第二驱动晶体管和所述发光元件相连,所述第一控制子模块用于根据所述第一控制端的第一控制信号,控制所述第二驱动晶体管进行阈值电压补偿,同时控制所述第一驱动晶体管进行驱动工作;
第二控制子模块,所述第二控制子模块与第二控制端、所述第一驱动晶体管、所述第二驱动晶体管和所述发光元件相连,所述第二控制子模块用于根据所述第二控制端的第二控制信号,控制所述第一驱动晶体管进行阈值电压补偿,同时控制所述第二驱动晶体管进行驱动工作;
其中,所述第一驱动晶体管的第一极与第二极、所述第二驱动晶体管的第一极与第二极与所述第一控制子模块相连,所述第一控制子模块与所述发光元件的阳极相连,所述发光元件的阴极接地,以及,所述第一驱动晶体管的第一极与第二极、所述第二驱动晶体管的第一极与第二极与所述第二控制子模块相连,所述第二控制子模块与所述发光元件的阳极相连。
3.根据权利要求2所述的像素驱动电路,其特征在于,所述第一控制子模块包括:
第一写入补偿单元,所述第一写入补偿单元与所述第一控制端、数据端和所述第二驱动晶体管相连,所述第一写入补偿单元用于根据所述第一控制端的第一控制信号,控制所述数据端的数据电压的写入,并控制所述第二驱动晶体管对写入的数据电压进行阈值电压补偿,以将补偿后的数据电压提供至所述第一驱动晶体管;
第一驱动控制单元,所述第一驱动控制单元与所述第一控制端、所述第一驱动晶体管和所述发光元件相连,所述第一驱动控制单元用于根据所述第一控制端的第一控制信号,控制所述第一驱动晶体管进行驱动工作,其中,所述第一驱动晶体管根据补偿后的数据电压驱动所述发光元件发光;
其中,所述第二驱动晶体管的第一极和第二极与所述第一写入补偿单元相连,所述第一驱动晶体管的第一极和第二极与所述第一驱动控制单元相连,所述第一驱动控制单元与所述发光元件的阳极相连,所述发光元件的阴极接地。
4.根据权利要求2所述的像素驱动电路,其特征在于,所述第二控制子模块包括:
第二写入补偿单元,所述第二写入补偿单元与所述第二控制端、数据端和所述第一驱动晶体管相连,所述第二写入补偿单元用于根据所述第二控制端的第二控制信号,控制所述数据端的数据电压的写入,并控制所述第一驱动晶体管对写入的数据电压进行阈值电压补偿,以将补偿后的数据电压提供至所述第二驱动晶体管;
第二驱动控制单元,所述第二驱动控制单元与所述第二控制端、所述第二驱动晶体管和所述发光元件相连,所述第二驱动控制单元用于根据所述第二控制端的第二控制信号,控制所述第二驱动晶体管进行驱动工作,其中,所述第二驱动晶体管根据补偿后的数据电压驱动所述发光元件发光;
其中,所述第一驱动晶体管的第一极和第二极与所述第二写入补偿单元相连,所述第二驱动晶体管的第一极和第二极与所述第二驱动控制单元相连,所述第二驱动控制单元与所述发光元件的阳极相连,所述发光元件的阴极接地。
5.根据权利要求3所述的像素驱动电路,其特征在于,
所述第一写入补偿单元包括第一晶体管和第二晶体管,所述第一晶体管的第一极与所述数据端相连,所述第一晶体管的第二极与所述第二驱动晶体管的第一极相连,所述第二晶体管的第一极与所述第二驱动晶体管的第二极相连,所述第二晶体管的第二极与所述第二驱动晶体管的控制极相连,所述第一晶体管的控制极和所述第二晶体管的控制极与所述第一控制端相连;
所述第一驱动控制单元包括第三晶体管和第四晶体管,所述第三晶体管的第一极与第一电源和存储电容的一端相连,所述第三晶体管的第二极与所述第一驱动晶体管的第一极相连,所述第四晶体管的第一极与所述第一驱动晶体管的第二极相连,所述第四晶体管的第二极与所述发光元件的阳极相连,所述第三晶体管的控制极和所述第四晶体管的控制极与所述第一控制端相连,其中,所述存储电容的另一端与所述第一驱动晶体管的控制极相连。
6.根据权利要求4所述的像素驱动电路,其特征在于,
所述第二写入补偿单元包括第五晶体管和第六晶体管,所述第五晶体管的第一极与所述数据端相连,所述第五晶体管的第二极与所述第一驱动晶体管的第一极相连,所述第六晶体管的第一极与所述第一驱动晶体管的第二极相连,所述第六晶体管的第二极与所述第一驱动晶体管的控制极相连,所述第五晶体管的控制极和所述第六晶体管的控制极与所述第二控制端相连;
所述第二驱动控制单元包括第七晶体管和第八晶体管,所述第七晶体管的第一极与第一电源和存储电容的一端相连,所述第七晶体管的第二极与所述第二驱动晶体管的第一极相连,所述第八晶体管的第一极与所述第二驱动晶体管的第二极相连,所述第八晶体管的第二极与所述发光元件的阳极相连,所述第七晶体管的控制极和所述第八晶体管的控制极与所述第二控制端相连,其中,所述存储电容的另一端与所述第二驱动晶体管的控制极相连。
7.根据权利要求1所述的像素驱动电路,其特征在于,还包括:
初始化模块,所述初始化模块与初始化端、参考电压提供端、所述第一驱动晶体管的控制极、所述第二驱动晶体管的控制极和所述发光元件的阳极相连,所述初始化模块用于在所述初始化端的初始化信号的控制下,根据所述参考电压提供端提供的参考电压对所述第一驱动晶体管的控制极、所述第二驱动晶体管的控制极和所述发光元件的阳极进行初始化。
8.根据权利要求7所述的像素驱动电路,其特征在于,所述初始化模块包括:
第九晶体管,所述第九晶体管的第一极与所述第一驱动晶体管的控制极和所述第二驱动晶体管的控制极相连,所述第九晶体管的第二极与所述参考电压提供端相连,所述第九晶体管的控制极与所述初始化端相连;
第十晶体管,所述第十晶体管的第一极与所述发光元件的阳极相连,所述第十晶体管的第二极与所述参考电压提供端相连,所述第十晶体管的控制极与所述初始化端相连。
9.一种显示面板,其特征在于,包括根据权利要求1-8中任一项所述的像素驱动电路。
10.一种像素驱动电路的控制方法,其特征在于,应用于如权利要求1所述的像素驱动电路,所述控制方法包括以下步骤:
控制所述像素驱动电路中的第一驱动晶体管与第二驱动晶体管交替驱动发光元件发光;
当所述第一驱动晶体管驱动所述发光元件时,控制所述第二驱动晶体管进行阈值电压补偿,以使所述第一驱动晶体管根据补偿后的数据电压驱动所述发光元件;以及
当所述第二驱动晶体管驱动所述发光元件时,控制所述第一驱动晶体管进行阈值电压补偿,以使所述第二驱动晶体管根据补偿后的数据电压驱动所述发光元件;
其中,在每一个刷写周期开始时,在初始化信号的控制下,根据参考电压对所述第一驱动晶体管的控制极、所述第二驱动晶体管的控制极和所述发光元件的阳极进行初始化。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910837634.5A CN110415650B (zh) | 2019-09-05 | 2019-09-05 | 显示面板、像素驱动电路及其控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910837634.5A CN110415650B (zh) | 2019-09-05 | 2019-09-05 | 显示面板、像素驱动电路及其控制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110415650A CN110415650A (zh) | 2019-11-05 |
CN110415650B true CN110415650B (zh) | 2021-08-17 |
Family
ID=68370428
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910837634.5A Active CN110415650B (zh) | 2019-09-05 | 2019-09-05 | 显示面板、像素驱动电路及其控制方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110415650B (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113508430B (zh) * | 2020-01-23 | 2023-10-20 | 京东方科技集团股份有限公司 | 像素电路、显示基板和显示装置 |
CN111326560B (zh) | 2020-01-23 | 2023-08-22 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
CN114566520A (zh) | 2020-11-27 | 2022-05-31 | 京东方科技集团股份有限公司 | 显示基板以及显示装置 |
CN114550652B (zh) | 2020-11-27 | 2023-10-27 | 京东方科技集团股份有限公司 | 显示基板以及显示装置 |
CN114566522A (zh) | 2020-11-27 | 2022-05-31 | 京东方科技集团股份有限公司 | 显示基板以及显示装置 |
CN112837654A (zh) * | 2021-03-22 | 2021-05-25 | 上海天马有机发光显示技术有限公司 | 一种像素电路及其驱动方法、显示面板和显示装置 |
CN115331619B (zh) * | 2022-10-12 | 2023-01-31 | 惠科股份有限公司 | 像素驱动电路、显示面板及显示装置 |
CN118918843B (zh) * | 2024-10-12 | 2024-12-10 | 惠科股份有限公司 | 驱动电路和显示面板 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101352175B1 (ko) * | 2007-05-09 | 2014-01-16 | 엘지디스플레이 주식회사 | 유기발광다이오드 표시장치와 그 구동방법 |
KR101893075B1 (ko) * | 2012-02-28 | 2018-08-30 | 삼성디스플레이 주식회사 | 유기전계발광 표시장치 및 그의 구동방법 |
CN103383836B (zh) * | 2013-07-02 | 2015-05-27 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示面板及显示装置 |
CN103531148B (zh) * | 2013-10-31 | 2015-07-08 | 京东方科技集团股份有限公司 | 一种交流驱动的像素电路、驱动方法及显示装置 |
CN108335668B (zh) * | 2017-01-20 | 2019-09-27 | 合肥鑫晟光电科技有限公司 | 像素电路、其驱动方法、电致发光显示面板及显示装置 |
KR102555210B1 (ko) * | 2017-12-29 | 2023-07-12 | 엘지디스플레이 주식회사 | 발광 표시 장치 |
-
2019
- 2019-09-05 CN CN201910837634.5A patent/CN110415650B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN110415650A (zh) | 2019-11-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110415650B (zh) | 显示面板、像素驱动电路及其控制方法 | |
CN106097964B (zh) | 像素电路、显示面板、显示设备及驱动方法 | |
US9842546B2 (en) | Organic light emitting display device for improving a contrast ratio | |
US7561128B2 (en) | Organic electroluminescence display device | |
CN109461410B (zh) | 有机发光二极管显示装置 | |
WO2019196758A1 (zh) | 像素电路、显示面板及其驱动方法 | |
US9852687B2 (en) | Display device and driving method | |
WO2018045667A1 (zh) | Amoled像素驱动电路及驱动方法 | |
KR102122179B1 (ko) | 표시 장치 및 구동 방법 | |
US8654158B2 (en) | Pixel circuit relating to organic light emitting diode and display using the same and driving method thereof | |
US10262593B2 (en) | Light emitting drive circuit and organic light emitting display | |
WO2016169388A1 (zh) | 像素电路及其驱动方法和显示装置 | |
US20090109150A1 (en) | Pixel and organic light emitting display using the same | |
US11322060B2 (en) | Display device | |
CN108777131B (zh) | Amoled像素驱动电路及驱动方法 | |
WO2018161553A1 (zh) | 显示装置、显示面板、像素驱动电路和驱动方法 | |
US11232741B2 (en) | Pixel and display device having the same | |
WO2019041823A1 (zh) | 像素电路及其驱动方法、显示基板和显示装置 | |
US11881178B2 (en) | Light emitting display device and method of driving same | |
CN110808010A (zh) | 像素驱动电路、显示面板、显示装置及像素驱动方法 | |
CN107424567B (zh) | Oled像素驱动电路及oled显示装置 | |
CN111292684A (zh) | 显示面板、像素驱动电路及其控制方法 | |
CN112164375B (zh) | 一种像素补偿电路及其驱动方法、显示装置 | |
JP2003043999A (ja) | 表示画素回路および自己発光型表示装置 | |
US20210110775A1 (en) | Pixel driving system for amoled display device and driving method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |