CN110213019A - 一种pcm信号编码系统及方法 - Google Patents
一种pcm信号编码系统及方法 Download PDFInfo
- Publication number
- CN110213019A CN110213019A CN201910452184.8A CN201910452184A CN110213019A CN 110213019 A CN110213019 A CN 110213019A CN 201910452184 A CN201910452184 A CN 201910452184A CN 110213019 A CN110213019 A CN 110213019A
- Authority
- CN
- China
- Prior art keywords
- data
- coding
- module
- pcm signal
- matrix
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/1174—Parity-check or generator matrices built from sub-matrices representing known block codes such as, e.g. Hamming codes, e.g. generalized LDPC codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M9/00—Parallel/series conversion or vice versa
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0061—Error detection codes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Probability & Statistics with Applications (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Error Detection And Correction (AREA)
Abstract
本发明公开了一种PCM信号编码系统及方法,其通过检测输入的外部PCM信号并输出第一控制指令;将输入的外部PCM信号进行串并转换;依据接收的第一控制指令启动编码,编码过程具体为:接收并缓存预设容量的串并转换数据,加入预设标识位形成初始矩阵,依据预设的编码模式对初始矩阵进行行编码和列编码得到编码矩阵;将编码矩阵数据缓存于输出FIFO,依据第二控制指令输出相应的数据给进行并串转换后输出,以提高输出编码信号的可靠性。
Description
技术领域
本发明属于信号编码领域,具体涉及一种PCM信号编码系统及方法。
背景技术
PCM脉冲编码调制是Pulse Code Modulation的缩写。脉冲编码调制是数字通信的编码方式之一。主要过程是将话音、图像等模拟信号每隔一定时间进行取样,使其离散化,同时将抽样值按分层单位四舍五入取整量化,同时将抽样值按一组二进制码来表示抽样脉冲的幅值。
由于物理介质的干扰和无法避免的噪声,信息通过信道传输时无法避免差错,如何对PCM信号数据通信中出现的差错进行控制,提高数据传输和存储可靠性是数字通信的重要内容。目前,PCM信号的通信系统中对PCM数据接收处理时信号的信噪比必须达到一定的门限,以提高PCM信号的正确率,对于PCM信号的通信系统来说,就意味着需要增加发射机的输出功率,增加发射设备的难度,并且会增大对其它通信系统干扰。
发明内容
针对现有技术的以上缺陷或改进需求,本发明提供了一种PCM信号编码系统及方法,其通过将输入的外部PCM信号进行串并转换和加入预设标识位形成初始矩阵,依据预设的编码模式对初始矩阵进行行编码和列编码得到编码矩阵,依据控制指令输出相应的数据给进行并串转换后输出,以提高输出编码信号的可靠性。
为实现上述目的,按照本发明的一个方面,提供了一种PCM信号编码系统,该系统包括串并转换模块、PCM检测模块、编码模块、状态管理模块、输出缓存模块和并串转换模块,串并转换模块和PCM检测模块分别连接编码模块,状态管理模块、输出缓存模块和并串转换模块依次连接,状态管理模块连接编码模块和输出缓存模块;串并转换模块用于将输入的外部PCM信号同步并进行串并转换后发送给编码模块;并串转换模块用于实现输出数据的并串转换,
PCM检测模块用于检测输入的外部PCM信号并输出相应的控制指令给编码模块;
编码模块用于依据PCM检测模块的控制指令启动编码,编码过程具体为:接收并缓存预设容量的串并转换数据,加入预设标识位形成初始矩阵,依据预设的编码模式对初始矩阵进行行编码和列编码得到编码矩阵;
输出缓存模块用于接收来自编码模块的编码矩阵数据,将编码矩阵数据缓存于输出FIFO,依据状态管理模块的控制指令输出相应的数据给并串转换模块,以提高PCM信号编码系统输出信号编码的可靠性。
作为本发明的进一步改进,PCM检测模块的检测过程为:按照预设的时钟周期对输入的外部PCM信号进行采样、移位和同步码检测,以实现判别输入的外部PCM信号的有效性。
作为本发明的进一步改进,预设容量的串并转换数据为3232bit的PCM数据,初始矩阵包括16bit有效标识、3232bit的PCM数据和1bit的预留数据的57×57方形矩阵。
作为本发明的进一步改进,预设的编码模式为:利用57×57初始矩阵的行数据和扩展汉明码作为编码多项式得到对应的57×7行校验矩阵数据,利用57×57初始矩阵和57×7行校验矩阵的合并后的57×64矩阵并利用扩展汉明码作为编码多项式得到对应的7×64列校验矩阵数据,合并列校验矩阵数据后得到64×64编码矩阵。
作为本发明的进一步改进,预设的编码模式为:利用57×57初始矩阵的列数据和扩展汉明码作为编码多项式得到对应的7×57列校验矩阵数据,再利用57×57初始矩阵和7×57列校验矩阵的合并后的64×57矩阵并利用扩展汉明码作为编码多项式得到对应的64×7行校验矩阵数据,合并行校验矩阵数据后得到64×64编码矩阵。
为实现上述目的,按照本发明的另一个方面,提供了一种PCM信号编码方法,该方法具体为:
S1.检测输入的外部PCM信号并输出第一控制指令;将输入的外部PCM信号进行串并转换;
S2.依据接收的第一控制指令启动编码,编码过程具体为:接收并缓存预设容量的串并转换数据,加入预设标识位形成初始矩阵,依据预设的编码模式对初始矩阵进行行编码和列编码得到编码矩阵;
S3.将编码矩阵数据缓存于输出FIFO,依据第二控制指令输出相应的数据给进行并串转换后输出,以提高输出编码信号的可靠性。
作为本发明的进一步改进,检测输入的外部PCM信号具体为:按照预设的时钟周期对输入的外部PCM信号进行采样、移位和同步码检测,以实现判别输入的外部PCM信号的有效性。
作为本发明的进一步改进,预设容量的串并转换数据为3232bit的PCM数据,所述初始矩阵包括16bit有效标识、3232bit的PCM数据和1bit的预留数据的57×57方形矩阵。
作为本发明的进一步改进,预设的编码模式为:利用57×57初始矩阵的行数据和扩展汉明码作为编码多项式得到对应的57×7行校验矩阵数据,利用57×57初始矩阵和57×7行校验矩阵的合并后的57×64矩阵并利用扩展汉明码作为编码多项式得到对应的7×64列校验矩阵数据,合并列校验矩阵数据后得到64×64编码矩阵。
作为本发明的进一步改进,预设的编码模式为:利用57×57初始矩阵的列数据和扩展汉明码作为编码多项式得到对应的7×57列校验矩阵数据,再利用57×57初始矩阵和7×57列校验矩阵的合并后的64×57矩阵并利用扩展汉明码作为编码多项式得到对应的64×7行校验矩阵数据,合并行校验矩阵数据后得到64×64编码矩阵。
总体而言,通过本发明所构思的以上技术方案与现有技术相比,具有以下有益效果:
本发明的一种PCM信号编码系统及方法,其通过将输入的外部PCM信号进行串并转换和加入预设标识位形成初始矩阵,依据预设的编码模式对初始矩阵进行行编码和列编码得到编码矩阵,依据控制指令输出相应的数据给进行并串转换后输出,以提高输出编码信号的可靠性,从而降低PCM信号的误码率。
本发明的一种PCM信号编码系统及方法,其通过扩展汉明码作为编码多项式得到对应的行校验和列校验矩阵数据,将TPC编码引进PCM信号传输,从而进一步提高PCM信号的纠错性能,采用扩展汉明码作为编码多项式,使编码后的数据获得最大汉明距离,提高输出数据的纠错能力,利于改善编码信道误码和干扰。
本发明的一种PCM信号编码系统及方法,其采用填充帧技术,解决了编码前后的数据速率不匹配性问题,保持了信号的连续性,保持信道的传输特性,从而进一步提高输出编码信号的可靠性。
附图说明
图1是本发明实施例的一种基于FPGA的PCM信号编码系统的示意图;
图2是本发明实施例的编码矩阵的结构示意图;
图3是本发明实施例的输出数据的结构示意图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
此外,下面所描述的本发明各个实施方式中所涉及到的技术特征只要彼此之间未构成冲突就可以相互组合。下面结合具体实施方式对本发明进一步详细说明。
图1是本发明实施例的一种PCM信号编码系统的示意图。如图1所示,该系统包括串并转换模块、PCM检测模块、编码模块、状态管理模块、输出缓存模块和并串转换模块,其中,串并转换模块和PCM检测模块分别连接编码模块,状态管理模块、输出缓存模块和并串转换模块依次连接,状态管理模块连接编码模块和输出缓存模块;串并转换模块用于将输入的外部PCM信号同步并进行串并转换后发送给编码模块;并串转换模块用于实现输出数据的并串转换;
PCM检测模块用于判别输入的外部PCM信号是否有效并输出控制指令给编码模块;具体地,按照预设的时钟周期对输入的外部PCM信号进行采样、移位和同步码检测,作为一个示例,预设的时钟周期为两倍的内部时钟周期,对输入信号进行采样处理可以防止信号亚稳态扩散,即接收的信号与外部输入的不一致;
编码模块用于依据接收的来自PCM检测模块的控制指令启动编码,编码过程具体为:接收并缓存预设容量的串并转换模块发送的数据,加入预设标识位形成初始矩阵,依据预设的编码模式对初始矩阵进行行编码和列编码得到编码矩阵;初始矩阵包括有效标识数据、PCM数据和预留数据。图2是本发明实施例的编码矩阵的结构示意图。如图2所示,作为一个示例,利用输入FIFO缓存预设容量的串并转换模块发送的数据,预设容量的串并转换模块发送的数据为3232bit的PCM数据,初始矩阵为16bit有效标识、3232bit的PCM数据和1bit的预留数据,其中,初始矩阵为图2中的a0,0~a56,56即57×57方形矩阵,16bit有效标识对应为a0,0~a0,15,有效时为FFFFH,无效时为0000H,a0,0~a56,55为PCM数据,a56,56为预留位,其填充值优选为0;编码矩阵为64×64的方形矩阵;
作为一个示例,编码模块可利用行编码器和列编码器进行编码,为易于设计实现和降低系统设计复杂度,行编码器和列编码器采取相同的多项式。
具体地,可利用57×57初始矩阵的行数据得到对应的57×7行校验矩阵数据,作为一个示例,利用扩展汉明码作为编码多项式,行校验矩阵的行向量具体为:
其中,ak,i代表初始矩阵对应的第k行第i列元素,sk,i代表行校验矩阵对应的第k行第i列元素;
再利用57×57初始矩阵和57×7行校验矩阵的合并后的57×64矩阵并利用扩展汉明码作为编码多项式得到对应的7×64列校验矩阵数据,合并列校验矩阵数据后得到64×64编码矩阵,作为一个示例,利用扩展汉明码作为编码多项式,列校验矩阵的列向量分别具体为:
其中,ai,k代表初始矩阵对应的第i行第k列元素,si,k代表行校验矩阵对应的第i行第k列元素,ci,k代表列校验矩阵对应的第i行第k列元素,c'i,k代表列校验矩阵对应的第i+56行第k列元素;
当然,可利用57×57初始矩阵的列数据和扩展汉明码作为编码多项式得到对应的7×57列校验矩阵数据,再利用57×57初始矩阵和7×57列校验矩阵的合并后的64×57矩阵并利用扩展汉明码作为编码多项式得到对应的64×7行校验矩阵数据,合并行校验矩阵数据后得到64×64编码矩阵,具体编码过程与上述过程类似,在此不作累述。采用扩展汉明码作为编码多项式,使编码后的数据获得最大汉明距离,提高输出数据的纠错能力,从而降低PCM信号的误码率。
输出缓存模块用于接收来自编码模块的编码矩阵数据,将编码矩阵数据缓存于输出FIFO,依据状态管理模块的控制指令输出相应的数据给并串转换模块,以提高PCM信号编码系统输出信号编码的可靠性。
作为一个示例,输出缓存模块的数据输出采用字节形式,其中,每512字节对应1个编码矩阵内容,设置输出FIFO内数据深度,当输出相应的数据深度大于或者等于512字节时,输出同步码1ACFFC1D;输出FIFO依据状态管理模块输出的控制脉冲信号,每隔一个预设周期使能输出1字节数据,当输出FIFO的数据深度小于512字节,则读取1帧填充数据以实现相应的数据输出。采用填充帧技术,解决了编码前后的数据速率不匹配性问题,保持了信号的连续性,保持信道的传输特性。
作为一个示例,图3是本发明实施例的输出数据的结构示意图。如图3所示,第1字节和第2字节的内容填充为00H,表示数据内容为无效数据,采用ROM存储一帧预处理的无效填充数据,以完成输入码流和输出码流的不对称带来的速度匹配问题,并保证编帧后的数据矩阵完整性,作为一个示例,该系统采用的系统时钟为170MHz,输入移位脉冲控制计数器计数范围为0~84,共85个周期,在计数值为40时输出移位脉冲使能,为当监测到第1个同步码时,计数值清零。输出移位脉冲控制为计数值为0~65,共66个周期,在计数值为10时输出移位脉冲使能。在相同环境下测试,发送端未采用本发明的编码时,误码率达到3%。发送端采用该系统的编码,接收端采用对应的译码技术和多符号检测技术,能够获得6dB以上的处理增益,相同环境条件下,误码率降到0.1%以下,效果显著。
一种PCM信号编码方法,该方法具体为:
S1.检测输入的外部PCM信号并输出第一控制指令;将输入的外部PCM信号进行串并转换;
具体地,按照预设的时钟周期对输入的外部PCM信号进行采样、移位和同步码检测,作为一个示例,预设的时钟周期为两倍的内部时钟周期,对输入信号进行采样处理可以防止信号亚稳态扩散,即接收的信号与外部输入的不一致;
S2.依据接收的第一控制指令启动编码,编码过程具体为:接收并缓存预设容量的串并转换数据,加入预设标识位形成初始矩阵,依据预设的编码模式对初始矩阵进行行编码和列编码得到编码矩阵;初始矩阵包括有效标识数据、PCM数据和预留数据;
作为一个示例,利用输入FIFO缓存预设容量的串并转换模块发送的数据,预设容量的串并转换模块发送的数据为3232bit的PCM数据,初始矩阵为16bit有效标识、3232bit的PCM数据和1bit的预留数据,其中,初始矩阵为a0,0~a56,56的57×57方形矩阵,16bit有效标识对应为a0,0~a0,15,有效时为FFFFH,无效时为0000H,a0,0~a56,55为PCM数据,a56,56为预留位,其填充值优选为0;编码矩阵为64×64的方形矩阵;
作为一个示例,可利用行编码器和列编码器进行编码,为易于设计实现和降低系统设计复杂度,行编码器和列编码器采取相同的多项式。
具体地,可利用57×57初始矩阵的行数据得到对应的57×7行校验矩阵数据,作为一个示例,利用扩展汉明码作为编码多项式,行校验矩阵的行向量具体为:
其中,ak,i代表初始矩阵对应的第k行第i列元素,sk,i代表行校验矩阵对应的第k行第i列元素;
再利用57×57初始矩阵和57×7行校验矩阵的合并后的57×64矩阵并利用扩展汉明码作为编码多项式得到对应的7×64列校验矩阵数据,合并列校验矩阵数据后得到64×64初始矩阵作为一个示例,利用扩展汉明码作为编码多项式,列校验矩阵的列向量分别具体为:
其中,ai,k代表初始矩阵对应的第i行第k列元素,si,k代表行校验矩阵对应的第i行第k列元素,ci,k代表列校验矩阵对应的第i行第k列元素,c'i,k代表列校验矩阵对应的第i+56行第k列元素;
当然,用57×57初始矩阵的列数据和扩展汉明码作为编码多项式得到对应的7×57列校验矩阵数据,再利用57×57初始矩阵和7×57列校验矩阵的合并后的64×57矩阵并利用扩展汉明码作为编码多项式得到对应的64×7行校验矩阵数据,合并行校验矩阵数据后得到64×64编码矩阵,具体编码过程与上述过程类似,在此不作累述。采用扩展汉明码作为编码多项式,使编码后的数据获得最大汉明距离,提高输出数据的纠错能力,从而降低PCM信号的误码率。
S3.将编码矩阵数据缓存于输出FIFO,依据第二控制指令输出相应的数据给进行并串转换后输出,以提高输出编码信号的可靠性。
作为一个示例,输出相应的数据采用字节形式,其中,每512字节对应1个编码矩阵内容,设置输出FIFO的数据深度,当输出相应的数据深度大于或者等于512字节时,输出一个同步码1ACFFC1D,即输出FIFO依据第二控制信号每隔一个预设周期使能输出1字节数据,当输出FIFO的数据深度小于512字节,则填充相应的数据以实现相应的数据输出。采用填充帧技术,解决了编码前后的数据速率不匹配性问题,保持了信号的连续性,保持信道的传输特性。
本领域的技术人员容易理解,以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
Claims (10)
1.一种PCM信号编码系统,该系统包括串并转换模块、PCM检测模块、编码模块、状态管理模块、输出缓存模块和并串转换模块,其中,所述串并转换模块和PCM检测模块分别连接编码模块,所述状态管理模块、输出缓存模块和并串转换模块依次连接,所述状态管理模块连接编码模块和输出缓存模块;所述串并转换模块用于将输入的外部PCM信号同步并进行串并转换后发送给编码模块;所述并串转换模块用于实现输出数据的并串转换,其特征在于,
所述PCM检测模块用于检测输入的外部PCM信号并输出相应的控制指令给编码模块;
所述编码模块用于依据PCM检测模块的控制指令启动编码,编码过程具体为:接收并缓存预设容量的串并转换数据,加入预设标识位形成初始矩阵,依据预设的编码模式对初始矩阵进行行编码和列编码得到编码矩阵;
所述输出缓存模块用于接收来自编码模块的编码矩阵数据,将编码矩阵数据缓存于输出FIFO,依据状态管理模块的控制指令输出相应的数据给并串转换模块,以提高PCM信号编码系统输出信号编码的可靠性。
2.根据权利要求1所述的一种PCM信号编码系统,其特征在于,所述PCM检测模块的检测过程为:按照预设的时钟周期对输入的外部PCM信号进行采样、移位和同步码检测,以实现判别输入的外部PCM信号的有效性。
3.根据权利要求1或2所述的一种PCM信号编码系统,其特征在于,所述预设容量的串并转换数据为3232bit的PCM数据,所述初始矩阵包括16bit有效标识、3232bit的PCM数据和1bit的预留数据的57×57方形矩阵。
4.根据权利要求3所述的一种PCM信号编码系统,其特征在于,所述预设的编码模式为:利用57×57初始矩阵的行数据和扩展汉明码作为编码多项式得到对应的57×7行校验矩阵数据,利用57×57初始矩阵和57×7行校验矩阵的合并后的57×64矩阵并利用扩展汉明码作为编码多项式得到对应的7×64列校验矩阵数据,合并列校验矩阵数据后得到64×64编码矩阵。
5.根据权利要求3所述的一种PCM信号编码系统,其特征在于,所述预设的编码模式为:利用57×57初始矩阵的列数据和扩展汉明码作为编码多项式得到对应的7×57列校验矩阵数据,再利用57×57初始矩阵和7×57列校验矩阵的合并后的64×57矩阵并利用扩展汉明码作为编码多项式得到对应的64×7行校验矩阵数据,合并行校验矩阵数据后得到64×64编码矩阵。
6.一种PCM信号编码方法,其特征在于,该方法具体为:
S1.判别输入的外部PCM信号是否有效并输出第一控制指令;将输入的外部PCM信号进行串并转换;
S2.依据接收的第一控制指令启动编码,编码过程具体为:接收并缓存预设容量的串并转换数据,加入预设标识位形成初始矩阵,依据预设的编码模式对初始矩阵进行行编码和列编码得到编码矩阵;
S3.将编码矩阵数据缓存于输出FIFO,依据第二控制指令输出相应的数据给进行并串转换后输出,以提高输出编码信号的可靠性。
7.根据权利要求6所述的一种PCM信号编码方法,其特征在于,判别输入的外部PCM信号是否有效具体为:按照预设的时钟周期对输入的外部PCM信号进行采样、移位和同步码检测,以实现判别输入的外部PCM信号的有效性。
8.根据权利要求6或7所述的一种PCM信号编码方法,其特征在于,所述预设容量的串并转换数据为3232bit的PCM数据,所述初始矩阵包括16bit有效标识、3232bit的PCM数据和1bit的预留数据的57×57方形矩阵。
9.根据权利要求8所述的一种PCM信号编码方法,其特征在于,所述预设的编码模式为:利用57×57初始矩阵的行数据和扩展汉明码作为编码多项式得到对应的57×7行校验矩阵数据,利用57×57初始矩阵和57×7行校验矩阵的合并后的57×64矩阵并利用扩展汉明码作为编码多项式得到对应的7×64列校验矩阵数据,合并列校验矩阵数据后得到64×64编码矩阵。
10.根据权利要求8所述的一种PCM信号编码方法,其特征在于,所述预设的编码模式为:利用57×57初始矩阵的列数据和扩展汉明码作为编码多项式得到对应的7×57列校验矩阵数据,再利用57×57初始矩阵和7×57列校验矩阵的合并后的64×57矩阵并利用扩展汉明码作为编码多项式得到对应的64×7行校验矩阵数据,合并行校验矩阵数据后得到64×64编码矩阵。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910452184.8A CN110213019A (zh) | 2019-05-28 | 2019-05-28 | 一种pcm信号编码系统及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910452184.8A CN110213019A (zh) | 2019-05-28 | 2019-05-28 | 一种pcm信号编码系统及方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110213019A true CN110213019A (zh) | 2019-09-06 |
Family
ID=67789054
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910452184.8A Pending CN110213019A (zh) | 2019-05-28 | 2019-05-28 | 一种pcm信号编码系统及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110213019A (zh) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102223204A (zh) * | 2011-06-02 | 2011-10-19 | 西安电子科技大学 | 基于全响应CPM和Turbo乘积码的编码调制方法 |
CN102594371A (zh) * | 2011-01-18 | 2012-07-18 | 中兴通讯股份有限公司 | 一种Turbo编码交织处理的方法及装置 |
CN102751996A (zh) * | 2011-04-19 | 2012-10-24 | 深圳清华大学研究院 | 高性能低复杂性分组乘积码tpc的译码方法 |
CN102820890A (zh) * | 2012-05-09 | 2012-12-12 | 天津大学 | 短码长多进制赋权重复累加码的编码器装置及方法 |
CN102959891A (zh) * | 2012-08-24 | 2013-03-06 | 华为技术有限公司 | 一种信号处理方法、系统以及发送端和接收端 |
CN203149557U (zh) * | 2013-02-01 | 2013-08-21 | 中国科学院近代物理研究所 | 基于fpga的容错异步串行收发器装置 |
CN104601180A (zh) * | 2015-02-11 | 2015-05-06 | 东南大学 | 一种基于扩展汉明码的二维乘积码编码装置及编码方法 |
CN109314527A (zh) * | 2017-05-05 | 2019-02-05 | 联发科技股份有限公司 | 改进的qc-ldpc码 |
-
2019
- 2019-05-28 CN CN201910452184.8A patent/CN110213019A/zh active Pending
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102594371A (zh) * | 2011-01-18 | 2012-07-18 | 中兴通讯股份有限公司 | 一种Turbo编码交织处理的方法及装置 |
CN102751996A (zh) * | 2011-04-19 | 2012-10-24 | 深圳清华大学研究院 | 高性能低复杂性分组乘积码tpc的译码方法 |
CN102223204A (zh) * | 2011-06-02 | 2011-10-19 | 西安电子科技大学 | 基于全响应CPM和Turbo乘积码的编码调制方法 |
CN102820890A (zh) * | 2012-05-09 | 2012-12-12 | 天津大学 | 短码长多进制赋权重复累加码的编码器装置及方法 |
CN102959891A (zh) * | 2012-08-24 | 2013-03-06 | 华为技术有限公司 | 一种信号处理方法、系统以及发送端和接收端 |
CN203149557U (zh) * | 2013-02-01 | 2013-08-21 | 中国科学院近代物理研究所 | 基于fpga的容错异步串行收发器装置 |
CN104601180A (zh) * | 2015-02-11 | 2015-05-06 | 东南大学 | 一种基于扩展汉明码的二维乘积码编码装置及编码方法 |
CN109314527A (zh) * | 2017-05-05 | 2019-02-05 | 联发科技股份有限公司 | 改进的qc-ldpc码 |
Non-Patent Citations (3)
Title |
---|
于连江: "用于插导频和装帧的多速率接口设计FPGA实现", 《科技信息》 * |
文富鹏: ""基于Chase算法的Turbo乘积码解码算法研究与应用"", 《中国优秀硕士学位论文全文数据库》 * |
魏延清: ""Turbo乘积码编译码算法研究及ASIC设计"", 《中国优秀硕士学位论文全文数据库》 * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101702639B (zh) | 循环冗余校验的校验值计算方法及装置 | |
CN101969311B (zh) | 一种高速并行分段交错维特比译码方法 | |
CN110471876A (zh) | 一种超高速串行数据通道系统 | |
CN104202116B (zh) | 一种基于Turbo编码的测控数传一体化方法 | |
CN101489135B (zh) | 一种方便ldpc长码在fpga实现的编码器及编码方法 | |
CN106982086A (zh) | 一种基于收发天线选择的空间调制方法 | |
CN103488596B (zh) | 一种链路自适应的数据传输装置及数据传输方法 | |
CN101729198B (zh) | 一种编解码方法、装置及系统 | |
CN104081701A (zh) | 光网络系统的通信方法、系统及装置 | |
CN104243083B (zh) | 一种数据映射方法、装置及电子设备 | |
CN104601180B (zh) | 一种基于扩展汉明码的二维乘积码编码装置及编码方法 | |
CN102420675B (zh) | 数据报文缓冲存储的使用状态信息的收发方法及装置 | |
CN201130945Y (zh) | 可变速率调制解调的装置 | |
CN110213019A (zh) | 一种pcm信号编码系统及方法 | |
CN110474692A (zh) | 一种光通信设备、光通信系统、数据传输方法及存储介质 | |
CN2924672Y (zh) | 具备双向数据通信功能的脉冲编解码通信接口系统 | |
CN101540656B (zh) | 用于ctcs点式应答器的解码装置和解码方法 | |
CN101442380A (zh) | 基于高速串行接口编码方式的误码率测试方法与装置 | |
CN108199804B (zh) | 一种同时具有纠错与加密功能的串口数据发送方法 | |
CN102082629B (zh) | 一种基于10g epon onu中的fec硬件编码方法及电路 | |
CN110189509A (zh) | 一种无线远程抄表系统 | |
CN102568605B (zh) | 系统总线检错纠错方法和nand flash控制器 | |
CN112737732B (zh) | 一种用于dvb-t发射机的信道内交织系统 | |
CN113676310B (zh) | 一种用于雷达系统的数据传输装置 | |
CN209129603U (zh) | 一种测井电缆高速数据通讯装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20190906 |