CN110007792A - 显示装置 - Google Patents
显示装置 Download PDFInfo
- Publication number
- CN110007792A CN110007792A CN201811318333.3A CN201811318333A CN110007792A CN 110007792 A CN110007792 A CN 110007792A CN 201811318333 A CN201811318333 A CN 201811318333A CN 110007792 A CN110007792 A CN 110007792A
- Authority
- CN
- China
- Prior art keywords
- voltage
- driving
- node
- grade
- holding
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000003990 capacitor Substances 0.000 claims description 51
- 230000004044 response Effects 0.000 claims description 35
- 230000005611 electricity Effects 0.000 claims description 22
- 101000885321 Homo sapiens Serine/threonine-protein kinase DCLK1 Proteins 0.000 description 22
- 102100039758 Serine/threonine-protein kinase DCLK1 Human genes 0.000 description 22
- 102100034579 Desmoglein-1 Human genes 0.000 description 17
- 101000924316 Homo sapiens Desmoglein-1 Proteins 0.000 description 17
- 102100034578 Desmoglein-2 Human genes 0.000 description 14
- 101000924314 Homo sapiens Desmoglein-2 Proteins 0.000 description 14
- 101150090341 dst1 gene Proteins 0.000 description 14
- 230000006866 deterioration Effects 0.000 description 10
- 101100041125 Arabidopsis thaliana RST1 gene Proteins 0.000 description 9
- 101100443250 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) DIG1 gene Proteins 0.000 description 9
- 238000010586 diagram Methods 0.000 description 7
- 238000000034 method Methods 0.000 description 7
- 230000000694 effects Effects 0.000 description 6
- 101100443251 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) DIG2 gene Proteins 0.000 description 5
- 101100041128 Schizosaccharomyces pombe (strain 972 / ATCC 24843) rst2 gene Proteins 0.000 description 5
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 5
- 239000013078 crystal Substances 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 5
- 101100278585 Dictyostelium discoideum dst4 gene Proteins 0.000 description 4
- 230000008859 change Effects 0.000 description 4
- 239000004973 liquid crystal related substance Substances 0.000 description 4
- 239000004020 conductor Substances 0.000 description 3
- 238000002788 crimping Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000035945 sensitivity Effects 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- 239000011800 void material Substances 0.000 description 3
- 101100332287 Dictyostelium discoideum dst2 gene Proteins 0.000 description 2
- 101100332288 Dictyostelium discoideum dst3 gene Proteins 0.000 description 2
- 101100264226 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) XRN1 gene Proteins 0.000 description 2
- 230000009471 action Effects 0.000 description 2
- 238000006073 displacement reaction Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000010408 film Substances 0.000 description 2
- UPBAOYRENQEPJO-UHFFFAOYSA-N n-[5-[[5-[(3-amino-3-iminopropyl)carbamoyl]-1-methylpyrrol-3-yl]carbamoyl]-1-methylpyrrol-3-yl]-4-formamido-1-methylpyrrole-2-carboxamide Chemical compound CN1C=C(NC=O)C=C1C(=O)NC1=CN(C)C(C(=O)NC2=CN(C)C(C(=O)NCCC(N)=N)=C2)=C1 UPBAOYRENQEPJO-UHFFFAOYSA-N 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 238000002161 passivation Methods 0.000 description 2
- 238000003825 pressing Methods 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 2
- 239000011787 zinc oxide Substances 0.000 description 2
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- 101000885387 Homo sapiens Serine/threonine-protein kinase DCLK2 Proteins 0.000 description 1
- 101000885383 Homo sapiens Serine/threonine-protein kinase DCLK3 Proteins 0.000 description 1
- 102100039775 Serine/threonine-protein kinase DCLK2 Human genes 0.000 description 1
- 102100039774 Serine/threonine-protein kinase DCLK3 Human genes 0.000 description 1
- 208000032364 Undersensing Diseases 0.000 description 1
- 210000001367 artery Anatomy 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000002035 prolonged effect Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 238000012163 sequencing technique Methods 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 210000003462 vein Anatomy 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0412—Digitisers structurally integrated in a display
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0416—Control or interface arrangements specially adapted for digitisers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0416—Control or interface arrangements specially adapted for digitisers
- G06F3/0418—Control or interface arrangements specially adapted for digitisers for error correction or compensation, e.g. based on parallax, calibration or alignment
- G06F3/04184—Synchronisation with the driving of the display or the backlighting unit to avoid interferences generated internally
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/044—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/044—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
- G06F3/0443—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a single layer of sensing electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1255—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/12—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
- G02F2201/121—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/12—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
- G02F2201/123—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0223—Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3666—Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
公开了一种显示装置,包括:显示区域,显示区域包括多条栅极线、多个数据线和多个触摸传感器;栅极驱动电路,栅极驱动电路将显示区域划分为多个水平块,并且在一帧中的每个显示时段以水平块为单位驱动水平块的栅极线;以及触摸驱动电路,触摸驱动电路在一帧中的每个触摸感测时段以水平块为单位通过水平块的触摸传感器感测触摸。栅极驱动电路可以包括多个驱动级组以及多个保持级组,每个驱动级组包括在每个显示时段向相应的水平块中包含的栅极线供应扫描脉冲的多个驱动级,每个保持级组包括向后驱动级组输出进位信号的至少一个保持级,多个保持级组设置在多个驱动级组之间。
Description
相关申请的交叉引用
本申请要求2017年11月22日提交的韩国专利申请No.10-2017-0156487的权益,该申请通过引用并入本文中,如在本文中充分阐述一样。
技术领域
本公开涉及一种包括触摸传感器的显示装置。
背景技术
随着信息导向社会的发展,对显示图像的显示装置的各种各样的要求越来越高,诸如液晶显示(LCD)装置和有机发光显示装置(OLED)的各种类型的显示装置正在被实际使用。在包括显示装置的电子设备中,诸如移动电话、智能手机、智能手表、平板电脑(PC)或手表电话的移动设备以及诸如智能电视(TV)、笔记本电脑或监控器的中型和大型设备提供触摸屏型用户界面,以方便用户输入。正在开发能够进行触摸处理的显示装置以提供更多的各种各样的功能,并且用户的需求正在多样化。
包括触摸屏式用户界面的显示装置通过时分驱动方式驱动,该时分驱动方式时分地(time-divisionally)划分在显示面板上显示图像的显示驱动操作及基于用户触摸感测触摸位置和/或触摸力的触摸驱动操作。
时分驱动型用户界面可分为垂直消隐方式和水平消隐方式,垂直消隐方式在显示时段和触摸感测时段中时分地驱动一帧以在该一帧期间执行一次触摸报告,水平消隐方式在多个显示时段和多个触摸感测时段中多次时分地驱动一帧以在该一帧期间多次执行触摸报告。因此,水平消隐方式的触摸报告速率为120Hz以上,因此,与垂直消隐方式相比,提高了触摸灵敏度。
基于水平消隐方式的显示装置包括栅极驱动电路,该栅极驱动电路包括用于时分驱动的移位寄存器。移位寄存器嵌入(或集成)在显示面板中并且包括用于显示驱动的多个驱动级块和用于触摸驱动的多个保持级块。
驱动级块和保持级块中的每个都配置有包括多个氧化物薄膜晶体管(TFT)的级电路,该氧化物薄膜晶体管的迁移率高于非晶TFT的迁移率,以实现显示装置的窄边框宽度。与非晶TFT相比,氧化物TFT有劣化未恢复的问题。特别地,多个保持级块中的每个的级电路在触摸感测时段期间保持前驱动级块的输出信号,并且由于这个原因,输出TFT的劣化在触摸感测时段期间加速。因此,通过输出TFT输出的进位信号的电压不足,导致进位信号的可靠性降低。
上述用于导出本公开的背景技术由本申请的发明人拥有,或者是在导出本公开的过程中获取的技术信息。上述背景不一定是在本公开的申请之前向公众公开的已知技术。
发明内容
因此,本公开旨在提供一种显示装置,该显示装置基本上消除了由于相关技术的限制和缺点而导致的一个或多个问题。
本公开的一个方面旨在提供一种包括栅极驱动电路的显示装置,该栅极驱动电路最小化在触摸感测时段期间由预充电电压引起的输出薄膜晶体管的劣化。
本公开的附加优点和特征将部分地在下面的描述中阐述并且根据对下文进行考查将部分地对本领域普通技术人员变得显然,或者可以从本公开的实践中学习。本公开的目的和其他优点可以通过在书面描述和权利要求书以及附图中具体指出的结构来实现和获得。
为了实现这些和其他优点并且根据本公开的目的,如本文中具体地呈现和概括地描述,提供了一种显示装置,包括:显示面板,所述显示面板包括显示区域,所述显示区域包括多条栅极线、多条数据线以及多个触摸传感器;栅极驱动电路,所述栅极驱动电路将所述显示区域划分为多个水平块,并且在一帧中的每个显示时段以水平块为单位驱动水平块的栅极线;以及触摸驱动电路,所述触摸驱动电路在所述一帧中的每个触摸感测时段以水平块为单位通过所述水平块的触摸传感器感测触摸。所述栅极驱动电路可以包括多个驱动级组和多个保持级组,每个驱动级组包括在每个显示时段向相应的水平块中包含的栅极线供应扫描脉冲的多个驱动级,每个保持级组包括向后驱动级组输出进位信号的至少一个保持级,所述多个保持级组设置在所述多个驱动级组之间。所述至少一个保持级可以响应于从前驱动级组供应的输出信号将保持电压充入保持电容器中,并且可以基于充入所述保持电容器中的所述保持电压向所述后驱动级组输出所述进位信号。
应当理解,本公开的上述一般描述和以下详细描述都是示例性和说明性的,并且旨在提供对所要求保护的本公开的进一步解释。
附图说明
附图被包含以提供对本公开的进一步理解并且被并入并构成本说明书的一部分,附图示出了本公开的实施例,并且与说明书一起用于解释本公开的原理。在附图中:
图1是用于描述根据本公开的实施例的显示装置的图;
图2是用于描述图1所示的显示区域的图;
图3是示出了图1所示的时分驱动信号的波形图;
图4是用于描述根据本公开的实施例的栅极驱动电路的图;
图5是用于描述根据图4所示的实施例的第一驱动级组的图;
图6是示出了图4所示的多个栅极起始信号和多个栅极移位时钟的波形图;
图7是用于描述根据图4所示的实施例的第一保持级组的图;
图8是用于描述图5所示的第一驱动级的内部配置的图;
图9是用于描述图7所示的第一保持级的内部配置的图;
图10是根据图9所示的实施例的第一保持级的驱动波形图;
图11是用于描述根据本公开的另一实施例的栅极驱动电路的图;
图12是用于描述根据本公开的另一实施例的显示装置的图;
图13是用于描述图12所示的栅极驱动电路的图;并且
图14是示出了根据本公开的实施例的保持级的操作波形的波形图。
具体实施方式
现在将详细参考本公开的示例性实施例,其示例在附图中示出。在可能的情况下,相同的附图标记将在全部附图中使用以指代相同或相似的部分。
通过参考附图描述的以下实施例,将阐明本公开的优点和特征及其实现方法。然而,本公开可以以不同形式体现,并且不应当被解释为限于本文阐述的实施例。相反,提供这些实施例使得本公开将是完全和完整的,并且将向本领域技术人员充分传达本公开的范围。此外,本公开仅由权利要求的范围限定。
用于描述本公开的实施例的附图中公开的形状、尺寸、比率、角度和数量仅仅是示例,因此,本公开不限于图示的细节。相似的附图标记全部指相似的元件。在下面的描述中,当确定相关已知技术的详细描述不必要地模糊本公开的要点时,将省略该详细描述。
在使用本说明书中描述的“包括”、“具有”和“包含”的情况下,可以添加另一部分,除非使用了“仅”。单数形式的术语可包括复数形式,除非提及相反的意思。
在解释一个元件时,尽管没有明确的描述,但该元件被解释为包含误差范围。
在描述位置关系时,例如,当两个部件之间的位置关系被描述为“在……上”、“在……之上”、“在……之下”和“在……旁边”时,可以在两个部件之间设置一个或多个其他部件,除非使用了“仅”或“直接”。
在描述时间关系时,例如,当时间顺序被描述为“在……之后”、“随后”、“接着”和“在……之前”时,可以包括不连续的情况,除非使用了“仅”或“直接”。
可以理解,虽然术语“第一”、“第二”等可以在本文中用于描述各种元件,但这些元件不应受这些术语的限制。这些术语只用于区分一个元件和另一个元件。例如,第一元件可以被称为第二元件,并且类似地,第二元件可以被称为第一元件,而不偏离本公开的范围。
术语“至少一个”应当被理解为包括一个或多个相关的所列出的项的任意或所有组合。例如,“第一项、第二项和第三项中的至少一个”的意思是指从第一项、第二项和第三项中选出的两个或更多个以及第一项、第二项或第三项选出的所有项的组合。
在下文中,将参照附图详细描述根据本公开的显示装置的实施例。在向每个附图的元件添加附图标记时,尽管在其他附图中示出了相同的元件,但是相似的附图标记可以指代相似的元件。在下面的描述中,当相关已知功能或配置的详细描述被确定为不必要地模糊本公开的要点时,将省略该详细描述。
图1是用于描述根据本公开的实施例的显示装置的图。图2是用于描述图1所示的显示区域的图。图3是示出了图1所示的时分驱动信号的波形图。
参照图1至3,根据本公开的实施例的显示装置可以包括显示面板100、显示驱动器和触摸驱动电路600。
显示面板100可以是具有使用电容型的in-cell触摸型结构的液晶显示面板。例如,显示面板100可以具有使用自电容型的in-cell触摸型结构。显示面板100可以在显示模式和触摸感测模式下操作。例如,显示面板100可以在显示模式期间通过使用从背光单元照射的光来显示图像,并且可以在触摸感测模式期间充当用于触摸感测的触摸面板。显示模式可以在一帧中的一组显示时段中的每个中执行,并且触摸感测模式可以在一帧中紧接在多个显示时段之前或之后的一组触摸感测时段中的每个中执行。
根据实施例的显示面板100可以包括设置在基板上的显示区域101和设置在基板的边缘以围绕显示区域101的非显示区域102。
显示区域101可以包括多条数据线DL、多条栅极线GL、多个子像素SP、多个触摸电极TE和多个触摸布线TL。
在显示模式下,多条数据线DL中的每个可以接收数据信号。在显示模式下,多条栅极线GL中的每个可以接收扫描脉冲。多条数据线DL和多条栅极线GL可以设置在基板上以彼此交叉,从而限定多个子像素区域。
多个子像素SP中的每个可以包括连接到栅极线GL和与其相邻的数据线DL的薄膜晶体管(TFT)、连接到TFT的像素电极以及连接到像素电极的存储电容器。
TFT可包括栅极端子、半导体层、第一端子和第二端子。基于电流的方向,TFT的第一端子和第二端子可以各自定义为源极端子或漏极端子。TFT可以具有栅极端子设置在半导体层下的底部栅极结构和/或栅极端子设置在半导体层上的顶部栅极结构。TFT可以被钝化层(或平坦化层)覆盖。
像素电极可以在子像素区域中的钝化层上由透明导电材料形成,并且可以通过设置在钝化层中的通孔连接到TFT的第二端子。
存储电容器可以设置在TFT的第二端子与相应的触摸电极TE之间,或者可以设置在像素电极和触摸电极TE之间。可以用通过TFT供应的数据信号对存储电容器充电,并且当TFT关断时,存储电容器可以通过使用充电电压保持像素电极和触摸电极TE之间产生的电场。
多个触摸电极TE中的每个都可以充当用于感测由触摸对象执行的触摸的触摸传感器,或者可以充当用于与像素电极一起产生电场以驱动液晶的公共电极。也就是说,在触摸感测模式下,多个触摸电极TE中的每个都可以用作触摸传感器,并且在显示模式下,可以用作公共电极。此外,由于多个触摸电极TE中的每个用作驱动液晶的公共电极,所以多个触摸电极TE可以由诸如铟锡氧化物(ITO)的透明导电材料形成。触摸对象可以被定义为用户手指或诸如有源笔的触摸笔。
由于在触摸感测模式下,多个触摸电极TE中的每个被用作自电容式触摸传感器,所以多个触摸电极TE中的每个可以具有大于触摸对象和显示面板100之间的最小接触尺寸的尺寸。因此,多个触摸电极TE中的每个的尺寸可以对应于一个或多个子像素SP的尺寸。
多个触摸布线TL中的每个可以分别连接到多个触摸电极TE中的相应的触摸电极。在显示模式下,多个触摸布线TL中的每个可以将公共电压Vcom传输到相应的触摸电极TE,并且在触摸感测模式下,多个触摸布线TL中的每个可以将触摸驱动脉冲传输到相应的触摸电极TE,并且可以将相应的触摸电极TE的电容变化传输到显示驱动器。
显示区域101可以划分为n(其中n是等于或大于2的自然数)个水平块(例如,第一至第n水平块)HB1至HBn。在显示区域101中,基于时分驱动,可以以水平块为单位显示图像或者执行触摸感测。根据实施例的n个水平块HB1至HBn中的每个可以包括i(其中i是等于或大于2的自然数)个栅极线GL(或水平线),并且i个栅极线GL可以与一个触摸电极TE重叠。例如,第一水平块HB1可以包括第一至第i栅极线,并且第二水平块HB2可以包括第i+1至第2i栅极线。
显示驱动部可以时分地驱动显示面板100的显示区域101的n个水平块HB1至HBn,并且可以包括数据驱动电路200和栅极驱动电路300以在时分驱动信号TDS的每个第一时段DP以水平块为单位驱动子像素SP。
在触摸感测模式下,数据驱动电路200可以基于数据控制信号DCS将像素数据R/G/B转换为模拟的数据信号,并且可以向多条数据线DL供应模拟数据信号。
根据实施例的数据驱动电路200可以在时分驱动信号TDS的每个第一时段DP通过多条数据线DL向相应的水平块的子像素SP供应数据信号。
根据另一实施例,数据驱动电路200可以在时分驱动信号TDS的每个第一时段DP通过多条数据线DL向相应的水平块的子像素SP供应数据信号,并且可以在时分驱动信号TDS的每个第二时段TP向多条数据线DL中的每个供应无数据负载信号。这里,在触摸感测模式下,无数据负载信号可以具有与供应到触摸电极TE的触摸驱动脉冲的相位相同的相位,因此,可以减小由触摸电极TE和数据线DL之间的寄生电容引起的触摸电极TE的负载,从而提高触摸灵敏度。
在形成设置在子像素SP中的TFT的过程中,栅极驱动电路300可以嵌入(或集成)在显示面板100的一个非显示区域中,并且可以以一对一的关系连接到多条栅极线GL。栅极驱动电路300可以基于栅极控制信号GCS产生扫描脉冲并且可以以预定顺序向相应的栅极线GL供应扫描脉冲。供应到每个栅极线GL的扫描脉冲可以与供应到相应的数据线的数据信号同步。
根据实施例的栅极驱动电路300可以在时分驱动信号TDS的每个第一时段DP以水平块为单位向包含在水平块组中的i个栅极线依次供应扫描脉冲。
根据另一实施例,栅极驱动电路300可以在时分驱动信号TDS的每个第一时段DP以水平块为单位向包含在水平块组中的i个栅极线依次供应扫描脉冲,并且可以在触摸感测模式下(例如,在时分驱动信号TDS的每个第二时段TP)向多条栅极线GL中的每个供应无栅极负载信号。这里,在触摸感测模式下,无栅极负载信号可以具有与供应到触摸电极TE的触摸驱动脉冲的相位相同的相位,因此,可以减小由触摸电极TE和栅极线GL之间的寄生电容引起的触摸电极TE的负载,从而提高触摸灵敏度。
根据本公开的显示驱动部还可以包括时序控制电路400和电力产生电路500。
时序控制电路400可以接收从主机控制器(或主机系统)供应的时序同步信号TSS和输入数据Idata,并且可以基于时序同步信号TSS匹配(align)输入数据Idata以产生适合于显示面板100的时分驱动的像素数据R/G/B,并且可以向数据驱动电路200供应像素数据R/G/B。
时序控制电路400可以基于时序同步信号TSS产生时分驱动信号TDS,用于以水平块为单位对显示面板100进行时分驱动。基于时序同步信号TSS的垂直同步信号,根据实施例的时分驱动信号TDS可以包括在一帧期间各自执行两次以上的第一时段DP和第二时段TP。可以产生时分驱动信号TDS,使得第二时段TP在第一时段DP之前开始。这里,时分驱动信号TDS的第一时段DP可以被定义为显示时段,时分驱动信号TDS的第二时段TP可以被定义为触摸感测时段。
此外,时序控制电路400可以基于时序同步信号TSS和时分驱动信号TDS产生和输出数据控制信号DCS和栅极控制信号GCS。这里,数据控制信号DCS可以包括源极起始信号、源极移位信号、源极使能信号和极性控制信号。此外,栅极控制信号GCS可以包括第一至第四栅极起始信号、第一至第八栅极移位时钟、第一至第四进位时钟、第一至第四虚设时钟以及第一至第四级复位时钟。
可选地,时分驱动信号TDS可以由主机控制器(或主机系统)产生,并且可以被提供到时序控制电路400。
电力产生电路500可以基于输入电压Vin来产生和输出驱动显示装置所需的诸如电路驱动电压、像素驱动电压、第一驱动电压Vdd、第二驱动电压Vss的各种电压。这里,根据实施例的第一驱动电压(或第一级驱动电压)Vdd可以设置为20V的恒定电压电平,但是不限于此。根据实施例的第二驱动电压(或第二级驱动电压)Vss可以设置为-10V的恒定电压电平,但是不限于此。第二驱动电压Vss可以用作关断设置在每个像素中的TFT的栅极关断电压。
根据本公开的电力产生电路500可以用电力管理集成电路(IC)实现。
此外,根据本公开的电力产生电路500还可以包括产生公共电压Vcom的公共电压产生电路、产生触摸驱动脉冲的触摸驱动脉冲产生电路、产生无数据负载信号的第一无负载信号产生电路和产生无栅极负载信号的第二无负载信号产生电路。这里,公共电压产生电路和触摸驱动脉冲产生电路可以嵌入在触摸驱动电路600中。公共电压产生电路、触摸驱动脉冲产生电路、第一无负载信号产生电路和第二无负载信号产生电路可以实现为触摸电力IC。
触摸驱动电路600可以通过设置在显示面板100中的多个触摸布线TL连接到多个触摸电极TE。在基于从时序控制电路400供应的时分驱动信号TDS的第一时段DP的显示模式下,触摸驱动电路600可以通过多个触摸布线TL向多个触摸电极TE供应公共电压Vcom。此外,触摸驱动电路600可以根据时分驱动信号TDS的第二时段TP以水平块为单位通过水平块的触摸电极TE来感测由触摸对象执行的触摸。
在基于时分驱动信号TDS的第二时段TP的触摸感测模式下,根据实施例的触摸驱动电路600可以通过多个触摸布线TL向多个触摸电极TE供应触摸驱动脉冲,然后,可以通过多个触摸布线TL中的每个来感测相应的触摸电极TE的电容变化以产生触摸原始数据,并且可以向主机控制器(或主机系统)提供所产生的触摸原始数据。
根据另一实施例,在基于时分驱动信号TDS的第二时段TP的触摸感测模式下,触摸驱动电路600可以在笔感测时段中感测笔触摸,并且可以在手指触摸时段中感测手指触摸。例如,触摸驱动电路600可以在设置在一帧中的一组第二时段TP中的一些时段中的每个笔感测时段向相应的水平块的触摸电极TE供应包括触摸笔同步信号的上行链路信号,并且可以通过相应的触摸电极TE感测从触摸笔传输的信号以产生与笔触摸位置相对应的触摸原始数据。此时,触摸笔可以通过导电尖端接收触摸笔同步信号,并且可以基于接收的触摸笔同步信号将包括笔位置数据的下行链路信号发送到显示面板100。此外,触摸驱动电路600可以在设置在一帧中的一组第二时段TP中的其它时段中的每个手指感测时段向相应的水平块的触摸电极TE供应触摸驱动脉冲,并且可以感测相应的触摸电极TE的电容变化以产生与手指触摸位置相对应的触摸原始数据。
主机控制器可以接收从触摸驱动电路600供应的触摸原始数据,通过执行预定算法从触摸原始数据产生二维(2D)或三维(3D)触摸坐标信息,并执行与触摸坐标信息相对应的应用。这里,主机控制器可以是微控制器单元(MCU)或应用处理器。
此外,根据本公开的实施例的显示装置还可以包括转换栅极控制信号GCS电平的电平转换器。
基于第一驱动电压Vdd和第二驱动电压Vss,电平转换器可以将栅极控制信号GCS的高电压电平改变为第一驱动电压Vdd,将栅极控制信号GCS的低电压电平改变为第二驱动电压Vss,并且将第一驱动电压Vdd或第二驱动电压Vss供应到栅极驱动电路300。电平转换器可以嵌入在时序控制电路400中。
图4是用于描述根据本公开的实施例的栅极驱动电路300的图。图5是用于描述根据图4所示的实施例的第一驱动级组的图。图6是示出了图4所示的多个栅极起始信号和多个栅极移位时钟的波形图。图7是用于描述根据图4所示的实施例的第一保持级组的图。
参照图4至7,根据本公开的实施例的栅极驱动电路300可以包括n个驱动级组DSG1至DSGn、k(其中k是等于“n-1”的自然数)个保持级组HSG1至HSGk、移位时钟线部301、进位时钟线部302、虚设时钟线部303、复位时钟线部304和电力线部305。
n个驱动级组DSG1至DSGn中的每个可以在时分驱动信号的第一时段期间向水平块HB1至HBn中的相应的水平块中包含的i个栅极线GL依次供应扫描脉冲。根据实施例的n个驱动级组DSG1至DSGn中的每个可以包括i个驱动级DST1至DSTi。在这种情况下,栅极驱动电路300可以包括与栅极线的总数相对应的多个驱动级。
i个驱动级DST1至DSTi中的每个可包括连接到i个栅极线GL中的一个的输出节点。例如,第一驱动级组DSG1的第一至第i驱动级DST1至DSTi可以分别连接到第一至第i栅极线GL1至GLi。
第一至第四驱动级DST1至DST4中的每个可以由第一至第四栅极起始信号Vst1至Vst4中的相应的栅极起始信号使能,并且可以向第一至第四栅极线GL1至GL4中的每个供应第一至第四栅极移位时钟GCLK1至GCLK4中的相应的栅极移位时钟作为扫描脉冲。此外,第一至第四驱动级DST1至DST4中的每个都可以通过第五至第八驱动级DST5至DST8中的相应的驱动级的输出信号复位。
第五至第i-4驱动级DST5至DSTi-4中的每个可以由相应的前第四(previousfourth)驱动级(DSTj-4)的输出信号(GLj-4)使能,并且可以向第五至第i-4栅极线GL5至GLi-4中的每个供应相应的栅极移位时钟GCLK作为扫描脉冲。此外,第五至第i-4驱动级DST5至DSTi-4中的每个可以通过相应的后第四(next fourth)驱动级的输出信号复位。
第i-3至第i驱动级DSTi-3至DSTi中的每个可以由相应的前第四驱动级的输出信号使能,并且可以向第i-3至第i栅极线GLi-3至GLi中的每个供应相应的栅极移位时钟GCLK作为扫描脉冲。此外,第i-3至第i驱动级DSTi-3至DSTi可以通过相应的第一至第四级复位时钟RST1至RST4分别复位。例如,第i-3和第i-2驱动级DSTi-3和DSTi-2可以通过第一级复位时钟RST1和第二级复位时钟RST2分别复位,并且第i-1和第i驱动级DSTi-1和DSTi可以通过第三级复位时钟RST3和第四级复位时钟RST4分别复位。可选地,第i-3和第i-2驱动级DSTi-3和DSTi-2通过第二级复位时钟RST2同时复位,并且第i-1和第i驱动级DSTi-1和DSTi可以通过第四级复位时钟RST4同时复位。另外,第i-3和第i-1驱动级DSTi-3和DSTi-1可以通过第二级复位时钟RST2同时复位,并且第i-2和第i驱动级DSTi-2和DSTi可以通过第四级复位时钟RST4同时复位。
第一至第i驱动级DST1至DSTi中的每个的输出信号可以被供应作为后第四驱动级的栅极起始信号。第五至第i驱动级DST5至DSTi中的每个的输出信号可以被供应作为前第四驱动级的级复位信号。
k个保持级组HSG1至HSGk中的每个可以设置在n个驱动级组DSG1至DSGn之间,并且在时分驱动信号的第二时段期间,k个保持级组HSG1至HSGk中的第h保持级组HSGh(h介于1和k之间)可以基于包括第一至第四进位时钟CCLK1至CCLK4、第一驱动电压Vdd、第二驱动电压Vss、从第h保持级组之前的第h驱动级组DSGh供应的四个输出信号Vpre1至Vpre4以及第一至第四虚设时钟DCLK1至DCLK4的输入电压,根据保持节点的电压、第一控制节点的电压和第二控制节点的电压向第h保持级组之后的第h+1驱动级组DSGh+1依次供应四个进位信号CS1至CS4。四个进位信号CS1至CS4可分别施加到后驱动级组的第一至第四驱动级作为栅极起始信号Vst1至Vst4。例如,从第一保持级组HSG1依次输出的四个进位信号CS1至CS4可分别施加到第二驱动级组DSG2的第一至第四驱动级作为第一至第四栅极起始信号Vst1至Vst4。此外,从第k保持级组HSGk依次输出的四个进位信号CS1至CS4可以分别施加到第n驱动级组DSGn的第一至第四驱动级作为第一至第四栅极起始信号Vst1至Vst4。
k个保持级组HSG1至HSGK中的每个可包括第一至第四保持级HS1至HS4。
第一至第四保持级HS1至HS4中的每个可以响应于从保持级组之前的驱动级组供应的四个输出信号Vpre1至Vpre4的相应的输出信号向保持电容器充入电压,并且可以基于充入保持电容器中的电压向保持级组之后的每个驱动级组的第一至第四驱动级中的相应的驱动级供应第一至第四进位时钟CCLK1至CCLK4中的相应的进位时钟作为进位信号CS1toCS4。此外,第一至第四保持级HS1至HS4中的每个可以通过保持级组之后的驱动级组的第一至第四驱动级的输出信号的相应的输出信号复位。
根据实施例的第一至第四保持级HS1至HS4中的每个可以包括依次连接到后驱动级组DSG2至DSGn中的每个的第一至第四驱动级的输出节点。例如,k个保持级组HSG1至HSGk中的每个的第一保持级HS1可以连接到在保持级组HSG1至HSGk中的每个之后的驱动级组DSG2至DSGn中的各个的第一驱动级,并且k个保持级组HSG1至HSGk中的每个的第四保持级HS4可以连接到在保持级组HSG1至HSGk中的每个之后的驱动级组DSG2至DSGn中的各个的第四驱动级。
移位时钟线部301可以包括第一至第八移位时钟线,第一至第八移位时钟线被供应来自时序控制电路且具有依次移位的相位的第一至第八栅极移位时钟GCLK1至GCLK8。在这种情况下,第j(其中j是从1到8的自然数)移位时钟线可以连接到第8a-b(其中a是自然数,b是等于“8-j”的自然数)驱动级DST8a-b。因此,第j栅极移位时钟可以通过第j移位时钟线供应到第8a-b驱动级DST8a-b。
第一至第八栅极移位时钟GCLK1至GCLK8中的每个可以包括以预定间隔重复的第一电压时段和第二电压时段。这里,第一电压时段可以具有用于导通晶体管的高电压电平VH,第二电压时段可以具有用于关断晶体管的低电压电平VL。第一至第八栅极移位时钟GCLK1至GCLK8中的每个的第一电压时段和第二电压时段可以各自具有三个水平时段3H。第一至第八栅极移位时钟GCLK1至GCLK8中的每个的第一电压时段可以移位一个水平时段,并且因此,可以在两个水平时段2H期间重叠相邻栅极移位时钟的第一电压时段。可选地,第一电压时段和第二电压时段可以各自具有四个水平时段4H,并且可以在三个水平时段3H期间重叠与相邻栅极移位时钟的第一电压时段。
进位时钟线部302可以包括第一至第四进位时钟线,第一至第四进位时钟线被供应来自时序控制电路且具有依次移位的相位的第一至第四进位时钟CCLK1至CCLK4。在这种情况下,第一至第四进位时钟线中的每个可以连接到k个保持级组HSG1至HSGk中的每个的第一至第四保持级HS1至HS4中的相应的保持级。因此,第一至第四进位时钟CCLK1至CCLK4中的每个可被供应到k个保持级组HSG1至HSGk中的每个的第一至第四保持级HS1至HS4中的相应的保持级。
第一至第四进位时钟CCLK1至CCLK4中的每个可以在时分驱动信号的第二时段结束之后或者在时分驱动信号的第一时段的起始时间立即从低压电平VL上升到高压电平VH,并且在预定时段之后,可以从高电压电平VH下降到低电压电平VL。在这种情况下,第一至第四进位时钟CCLK1至CCLK4中的每个可以在一帧期间在包括在时分驱动信号中的多个第二时段中的每个第二时段结束之后或在包括在时分驱动信号中的多个第一时段中的每个第一时段的起始时间立即产生一次。例如,第一至第四进位时钟CCLK1至CCLK4中的每个可以在多个触摸感测时段中的每个结束之后或者在多个显示时段中的每个的起始时间立即产生,并且可以移位一个水平时段。例如,第一至第四进位时钟CCLK1至CCLK4中的每个可以具有对应于三个水平时段的高压时段。
虚设时钟线部303可以包括第一至第四虚设时钟线,第一至第四虚设时钟线被供应来自时序控制电路且具有依次移位的相位的第一至第四虚设时钟DCLK1至DCLK4。在这种情况下,第一至第四虚时钟线中的每个可以连接到k个保持级组HSG1至HSGk中的每个的第一至第四保持级HS1至HS4中的相应的保持级。因此,第一至第四虚设时钟DCLK1至DCLK4中的每个可以被供应到k个保持级组HSG1至HSGk中的每个的第一至第四保持级HS1至HS4中的相应的保持级。
第一至第四虚设时钟DCLK1至DCLK4中的每个可以包括用于对保持节点充电的高压时段和用于对第一控制节点充电的第二高压时段。例如,第一至第四虚设时钟DCLK1至DCLK4中的每个可以具有对应于六个水平时段的高压时段,并且第一高压时段和第二高压时段中的每个可以具有三个水平时段。
第一至第四虚设时钟DCLK1至DCLK4中的每个的第二高压时段可以与第一至第四进位时钟CCLK1至CCLK4中的每个重叠。例如,第一进位时钟CCLK1的高压时段可以与第一虚设时钟DCLK1的第二高压时段重叠。
复位时钟线部304可以包括第一至第四复位时钟线,第一至第四复位时钟线被供应来自时序控制电路且具有依次移位的相位的第一至第四级复位时钟RST1至RST4。在这种情况下,第一至第四复位时钟线中的每个可以连接到n个驱动级组DSG1至DSGn中的每个的第i-3至第i驱动级DSTi-3至DSTi中的相应的驱动级,并且可以连接到k个保持级组HSG1至HSGK中的每个的第一至第四保持级HS1至HS4中的相应的保持级。因此,第一至第四级复位时钟RST1至RST4中的每个可以被供应到n个驱动级组DSG1至DSGn中的每个的第i-3至第i驱动级DSTi-3至DSTi中的相应的驱动级,并且可以被供应到k个保持级组HSG1至HSGK中的每个的第一至第四保持级HS1至HS4中的相应的保持级。例如,第一至第四级复位时钟RST1至RST4中的每个可以具有对应于三个水平时段的高压时段。
电力线部305可以包括分别被供应来自电力产生电路的第一驱动电压Vdd和第二驱动电压Vss的第一和第二驱动电压线。
第一驱动电压Vdd可以通过第一驱动电压线供应到n个驱动级组DSG1至DSGn中的每个所包括的驱动级和k个保持级组HSG1至HSGk中的每个所包括的保持级。
第二驱动电压Vss可以通过第二驱动电压线供应到n个驱动级组DSG1至DSGn中的每个所包括的驱动级和k个保持级组HSG1至HSGk中的每个所包括的保持级。此外,第二驱动电压Vss可以在触摸感测时段期间被改变为无栅负载信号,并且此时,无栅极负载信号可以具有低于第二驱动电压Vss的电压电平,并且可以具有与触摸驱动脉冲相同的相位。
图8是用于描述图5所示的第一驱动级DST1的内部配置的图。
参照图5和8,根据本实施例的第一驱动级DST1可以包括扫描输出部310和扫描节点控制器330。
扫描输出部310可以基于第一节点Q和第二节点QB中的每个的电压输出第一扫描脉冲Vout1。根据实施例的扫描输出部310可以包括上拉TFT Tu和下拉TFT Td。
上拉TFT Tu可以包括连接到第一节点Q的栅极端子、接收第一栅极移位时钟GCLK1的第一端子和连接到输出节点No的第二端子。上拉TFT Tu可以基于第一节点Q的电压导通,并且可以输出第一栅极移位时钟GCLK1的高电压电平VH作为第一扫描脉冲Vout1。第一扫描脉冲Vout1可以被供应到第一栅极线,并且同时,可以被供应作为第五驱动级的栅极起始信号。
下拉TFT Td可以包括连接到第二节点QB的栅极端子、接收第二驱动电压Vss的第一端子和连接到输出节点No的第二端子。下拉TFT Td可以基于第二节点QB的电压导通,并且可以通过输出节点No向第一栅极线供应通过第二驱动电压线PL2供应的第二驱动电压Vss作为栅极关断电压。也就是说,下拉TFT Td可基于第二节点QB的电压导通,并且可以将第一栅极线的电压放电到第二驱动电压线PL2。
扫描节点控制器330可以基于第一栅极起始脉冲Vst1、第五驱动级的输出信号Vout5、第一驱动电压Vdd和第二驱动电压Vss来控制第一节点Q和第二节点QB中的每个的电压。根据实施例的扫描节点控制器330可以包括节点设置电路331、第一复位电路333、噪声去除电路335、第二复位电路337和逆变电路338。
节点设置电路331可响应于第一栅极起始脉冲Vst1控制第一节点Q的电压。根据实施例的节点设置电路331可以包括第一TFT T1。第一TFT T1可以包括接收第一栅极起始脉冲Vst1的栅极端子、连接到第一驱动电压线PL1的第一端子和连接到第一节点Q的第二端子。第一TFT T1可以由第一栅极起始脉冲Vst1导通,并且可以将通过第一驱动电压线PL1供应的第一驱动电压Vdd充电到第一节点Q。
第一复位电路333可以响应于第五驱动级的输出信号Vout5来控制第一节点Q的电压。根据实施例的第一复位电路333可以包括第二TFT T2。第二TFT T2可以包括接收第五驱动级的输出信号Vout5的栅极端子、连接到第二驱动电压线PL2的第一端子和连接到第二节点QB的第二端子。第二TFT T2可以由第五驱动级的输出信号Vout5导通,并且可以将第一节点Q的电压放电到第二驱动电压线PL2。
噪声去除电路335可以响应于第二节点QB的电压来控制第一节点Q的电压。根据实施例的噪声去除电路335可以包括第三TFT T3。第三TFT T3可以包括连接到第二节点QB的栅极端子、连接到第二驱动电压线PL2的第一端子和连接到第一节点Q的第二端子。第三TFTT3可以由第二节点QB的电压导通,并且可以将第一节点Q的电压放电到第二驱动电压线PL2。第三TFT T3可以在扫描输出部310的上拉TFT Tu保持关断状态的同时将第一节点Q的电压放电到第二驱动电压线PL2,因此,可以在供应到上拉TFT Tu的第一栅极移位时钟GCLK1的每个上升时段消除由于上拉TFT Tu的栅极和源极之间的耦合而在第一节点Q中出现的噪声。
第二复位电路337可以响应于第一栅极起始脉冲Vst1来控制第二节点QB的电压。根据实施例的第二复位电路337可以包括第四TFT T4。第四TFT T4可以包括接收第一栅极起始脉冲Vst1的栅极端子、连接到第二驱动电压线PL2的第一端子和连接到第二节点QB的第二端子。第四TFT T4可以由第一栅极起始脉冲Vst1导通,并且可以将第二节点QB的电压放电到第二驱动电压线PL2。
逆变电路338可以响应于第一节点Q的电压来控制第二节点QB的电压。也就是说,逆变电路338可以响应于第一节点Q的电压将通过第一驱动电压线PL1供应的第一驱动电压Vdd充电到第二节点QB,或者可以将第二节点QB的电压放电到第二驱动电压线PL2。根据实施例的逆变电路338可以包括第5-1至第5-4TFT T51至T54。逆变电路338可以将第二节点QB的电压控制为与第一节点Q的电压相反的电压。
第5-1TFT T51可以包括栅极端子、连接到第一驱动电压线PL1的第一端子和连接到内部节点Ni的第二端子。第5-1TFT T51可以由通过第一驱动电压线PL1供应的第一驱动电压Vdd导通,并且可以将第一驱动电压Vdd供应到内部节点Ni。
第5-2TFT T52可以包括连接到内部节点Ni的栅极端子、连接到第一驱动电压线PL1的第一端子和连接到第二节点QB的第二端子。第5-2TFT T52可以基于内部节点Ni的电压来导通/关断,并且当第5-2TFT T52导通时,第5-2TFT T52可以将通过第一驱动电压线PL1供应的第一驱动电压Vdd供应到第二节点QB。
第5-3TFT T53可以包括连接到第一节点Q的栅极端子、连接到第二驱动电压线PL2的第一端子和连接到内部节点Ni的第二端子。第5-3TFT T53可以基于第一节点Q的电压来导通/关断,并且当第5-3TFT T53导通时,第5-3TFT T53可以将内部节点Ni的电压放电到第二驱动电压线PL2。
第5-4TFT T54可以包括连接到第一节点Q的栅极端子、连接到第二驱动电压线PL2的第一端子和连接到第二节点QB的第二端子。第5-4TFT T54可以基于第一节点Q的电压来导通/关断,并且当第5-4TFT T54导通时,第5-4TFT T54可以将第二节点QB的电压放电到第二驱动电压线PL2。
当基于第一节点Q的电压关断第5-3TFT T53和第5-4TFT T54中的每个时,逆变电路338可以通过由第一驱动电压Vdd导通的第5-1TFT T51将第一驱动电压Vdd充电到内部节点Ni,并且可以通过由内部节点Ni的电压导通的第5-2TFT T52将第一驱动电压Vdd充电到第二节点QB。另一方面,当基于第一节点Q的电压导通第5-3TFT T53和第5-4TFT T54中的每个时,逆变电路338可以通过导通的第5-3TFT T53将内部节点Ni的电压放电到第二驱动电压线PL2以关断第5-2TFT T52,同时,可以通过导通的第5-4TFT T54将第二节点QB的电压放电到第二驱动电压线PL2。此时,即使在第一驱动电压Vdd通过由第一驱动电压Vdd导通的第5-1TFT T51供应到内部节点Ni时,内部节点Ni的电压也可以通过导通的第5-3TFT T53放电到第二驱动电压线PL2,因此,连接到内部节点Ni的第5-2TFT T52可以被关断。为此,第5-3TFT T53可以具有比第5-1TFT T51相对更大的沟道尺寸。
根据本实施例的构成第一驱动级DST1的每个TFT可以包括氧化物半导体层,例如,锌氧化物(ZnO)、铟锌氧化物(InZnO)或铟镓锌氧化物(InGaZnO)。
在下文中,将参照图6和8描述根据本实施例的第一驱动级DST1的操作。
首先,当供应第一栅极起始脉冲Vst1时,节点设置电路331的第一TFT T1可以由第一栅极起始脉冲Vst1导通,并且第二复位电路337的第四TFT T4可以导通。因此,可以用通过第一TFT T1(第一TFT T1由第一栅极起始脉冲Vst1导通)供应的第一驱动电压Vdd对第一节点Q预充电,并且第二节点QB的电压可以通过由第一栅极起始脉冲Vst1导通的第四TFTT4放电到第二驱动电压线PL2。因此,扫描输出部310的上拉TFT Tu可以由充入第一节点Q中的第一驱动电压导通,并且可以通过输出节点No将供应到第一移位时钟线的第一栅极移位时钟GCLK1的低电压电平VL供应到第一栅极线。此时,扫描输出部310的下拉TFT Td可以由通过第四TFT T4放电到第二驱动电压线PL2的第二节点QB的电压关断。
随后,当具有高电压电平VH的第一栅极移位时钟GCLK1被供应到第一移位时钟线时,具有高电压电平VH的第一栅极移位时钟GCLK1可以被供应到扫描输出部310的上拉TFTTu,因此,用第一驱动电压Vdd预充电的第一节点Q可以自举以增加到更高的电压,从而扫描输出部310的上拉TFT Tu可以被完全导通。因此,具有高电压电平VH的第一栅极移位时钟GCLK1可以通过扫描输出部310的完全导通的上拉TFT Tu被供应到第一栅极线作为第一扫描脉冲Vout1,而不会损失电压。此时,第二节点QB的电压可以通过由第一节点Q的电压导通的逆变电路338的第5-3TFT T53和第5-4TFT T54中的每个放电到第二驱动电压线PL2,因此,扫描输出部310的下拉TFT Td可以保持关断状态。
随后,从第五驱动级供应具有高电压电平VH的输出信号Vout5,第一复位电路333的第二TFT T2可以由第五驱动级的输出信号Vout5导通,因此,第一节点Q的电压可以通过第二TFT T2放电到第二驱动电压Vss,从而可以关断上拉TFT TU。同时,在逆变电路338中,第5-3TFT T53和第5-4TFT T54中的每个可以由第一节点Q的电压关断,因此,可以通过第5-1TFT T51将第一驱动电压Vdd供应到内部节点Ni,第5-2TFT T52可以由供应到内部节点Ni的第一驱动电压Vdd导通,并且第一驱动电压Vdd可以通过第5-2TFT T52被供应到第二节点QB以导通下拉TFT Td。因此,可以通过导通的下拉TFT Td将输出节点No的电压放电到第二驱动电压线PL2,因此,可以将栅极关断电压供应到第一栅极线。
构成n个驱动级组DSG1至DSGn中的每个的驱动级中的除第一驱动级之外的每个驱动级的配置和操作与上述第一驱动级DST1相同,因此,省略了对它们的描述。
图9是用于描述图7所示的第一保持级HS1的内部配置的图,图10是根据图9所示的实施例的第一保持级HS1的驱动波形图。
参照图7、9和10,响应于从前驱动级组供应的第一输出信号Vpre1,根据本实施例的第一保持级HS1可以将保持电压充入保持电容器Ch中,并且可以基于充入保持电容器Ch中的保持电压将第一进位信号CS1输出到后驱动级组。也就是说,第一保持级HS1可以响应于从前驱动级组供应的第一输出信号Vpre1通过保持节点Nh将第一驱动电压Vdd充入保持电容器Ch中,响应于第一虚设时钟DCLK1用存储在保持电容器Ch中的电压对第一控制节点N1充电,并且响应于第一控制节点N1的充电电压通过输出节点Nout输出第一进位时钟CCLK1作为第一进位信号CS1。此外,第一保持级HS1可以用从后驱动级组供应的第一输出信号Vnext1对第二控制节点N2充电,并且可以基于第二控制节点N2的电压将第二驱动电压Vss供应到保持节点Nh、第一控制节点N1、保持电容器Ch和输出节点Nout。这里,第一保持级HS1可以响应于从前驱动级组供应的第一输出信号Vpre1将第一输出信号Vpre1充入保持电容器Ch中,并且在这种情况下,可以不连接到第一驱动电压线PL1。因此,由于第一驱动电压线PL1占用的面积减小,电路尺寸也减小。
根据实施例的第一保持级HS1可以包括进位输出部350和进位节点控制器370。
进位输出部350可以基于第一控制节点N1和第二控制节点N2中的每个的电压输出第一进位脉冲CS1或者可以将输出节点Nout的电压放电到第二驱动电压线PL2。根据实施例的进位输出部350可以包括第一输出晶体管cTu和第二输出晶体管cTd。
第一输出晶体管cTu可以包括连接到第一控制节点N1的栅极端子、接收第一进位时钟CCLK1的第一端子和连接到输出节点Nout的第二端子。第一输出晶体管cTu可以基于第一控制节点N1的电压导通,并且可以输出第一进位时钟CCLK1的高电压电平VH作为第一进位信号CS1。第一进位信号CS1可以供应到第二驱动级组DSG2的第一驱动级作为栅极起始信号。
第二输出晶体管cTd可以包括连接到第二控制节点N2的栅极端子、从第二驱动电压线PL2接收第二驱动电压Vss的第一端子和连接到输出节点Nout的第二端子。第二输出晶体管cTd可以基于第二控制节点N2的电压导通,并且可以通过输出节点Nout将第二驱动电压Vss供应到第二驱动级组DSG2的第一驱动级作为栅极关断电压。也就是说,第二输出晶体管cTd可以基于第二控制节点N2的电压导通,并且可以将输出节点Nout的电压放电到第二驱动电压线PL2。
进位节点控制器370可以基于从前第四驱动级供应的输出信号(以下称为第一保持起始信号)Vpre1、从后驱动级组供应的输出信号(以下称为第一保持复位信号)Vnext1和第一虚设时钟DCLK1控制第一控制节点N1和第二控制节点N2中的每个的电压。这里,第一保持复位信号Vnext1可以直接供应到第二控制节点N2。
根据实施例的进位节点控制器370可以包括第一至第四驱动器371、373、375和377以及保持电容器Ch。这里,第一驱动器371可以被称为保持节点设置电路,第二驱动器373可以被称为第一节点设置电路,第三驱动器375可以被称为保持节点复位电路,第四驱动器375可以被称为第一节点复位电路。
第一驱动器371可响应于第一保持起始信号Vpre1向保持节点Nh供应通过第一驱动电压线PL供应的第一驱动电压Vdd。根据实施例的第一驱动器371可以包括第一晶体管cT1。第一晶体管cT1可以包括接收第一保持起始信号Vpre1的栅极端子、连接到第一驱动电压线PL的第一端子和连接到保持节点Nh的第二端子。第一晶体管cT1可以由第一保持起始信号Vpre1导通,并且可以将第一驱动电压Vdd充入保持节点Nh。这里,第一晶体管cT1的第二端子可以在不通过第一驱动电压线PL接收第一驱动电压Vdd的情况下接收第一保持起始信号Vpre1。
保持电容器Ch可连接在保持节点Nh和第二驱动电压线PL2之间。也就是说,保持电容器Ch可以包括第一电容电极和第二电容电极,第一电容电极和第二电容电极彼此面对,第一电容电极和第二电容电极之间具有电介质。第一电容电极可以连接到保持节点Nh,第二电容电极可以连接到第二驱动电压线PL2。保持电容器Ch可以存储保持节点Nh的电压与第二驱动电压线PL2的电压Vss之间的差电压。可基于从前驱动级组供应的输出信号Vpre1用第一保持级HS1的预充电电压对保持电容器Ch充电,并且可将充电电压保持一定时间以缩短向第一控制节点N1供应预充电电压的时间,从而减少连接到第一控制节点N1的第一输出晶体管cTu的劣化。例如,当保持电容器Ch没有设置在第一保持级HS1中时,可以根据基于第一保持起始信号Vpre1的第一驱动器371的操作将第一驱动电压Vdd预充电到第一控制节点N1而不是保持节点Nh,并且第一控制节点N1的预充电电压可以保持很长时间,直到第一进位时钟CCLK1被供应到第一控制节点N1,从而导致连接到第一控制节点N1的第一输出晶体管cTu的劣化。在本公开的实施例中,为了减少由长时间保持的第一控制节点N1的预充电电压引起的第一输出晶体管cTu的劣化,将预充电到第一控制节点N1中的电压可以基于第一保持起始信号Vpre1被充入保持电容器Ch中并由保持电容器Ch保持。
第二驱动器373可响应于第一虚设时钟DCLK1将充入保持电容器Ch中的电压供应到第一控制节点N1,以用充入保持电容器Ch中的电压对第一控制节点N1预充电。根据实施例的第二驱动器373可以包括第二晶体管cT2。第二晶体管cT2可以包括接收第一虚设时钟DCLK1的栅极端子、连接到保持节点Nh的第一端子和连接到第一控制节点N1的第二端子。第二晶体管cT2可以由第一虚设时钟DCLK1导通,并且可以将充入保持电容器Ch中的电压供应到第一控制节点N1。因此,可以用充入保持电容器Ch中的第一驱动电压Vdd对第一控制节点N1预充电。
第三驱动器375可以响应于第二控制节点N2的电压将保持节点Nh的电压和保持电容器Ch的电压初始化为供应到第二驱动电压线PL2的第二驱动电压Vss。根据实施例的第三驱动器375可以包括第三晶体管cT3。第三晶体管cT3可以包括连接到第二控制节点N2的栅极端子、连接到保持节点Nh的第一端子和连接到第二驱动电压线PL2的第二端子。第三晶体管cT3可以由第二控制节点N2的电压导通,并且可以将保持节点Nh连接到第二驱动电压线PL2以将保持节点Nh的电压和保持电容器Ch的电压放电到第二驱动电压线PL2,从而将保持节点Nh的电压和保持电容器Ch的电压初始化为第二驱动电压Vss。
第四驱动器377可以响应于第二控制节点N2的电压将第一控制节点N1的电压初始化为供应到第二驱动电压线PL2的第二驱动电压Vss。根据实施例的第四驱动器377可以包括第四晶体管cT4。第四晶体管cT4可以包括连接到第二控制节点N2的栅极端子、连接到第一控制节点N1的第一端子和连接到第二驱动电压线PL2的第二端子。第四晶体管cT4可以由第二控制节点N2的电压导通,并且可以将第一控制节点N1连接到第二驱动电压线PL2以将第一控制节点N1的电压放电到第二驱动电压线PL2,从而将第一控制节点N1的电压初始化为第二驱动电压Vss。
根据本实施例的构成第一保持级HS1的每个晶体管可由包括诸如ZnO、InZnO或InGaZnO的氧化物半导体层的TFT形成,并且可包括与构成第一驱动级DST1的每个TFT相同的氧化物半导体层。
在下文中,将参照图9和10描述根据本实施例的第一保持级HS1的操作。
根据本实施例的第一保持级HS1可以在显示时段DP和触摸感测时段TP中被驱动。
首先,在触摸感测时段TP期间,第一保持级HS1可响应于从前第四驱动级供应的第一保持起始信号Vpre1通过保持节点Nh将电压充入保持电容器Ch中,将充入保持电容器Ch中的电压保持一定时间,用充入保持电容器Ch中的电压对第一控制节点N1预充电,并通过输出节点Nout将第一进位时钟CCLK1供应到第二驱动级组DSG2的第一驱动级作为第一进位信号CS1。在触摸感测时段TP期间,第一保持级HS1可以在第一至第三保持时段t1至t3中将保持节点Nh的电压保持一定时间,随后可以在第三保持时段t3中将第一控制节点N1的电压保持一定时间,并且随后可以在触摸感测时段TP结束之后或在显示时段DP的起始时间立即输出第一进位时钟CCLK1作为第一进位信号CS1。
首先,在第一保持时段t1中,当从前第四驱动级供应具有高电压电平VH的第一保持起始信号Vpre1时,第一驱动器371的第一晶体管cT1可以由第一保持起始信号Vpre1导通,因此,可以用通过由第一保持起始信号Vpre1导通的第一晶体管cT1供应的第一驱动电压Vdd对保持节点Nh预充电,由此可以用供应到保持节点Nh的第一驱动电压Vdd对连接到保持节点Nh的保持电容器Ch充电,并且可以将充电电压保持相对较长的时间。在第一保持时段t1中,进位输出部350的第一和第二输出晶体管cTu和cTd中的每个可以保持关断状态,并且进位节点控制器370的第二至第四晶体管cT2至cT4中的每个可以保持关断状态。
随后,在第二保持时段t2中,当从前第四驱动级供应的第一保持起始信号Vpre1移位到低电压电平时,第一驱动器371的第一晶体管cT1可以由具有低电压电平的第一保持起始信号Vpre1关断。因此,保持节点Nh的电压可以保持为充入保持电容器Ch中的第一驱动电压Vdd相对较长的时间。在第二保持时段t2中,进位输出部350的第一和第二输出晶体管cTu和cTd中的每个可以保持关断状态,并且进位节点控制器370的第一至第四晶体管cT1至cT4中的每个可以保持关断状态。
随后,在具有长时间的第二保持时段t2之后的第三保持时段t3中,当供应具有与高电压电平VH相对应的第一高压时段的第一虚设时钟DCLK1时,第二驱动器373的第二晶体管cT2可以由具有高电压电平VH的第一虚设时钟DCLK1导通,因此,保持节点Nh可以通过导通的第二晶体管cT2连接到第一控制节点N1。因此,可以用充入保持电容器Ch中的第一驱动电压Vdd对第一控制节点N1预充电,因此,进位输出部350的第一输出晶体管cTu可以由第一控制节点N1的预充电电压导通以通过输出节点Nout将通过第一进位时钟线供应的第一进位时钟CCLK1的低电压电平VL供应到第二驱动级组DSG2的第一驱动级,并且第二驱动级组DSG2的第一驱动级可以不通过第一进位时钟CCLK1的低电压电平VL使能。此时,进位输出部350的第二输出晶体管cTd可基于第二控制节点N2的电压维持关断阶段。在第二保持时段t2中,进位节点控制器370的第一、第三和第四晶体管cT1、cT3和cT4中的每个可以保持关断状态。
随后,当第一虚设时钟DCLK1维持与高电压电平VH相对应的第二高压时段并且在触摸感测周期TP结束之后或在下一显示周期DP的起始时间t1’立即供应具有高电压电平VH的第一进位时钟CCLK1时,通过基于第一虚设时钟DCLK1维持导通状态的第二晶体管cT2连接到保持电容器Ch的第一控制节点N1的电压可以根据供应到进位输出部350的第一输出晶体管cTu的第一进位时钟CCLK1的上升而自举并且可以增加到更高的电压,由此第一输出晶体管cTu可以完全导通。因此,具有高电压电平VH的第一进位时钟CCLK1可以通过进位输出部350的完全导通的第一输出晶体管cTu被供应到第二驱动级组DSG2的第一驱动级作为第一进位信号CS1,而没有电压损失。此时,进位输出部350的第二输出晶体管cTd可以基于第二控制节点N2的电压维持关断状态,并且进位节点控制器370的第一、第三和第四晶体管cT1、cT3和cT4中的每个可以维持在关断状态。
随后,当在输出第一进位信号CS1之后供应具有低电压电平VL的第一虚设时钟DCLK1和具有低电压电平VL的第一进位时钟CCLK1时,第二驱动器373的第二晶体管cT2可以关断,并且第一控制节点N1的电压可以通过第一进位时钟CCLK1的电压变化而减小。因此,进位输出部350的第一输出晶体管cTu可以维持导通状态,并且可以向第二驱动级组DSG2的第一驱动级供应具有低电压电平VL的第一进位时钟CCLK1作为第一进位信号CS1。
随后,在显示时段DP的起始时间t1’之后,当第一保持复位信号Vnext1从第二驱动级组DSG2的第一驱动级供应到第二控制节点N2时,第三驱动器375的第三晶体管cT3和第四驱动器377的第四晶体管cT4可以基于第二控制节点N2的电压导通,因此,保持节点Nh可以通过导通的第三晶体管cT3连接到第二驱动电压线PL2,并且第一控制节点N1可以通过导通的第四晶体管cT4连接到第二驱动电压线PL2。因此,保持节点Nh、保持电容器Ch和第一控制节点N1中的每个的电压可以被放电到第二驱动电压线PL2,并且可以被初始化为供应到第二驱动电压线PL2的第二驱动电压Vss。同时,进位输出部350的第二输出晶体管cTd可以基于第二控制节点N2的电压导通,并且可以将输出节点Nout连接到第二驱动电压线PL2,以将输出节点Nout的电压放电到第二驱动电压线PL2。
在根据本实施例的第一保持级HS1中,基于从保持电容器Ch供应到第一控制节点N1的电压在触摸感测时段TP的第三保持时段t3期间向第一输出晶体管cTu施加相对低的偏压,并且仅在相对短的自举时段期间向第一输出晶体管cTu施加相对高的偏压。因此,根据本公开,第一输出晶体管cTu的劣化被最小化。
构成k个保持级组HSG1至HSGk中的每个的保持级中的除第一保持级之外的每个保持级的配置和操作与上述第一保持级HS1相同,因此,省略了对它们的描述。
图11是用于描述根据本公开的另一实施例的栅极驱动电路300的图,并且图11通过修改保持级组和栅极控制信号的配置来配置。
参照图11,根据本公开另一实施例的栅极驱动电路300可以包括n个驱动级组DSG1至DSGn、k个保持级组HSG1至HSGk、移位时钟线部301、进位时钟线部302、虚设时钟线部303、复位时钟线部304和电力线部305。
n个驱动级组DSG1至DSGn中的每个可以在时分驱动信号的第一时段期间向水平块HB1至HBn中的相应的水平块中包含的i个栅极线GL依次供应扫描脉冲。根据实施例的n个驱动级组DSG1至DSGn中的每个可以包括i个驱动级。在这种情况下,栅极驱动电路300可以包括与栅极线的总数相对应的多个驱动级。
i个驱动级中的每个可以包括连接到i个栅极线GL中的一个的输出节点。例如,第一驱动级组DSG1的第一至第i驱动级可以分别连接到第一至第i栅极线GL1至GLi。
i个驱动级中的第一驱动级可以响应于从时序控制电路供应的栅极起始信号Vst而使能,并且可以响应于第二驱动级的输出信号而复位。第二至第i-1驱动级中的每个可以响应于前驱动级的输出信号而使能,并且可以响应于后驱动级的输出信号而复位。此外,第i驱动级可以响应于第i-1驱动级的输出信号而使能,并且可以响应于从复位时钟线部304供应的级复位时钟而复位。
除了从时序控制电路供应一个栅极起始信号Vst和一个级复位时钟RST之外,i个驱动级中的每个包括与图8所示的第一驱动级的元件相同的元件,因此,省略了其重复描述。
k个保持级组HSG1至HSGk中的每个可以设置在n个驱动级组DSG1至DSGn之间,并且响应于从前驱动级组供应的输出信号,k个保持级组HSG1至HSGk中的每个可以向保持电容器充入电压,并且可以基于充入保持电容器中的电压向后驱动级组输出进位信号。除了输出一个进位信号CS之外,k个保持级组HSG1至HSGk中的每个与图4所示的k个保持级组相同。
根据实施例的k个保持级组HSG1至HSGK中的每个可以包括一个保持级。
k个保持级组HSG1至HSGk中的每个中包含的每个保持级可以接收前驱动级组的最后一个驱动级的输出信号作为保持起始信号Vpre,并且可以根据接收到的输出信号使能以将进位时钟CCLK供应到第二至第n驱动级组DSG2至DSGn中的相应的驱动级组的第一驱动级作为进位信号CS。此外,每个保持级可以通过级复位时钟RST复位。每个保持级包括与图9和10所示的第一保持级HS1的元件相同的元件,因此,省略了其配置和操作的描述。
移位时钟线部301可以包括第一至第八移位时钟线,第一至第八移位时钟线被供应来自时序控制电路且具有依次移位的相位的第一至第八栅极移位时钟GCLK1至GCLK8。移位时钟线部301与图4所示的移位时钟线部301相同,因此,省略了其重复描述。
扫描保持时钟线部302可以包括一个扫描保持时钟线,该一个扫描保持时钟线被供应来自时序控制电路的进位时钟CCLK。该一个扫描保持时钟线可以连接到k个保持级组HSG1至HSGK中的每个的保持级。进位时钟CCLK与图4所示的进位时钟相同,因此,省略了其重复描述。
虚设时钟线部303可以包括一个虚设时钟线,该一个虚设时钟线被供应来自时序控制电路的虚设时钟DCLK。该一个虚设时钟线可以连接到k个保持级组HSG1至HSGK中的每个的保持级。虚设时钟DCLK与图4所示的虚设时钟相同,因此,省略了其重复描述。
复位时钟线部304可以包括一个复位时钟线,该一个复位时钟线被供应来自时序控制电路的级复位时钟RST。复位时钟线可以连接到n个驱动级组DSG1至DSGn中的每个的最后一个驱动级,并且可以连接到k个保持级组HSG1至HSGk中的每个的保持级。级复位时钟RST与图4所示的第一复位时钟相同,因此,省略了其重复描述。
电力线部305可以包括第一和第二驱动电压线,第一和第二驱动电压线被供应来自电力产生电路的第一驱动电压Vdd和第二驱动电压Vss。电力线部305与图4所示的电力线部相同,因此,省略了其重复描述。
除了第一至第n驱动级组DSG1至DSGn中的每个通过从前保持级组中的每个的保持级输出的栅极起始信号Vst或进位信号使能,并且第一至第k保持级组HSG1至HSGk中的每个通过前驱动级组DSG2至DSGn中的每个的最后一个驱动级的输出信号使能之外,根据本公开的另一实施例的栅极驱动电路300与图1至10所示的栅极驱动电路相同,因此,省略了其重复描述。
根据本公开的另一实施例的包括栅极驱动电路300的显示装置可以具有与图1至10所示的显示装置的效果相同的效果。
图12是用于描述根据本公开的另一实施例的显示装置的图,图13是用于描述图12所示的栅极驱动电路的图。根据本公开另一实施例的显示装置可以通过修改图1所示的显示装置的栅极驱动电路来实现。因此,下文将仅描述栅极驱动电路和与其相关的元件,并且省略了其他元件的重复描述。
参照图12和13,根据本公开的另一个实施例的栅极驱动电路300可以基于单馈电式隔行扫描方式驱动多条栅极线GL。根据实施例的栅极驱动电路300可以包括第一移位寄存器300a和第二移位寄存器300b。
第一移位寄存器300a可以嵌入(或集成)在显示面板100的一个非显示区域(或左非显示区域)中,并且可以连接到多条栅极线GL1至GLm中的奇数的栅极线GL1、GL3、……和GLm-1中的每个。第一移位寄存器300a可以基于从时序控制电路供应的栅极控制信号GCS在时分驱动信号TDS的每个第一时段以水平块为单位向包含在水平块组中的i个栅极线GL1至GLi中的奇数的栅极线GL1、GL3、……和GLi-1依次供应扫描脉冲。
根据实施例的第一移位寄存器300a可以包括n个奇数驱动级组1DSG1至1DSGn、k个奇数保持级组1HSG1至1HSGk、奇数移位时钟线部301a、奇数进位时钟线部302a、奇数虚设时钟线部303a、奇数复位时钟线部304a和奇数电力线部305a。
n个奇数驱动级组1DSG1至1DSGn中的每个可以在时分驱动信号的第一时段期间向包含在相应的水平块HB1至HBn中的i个栅极线GL1至GLi中的奇数的栅极线GL1、GL3、……和GLi-1依次供应扫描脉冲。n个奇数驱动级组1DSG1至1DSGN中的每个可以包括i/2个驱动级。也就是说,n个奇数驱动级组1DSG1至1DSGn中的每个可以包括图5所示的驱动级组中包含的奇数的驱动级DST1、DST3、……和DSTi-1。因此,第一移位寄存器300a可以包括对应于栅极线的总数的一半的多个驱动级。
n个奇数驱动级组1DSG1至1DSGn中的每个包含的每个驱动级可被配置为与图5所示的驱动级组的奇数的驱动级DST1、DST3、...和DSTi-1中的每个相同。除了每个驱动级通过第一和第三栅极起始信号Vst1和Vst3中的每个使能以向奇数的栅极线GL1、GL3、……和GLi-1依次供应扫描脉冲之外,每个驱动级包括与图8所示的第一驱动级的元件相同的元件,因此,省略了其配置和操作的描述。
k个奇数保持级组1HSG1至1HSGk中的每个可以设置在n个奇数驱动级组1DSG1至1DSGn之间,并且在时分驱动信号的第二时段期间,响应于从前奇数驱动级组1DSG1至1DSGn-1中的每个供应的输出信号,k个奇数保持级组1HSG1至1HSGk中的每个可将保持电压充入保持电容器中,并且可以基于充入保持电容器中的保持电压向后奇数驱动级组依次供应第一和第三进位信号,并且第一和第三进位信号可以分别施加到后奇数驱动级组的第一和第二驱动级作为第一和第三栅极起始信号Vst1和Vst3。
根据实施例的k个奇数保持级组1HSG1至1HSGk中的每个可以包括第一和第二保持级。也就是说,k个奇数保持级组1HSG1至1HSGk中的每个可以配置有图7所示的保持级组的奇数的保持级HS1和HS3。
第一和第二保持级中的每个可以通过分别从前奇数驱动级组的第i-1和第i驱动级供应的两个输出信号中的相应的输出信号使能,并且可以将第一和第三进位时钟CCLK1和CCLK3中的相应的进位时钟供应到第二至第n奇数驱动级组1DSG2至1DSGn中的每个的第一和第二驱动级中的相应的驱动级作为第一和第三进位信号。此外,第一和第二保持级可以通过第一和第三级复位时钟RST1和RST3中的相应的级复位时钟依次复位。
k个奇数保持级组1HSG1至1HSGk中的每个中包含的每个保持级可以与图7所示的保持级组的奇数的保持级HS1和HS3中的每个相同。除了保持级通过分别从前奇数驱动级组的第i-1和第i驱动级供应的两个输出信号使能以供应第一和第三进位信号之外,每个保持级包括与图9和10所示的第一保持级HS1的元件相同的元件,因此,省略了其配置和操作的描述。
除了奇数移位时钟线部301a包括被供应来自时序控制电路且具有依次移位的相位的第一至第八栅极移位时钟GCLK1至GCLK8中的奇数的栅极移位时钟GCLK1、GCLK3、GCLK5和GCLK7的四个移位时钟线之外,奇数移位时钟线部301a与图4至6所示的相同,因此,省略了其重复描述。
除了奇数进位时钟线部302a包括被供应来自时序控制电路且具有依次移位的相位的第一至第四进位时钟CCLK1至CCLK4中的第一和第三进位时钟CCLK1和CCLK3的两个进位时钟线之外,奇数进位时钟线部302a与图4至7所示的相同,因此,省略了其重复描述。
除了奇数虚设时钟线部303a包括被供应来自时序控制电路且具有依次移位的相位的第一至第四虚设时钟DCLK1至DCLK4中的第一和第三虚设时钟DCLK1和DCLK3的两个虚设时钟线之外,奇数虚设时钟线部303a与图4至7所示的相同,因此,省略了其重复描述。
除了奇数复位时钟线部304a包括被供应来自时序控制电路的第一至第四级复位时钟RST1至RST4中的第一和第三级复位时钟RST1和RST3的两个复位时钟线之外,奇数复位时钟线部304a与图4至7所示的相同,因此,省略了其重复描述。
奇数电力线部305a包括第一和第二驱动电压线,第一和第二驱动电压线被供应来自电力产生电路的第一驱动电压Vdd和第二驱动电压Vss。奇数电力线部305a与图4所示的电力线部相同,因此,省略了其重复描述。
第二移位寄存器300b可以嵌入(或集成)在显示面板100的另一个非显示区域(或右侧非显示区域)中,并且可以连接到多条栅极线GL1至GLm中的偶数的栅极线GL2、GL4、……和GLm中的每个。第二移位寄存器300b可以基于从时序控制电路供应的栅极控制信号GCS在时分驱动信号TDS的每个第一时段以水平块为单位向包含在水平块组中的i个栅极线GL1至GLi中的偶数的栅极线GL2、GL4、……和GLi依次供应扫描脉冲。
根据实施例的第二移位寄存器300b可以包括n个偶数驱动级组2DSG1至2DSGn、k个偶数保持级组2HSG1至2HSGk、偶数移位时钟线部301b、偶数进位时钟线部302b、偶数虚设时钟线部303b、偶数复位时钟线部304b和偶数电力线部305b。
n个偶数驱动级组2DSG1至2DSGn中的每个可以在时分驱动信号的第一时段期间向包含在相应的水平块HB1至HBn中的i个栅极线GL1至GLi中的偶数的栅极线GL2、GL4、……和GLi依次供应扫描脉冲。n个偶数驱动级组2DSG1至2DSGN中的每个可以包括i/2个驱动级。也就是说,n个偶数驱动级组2DSG1至2DSGn中的每个可以包括图5所示的驱动级组中包含的偶数的驱动级DST2、DST4、……和DSTi。因此,第二移位寄存器300b可以包括对应于栅极线的总数的一半的多个驱动级。
n个偶数驱动级组2DSG1至2DSGn中的每个包含的每个驱动级可被配置为与图5所示的驱动级组的偶数的驱动级DST2、DST4、……和DSTi中的每个相同。除了每个驱动级通过第二和第四栅极起始信号Vst2和Vst4中的每个使能以向偶数的栅极线GL2、GL4、……和GLi依次供应扫描脉冲之外,每个驱动级包括与图8所示的第一驱动级的元件相同的元件,因此,省略了其配置和操作的描述。
k个偶数保持级组2HSG1至2HSGk中的每个可以设置在n个偶数驱动级组2DSG1至2DSGn之间,并且在时分驱动信号的第二时段期间,响应于从前偶数驱动级组2DSG1至2DSGn-1中的每个供应的输出信号,k个偶数保持级组2HSG1至2HSGk中的每个可以将保持电压充入保持电容器中,并且可以基于充入保持电容器中的保持电压向后偶数驱动级组依次供应第二和第四进位信号,并且第二和第四进位信号可以分别施加到后偶数驱动级组的第一和第二驱动级作为第二和第四栅极起始信号Vst2和Vst4。
根据实施例的k个偶数保持级组2HSG1至2HSGk中的每个可以包括第一和第二保持级。也就是说,k个偶数保持级组2HSG1至2HSGk中的每个可以配置有图7所示的保持级组的偶数的保持级HS2和HS4。
第一和第二保持级中的每个可以通过分别从前偶数驱动级组的第i-1和第i驱动级供应的两个输出信号中的相应的输出信号使能,并且可以将第二和第四进位时钟CCLK2和CCLK4中的相应的进位时钟供应到第二至第n偶数驱动级组2DSG2至2DSGn中的每个的第一和第二驱动级中的相应的驱动级作为第二和第四进位信号。此外,第一和第二保持级可以通过第二和第四级复位时钟RST2和RST4中的相应的级复位时钟依次复位。
k个偶数保持级组2HSG1至2HSGk中的每个中包含的每个保持级可以与图7所示的保持级组的偶数的保持级HS2和HS4中的每个相同。除了保持级通过分别从前偶数驱动级组的第i-1和第i驱动级供应的两个输出信号使能以供应第二和第四进位信号之外,每个保持级包括与图9和10所示的第一保持级HS1的元件相同的元件,因此,省略了其配置和操作的描述。
除了偶数移位时钟线部301b包括被供应来自时序控制电路且具有依次移位的相位的第一至第八栅极移位时钟GCLK1至GCLK8中的偶数的栅极移位时钟GCLK2、GCLK4、GCLK6和GCLK8的四个移位时钟线之外,偶数移位时钟线部301b与图4至6所示的相同,因此,省略了其重复描述。
除了偶数进位时钟线部302b包括被供应来自时序控制电路且具有依次移位的相位的第一至第四进位时钟CCLK1至CCLK4中的第二和第四进位时钟CCLK2和CCLK4的两个进位时钟线之外,偶数进位时钟线部302b与图4至7所示的相同,因此,省略了其重复描述。
除了偶数虚设时钟线部303b包括被供应来自时序控制电路且具有依次移位的相位的第一至第四虚设时钟DCLK1至DCLK4中的第二和第四虚设时钟DCLK2和DCLK4的两个虚设时钟线之外,偶数虚设时钟线部303b与图4至7所示的相同,因此,省略了其重复描述。
除了偶数复位时钟线部304b包括被供应来自时序控制电路的第一至第四级复位时钟RST1至RST4中的第二和第四级复位时钟RST2和RST4的两个复位时钟线之外,偶数复位时钟线部304b与图4至7所示的相同,因此,省略了其重复描述。
偶数电力线部305b包括第一和第二驱动电压线,第一和第二驱动电压线被供应来自电力产生电路的第一驱动电压Vdd和第二驱动电压Vss。偶数电力线部305b与图4所示的电力线部相同,因此,省略了其重复描述。
包括根据本实施例的栅极驱动电路300的显示装置可以提供与根据本公开的实施例的上述显示装置的效果相同的效果,并且可以基于使用第一移位寄存器300a和第二移位寄存器300b的使用双馈电式隔行扫描方式的扫描脉冲的左右重叠驱动在执行120Hz以上的高速驱动时确保数据充电时段。
图12和13所示的栅极驱动电路300的第一和第二移位寄存器300a和300b中的每个可以具有与图5至10所示的栅极驱动电路相同的配置。在这种情况下,第一移位寄存器300a可以将扫描脉冲供应到多条栅极线中的每个的一侧,同时,第二移位寄存器300b可以将扫描脉冲供应到多条栅极线中的每个的另一侧。因此,多条栅极线中的每个可以以双馈电方式驱动,其中扫描脉冲同时被供应到每个栅极线的两侧,因此,由每个栅极线的线电阻引起的扫描脉冲的电压降被最小化,从而提高数据的充电特性。
此外,图12和13所示的栅极驱动电路300的第一和第二移位寄存器300a和300b中的每个可以被配置为与图11所示的栅极驱动电路相同。
图14是示出了根据本公开的实施例的保持级的工作波形的波形图。在图14A中,A波形示出了虚设时钟,B波形示出了进位时钟,C波形示出了第一控制节点的电压,D波形示出了进位信号。
如图14所示,在根据本公开的实施例的保持级中,可以确认基于第一控制节点的电压正常地输出了进位信号D。特别地,仅在施加虚设时钟A的短时段(例如,三个水平时段)期间对第一控制节点预充电,因此,可以确认,由第一控制节点的电压引起的第一输出晶体管cTu的劣化被最小化。
在根据本公开的实施例的显示装置中,在一帧中的多个触摸感测时段中,预充电到多个保持级中的每个的电压可以被充入保持电容器中,并且可以由保持电容器保持很长时间,因此,减少了进位输出部的第一输出晶体管的劣化,从而防止了进位信号的可靠性由于通过第一输出晶体管输出的进位信号的电压不足而降低。此外,在根据本公开的实施例的显示装置中,每个保持级可以配置有六个晶体管,因此,减小了每个保持级的电路面积,从而减小了栅极驱动电路的宽度。
如上所述,根据本公开的实施例的显示装置基于供应到在一帧中的每个触摸感测时段驱动的多个保持级的预充电电压最小化了输出作为进位信号的进位时钟的输出晶体管的劣化,因此,防止了进位信号的可靠性在通过输出晶体管输出的进位信号的电压不足时降低。
此外,在根据本公开的实施例的显示装置中,简化了在一帧中的每个触摸感测时段驱动的多个保持级中的每个的配置,因此,减小了每个保持级的电路面积。因此,减小了栅极驱动电路的宽度,因此,减小了边框宽度。
本公开的上述特征、结构和效果包含在本公开的至少一个实施例中,但不仅限于一个实施例。此外,本公开的至少一个实施例中描述的特征、结构和效果可以通过本领域技术人员组合或修改其他实施例来实现。因此,与组合和修改相关联的内容应被解释为落入本公开的范围内。
显然,对本领域技术人员来说,在不脱离本公开的精神或范围的情况下,可以对本公开进行各种修改和变化。因此,本公开旨在涵盖本公开的修改和变化,只要它们落入所附权利要求及其等同物的范围内。
Claims (14)
1.一种显示装置,包括:
显示面板,所述显示面板包括显示区域,所述显示区域包括多条栅极线、多条数据线以及多个触摸传感器;
栅极驱动电路,所述栅极驱动电路将所述显示区域划分为多个水平块,并且在一帧中的每个显示时段以水平块为单位驱动水平块的栅极线;以及
触摸驱动电路,所述触摸驱动电路在所述一帧中的每个触摸感测时段以水平块为单位通过所述水平块的触摸传感器感测触摸,
其中,所述栅极驱动电路包括:
多个驱动级组,每个驱动级组包括在每个显示时段向相应的水平块中包含的栅极线供应扫描脉冲的多个驱动级;以及
多个保持级组,每个保持级组包括向后驱动级组输出进位信号的至少一个保持级,所述多个保持级组设置在所述多个驱动级组之间,并且
所述至少一个保持级响应于从前驱动级组供应的输出信号将保持电压充入保持电容器中,并且基于充入所述保持电容器中的所述保持电压向所述后驱动级组输出所述进位信号。
2.根据权利要求1所述的显示装置,其中,
响应于从所述前驱动级组供应的输出信号,所述至少一个保持级通过保持节点将第一驱动电压充入所述保持电容器中,
响应于虚设时钟,所述至少一个保持级用存储在所述保持电容器中的电压对第一控制节点充电,并且
响应于所述第一控制节点的充电电压,所述至少一个保持级通过输出节点输出进位时钟作为所述进位信号。
3.根据权利要求2所述的显示装置,其中,所述至少一个保持级用从所述后驱动级组供应的输出信号对第二控制节点充电,并且基于所述第二控制节点的电压向所述保持节点、所述第一控制节点、所述保持电容器和所述输出节点中的每个供应第二驱动电压。
4.根据权利要求1所述的显示装置,其中,所述至少一个保持级包括:
进位节点控制器,所述进位节点控制器基于从所述前驱动级组供应的输出信号、从所述后驱动级组供应的输出信号以及虚设时钟,控制第一控制节点的电压和第二控制节点的电压;以及
进位输出部,所述进位输出部响应于所述第一控制节点的电压和所述第二控制节点的电压,通过输出节点输出进位时钟作为所述进位信号或者对所述输出节点的电压放电。
5.根据权利要求4所述的显示装置,其中,
从所述后驱动级组供应的输出信号被供应到所述第二控制节点,并且
所述进位节点控制器包括:
第一驱动器,所述第一驱动器响应于从所述前驱动级组供应的输出信号,向保持节点供应通过第一驱动电压线供应的第一驱动电压;
所述保持电容器,所述保持电容器连接在所述保持节点和第二驱动电压线之间;
第二驱动器,所述第二驱动器响应于所述虚设时钟,向所述第一控制节点供应充入所述保持电容器中的电压;
第三驱动器,所述第三驱动器响应于所述第二控制节点的电压,将所述保持节点的电压和所述保持电容器的电压初始化为供应到所述第二驱动电压线的第二驱动电压;以及
第四驱动器,所述第四驱动器响应于所述第二控制节点的电压,将所述第一控制节点的电压初始化为所述第二驱动电压。
6.根据权利要求5所述的显示装置,其中,所述第一驱动器包括第一晶体管,所述第一晶体管包括接收从所述前驱动级组供应的输出信号的栅极端子、连接到所述第一驱动电压线的第一端子和连接到所述保持节点的第二端子。
7.根据权利要求6所述的显示装置,其中,所述第二驱动器包括第二晶体管,所述第二晶体管包括接收所述虚设时钟的栅极端子、连接到所述保持节点的第一端子和连接到所述第一控制节点的第二端子。
8.根据权利要求6所述的显示装置,其中,所述第三驱动器包括第三晶体管,所述第三晶体管包括连接到所述第二控制节点的栅极端子、连接到所述保持节点的第一端子和连接到所述第二驱动电压线的第二端子。
9.根据权利要求6所述的显示装置,其中,所述第四驱动器包括第四晶体管,所述第四晶体管包括连接到所述第二控制节点的栅极端子、连接到所述第一控制节点的第一端子和连接到所述第二驱动电压线的第二端子。
10.根据权利要求5所述的显示装置,其中,所述进位输出部包括:
第一输出晶体管,所述第一输出晶体管包括连接到所述第一控制节点的栅极端子、接收所述进位时钟的第一端子和连接到所述输出节点的第二端子;以及
第二输出晶体管,所述第二输出晶体管包括连接到所述第二控制节点的栅极端子、连接到所述第二驱动电压线的第一端子和连接到所述输出节点的第二端子。
11.根据权利要求5所述的显示装置,其中,所述栅极驱动电路包括:
第一移位寄存器,所述第一移位寄存器包括所述多个驱动级组以及所述多个保持级组,每个驱动级组包括所述多个驱动级,每个保持级组包括所述至少一个保持级并且向所述多条栅极线中的奇数的栅极线供应所述扫描脉冲;以及
第二移位寄存器,所述第二移位寄存器包括所述多个驱动级组以及所述多个保持级组,每个驱动级组包括所述多个驱动级,每个保持级组包括所述至少一个保持级并且向所述多条栅极线中的偶数的栅极线供应所述扫描脉冲。
12.根据权利要求4至11中任意一项所述的显示装置,其中,
所述虚设时钟包括用于对所述保持节点充电的第一高压时段和用于对所述第一控制节点充电的第二高压时段,并且
所述进位时钟包括与所述虚设时钟的第二时段重叠的高压时段。
13.根据权利要求1至11中任意一项所述的显示装置,其中,所述触摸驱动电路在每个显示时段向相应的水平块中包含的触摸传感器供应公共电压,并且在每个触摸感测时段通过所述相应的水平块中包含的所述触摸传感器感测由触摸对象执行的触摸。
14.根据权利要求1至11中任意一项所述的显示装置,其中,
所述触摸驱动电路在每个显示时段向相应的水平块中包含的触摸传感器供应公共电压,
所述触摸驱动电路在设置在多个触摸感测时段中的一些时段中的每个笔感测时段向相应的水平块中包含的触摸传感器供应触摸笔同步信号,并且通过相应的触摸传感器中的每个触摸传感器感测从触摸笔传输的信号,并且
所述触摸驱动电路在设置在所述多个触摸感测时段中的其他时段中的每个手指感测时段向相应的水平块中包含的触摸传感器供应触摸驱动脉冲,并且感测相应的触摸传感器中的每个触摸传感器的电容变化。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020170156487A KR102381885B1 (ko) | 2017-11-22 | 2017-11-22 | 디스플레이 장치 |
KR10-2017-0156487 | 2017-11-22 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110007792A true CN110007792A (zh) | 2019-07-12 |
CN110007792B CN110007792B (zh) | 2022-05-24 |
Family
ID=66532325
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811318333.3A Active CN110007792B (zh) | 2017-11-22 | 2018-11-07 | 显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10656743B2 (zh) |
KR (1) | KR102381885B1 (zh) |
CN (1) | CN110007792B (zh) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112331127A (zh) * | 2020-11-30 | 2021-02-05 | 上海天马有机发光显示技术有限公司 | 显示面板的驱动方法、显示面板和显示装置 |
CN113066444A (zh) * | 2019-12-31 | 2021-07-02 | 乐金显示有限公司 | 栅极驱动电路和包括该栅极驱动电路的发光显示装置 |
CN113196371A (zh) * | 2019-11-29 | 2021-07-30 | 京东方科技集团股份有限公司 | 阵列基板及其制备方法、像素驱动方法、显示面板 |
CN113823236A (zh) * | 2020-06-19 | 2021-12-21 | 凸版印刷株式会社 | 移位寄存器及显示装置 |
CN114677941A (zh) * | 2020-12-24 | 2022-06-28 | 乐金显示有限公司 | 栅极驱动电路和显示装置 |
CN114743506A (zh) * | 2020-12-24 | 2022-07-12 | 乐金显示有限公司 | 选通驱动器和包括该选通驱动器的显示装置 |
WO2023124284A1 (zh) * | 2021-12-31 | 2023-07-06 | 京东方科技集团股份有限公司 | 一种移位寄存器单元、栅极驱动电路及显示装置 |
US12141398B2 (en) | 2020-12-24 | 2024-11-12 | Lg Display Co., Ltd. | Gate driver having a plurality of start circuits and display device including the same |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102381884B1 (ko) * | 2017-10-18 | 2022-03-31 | 엘지디스플레이 주식회사 | 디스플레이 장치 |
KR102435943B1 (ko) * | 2017-11-08 | 2022-08-23 | 엘지디스플레이 주식회사 | 게이트 구동회로 및 이를 포함하는 표시장치 |
KR102683967B1 (ko) | 2019-07-26 | 2024-07-12 | 삼성디스플레이 주식회사 | 다중 주파수 구동을 수행하는 표시 장치 |
CN112447141B (zh) * | 2019-08-30 | 2022-04-08 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、栅极驱动电路、显示面板 |
US12136372B2 (en) | 2019-12-26 | 2024-11-05 | Silicon Works Co., Ltd. | Timing controller for low power driving a display device using charge sharing based on pixel arrangement |
CN113053305A (zh) | 2019-12-26 | 2021-06-29 | 硅工厂股份有限公司 | 用于显示装置的低功率驱动系统和时序控制器 |
KR102664342B1 (ko) | 2019-12-27 | 2024-05-09 | 주식회사 엘엑스세미콘 | 디스플레이 구동 장치 |
JP7475950B2 (ja) * | 2020-04-27 | 2024-04-30 | 株式会社ワコム | アップリンク信号の送受信システム、及びセンサ制御回路 |
CN111710302B (zh) * | 2020-07-14 | 2021-11-05 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
KR20220008950A (ko) | 2020-07-14 | 2022-01-24 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20220018141A (ko) | 2020-08-05 | 2022-02-15 | 삼성디스플레이 주식회사 | 플렉서블 표시 장치 및 이를 이용한 표시 패널의 구동 방법 |
KR20220030513A (ko) | 2020-09-02 | 2022-03-11 | 삼성디스플레이 주식회사 | 표시 장치 및 그것의 구동 방법 |
KR102656463B1 (ko) * | 2020-09-24 | 2024-04-09 | 엘지디스플레이 주식회사 | 게이트 회로, 게이트 구동 회로 및 디스플레이 장치 |
US11733806B2 (en) * | 2020-11-26 | 2023-08-22 | Chongqing Boe Optoelectronics Technology Co., Ltd. | Driving method, gate drive unit and display touch device |
KR20220087753A (ko) * | 2020-12-18 | 2022-06-27 | 주식회사 엘엑스세미콘 | 터치 디스플레이 장치 |
WO2022157417A1 (en) * | 2021-01-21 | 2022-07-28 | Lumineq Oy | Method for an electroluminescent touch display and an electroluminescent touch display |
US11353988B1 (en) * | 2021-02-19 | 2022-06-07 | Himax Technologies Limited | Touch display apparatus and method for touch display panel |
CN115206244B (zh) * | 2021-04-09 | 2023-11-17 | 京东方科技集团股份有限公司 | 显示面板及其驱动方法、显示装置 |
CN118409670A (zh) * | 2023-01-30 | 2024-07-30 | 乐金显示有限公司 | 触摸感测显示设备 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101714329A (zh) * | 2008-10-07 | 2010-05-26 | 乐金显示有限公司 | 有机发光二极管显示器 |
CN105845065A (zh) * | 2015-01-30 | 2016-08-10 | 乐金显示有限公司 | 显示装置以及用于驱动该显示装置的装置和方法 |
CN106104665A (zh) * | 2014-03-10 | 2016-11-09 | 乐金显示有限公司 | 显示装置 |
CN106328077A (zh) * | 2015-06-30 | 2017-01-11 | 乐金显示有限公司 | 显示装置及使用显示装置的移动终端 |
CN107015683A (zh) * | 2015-10-27 | 2017-08-04 | 乐金显示有限公司 | 包括触摸屏的显示装置以及用于驱动显示装置的驱动电路 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101624501B1 (ko) * | 2007-10-17 | 2016-06-08 | 삼성디스플레이 주식회사 | 게이트 오프 전압 발생 회로, 구동 장치 및 이를 포함하는액정 표시 장치 |
KR101473795B1 (ko) * | 2008-09-03 | 2014-12-17 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 그의 제조 방법 |
KR20120065788A (ko) * | 2010-12-13 | 2012-06-21 | 삼성모바일디스플레이주식회사 | 쉬프트 레지스터 및 표시 장치 |
KR102088970B1 (ko) * | 2013-08-30 | 2020-03-13 | 엘지디스플레이 주식회사 | 표시장치 및 그 구동방법 |
KR101661693B1 (ko) * | 2013-12-16 | 2016-10-05 | 주식회사 센트론 | 사용자 기기의 사용자 입력 이중화 방법 및 이를 위한 장치 |
KR102298488B1 (ko) * | 2014-12-30 | 2021-09-08 | 엘지디스플레이 주식회사 | 터치 센서들을 가지는 표시장치와 그 게이트 구동 회로 |
KR20170105174A (ko) * | 2016-03-08 | 2017-09-19 | 엘지디스플레이 주식회사 | 터치 센서들을 가지는 표시장치와 그 게이트 구동회로 |
-
2017
- 2017-11-22 KR KR1020170156487A patent/KR102381885B1/ko active IP Right Grant
-
2018
- 2018-11-07 CN CN201811318333.3A patent/CN110007792B/zh active Active
- 2018-11-20 US US16/197,314 patent/US10656743B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101714329A (zh) * | 2008-10-07 | 2010-05-26 | 乐金显示有限公司 | 有机发光二极管显示器 |
CN106104665A (zh) * | 2014-03-10 | 2016-11-09 | 乐金显示有限公司 | 显示装置 |
CN105845065A (zh) * | 2015-01-30 | 2016-08-10 | 乐金显示有限公司 | 显示装置以及用于驱动该显示装置的装置和方法 |
CN106328077A (zh) * | 2015-06-30 | 2017-01-11 | 乐金显示有限公司 | 显示装置及使用显示装置的移动终端 |
CN107015683A (zh) * | 2015-10-27 | 2017-08-04 | 乐金显示有限公司 | 包括触摸屏的显示装置以及用于驱动显示装置的驱动电路 |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113196371A (zh) * | 2019-11-29 | 2021-07-30 | 京东方科技集团股份有限公司 | 阵列基板及其制备方法、像素驱动方法、显示面板 |
US11876100B2 (en) | 2019-11-29 | 2024-01-16 | Boe Technology Group Co., Ltd. | Array substrate and method of manufacturing the same, pixel driving method, and display panel |
CN113066444A (zh) * | 2019-12-31 | 2021-07-02 | 乐金显示有限公司 | 栅极驱动电路和包括该栅极驱动电路的发光显示装置 |
CN113823236A (zh) * | 2020-06-19 | 2021-12-21 | 凸版印刷株式会社 | 移位寄存器及显示装置 |
CN112331127A (zh) * | 2020-11-30 | 2021-02-05 | 上海天马有机发光显示技术有限公司 | 显示面板的驱动方法、显示面板和显示装置 |
CN112331127B (zh) * | 2020-11-30 | 2023-06-20 | 武汉天马微电子有限公司 | 显示面板的驱动方法、显示面板和显示装置 |
CN114677941A (zh) * | 2020-12-24 | 2022-06-28 | 乐金显示有限公司 | 栅极驱动电路和显示装置 |
CN114743506A (zh) * | 2020-12-24 | 2022-07-12 | 乐金显示有限公司 | 选通驱动器和包括该选通驱动器的显示装置 |
US12141398B2 (en) | 2020-12-24 | 2024-11-12 | Lg Display Co., Ltd. | Gate driver having a plurality of start circuits and display device including the same |
WO2023124284A1 (zh) * | 2021-12-31 | 2023-07-06 | 京东方科技集团股份有限公司 | 一种移位寄存器单元、栅极驱动电路及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN110007792B (zh) | 2022-05-24 |
US20190155433A1 (en) | 2019-05-23 |
US10656743B2 (en) | 2020-05-19 |
KR20190058995A (ko) | 2019-05-30 |
KR102381885B1 (ko) | 2022-03-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110007792A (zh) | 显示装置 | |
CN105320381B (zh) | 具有触摸传感器的显示装置 | |
CN109686326B (zh) | 显示设备 | |
CN103870054B (zh) | 具有集成触摸屏的显示装置及其驱动方法 | |
CN105185318B (zh) | 栅线驱动电路、输出发射控制信号的电路及触控显示装置 | |
CN103299359B (zh) | 电子设备及其定时控制方法 | |
CN105320376B (zh) | 具有触摸面板的显示装置 | |
CN103513844B (zh) | 触摸感应装置及其驱动方法 | |
CN103677381B (zh) | 具有集成触摸屏的显示装置及其驱动方法 | |
CN103137081B (zh) | 一种显示面板栅驱动电路及显示屏 | |
CN104575350B (zh) | 内置选通驱动器 | |
CN103903544B (zh) | 具有集成触摸屏的显示装置及其驱动方法 | |
CN110032288A (zh) | 显示设备 | |
CN108021275B (zh) | 栅极驱动器和使用其的具有内嵌式触摸传感器的显示装置 | |
CN107783688A (zh) | 触摸显示装置及驱动触摸显示装置的方法 | |
JP6924736B2 (ja) | タッチセンサを備えた表示装置 | |
CN106933405A (zh) | 触摸驱动信号发生及触摸驱动装置、显示装置及驱动方法 | |
CN106959775A (zh) | 具有触摸传感器的显示装置 | |
CN106575494A (zh) | 显示装置 | |
CN104200768A (zh) | 阵列基板、驱动方法和显示装置 | |
CN106981271A (zh) | 扫描驱动器和具有扫描驱动器的有机发光显示设备 | |
CN107562259A (zh) | 具有触摸传感器的显示装置及其驱动方法 | |
CN106557194A (zh) | 驱动器集成电路及包括该驱动器集成电路的显示设备 | |
KR20140087531A (ko) | 터치스크린 일체형 표시장치 및 그 구동 방법 | |
KR102235497B1 (ko) | 표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |