CN116505927B - 一种高可靠反熔丝开关单元结构 - Google Patents
一种高可靠反熔丝开关单元结构 Download PDFInfo
- Publication number
- CN116505927B CN116505927B CN202310468698.9A CN202310468698A CN116505927B CN 116505927 B CN116505927 B CN 116505927B CN 202310468698 A CN202310468698 A CN 202310468698A CN 116505927 B CN116505927 B CN 116505927B
- Authority
- CN
- China
- Prior art keywords
- voltage
- signal transmission
- nmos tube
- nmos
- antifuse
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000008054 signal transmission Effects 0.000 claims abstract description 51
- 230000001052 transient effect Effects 0.000 claims description 6
- 238000000034 method Methods 0.000 abstract description 6
- 230000005855 radiation Effects 0.000 abstract description 6
- 229910044991 metal oxide Inorganic materials 0.000 abstract description 3
- 150000004706 metal oxides Chemical class 0.000 abstract description 3
- 239000004065 semiconductor Substances 0.000 abstract description 3
- 230000015654 memory Effects 0.000 abstract description 2
- 238000004377 microelectronic Methods 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 9
- 230000005540 biological transmission Effects 0.000 description 3
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 230000004075 alteration Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/16—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
Landscapes
- Design And Manufacture Of Integrated Circuits (AREA)
- Electronic Switches (AREA)
Abstract
本发明公开一种高可靠反熔丝开关单元结构,属于微电子领域,包括第一反熔丝器件、第二反熔丝器件、第一高压NMOS管、第二高压NMOS管、第三高压NMOS管、旁路二极管、信号传输NMOS管;通过所述第一反熔丝器件/所述第二反熔丝器件的编程形成开态,与第一高压NMOS管/第二高压NMOS管构成通路,实现编程电压VPP信号对信号传输NMOS管的栅极电位控制,进而实现信号传输NMOS管开/关态。本发明开关单元结构简单,兼容于CMOS工艺,具有良好高可靠和抗辐射特性,可应用于高可靠、抗辐射可编程逻辑器件和存储器。
Description
技术领域
本发明涉及微电子技术领域,特别涉及一种高可靠反熔丝开关单元结构。
背景技术
随着航空航天、电子对抗、通信领域等各大重点工程要求电子系统向多功能、高速率、小型化及低功耗方向发展,对高可靠、抗辐射可编程逻辑器件的需求愈发突出。
反熔丝开关单元是实现可编程逻辑器件及内核的基本组成单元,与SRAM、FLASH开关单元相比,在高可靠、抗辐射等方面具有先天的优势。因此,为了提升反熔丝开关单元器件信号驱动能力及增强其驱动能力可调的灵活性,亟需提出一种高可靠反熔丝开关单元结构。
发明内容
本发明的目的在于提供一种高可靠反熔丝开关单元结构,以解决背景技术中的问题。
为解决上述技术问题,本发明提供了一种高可靠反熔丝开关单元结构,包括:
第一反熔丝器件、第二反熔丝器件、第一高压NMOS管、第二高压NMOS管、第三高压NMOS管、旁路二极管、信号传输NMOS管;通过所述第一反熔丝器件/所述第二反熔丝器件的编程形成开态,与第一高压NMOS管/第二高压NMOS管构成通路,实现编程电压VPP信号对信号传输NMOS管的栅极电位控制,进而实现信号传输NMOS管开/关态;
所述第一反熔丝器件和所述第二反熔丝器件分别包括上电极和下电极,所述第一反熔丝器件的上电极与所述第一高压NMOS管的源端相连接;所述第二反熔丝器件的上电极与第二高压NMOS管的源端相连接;
所述第一反熔丝器件的下电极和所述第二反熔丝器件的下电极同时与所述第三高压NMOS管的漏端、旁路二极管的负极以及信号传输NMOS管的栅极相连接;
所述旁路二极管的正极接地;所述高压NMOS管的源端接地。
在一种实施方式中,所述第一反熔丝器件实现编程,所述第二反熔丝器件形成关态,是通过第一高压NMOS管和第三高压NMOS管开启,实现编程电压VPP信号加载到第一反熔丝器件的上极板,进而实现第一反熔丝器件编程,即开态;同时为预防瞬间编程电压VPP信号对地形成通路时,其高压对信号传输NMOS管的栅极形成损伤,采用旁路二极管进行栅极保护。
在一种实施方式中,所述第一高压NMOS管的漏端和栅端电压均为VDD、所述第二高压NMOS管的漏端和栅端电压分别为0v和VDD、所述第三高压NMOS管的栅端电压为0v时,所述信号传输NMOS管的栅极电位近似为VDD,能够实现信号传输NMOS管开态。
在一种实施方式中,所述第一高压NMOS管的漏端和栅端电压分别为0v和VDD、所述第二高压NMOS管的漏端和栅端电压均为VDD、所述第三高压NMOS管的栅端电压为0v时,所述信号传输NMOS管的栅极电位近似为0v,能够实现信号传输NMOS管关态。
在一种实施方式中,所述第二反熔丝器件实现编程,所述第一熔丝器件形成关态,是通过第二高压NMOS管和第三高压NMOS管开启,实现编程电压VPP信号加载到第二反熔丝器件的上极板,进而实现第二反熔丝器件编程,即开态;同时为预防瞬间编程电压VPP信号对地形成通路时,其高压对信号传输NMOS管的栅极形成损伤,采用旁路二极管进行栅极保护。
在一种实施方式中,所述第二高压NMOS管的漏端和栅端电压均为VDD、所述第一高压NMOS管的漏端和栅端电压分别为0v和VDD、所述第三高压NMOS管的栅端电压为0v时,信号传输NMOS管的栅极电位近似为VDD,能够实现信号传输NMOS管开态。
在一种实施方式中,所述第二高压NMOS管的漏端和栅端电压分别为0v和VDD、所述第一高压NMOS管的漏端和栅端电压均为VDD、所述第三高压NMOS管的栅端电压为0v时,所述信号传输NMOS管的栅极电位近似为0v,能够实现信号传输NMOS管关态。
在一种实施方式中,所述第一反熔丝器件和所述第二反熔丝器件的类型相同,能够同时为ONO型或者MTM型或者XPM型。
在本发明提供的一种高可靠反熔丝开关单元结构中,包括第一反熔丝器件、第二反熔丝器件、第一高压NMOS管、第二高压NMOS管、第三高压NMOS管、旁路二极管、信号传输NMOS管;通过所述第一反熔丝器件/所述第二反熔丝器件的编程形成开态,与第一高压NMOS管/第二高压NMOS管构成通路,实现编程电压VPP信号对信号传输NMOS管的栅极电位控制,进而实现信号传输NMOS管开/关态。本发明开关单元结构简单,兼容于CMOS工艺,具有良好高可靠和抗辐射特性,可应用于高可靠、抗辐射可编程逻辑器件和存储器。
附图说明
图1为本发明提供的一种高可靠反熔丝开关单元结构的示意图;
图2为实现反熔丝器件AF1处于开态的一种编程操作方法示意图;
图3为通过反熔丝器件AF1处于开态实现信号传输管T4的开态示意图;
图4为通过反熔丝器件AF1处于开态实现信号传输管T4的关态示意图;
图5为实现反熔丝器件AF2处于开态的一种编程操作方法示意图;
图6为通过反熔丝器件AF2处于开态实现信号传输管T4的开态示意图;
图7为通过反熔丝器件AF2处于开态实现信号传输管T4的关态示意图。
附图标记:D1-高压NMOS管T1的漏端、D2-高压NMOS管T2的漏端、G1-高压NMOS管T1的栅端、G2-高压NMOS管T2的栅端、G3-高压NMOS管T3的栅端、G4-信号传输管T4的栅端、D4-信号传输管T4的漏端、S4-信号传输管T4的源端、VPP-编程电压、VDD-正常工作内核电压。
具体实施方式
以下结合附图和具体实施例对本发明提出的一种高可靠反熔丝开关单元结构作进一步详细说明。根据下面说明,本发明的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的。
本发明提供一种高可靠反熔丝开关单元结构,其结构如图1所示,包括2个反熔丝器件AF1~AF2、3个高压NMOS管T1~T3、1个旁路二极管T5和1个信号传输NMOS管T4。
反熔丝器件AF1和反熔丝器件AF2的类型相同,可以同时为ONO(SiO2/Si3N4/SiO2)型或者MTM(MetalToMetal)型或者XPM(Super PermanentMemory,超级永久存储器)型,其结构包括上电极和下电极。所述反熔丝器件AF1的上电极与高压NMOS管T1的源端相连接;所述反熔丝器件AF2的上电极与高压NMOS管T2的源端相连接;所述反熔丝器件AF1的下电极和所述反熔丝器件AF2的下电极同时与高压NMOS管T3的漏端、旁路二极管T5的负极以及信号传输NMOS管T4的栅极相连接;所述旁路二极管T5的正极接地;所述高压NMOS管T3的源端接地。所述旁路二极管T5在反熔丝器件AF1、AF2编程过程中起到了保护信号传输NMOS管T4栅极的作用。
本发明提供的一种高可靠反熔丝开关单元结构,通过反熔丝器件AF1/反熔丝器件AF2的编程形成开态(即ON态),与高压NMOS管T1/高压NMOS管T2构成通路,实现编程电压VPP信号对信号传输NMOS管T4的栅极电位控制,进而实现信号传输NMOS管T4的开/关态(即ON/OFF态)。
如图2所示为实现反熔丝器件AF1处于开态的一种编程操作方法示意图,是通过高压NMOS管T1、T3开启,实现编程电压VPP信号加载到反熔丝器件AF1的上极板,进而实现反熔丝器件AF1编程,即开态(ON态),同时为了预防瞬间编程电压VPP信号对地形成通路时,其高压对信号传输NMOS管T4的栅极形成损伤,采用了旁路二极管T5进行栅极保护。
如图3所示,当高压NMOS管T1的漏端D1和栅端G1电压均为VDD、高压NMOS管T2的漏端D2和栅端G2电压分别为0v和VDD、高压NMOS管T3的栅端G3电压为0v时,信号传输NMOS管T4的栅极电位近似为VDD,可以实现信号传输NMOS管T4开态(ON态)。
如图4所示,当高压NMOS管T1的漏端D1和栅端G1电压分别为0v和VDD、高压NMOS管T2的漏端D2和栅端G2电压均为VDD、高压NMOS管T3的栅端G3电压为0v时,信号传输NMOS管T4的栅极电位近似为0v,可以实现信号传输NMOS管T4关态(OFF态)。
如图5所示为实现反熔丝器件AF2处于开态的一种编程操作方法示意图,是通过高压NMOS管T2、T3开启,实现编程电压VPP信号加载到反熔丝器件AF2的上极板,进而实现反熔丝器件AF2编程,即开态(ON态),同时为了预防瞬间编程电压VPP信号对地形成通路时,其高压对信号传输NMOS管T4的栅极形成损伤,采用了旁路二极管T5进行栅极保护。
如图6所示,当高压NMOS管T2的漏端D2和栅端G2电压均为VDD、高压NMOS管T1的漏端D1和栅端G1电压分别为0v和VDD、高压NMOS管T3的栅端G3电压为0v时,信号传输NMOS管T4的栅极电位近似为VDD,可以实现信号传输NMOS管T4开态(ON态)。
如图7所示,当高压NMOS管T2的漏端D2和栅端G2电压分别为0v和VDD、高压NMOS管T1的漏端D1和栅端G1电压均为VDD、高压NMOS管T3的栅端G3电压为0v时,信号传输NMOS管T4的栅极电位近似为0v,可以实现信号传输NMOS管T4关态(OFF态)。
上述描述仅是对本发明较佳实施例的描述,并非对本发明范围的任何限定,本发明领域的普通技术人员根据上述揭示内容做的任何变更、修饰,均属于权利要求书的保护范围。
Claims (8)
1.一种高可靠反熔丝开关单元结构,其特征在于,包括:
第一反熔丝器件、第二反熔丝器件、第一高压NMOS管、第二高压NMOS管、第三高压NMOS管、旁路二极管、信号传输NMOS管;通过所述第一反熔丝器件/所述第二反熔丝器件的编程形成开态,与第一高压NMOS管/第二高压NMOS管构成通路,实现编程电压VPP信号对信号传输NMOS管的栅极电位控制,进而实现信号传输NMOS管开/关态;
所述第一反熔丝器件和所述第二反熔丝器件分别包括上电极和下电极,所述第一反熔丝器件的上电极与所述第一高压NMOS管的源端相连接;所述第二反熔丝器件的上电极与第二高压NMOS管的源端相连接;
所述第一反熔丝器件的下电极和所述第二反熔丝器件的下电极同时与所述第三高压NMOS管的漏端、旁路二极管的负极以及信号传输NMOS管的栅极相连接;
所述旁路二极管的正极接地;所述高压NMOS管的源端接地。
2.如权利要求1所述的高可靠反熔丝开关单元结构,其特征在于,所述第一反熔丝器件实现编程,所述第二反熔丝器件形成关态,是通过第一高压NMOS管和第三高压NMOS管开启,实现编程电压VPP信号加载到第一反熔丝器件的上极板,进而实现第一反熔丝器件编程,即开态;同时为预防瞬间编程电压VPP信号对地形成通路时,其高压对信号传输NMOS管的栅极形成损伤,采用旁路二极管进行栅极保护。
3.如权利要求2所述的高可靠反熔丝开关单元结构,其特征在于,所述第一高压NMOS管的漏端和栅端电压均为VDD、所述第二高压NMOS管的漏端和栅端电压分别为0v和VDD、所述第三高压NMOS管的栅端电压为0v时,所述信号传输NMOS管的栅极电位近似为VDD,能够实现信号传输NMOS管开态。
4.如权利要求2所述的高可靠反熔丝开关单元结构,其特征在于,所述第一高压NMOS管的漏端和栅端电压分别为0v和VDD、所述第二高压NMOS管的漏端和栅端电压均为VDD、所述第三高压NMOS管的栅端电压为0v时,所述信号传输NMOS管的栅极电位近似为0v,能够实现信号传输NMOS管关态。
5.如权利要求1所述的高可靠反熔丝开关单元结构,其特征在于,所述第二反熔丝器件实现编程,所述第一反熔丝器件形成关态,是通过第二高压NMOS管和第三高压NMOS管开启,实现编程电压VPP信号加载到第二反熔丝器件的上极板,进而实现第二反熔丝器件编程,即开态;同时为预防瞬间编程电压VPP信号对地形成通路时,其高压对信号传输NMOS管的栅极形成损伤,采用旁路二极管进行栅极保护。
6.如权利要求5所述的高可靠反熔丝开关单元结构,其特征在于,所述第二高压NMOS管的漏端和栅端电压均为VDD、所述第一高压NMOS管的漏端和栅端电压分别为0v和VDD、所述第三高压NMOS管的栅端电压为0v时,信号传输NMOS管的栅极电位近似为VDD,能够实现信号传输NMOS管开态。
7.如权利要求5所述的高可靠反熔丝开关单元结构,其特征在于,所述第二高压NMOS管的漏端和栅端电压分别为0v和VDD、所述第一高压NMOS管的漏端和栅端电压均为VDD、所述第三高压NMOS管的栅端电压为0v时,所述信号传输NMOS管的栅极电位近似为0v,能够实现信号传输NMOS管关态。
8.如权利要求1-7任一项所述的高可靠反熔丝开关单元结构,其特征在于,所述第一反熔丝器件和所述第二反熔丝器件的类型相同,能够同时为ONO型或者MTM型或者XPM型。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310468698.9A CN116505927B (zh) | 2023-04-27 | 2023-04-27 | 一种高可靠反熔丝开关单元结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310468698.9A CN116505927B (zh) | 2023-04-27 | 2023-04-27 | 一种高可靠反熔丝开关单元结构 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN116505927A CN116505927A (zh) | 2023-07-28 |
CN116505927B true CN116505927B (zh) | 2023-09-26 |
Family
ID=87322554
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310468698.9A Active CN116505927B (zh) | 2023-04-27 | 2023-04-27 | 一种高可靠反熔丝开关单元结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116505927B (zh) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114421943A (zh) * | 2022-01-25 | 2022-04-29 | 中国电子科技集团公司第五十八研究所 | 一种高可靠抗辐射原子开关型配置单元结构 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3683833A4 (en) * | 2018-08-30 | 2020-08-12 | Shenzhen Weitongbo Technology Co., Ltd. | STORAGE UNIT, STORAGE DEVICE, AND METHOD OF OPERATING A STORAGE UNIT |
-
2023
- 2023-04-27 CN CN202310468698.9A patent/CN116505927B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114421943A (zh) * | 2022-01-25 | 2022-04-29 | 中国电子科技集团公司第五十八研究所 | 一种高可靠抗辐射原子开关型配置单元结构 |
Also Published As
Publication number | Publication date |
---|---|
CN116505927A (zh) | 2023-07-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6980408B2 (en) | ESD protection circuit having a control circuit | |
US10263617B2 (en) | Semiconductor integrated circuit having a switch, an electrically-conductive electrode line and an electrically-conductive virtual line | |
KR100268209B1 (ko) | 상보형금속산화물반도체혼전압입/출력구동기회로및고신뢰성입/출력스택형전계효과트랜지스터 | |
US5821769A (en) | Low voltage CMOS logic circuit with threshold voltage control | |
US8189308B2 (en) | Integrated circuit | |
US20060232307A1 (en) | Semiconductor integrated circuit device | |
CN103456721B (zh) | 静电放电强度输入输出驱动电路 | |
US7880526B2 (en) | Level Shifter, standard cell, system and method for level shifting | |
US7102410B2 (en) | High voltage level converter using low voltage devices | |
CN110994574B (zh) | 耐高压的电源钳位电路 | |
US20040090820A1 (en) | Low standby power SRAM | |
CN115276626A (zh) | 具有栅极电压钳位保护功能的pmos驱动电路及使能平移电路 | |
KR100257272B1 (ko) | 출력 구동 회로 및 반도체 장치 | |
CN116505927B (zh) | 一种高可靠反熔丝开关单元结构 | |
CN113972905A (zh) | 用于反熔丝电路中的隔离保护电路结构 | |
CN1178040A (zh) | 在半导体芯片上用于转换高电压的mos电路装置 | |
US7697249B2 (en) | Voltage clamping circuits using MOS transistors and semiconductor chips having the same and methods of clamping voltages | |
CN113285706B (zh) | 一种电压电平转换电路 | |
KR100885375B1 (ko) | 정전기 방지 회로를 포함하는 반도체 소자 | |
US6269042B1 (en) | I/O circuit of semiconductor integrated device | |
CN116566373B (zh) | 一种高可靠抗辐射反熔丝开关单元结构 | |
US6326835B1 (en) | Input/output circuit for semiconductor integrated circuit device | |
US20250038525A1 (en) | Electro-static discharge (esd) protection circuit and electronic device including esd protection circuit | |
CN115800222A (zh) | 一种基于压控可变电阻的输入输出端口esd保护电路 | |
TW202406262A (zh) | 靜電放電保護電路及其操作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |