CN116454180B - 发光二极管外延片及其制备方法、led - Google Patents
发光二极管外延片及其制备方法、led Download PDFInfo
- Publication number
- CN116454180B CN116454180B CN202310713600.1A CN202310713600A CN116454180B CN 116454180 B CN116454180 B CN 116454180B CN 202310713600 A CN202310713600 A CN 202310713600A CN 116454180 B CN116454180 B CN 116454180B
- Authority
- CN
- China
- Prior art keywords
- layer
- ingan
- well layer
- delta
- doped
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000002360 preparation method Methods 0.000 title abstract description 14
- 230000004888 barrier function Effects 0.000 claims abstract description 41
- 239000004065 semiconductor Substances 0.000 claims abstract description 37
- 239000000758 substrate Substances 0.000 claims abstract description 24
- 230000006911 nucleation Effects 0.000 claims abstract description 14
- 238000010899 nucleation Methods 0.000 claims abstract description 14
- 230000000903 blocking effect Effects 0.000 claims abstract description 13
- 238000000034 method Methods 0.000 claims description 13
- 238000000151 deposition Methods 0.000 claims description 12
- 238000004519 manufacturing process Methods 0.000 claims description 3
- 235000012431 wafers Nutrition 0.000 description 24
- 230000007547 defect Effects 0.000 description 17
- 230000000052 comparative effect Effects 0.000 description 8
- 229910002704 AlGaN Inorganic materials 0.000 description 6
- 150000001875 compounds Chemical class 0.000 description 6
- 239000012535 impurity Substances 0.000 description 6
- 239000000969 carrier Substances 0.000 description 5
- 239000012159 carrier gas Substances 0.000 description 5
- 239000000463 material Substances 0.000 description 5
- 230000000737 periodic effect Effects 0.000 description 5
- 230000008569 process Effects 0.000 description 5
- 230000006798 recombination Effects 0.000 description 5
- 229910052797 bismuth Inorganic materials 0.000 description 4
- 230000007704 transition Effects 0.000 description 4
- 238000009825 accumulation Methods 0.000 description 3
- 238000009826 distribution Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000009467 reduction Effects 0.000 description 3
- 238000012360 testing method Methods 0.000 description 3
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000011056 performance test Methods 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000005640 de Broglie wave Effects 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000005286 illumination Methods 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 238000004020 luminiscence type Methods 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 230000005622 photoelectricity Effects 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000010998 test method Methods 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/04—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction
- H01L33/06—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction within the light emitting region, e.g. quantum confinement structure or tunnel barrier
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
- H01L33/0062—Processes for devices with an active region comprising only III-V compounds
- H01L33/0075—Processes for devices with an active region comprising only III-V compounds comprising nitride compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/26—Materials of the light emitting region
- H01L33/30—Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
- H01L33/32—Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen
- H01L33/325—Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen characterised by the doping materials
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P70/00—Climate change mitigation technologies in the production process for final industrial or consumer products
- Y02P70/50—Manufacturing or production processes characterised by the final manufactured product
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Led Devices (AREA)
Abstract
本发明公开了一种发光二极管外延片及其制备方法、LED,所述发光二极管外延片包括衬底,所述衬底上依次设有形核层、本征GaN层、N型半导体层、第一多量子阱层、第二多量子阱层、电子阻挡层、P型半导体层;所述第一多量子阱层包括交替层叠的第一势阱层和第一量子垒层,所述第一势阱层包括交替层叠的δ掺杂Bi的InGaN层和第一InGaN层;所述第二多量子阱层包括交替层叠的第二势阱层和第二量子垒层,所述第二势阱层包括交替层叠的δ掺杂Al的InGaN层和第二InGaN层。本发明提供的发光二极管外延片能够有效提升发光二极管的发光亮度和抗静电能力。
Description
技术领域
本发明涉及光电技术领域,尤其涉及一种发光二极管外延片及其制备方法、LED。
背景技术
目前,GaN基发光二极管已经大量应用于固态照明领域以及显示领域,吸引着越来越多的人关注。GaN 基发光二极管已经实现工业化生产、在背光源、照明、景观灯等方面都有应用。
外延结构对发光二极管的光电性能具有很大影响。传统的发光二极管外延片包括:一种衬底、以及在所述衬底上依次生长的形核层、本征GaN层、N型半导体层、多量子阱层、电子阻挡层、P型半导体层;多量子阱层作为有源区是发光二极管的核心结构,现有多量子阱层为InGaN势阱层和GaN量子垒层周期性层叠组成,传统结构具有以下问题:
(1)由于空穴迁移率较低加上空穴本身激活困难,导致多量子阱层中,靠近N型半导体层的区域空穴不足,影响发光效率。(2)传统结构由于InGaN生长温度低,导致晶格质量差,并且逐渐层叠,缺陷累积,形成非辐射复合中心,尤其是在靠近P型层的多量子阱中,累积缺陷更多,影响发光强度和抗静电能力,影响器件发光效率和抗静电能力。
发明内容
本发明所要解决的技术问题在于,提供一种发光二极管外延片,其能解决背景技术中提及的现有多量子阱层的问题。
本发明所要解决的技术问题还在于,提供一种发光二极管外延片的制备方法,其工艺简单,能够稳定制得发光效率良好的发光二极管外延片。
为了解决上述技术问题,本发明提供了一种发光二极管外延片,包括衬底,所述衬底上依次设有形核层、本征GaN层、N型半导体层、第一多量子阱层、第二多量子阱层、电子阻挡层、P型半导体层;
所述第一多量子阱层包括交替层叠的第一势阱层和第一量子垒层,所述第一势阱层包括交替层叠的δ掺杂Bi的InGaN层和第一InGaN层;
所述第二多量子阱层包括交替层叠的第二势阱层和第二量子垒层,所述第二势阱层包括交替层叠的δ掺杂Al的InGaN层和第二InGaN层。
在一种实施方式中,所述第一势阱层包括10~50个周期的交替层叠的δ掺杂Bi的InGaN层和第一InGaN层。
在一种实施方式中,所述δ掺杂Bi的InGaN层的Bi的组分含量为6%~10%;
所述δ掺杂Bi的InGaN层的厚度为0.01nm~0.1nm;
所述第一InGaN层的厚度为0.1nm~0.3nm。
在一种实施方式中,所述第二势阱层包括10~50个周期的交替层叠的δ掺杂Al的InGaN层和第二InGaN层。
在一种实施方式中,所述δ掺杂Al的InGaN层的Al的组分含量为5%~10%;
所述δ掺杂Al的InGaN层的厚度为0.01nm~0.1nm;
所述第二InGaN层的厚度为0.1nm~0.3nm。
在一种实施方式中,所述第一势阱层的厚度为3nm~5nm;
所述第二势阱层的厚度为3nm~5nm;
所述第一量子垒层或第二量子垒层包括GaN量子垒层。
为解决上述问题,本发明还提供了一种发光二极管外延片的制备方法,包括以下步骤:
S1、准备衬底;
S2、所述衬底上依次沉积形核层、本征GaN层、N型半导体层、第一多量子阱层、第二多量子阱层、电子阻挡层、P型半导体层;
所述第一多量子阱层包括交替层叠的第一势阱层和第一量子垒层,所述第一势阱层包括交替层叠的δ掺杂Bi的InGaN层和第一InGaN层;
所述第二多量子阱层包括交替层叠的第二势阱层和第二量子垒层,所述第二势阱层包括交替层叠的δ掺杂Al的InGaN层和第二InGaN层。
在一种实施方式中,所述第一势阱层的生长压力为100torr~300torr;
所述δ掺杂Bi的InGaN层的生长温度为400℃~500℃;
所述第一InGaN层的生长温度为700℃~800℃。
在一种实施方式中,所述第二势阱层的生长压力为100torr~300torr;
所述δ掺杂Al的InGaN层的生长温度为780℃~830℃;
所述第二InGaN层的生长温度为700℃~780℃。
相应地,本发明还提供了一种LED,所述LED包括上述的发光二极管外延片。
实施本发明,具有如下有益效果:
本发明提供的发光二极管外延片,其具有特定结构的多量子阱层,包括第一多量子阱层、第二多量子阱层,所述第一多量子阱层包括交替层叠的第一势阱层和第一量子垒层,所述第一势阱层包括交替层叠的δ掺杂Bi的InGaN层和第一InGaN层;所述第二多量子阱层包括交替层叠的第二势阱层和第二量子垒层,所述第二势阱层包括交替层叠的δ掺杂Al的InGaN层和第二InGaN层。
传统的多量子阱中,靠近N型层的多量子阱中,存在空穴不足的问题,影响光效率。本发明在靠近N型半导体层的所述第一多量子阱层的所述第一势阱层中插入δ掺杂Bi的InGaN层。少量的Bi原子(铋原子)凝入到III-V族化合物半导体中时,Bi原子作为杂质引入的能级靠近价带顶(VBM),Bi原子的6p能级与III-V族化合物的价带共振而使VBM升高,导致禁带宽度Eg变窄,自旋轨道分裂能增加,缩小导带到价带跃迁能量,增加了势阱层对载流子的捕获能力,从而增加了发光效率。
传统多量子阱层中,由于多量子阱生长温度低,在靠近P型半导体层的第二多量子阱层中,由于前面的量子阱缺陷的累积,导致第二多量子阱层中累积较多的缺陷而形成非辐射复合中心而影响发光效率。本发明中在靠近P型半导体层的所述第二多量子阱层的所述第二势阱层中插入了δ掺杂Al的InGaN层;由于Al原子较小,可以成为补位原子,并且生长温度相对较高,可以减少第二多量子阱层中的缺陷,从而提升发光效率。并且由于缺陷的减少,也提升了发光二极管的抗静电能力。
附图说明
图1为本发明提供的发光二极管外延片的结构示意图;
图2为本发明提供的发光二极管外延片的制备方法的流程图;
图3为本发明提供的发光二极管外延片的制备方法的步骤S2的流程图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面对本发明作进一步地详细描述。
除非另外说明或存在矛盾之处,本文中使用的术语或短语具有以下含义:
本发明中,“优选”仅为描述效果更好的实施方式或实施例,应当理解,并不构成对本发明保护范围的限制。
本发明中,以开放式描述的技术特征中,包括所列举特征组成的封闭式技术方案,也包括包含所列举特征的开放式技术方案。
本发明中,涉及到数值区间,如无特别说明,则包括数值区间的两个端点。
为解决上述问题,本发明提供了一种发光二极管外延片,如图1所示,包括衬底1,所述衬底1上依次设有形核层2、本征GaN层3、N型半导体层4、第一多量子阱层5、第二多量子阱层6、电子阻挡层7、P型半导体层8;
所述第一多量子阱层5包括交替层叠的第一势阱层和第一量子垒层,所述第一势阱层包括交替层叠的δ掺杂Bi的InGaN层和第一InGaN层;
所述第二多量子阱层6包括交替层叠的第二势阱层和第二量子垒层,所述第二势阱层包括交替层叠的δ掺杂Al的InGaN层和第二InGaN层。
本发明提供的发光二极管外延片,其具有特定结构的多量子阱层。所述多量子阱层包括第一多量子阱层5、第二多量子阱层6,所述第一多量子阱层5、第二多量子阱层6的具体结构如下。
在一种实施方式中,所述第一势阱层包括10~50个周期的交替层叠的δ掺杂Bi的InGaN层和第一InGaN层。优选地,所述第一势阱层包括15~45个周期的交替层叠的δ掺杂Bi的InGaN层和第一InGaN层。
在一种实施方式中,所述δ掺杂Bi的InGaN层的Bi的组分含量为6%~10%;示例性的所述δ掺杂Bi的InGaN层的Bi的组分含量为7%、8%、9%,但不限于此;所述δ掺杂Bi的InGaN层的厚度为0.01nm~0.1nm;示例性的δ掺杂Bi的InGaN层的厚度为0.02nm、0.03nm、0.04nm、0.05nm、0.06nm、0.07nm、0.08nm、0.09nm,但不限于此;所述第一InGaN层的厚度为0.1nm~0.3nm;示例性的所述第一InGaN层的厚度为0.15nm、0.2nm、0.25nm,但不限于此。
需要说明的是,传统的多量子阱中,靠近N型层的多量子阱中,存在空穴不足的问题,影响光效率。本发明在靠近N型半导体层的所述第一多量子阱层的所述第一势阱层中插入δ掺杂Bi的InGaN层。少量的Bi原子(铋原子)凝入到III-V族化合物半导体中时,Bi原子作为杂质引入的能级靠近价带顶(VBM),Bi原子的6p能级与III-V族化合物的价带共振而使VBM升高,导致禁带宽度Eg变窄,自旋轨道分裂能增加,缩小导带到价带跃迁能量,增加了势阱层对载流子的捕获能力,从而增加了发光效率。
进一步地,δ掺杂是将掺入半导体内的杂质原子仅限制在一层或几层半导体原子平面内,由于掺杂区的宽度在材料的晶格常数量级内,使杂质原子浓度分布的宽度比自由载流子的德布罗依波的波长还窄,通常用数学上的δ函数来描述这种杂质分布,而形成这种分布的掺杂技术被称为δ掺杂。本发明采用δ掺杂技术在InGaN中进行Bi原子掺杂,δ掺杂层的引入并没有增加材料的缺陷密度,而是使得量子阱对载流子的束缚作用增强,辐射跃迁几率越大,发光越强。但是Bi原子质量和半径都比X原子的大,在高温下很难把Bi凝入InGaN材料中,Bi原子很容易在表面析出,所以δ掺杂Bi的InGaN层需要在低温生长。δ掺杂避免了持续的低温生长带来的缺陷。而且,由于Bi原子较大,并且δ掺杂Bi的InGaN层的生长温度很低,厚度太厚容易形成缺陷,成为非辐射复合中心,影响发光效率。
在一种实施方式中,所述第二势阱层包括10~50个周期的交替层叠的δ掺杂Al的InGaN层和第二InGaN层。优选地,所述第二势阱层包括15~45个周期的交替层叠的δ掺杂Al的InGaN层和第二InGaN层。
在一种实施方式中,所述δ掺杂Al的InGaN层的Al的组分含量为5%~10%;示例性的所述δ掺杂Al的InGaN层的Al的组分含量为6%、7%、8%、9%,但不限于此;所述δ掺杂Al的InGaN层的厚度为0.01nm~0.1nm;示例性的δ掺杂Al的InGaN层的厚度为0.02nm、0.03nm、0.04nm、0.05nm、0.06nm、0.07nm、0.08nm、0.09nm,但不限于此;所述第二InGaN层的厚度为0.1nm~0.3nm;示例性的所述第二InGaN层的厚度为0.15nm、0.2nm、0.25nm,但不限于此。
需要说明的是,传统多量子阱层中,由于多量子阱生长温度低,在靠近P型半导体层的第二多量子阱层中,由于前面的量子阱缺陷的累积,导致第二多量子阱层中累积较多的缺陷而形成非辐射复合中心而影响发光效率。本发明中在靠近P型半导体层的所述第二多量子阱层的所述第二势阱层中插入了δ掺杂Al的InGaN层;其中,δ掺杂Al的InGaN层是指采用δ掺杂技术在InGaN中进行Al原子掺杂,由于Al原子较小,可以成为补位原子,并且生长温度相对较高,可以减少第二多量子阱层中的缺陷,从而提升发光效率。并且由于缺陷的减少,也提升了发光二极管的抗静电能力。
在一种实施方式中,所述第一势阱层的厚度为3nm~5nm;所述第二势阱层的厚度为3nm~5nm。优选地,所述第一势阱层的厚度为3.5nm~4.5nm;所述第二势阱层的厚度为3.5nm~4.5nm。在一种实施方式中,所述第一量子垒层或第二量子垒层包括GaN量子垒层。在上述特定结构的第一多量子阱层、第二多量子阱层的共同作用下,最终得到的发光二极管具有良好的发光效率和抗静电能力。
相应地,本发明提供了一种发光二极管外延片的制备方法,如图2所示,包括以下步骤:
S1、准备衬底1;
在一种实施方式中,所述衬底为蓝宝石衬底。优选地,首先控制反应室温度为1000℃~1200℃,控制反应室压力为200torr~600torr,在H2气氛下对衬底进行5~8min的高温退火,对衬底表面的颗粒和氧化物进行清洁。
S2、所述衬底1上依次沉积形核层2、本征GaN层3、N型半导体层4、第一多量子阱层5、第二多量子阱层6、电子阻挡层7、P型半导体层8。
如图3所示,步骤S2包括以下步骤:
S21、在衬底1上沉积形核层2。
在一种实施方式中,选择形核层材料为AlGaN或AlN。本层主要用于提供晶种,缓解衬底和外延层的晶格失配,提升外延片晶格质量。优选地,采用AlGaN形核层,厚度为25nm~35nm。
更佳地,所述AlGaN形核层的制备方法如下:首先控制反应室温度为500℃~700℃,反应室压力为200torr~400torr,通入N源、Ga源、Al源,N2和H2做载气,完成沉积。
S22、在形核层2上沉积本征GaN层3。
在一种实施方式中,采用金属有机物气相沉积法沉积本征GaN层,生长温度为1100℃~1150℃,生长压力为100torr~500torr,厚度为300nm~500nm。
S23、在本征GaN层3上沉积N型半导体层4。
在一种实施方式中,生长温度为1100℃~1150℃,生长压力为100torr~500torr,厚度为1μm~3μm。
S24、在N型半导体层4上沉积第一多量子阱层5。
在一种实施方式中,所述第一势阱层的生长压力为100torr~300torr;所述δ掺杂Bi的InGaN层的生长温度为400℃~500℃;所述第一InGaN层的生长温度为700℃~800℃。
在一种实施方式中,所述第一多量子阱层为第一势阱层和第一量子垒层交替层叠的周期性结构,所述第一多量子阱层的周期数为2-8。
优选地,所述第一多量子阱层的制备方法如下:
首先,生长所述第一势阱层,所述第一势阱层的制备方法如下:通入N2作为载气,NH3提供N源,控制反应室温度为700℃~800℃,通入TMIn作为In源,通入TEGa作为Ga源,本实施例中,通入时间为4s~7s,生长不掺杂Bi的第一InGaN层。然后保持气氛不变,控制生长温度为400℃~500℃,继续通入TMIn和TEGa,通入TMBi作为Bi源,通入时间为9s~12s,生长δ掺杂Bi的InGaN层,然后重复此过程10~50个周期;
然后,生长第一量子垒层,所述第一量子垒层的制备方法如下:控制反应室温度为800℃~900℃,用H2和N2做载气,通入TEGa作为Ga源,生长GaN量子垒层;
第一势阱层和第一量子垒层重复层叠周期性生长,得到第一多量子阱层。
S25、在第一多量子阱层5上沉积第二多量子阱层6。
在一种实施方式中,所述第二势阱层的生长压力为100torr~300torr;所述δ掺杂Al的InGaN层的生长温度为780℃~830℃;所述第二InGaN层的生长温度为700℃~780℃。
在一种实施方式中,所述第二多量子阱层为第二势阱层和第二量子垒层交替层叠的周期性结构,所述第二多量子阱层的周期数为2-8。
优选地,所述第二多量子阱层的制备方法如下:
首先,生长所述第二势阱层,所述第二势阱层的制备方法如下:通入N2作为载气,NH3提供N源,控制反应室温度为700℃~780℃,通入TMIn作为In源,通入TEGa作为Ga源,本实施例中,通入时间为4s~7s,生长不掺杂Al的第二InGaN层。然后保持气氛不变,控制生长温度为780℃~830℃,继续通入TMIn和TEGa,TMAl作为Al源,通入时间为9s~12s,生长δ掺杂Al的InGaN层,然后重复此过程10~50个周期;
然后,生长第二量子垒层,所述第二量子垒层的制备方法如下:控制反应室温度为800℃~900℃,用H2和N2做载气,通入TEGa作为Ga源,生长GaN量子垒层;
第二势阱层和第二量子垒层重复层叠周期性生长,得到第二多量子阱层。
S26、在第二多量子阱层6上沉积电子阻挡层7。
在一种实施方式中,整个生长过程中,生长压力控制在100torr~300torr;所述电子阻挡层为AlGaN和InGaN材料交替层叠生长的周期性结构,周期数为3-15;
首先,控制反应室生长温度为900℃~1000℃,通入N源、Ga源、Al源,沉积AlGaN层;然后,关闭Al源,继续通入Ga源,打开In源,沉积InGaN层;AlGaN层和InGaN层重复层叠生长,得到电子阻挡层。
S27、在电子阻挡层7上沉积P型半导体层8。
在一种实施方式中,P型半导体层的生长温度为800℃~1000℃,厚度为10nm~20nm,生长压力为100torr~300torr,Mg掺杂浓度为5×1017atoms/cm3~1×1020atoms/cm3。
相应地,本发明还提供了一种LED,所述LED包括上述的发光二极管外延片。所述LED的光电效率得到有效提升,且其他项电学性能良好。
下面以具体实施例进一步说明本发明:
实施例1
本实施例提供一种发光二极管外延片,包括衬底,所述衬底上依次设有形核层、本征GaN层、N型半导体层、第一多量子阱层、第二多量子阱层、电子阻挡层、P型半导体层;
所述第一多量子阱层包括交替层叠的第一势阱层和第一量子垒层,所述第一势阱层包括交替层叠的δ掺杂Bi的InGaN层和第一InGaN层;
所述第二多量子阱层包括交替层叠的第二势阱层和第二量子垒层,所述第二势阱层包括交替层叠的δ掺杂Al的InGaN层和第二InGaN层。
所述第一势阱层包括15个周期的交替层叠的δ掺杂Bi的InGaN层和第一InGaN层。所述δ掺杂Bi的InGaN层的Bi的组分含量为7.5%,厚度为0.05nm;所述第一InGaN层的厚度为0.2nm。
所述第二势阱层包括15个周期的交替层叠的δ掺杂Al的InGaN层和第二InGaN层。所述δ掺杂Al的InGaN层的Al的组分含量为7.5%,厚度为0.05nm;所述第二InGaN层的厚度为0.2nm。
实施例2
本实施例提供一种发光二极管外延片,与实施例1不同之处在于:所述第一势阱层包括20个周期的交替层叠的δ掺杂Bi的InGaN层和第一InGaN层。所述δ掺杂Bi的InGaN层的Bi的组分含量为6%,厚度为0.05nm;所述第一InGaN层的厚度为0.2nm。其余皆与实施例1相同。
实施例3
本实施例提供一种发光二极管外延片,与实施例1不同之处在于:所述第二势阱层包括20个周期的交替层叠的δ掺杂Al的InGaN层和第二InGaN层。所述δ掺杂Al的InGaN层的Al的组分含量为10%,厚度为0.05nm;所述第二InGaN层的厚度为0.2nm。其余皆与实施例1相同。
对比例1
本对比例与实施例1不同之处在于,其不设有第一多量子阱层、第二多量子阱层,其多量子阱层由InGaN层和GaN层交替层叠组成。其余皆与实施例1相同。
对比例2
本对比例与实施例1不同之处在于,其不设有第一多量子阱层。其余皆与实施例1相同。
对比例3
本对比例与实施例1不同之处在于,其不设有第二多量子阱层。其余皆与实施例1相同。
以实施例1~实施例3和对比例1~对比例3制得发光二极管外延片使用相同芯片工艺条件制备成10×24mil具有垂直结构的LED芯片,测试其抗静电能力和发光亮度,具体的测试方法为:
(1)发光亮度:在通入电流120mA时,测试所得芯片的发光强度;
(2)抗静电性能测试:在HBM(人体放电模型)模型下运用静电仪对基芯片的抗静电性能进行测试,测试芯片能承受反向8000V静电的通过比例。
以上测试结果如表1所示。
表1实施例1~实施例3和对比例1~对比例3制得LED的性能测试结果
由上述结果可知,本发明提供的发光二极管外延片,其具有特定结构的多量子阱层,包括第一多量子阱层、第二多量子阱层,所述第一多量子阱层包括交替层叠的第一势阱层和第一量子垒层,所述第一势阱层包括交替层叠的δ掺杂Bi的InGaN层和第一InGaN层;所述第二多量子阱层包括交替层叠的第二势阱层和第二量子垒层,所述第二势阱层包括交替层叠的δ掺杂Al的InGaN层和第二InGaN层。
传统的多量子阱中,靠近N型层的多量子阱中,存在空穴不足的问题,影响光效率。本发明在靠近N型半导体层的所述第一多量子阱层的所述第一势阱层中插入δ掺杂Bi的InGaN层。少量的Bi原子(铋原子)凝入到III-V族化合物半导体中时,Bi原子作为杂质引入的能级靠近价带顶(VBM),Bi原子的6p能级与III-V族化合物的价带共振而使VBM升高,导致禁带宽度Eg变窄,自旋轨道分裂能增加,缩小导带到价带跃迁能量,增加了势阱层对载流子的捕获能力,从而增加了发光效率。
传统多量子阱层中,由于多量子阱生长温度低,在靠近P型半导体层的第二多量子阱层中,由于前面的量子阱缺陷的累积,导致第二多量子阱层中累积较多的缺陷而形成非辐射复合中心而影响发光效率。本发明中在靠近P型半导体层的所述第二多量子阱层的所述第二势阱层中插入了δ掺杂Al的InGaN层;由于Al原子较小,可以成为补位原子,并且生长温度相对较高,可以减少第二多量子阱层中的缺陷,从而提升发光效率。并且由于缺陷的减少,也提升了发光二极管的抗静电能力。
以上所述是发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也视为本发明的保护范围。
Claims (10)
1.一种发光二极管外延片,其特征在于,包括衬底,所述衬底上依次设有形核层、本征GaN层、N型半导体层、第一多量子阱层、第二多量子阱层、电子阻挡层、P型半导体层;
所述第一多量子阱层包括交替层叠的第一势阱层和第一量子垒层,所述第一势阱层包括交替层叠的δ掺杂Bi的InGaN层和第一InGaN层;
所述第二多量子阱层包括交替层叠的第二势阱层和第二量子垒层,所述第二势阱层包括交替层叠的δ掺杂Al的InGaN层和第二InGaN层;
所述第一量子垒层或所述第二量子垒层为GaN量子垒层。
2.如权利要求1所述的发光二极管外延片,其特征在于,所述第一势阱层包括10~50个周期的交替层叠的δ掺杂Bi的InGaN层和第一InGaN层。
3.如权利要求1所述的发光二极管外延片,其特征在于,所述δ掺杂Bi的InGaN层的Bi的组分含量为6%~10%;
所述δ掺杂Bi的InGaN层的厚度为0.01nm~0.1nm;
所述第一InGaN层的厚度为0.1nm~0.3nm。
4.如权利要求1所述的发光二极管外延片,其特征在于,所述第二势阱层包括10~50个周期的交替层叠的δ掺杂Al的InGaN层和第二InGaN层。
5.如权利要求1所述的发光二极管外延片,其特征在于,所述δ掺杂Al的InGaN层的Al的组分含量为5%~10%;
所述δ掺杂Al的InGaN层的厚度为0.01nm~0.1nm;
所述第二InGaN层的厚度为0.1nm~0.3nm。
6.如权利要求1所述的发光二极管外延片,其特征在于,所述第一势阱层的厚度为3nm~5nm;
所述第二势阱层的厚度为3nm~5nm。
7.一种如权利要求1~6任一项所述的发光二极管外延片的制备方法,其特征在于,包括以下步骤:
S1、准备衬底;
S2、所述衬底上依次沉积形核层、本征GaN层、N型半导体层、第一多量子阱层、第二多量子阱层、电子阻挡层、P型半导体层;
所述第一多量子阱层包括交替层叠的第一势阱层和第一量子垒层,所述第一势阱层包括交替层叠的δ掺杂Bi的InGaN层和第一InGaN层;
所述第二多量子阱层包括交替层叠的第二势阱层和第二量子垒层,所述第二势阱层包括交替层叠的δ掺杂Al的InGaN层和第二InGaN层;
所述第一量子垒层或所述第二量子垒层为GaN量子垒层。
8.如权利要求7所述的发光二极管外延片的制备方法,其特征在于,所述第一势阱层的生长压力为100torr~300torr;
所述δ掺杂Bi的InGaN层的生长温度为400℃~500℃;
所述第一InGaN层的生长温度为700℃~800℃。
9.如权利要求7所述的发光二极管外延片的制备方法,其特征在于,所述第二势阱层的生长压力为100torr~300torr;
所述δ掺杂Al的InGaN层的生长温度为780℃~830℃;
所述第二InGaN层的生长温度为700℃~780℃。
10.一种LED,其特征在于,所述LED包括如权利要求1~6任一项所述的发光二极管外延片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310713600.1A CN116454180B (zh) | 2023-06-16 | 2023-06-16 | 发光二极管外延片及其制备方法、led |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310713600.1A CN116454180B (zh) | 2023-06-16 | 2023-06-16 | 发光二极管外延片及其制备方法、led |
Publications (2)
Publication Number | Publication Date |
---|---|
CN116454180A CN116454180A (zh) | 2023-07-18 |
CN116454180B true CN116454180B (zh) | 2023-08-29 |
Family
ID=87130618
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310713600.1A Active CN116454180B (zh) | 2023-06-16 | 2023-06-16 | 发光二极管外延片及其制备方法、led |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116454180B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116705942B (zh) * | 2023-08-08 | 2023-10-17 | 江西兆驰半导体有限公司 | 发光二极管及其制备方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103441197A (zh) * | 2013-07-31 | 2013-12-11 | 华灿光电股份有限公司 | 一种GaN基发光二极管外延片及其制作方法 |
CN104303320A (zh) * | 2011-10-21 | 2015-01-21 | 犹他大学研究基金会 | 均质多带隙装置 |
CN107123714A (zh) * | 2017-05-16 | 2017-09-01 | 中国科学院上海微系统与信息技术研究所 | 一种稀铋半导体量子阱 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006108585A (ja) * | 2004-10-08 | 2006-04-20 | Toyoda Gosei Co Ltd | Iii族窒化物系化合物半導体発光素子 |
US8367450B2 (en) * | 2010-02-21 | 2013-02-05 | Technion Research & Development Foundation Ltd. | Light emitting system and method of fabricating and using the same |
-
2023
- 2023-06-16 CN CN202310713600.1A patent/CN116454180B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104303320A (zh) * | 2011-10-21 | 2015-01-21 | 犹他大学研究基金会 | 均质多带隙装置 |
CN103441197A (zh) * | 2013-07-31 | 2013-12-11 | 华灿光电股份有限公司 | 一种GaN基发光二极管外延片及其制作方法 |
CN107123714A (zh) * | 2017-05-16 | 2017-09-01 | 中国科学院上海微系统与信息技术研究所 | 一种稀铋半导体量子阱 |
Also Published As
Publication number | Publication date |
---|---|
CN116454180A (zh) | 2023-07-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN114759124B (zh) | 一种发光二极管外延片及其制备方法 | |
CN115472718B (zh) | 发光二极管外延片及其制备方法、发光二极管 | |
CN115188863B (zh) | 发光二极管外延片及其制备方法 | |
CN115458650A (zh) | 发光二极管外延片及其制备方法、发光二极管 | |
CN116581214A (zh) | 发光二极管外延片及其制备方法、发光二极管 | |
CN115881865B (zh) | 发光二极管外延片及其制备方法、发光二极管 | |
CN115832138B (zh) | 发光二极管外延片及其制备方法、发光二极管 | |
CN116072780B (zh) | 发光二极管外延片及其制备方法、发光二极管 | |
CN116230825B (zh) | 一种氢杂质调控空穴注入层的led外延片及其制备方法 | |
CN116504895B (zh) | 发光二极管外延片及其制备方法、led | |
CN116344695A (zh) | 发光二极管外延片及其制备方法、led | |
CN117276440A (zh) | 发光二极管外延片及其制备方法、led | |
CN116454180B (zh) | 发光二极管外延片及其制备方法、led | |
CN116598396A (zh) | 发光二极管外延片及其制备方法、led | |
CN116525734A (zh) | 发光二极管外延片及其制备方法、发光二极管 | |
CN116845157B (zh) | GaN基绿光发光二极管外延片及其制备方法、发光二极管 | |
CN115863503B (zh) | 深紫外led外延片及其制备方法、深紫外led | |
CN116154072B (zh) | 调控量子阱碳杂质的led外延片及其制备方法、led | |
CN116072784B (zh) | 深紫外发光二极管外延片及其制备方法、led | |
CN117894898A (zh) | 深紫外led外延片及其制备方法、深紫外led | |
CN116705946A (zh) | 发光二极管外延片及其制备方法 | |
CN116705932A (zh) | 发光二极管外延片及其制备方法、led | |
CN117293241B (zh) | 发光二极管外延片及其制备方法、发光二极管 | |
CN118538843B (zh) | 一种发光二极管的外延片及其制备方法 | |
CN114497305B (zh) | 一种外延片、外延片制备方法以及发光二极管 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |