Nothing Special   »   [go: up one dir, main page]

CN114696855A - 一种新型零中频接收机 - Google Patents

一种新型零中频接收机 Download PDF

Info

Publication number
CN114696855A
CN114696855A CN202210285763.XA CN202210285763A CN114696855A CN 114696855 A CN114696855 A CN 114696855A CN 202210285763 A CN202210285763 A CN 202210285763A CN 114696855 A CN114696855 A CN 114696855A
Authority
CN
China
Prior art keywords
operational amplifier
stage operational
low
pass filter
resistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210285763.XA
Other languages
English (en)
Inventor
赵晨曦
付浩彪
刘辉华
吴韵秋
康凯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Electronic Science and Technology of China
Original Assignee
University of Electronic Science and Technology of China
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by University of Electronic Science and Technology of China filed Critical University of Electronic Science and Technology of China
Priority to CN202210285763.XA priority Critical patent/CN114696855A/zh
Publication of CN114696855A publication Critical patent/CN114696855A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/30Circuits for homodyne or synchrodyne receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • H04B1/12Neutralising, balancing, or compensation arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)

Abstract

本发明属于无线通信技术领域,具体提供一种新型零中频接收机,用以提高接收机的接收灵敏度并减小芯片面积;本发明包括:混频器、第一增益级运放、第二增益级运放、第一低通滤波级运放、以及开关电容积分器,开关电容积分器由开关电容与第二低通滤波级运放构成;其中,两级增益级运放与两级低通滤波级运放采用相同运放结构,每个运放内部集成两个斩波器,有效将信号与运放的直流失调和闪烁噪声分开,进而通过低通滤波器达到既能消除混频器输出信号的直流分量、又不会带来额外噪声的效果,有效提高接收机的接收灵敏度;同时,采用开关电容积分器,通过控制开关切换频率,实现动态高通滤波效果,改善接收机电路性能的同时又大大减小芯片面积。

Description

一种新型零中频接收机
技术领域
本发明属于无线通信技术领域,具体提供一种新型零中频接收机。
背景技术
随着社会的发展,人们对于无线通信技术的需求越来越高;如为了提高汽车雷达探测距离,接收链路灵敏度就要提高,对下混频器来说,就需要更加优异的性能;但是实际芯片加工时,难以避免工艺失配,混频器开关级不能完全对称,即无法避免产生直流失调,而直流失调又容易使后级电路产生饱和和非线性现象。
为了解决这一问题,一些直流消除结构的零中频接收机被提出,如图1所示为一种集成了全差分电容耦合斩波稳定放大器的接收机,其基本结构包括:混频器、隔直大电容Cs、全差分电容耦合斩波稳定放大器(包含主放大器单元(CH2与两个增益级Gm1与Gm2部分)、RC积分器负反馈(包含低通滤波(Gm3、Ri与Ci)、斩波器CH4与反馈电容Ch)、电容反馈网络(Cf与CH3)和LPF四个主要模块);电容Cs阻止混频器输出的直流失调部分,让有用信号通过,但是随着信号频率下降,尤其是零中频时,电容Cs会变得很大,导致芯片成本急剧上升;若以片外大电容代替CS,则芯片做不到全集成,芯片集成度也会下降;主放大器单元采用电容Cc耦合斩波稳定结构,各个斩波器均采用CMOS传输门结构,可以使运放不采用轨到轨输入端而达到轨到轨共模输入范围;电容反馈网络在低频情况下具有极大的阻抗,可以降低对输出级的驱动能力要求,但是由于电容隔直作用,电路启动变慢;RC积分器负反馈结构的作用是缓解大电容Cs带来的芯片面积压力,将低拉低,使得混频器输出的直流部分被滤除,能比较精确地确定运放的高通极点,消除的直流偏移电压,但对于零中频电路,信号频率很低,就需要使得RC积分器负反馈结构(等效一个低通滤波器)的截止频率很低,这样电阻Ri与Ci的值会很大,两者面积的增大换来Cs的减小,导致整体芯片面积缩小并不是很明显。
由此可见,上述传统零中频接收机为了滤除混频器输出的直流失调部分,需要大电容隔直,因此芯片面积很大;而且即使滤除了混频器输出的直流失调,全差分电容耦合斩波稳定放大器本身带来的直流失调及噪声也没有考虑到,从而引入了新的直流失调问题;并且如果对主放大器单元进行带宽限制,以增大电容Cc方式使运放带宽缩小至信号带宽附近,这就需要比较大的补偿电容,增大了芯片面积,且实现较小的高通极点,需要极大的增加RC积分器负反馈的输入电阻。
发明内容
本发明的目的在于针对上述现有传统零中频接收机存在的诸多问题,提供一种新型零中频接收机;本发明采用新型结构,采用集成开关电容积分器的DCOC电路(直流失调消除电路、DC offsetConcellation)将混频器输出信号中的直流失调抵消,而对于DCOC中运放自身的失调电压和闪烁噪声问题,每个运放内部集成两个斩波器,使得运放输入信号两次斩波,自身的直流失调和闪烁噪声一次斩波,即将信号与运放的直流失调和闪烁噪声分开,进而通过低通滤波器将直流失调与噪声滤掉,达到既能消除混频器输出信号的直流分量、又不会带来额外噪声的效果,有效提高接收机的接收灵敏度,保证后级电路的正常工作;同时,DCO C电路中的开关电容积分器,通过控制开关切换频率,实现动态高通滤波效果,改善接收机电路性能的同时又大大减小芯片面积。
为实现上述目的,本发明采用的技术方案为:
一种新型零中频接收机,包括:混频器、第一增益级运放、第二增益级运放、第一低通滤波级运放、以及开关电容积分器;其中,混频器、第一增益级运放、第二增益级运放与第一低通滤波级运放依次串联,接收信号输入混频器的输入端、第一低通滤波级运放的输出端输出信号;所述开关电容积分器由开关电容与第二低通滤波级运放构成,所述开关电容接第二增益级运放的输出端;所述第一增益级运放、第二增益级运放、第一低通滤波级运放与第二低通滤波级运放均由放大器与外围电路构成,所述放大器由依次串联的第一级斩波器、第一级放大电路、第二级斩波器与第二级放大电路构成;所述第二低通滤波级运放的输出反馈至第一增益级运放中放大器的输入端。
进一步的,所述外围电路包括:反馈电容、反馈电阻与比例运算电阻,其中,反馈电容与反馈电阻并联、并跨接在放大器的差分输入端与差分输出端之间,第一增益级运放、第二增益级运放与第一低通滤波级运放中比例运算电阻串联在放大器的差分输入端,第二低通滤波级运放中比例运算电阻串联在放大器的差分输出端。
更进一步的,所述零中频接收机满足:
Figure BDA0003558170240000021
其中,Requ为开关电容等效阻抗,R1为第一增益级运放与第二增益级运放中反馈电阻R1的阻值,R5、R7为第二增益级运放中比例运算电阻R5、第二低通滤波级运放中比例运算电阻R7的阻值,C1、C3为第一增益级运放与第二增益级运放中反馈电容C1、第二低通滤波级运放中反馈电容C3的阻值。
本发明的有益效果在于:
本发明提供一种新型零中频接收机,具有如下优点:
1、本发明针对零中频接收机集成了新式的DCOC电路,取消了传统结构中的大电容Cs,大大减小了芯片面积,节省成本;
2、本发明中的每个运算放大器均含有两级Chopper,能够避免运放自身的失调分量和噪声影响混频器输出,保护了接收链路的灵敏度,不会增加额外的直流失调;采用两级增益级运放可使电路总体增益被分摊,相当于扩大了每级运放的带宽,使得斩波器的斩波频率可选择变大,由电阻电容和运放构成的低通滤波器的截止频率相应变高,使得无源器件变小,极大地节省版图面积;
3、运用开关电容等效成电阻的积分器作为负反馈,积分器本身是低通特性,作为负反馈,则体现高通特性,即把混频器输出的直流失调滤掉;而此时需要这个等效的高通滤波器截止频率很低,为了进一步缩小版图面积,用开关电容代替GΩ级别电阻,使得版图面积极大地缩小,同时又使等效电阻更加精确且可控,非常适用于低中频接收机混频器性能的改进;
4、积分器的高通极点通过外部输入时钟频率确定,方便实现滤波器截止频率的修正,达到电路设计的灵活性;
综上,本发明采用的两级增益级和开关电容积分器负反馈能使混频器输出的直流失调与闪烁噪声抵消,同时又不会带来额外的噪声,并且能极大地缩小版图面积,采用开关电容能很方便的控制滤波器截止频率,能很好地改善混频器性能;同时这也使得本发明运用范围变的广泛,尤其针对低中频,甚至零中频架构接收机,优势更加凸显。
附图说明
图1为传统集成全差分电容耦合斩波稳定放大器的接收机的电路原理图。
图2为本发明实施例中新型直流消除结构的零中频接收机的电路原理图。
图3为本发明实施例中无源单平衡混频器的电路原理图。
图4为本发明实施例中增益级运放的电路原理图。
图5为本发明实施例中增益级运放的斩波示意图。
图6为本发明实施例中开关电容积分器负反馈的电路原理图。
具体实施方式
下面结合附图和实施例对本发明做进一步详细说明。
本实施例提出一种新型直流消除结构的零中频接收机,其结构如图2所示,包括:混频器、两级增益级运放、开关电容积分器、以及第一低通滤波级运放(低通滤波器、增益很小的第三级运放);其中,信号经接收机的天线接收并传入混频器进行频率变换,使高频信号变换到低频、以便于下级电路放大,混频器的输出接第一增益级运放(其中,比例运算电阻R4、反馈电阻R1与反馈电容C1调节第一增益级运放的反馈比例,以控制增益),第一增益级运放的输出接第二增益级运放(相同的,比例运算电阻R5、反馈电阻R1与反馈电容C1调节第二增益级运放的反馈比例,以控制增益),第二增益级运放的的输出接第一低通滤波级运放(其中,比例运算电阻R6、反馈电阻R2与反馈电容C2调节第一低通滤波级运放的反馈比例,以控制增益)与开关电容积分器(信号S1与S2控制的八个开关,加上这几个开关中间的两个电容等效为大电阻,比例运算电阻R7、反馈电阻R3与反馈电容C3调节开关电容积分器第二低通滤波级运放的反馈比例,以控制增益),而开关电容积分器的输出反馈至第一增益级运放,第一低通滤波级运放输出零中频接收机的输出信号。
进一步的,所述开关电容积分器由开关电容与第二低通滤波级运放构成,所述两级增益级运放、两级低通滤波级运放均采用相同的运放结构,具体均由放大器与外围电路构成,所述外围电路包括:反馈电容、反馈电阻与比例运算电阻,其中,反馈电容与反馈电阻并联、并跨接在放大器的差分输入端与差分输出端之间;所述两级增益级运放与第一低通滤波级运放中比例运算电阻串联在放大器的差分输入端,所述第二低通滤波级运放中比例运算电阻串联在放大器的差分输出端;所述开关电容积分器的输出反馈至第一增益级运放中放大器的输入端。
更进一步的,所述放大器均由依次串联的第一级斩波器、第一级放大电路、第二级斩波器与第二级放大电路构成。
需要说明的是:所述两级增益级运放、两级低通滤波级运放均采用相同的运放结构,其中,反馈电阻与比例运算电阻的比值决定了运放结构的增益,故在本发明中,第一增益级运放与第二增益级运放的增益高、称其为增益级运放,而第一低通滤波级运放与第二低通滤波级运放的增益小、主要用于实现滤波、称其为低通滤波级运放;而两级增益级运放共同决定零中频接收机的增益,可根据实际应用需求进行匹配设计;同时,为了保证信号带宽外的直流失调及高频干扰滤除,开关电容积分器环路形成的高通拐点FH必须小于第一级增益级运放的低通拐点FL,因此,电阻电容需满足:
Figure BDA0003558170240000051
其中,Requ为开关电容等效阻抗,R1为反馈电阻R1的阻值,R5、R7为比例运算电阻R5、比例运算电阻R7的阻值,C1、C3为反馈电容C1、反馈电容C3的阻值。
从工作原理上讲:
接收机的直流失调消除部分放大了混频器输出的有用信号,同时滤除了混频器的直流失调,并且自身不会带来额外的直流失调;DCOC(直流失调消除)电路采用开关电容积分器作为负反馈,该负反馈等效成低通滤波器将输出的直流信号反馈到输入,抵消了混频器输出直流分量,达到了传统结构中大电容Cs的作用,大大减小版图面积;同时开关电容等效成大电阻,也达到缩小面积的目的;增益级运放分成两级,每级的增益减小使得每级带宽变大,这样斩波器的斩波信号频率变大,减小无源器件电阻、电容的值以缩减版图面积;并且,通过外部时钟可控制等效电阻阻值的大小,使得该反馈的截止频率做到很低且可调,能够很好地分离混频器输出的直流分量和有用信号;对于每个放大器An(n代表放大器的序列号,如第一个放大器A1),自身含有两级斩波模块,都能消除运放自身失调电压和闪烁噪声对信号的影响;综上,本发明能做到消除混频器输出的直流失调而又不会带来额外噪声,并实现小的版图面积的同时,做到调节滤波的功能。
更为具体的讲:
(1)混频器
本实施例中,混频器作为接收链路第一级,即需要使得混频器输出噪声小、增益高、线性度好,同时因为接收天线单端,故采用无源单平衡混频器,其电路原理图如图3所示;其中,信号从VRF进入混频器,VLO控制晶体管导通,C6、L1与L2为输入端匹配电路;为了增大本振到中频输出的隔离度,运用交叉耦合电容C5以减小晶体管栅漏寄生电容;为了进一步减小射频和本振到中频的馈通,增加了电容C4;由于信号是低频,故采用电阻作为负载。
(2)增益级运放
本实施例中,增益级运放的电路原理图如图4所示,由两级斩波器与两级放大电路组成,输入信号Vin经第一级斩波器(chopper)后输入到第一级放大电路,第一级放大电路的输出经第二级斩波器后输入到第二级放大电路,第二级放大电路输出信号Vout
上述增益级运放An消除自身失调电压与噪声的工作原理如图5所示,增益级运放输入信号(对应图5中A,其中图4与图5中的字母一一对应,即图4的A处信号就是图5的A)经第一级斩波chopper1,被变换到高频(斩波频率fchop的奇次谐波处),再经过第一级放大电路,此时输出含有被第一级放大电路放大的信号和第一级放大电路自身产生的直流失调和闪烁噪声,即对应图4中的B处;再经第二级斩波chopper2,则第一级放大电路自身产生的直流失调和噪声被变换到高频,而A处的信号(输入信号)又被斩到低频,回到初始状态,如图4中C处,此时信号幅度被放大;由于增益级运放自身的增益带宽积的限制,增益高使得带宽小,C处的信号放大,第一级放大电路产生的直流失调和噪声被抑制;至此,增益级的输入信号、自身产生的直流失调与闪烁噪声经过图2中的低通滤波器就被分离了。根据弗里斯级联噪声公式,第一级放大电路产生的噪声几乎决定了整个增益模块的噪声系数,而第一级放大电路之后的电路自身的直流失调和闪烁噪声影响就要小得多,即通过图4所示结构,大大减小了每个增益级运放An自身的直流失调与噪声对整体的影响,最终实现运放的直流失调与噪声不会影响混频器有用信号。
(3)开关电容积分器负反馈
由于零中频接收链路信号频率很低,为了使信号从直流失调中分离出来,开关电容积分器负反馈等效的低通滤波器的截止频率将会很小,即无源器件的值很大,难以集成;然而运用开关电容技术可以代替工艺误差大的大电阻,并且通过调节控制频率能很好地控制等效电阻,开关电容实现的等效电阻可以轻易地实现GΩ级别;
本实施例中,开关电容积分器负反馈如图6所示,其中,开关电容用于在集成芯片上实现对物理电阻(physical resistor)功能上的模拟并取代,形成差分等效电阻;
在脉冲S1和脉冲S2的控制下(S1、S2控制信号互补,两个信号各同时控制4个开关),两组4个开关周期地闭合与断开;在一个时钟周期T以内(假定没有寄生电容),从V1流到V2的电荷量等于C(V1-V2);因此,电路中流向V2的平均电流为:
Figure BDA0003558170240000061
其中,Iavg是S1与S2轮流闭合开关时流过电容的平均电流,C代表开关电容中8个开关之间的电容,V1是由S2控制的4个开关闭合后电容上的电压,V2是由S1控制的4个开关闭合后电容上的电压,T是控制信号S1、S2的周期;
推导出等效模拟电阻为:
Figure BDA0003558170240000071
其中,Requ是开关电容形成的等效电阻,fclk是控制信号S1、S2的频率;
从上式可以看出,当电容C仅在fF级别时,通过合理设置fclk,能轻易实现电阻GΩ级别,做到截止频率很低,极大地减小无源电阻的版图面积;同时相比由普通工艺实现的电阻,开关电容的等效电阻精度更高。
综上,本发明中两级增益级运放的输出不含运放自身产生的直流失调和噪声、仅将混频器的输出全部分量进行适宜放大;而反馈由于是低通特性,仅将放大的直流失调反馈回DCOC的输入,完成与混频器输出的直流失调抵消,最后经低通滤波器滤除被斩到高频的无关分量实现保留混频器输出的有用信号;最终混频器输出的直流消除。
以上所述,仅为本发明的具体实施方式,本说明书中所公开的任一特征,除非特别叙述,均可被其他等效或具有类似目的的替代特征加以替换;所公开的所有特征、或所有方法或过程中的步骤,除了互相排斥的特征和/或步骤以外,均可以任何方式组合。

Claims (3)

1.一种新型零中频接收机,包括:混频器、第一增益级运放、第二增益级运放、第一低通滤波级运放、以及开关电容积分器;其中,混频器、第一增益级运放、第二增益级运放与第一低通滤波级运放依次串联,接收信号输入混频器的输入端、第一低通滤波级运放的输出端输出信号;所述开关电容积分器由开关电容与第二低通滤波级运放构成,所述开关电容接第二增益级运放的输出端;所述第一增益级运放、第二增益级运放、第一低通滤波级运放与第二低通滤波级运放均由放大器与外围电路构成,所述放大器由依次串联的第一级斩波器、第一级放大电路、第二级斩波器与第二级放大电路构成;所述第二低通滤波级运放的输出反馈至第一增益级运放中放大器的输入端。
2.按权利要求1所述新型零中频接收机,其特征在于,所述外围电路包括:反馈电容、反馈电阻与比例运算电阻,其中,反馈电容与反馈电阻并联、并跨接在放大器的差分输入端与差分输出端之间,第一增益级运放、第二增益级运放与第一低通滤波级运放中比例运算电阻串联在放大器的差分输入端,第二低通滤波级运放中比例运算电阻串联在放大器的差分输出端。
3.按权利要求1所述新型零中频接收机,其特征在于,所述零中频接收机满足:
Figure FDA0003558170230000011
其中,Requ为开关电容等效阻抗,R1为第一增益级运放与第二增益级运放中反馈电阻R1的阻值,R5、R7为第二增益级运放中比例运算电阻R5、第二低通滤波级运放中比例运算电阻R7的阻值,C1、C3为第一增益级运放与第二增益级运放中反馈电容C1、第二低通滤波级运放中反馈电容C3的阻值。
CN202210285763.XA 2022-03-22 2022-03-22 一种新型零中频接收机 Pending CN114696855A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210285763.XA CN114696855A (zh) 2022-03-22 2022-03-22 一种新型零中频接收机

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210285763.XA CN114696855A (zh) 2022-03-22 2022-03-22 一种新型零中频接收机

Publications (1)

Publication Number Publication Date
CN114696855A true CN114696855A (zh) 2022-07-01

Family

ID=82139390

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210285763.XA Pending CN114696855A (zh) 2022-03-22 2022-03-22 一种新型零中频接收机

Country Status (1)

Country Link
CN (1) CN114696855A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117254816A (zh) * 2023-11-17 2023-12-19 杭州万高科技股份有限公司 一种低噪声模数转换接口电路
CN117394809A (zh) * 2023-12-07 2024-01-12 杭州晶华微电子股份有限公司 全差分仪表放大器电路、仪表放大器及集成电路

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101951234A (zh) * 2010-08-26 2011-01-19 上海南麟电子有限公司 放大器、提高其共模反馈环路相位裕度方法、射频接收芯片
JP2011142373A (ja) * 2010-01-05 2011-07-21 Renesas Electronics Corp 半導体集積回路およびそれを搭載した無線通信端末
CN202488406U (zh) * 2011-12-30 2012-10-10 上海集成电路研发中心有限公司 一种高稳定性可编程增益放大器结构
CN107085241A (zh) * 2017-05-04 2017-08-22 湖南科技大学 地下水源探测用检测装置
CN113746491A (zh) * 2021-07-19 2021-12-03 成都通量科技有限公司 一种适用于零中频接收机的隔直电容补偿系统

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011142373A (ja) * 2010-01-05 2011-07-21 Renesas Electronics Corp 半導体集積回路およびそれを搭載した無線通信端末
CN101951234A (zh) * 2010-08-26 2011-01-19 上海南麟电子有限公司 放大器、提高其共模反馈环路相位裕度方法、射频接收芯片
CN202488406U (zh) * 2011-12-30 2012-10-10 上海集成电路研发中心有限公司 一种高稳定性可编程增益放大器结构
CN107085241A (zh) * 2017-05-04 2017-08-22 湖南科技大学 地下水源探测用检测装置
CN113746491A (zh) * 2021-07-19 2021-12-03 成都通量科技有限公司 一种适用于零中频接收机的隔直电容补偿系统

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117254816A (zh) * 2023-11-17 2023-12-19 杭州万高科技股份有限公司 一种低噪声模数转换接口电路
CN117254816B (zh) * 2023-11-17 2024-01-26 杭州万高科技股份有限公司 一种低噪声模数转换接口电路
CN117394809A (zh) * 2023-12-07 2024-01-12 杭州晶华微电子股份有限公司 全差分仪表放大器电路、仪表放大器及集成电路
CN117394809B (zh) * 2023-12-07 2024-03-26 杭州晶华微电子股份有限公司 全差分仪表放大器电路、仪表放大器及集成电路

Similar Documents

Publication Publication Date Title
KR101125500B1 (ko) 사후-왜곡 모드 및 고이득 모드를 갖는 lna
CN102790596B (zh) 一种消除直流失调的自动增益控制放大器
US7948309B2 (en) DC-offset cancelled programmable gain array for low-voltage wireless LAN system and method using the same
US8421541B2 (en) RF single-ended to differential converter
US7834698B2 (en) Amplifier with improved linearization
US8169266B2 (en) Mixer circuits and methods
CN111384902A (zh) 一种阻抗匹配频率可调的宽带接收机电路
CN114696855A (zh) 一种新型零中频接收机
US20160336921A1 (en) Active balun for wideband applications
US7202741B2 (en) Highly linear variable gain amplifier
KR101455638B1 (ko) 모드 변환 광대역 저잡음 증폭기 및 이를 구비하는 광대역무선 수신기
EP1726089B1 (en) Mixer circuit
EP3096452B1 (en) Operational amplifier circuit with dc offset suppression
US20040119531A1 (en) Dc offset canceling circuit applied in a variable gain amplifier
CN116008916A (zh) 一种增益和带宽可变的低功耗高线性度模拟基带电路
Bai et al. A 35-dBm OIP3 CMOS constant bandwidth PGA with extended input range and improved common-mode rejection
CN111884605B (zh) 一种差分运算放大器
CN114499426A (zh) 一种基于有源交叉耦合结构的双向可变增益放大器
CN210745089U (zh) 射频超宽带驱动放大器芯片
CN110798162B (zh) 射频超宽带驱动放大器芯片
US7397307B2 (en) Amplifier arrangement having an adjustable gain, and use thereof
CN109412708B (zh) 一种射频收发电路中本振泄漏检测电路
US7298203B2 (en) Amplification system capable of reducing DC offset
US9680420B2 (en) Apparatus for compensation of electronic circuitry and associated methods
KR20080075522A (ko) 인핸스드 믹서 디바이스

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20220701