CN103985369B - 阵列基板行驱动电路及液晶显示装置 - Google Patents
阵列基板行驱动电路及液晶显示装置 Download PDFInfo
- Publication number
- CN103985369B CN103985369B CN201410226117.1A CN201410226117A CN103985369B CN 103985369 B CN103985369 B CN 103985369B CN 201410226117 A CN201410226117 A CN 201410226117A CN 103985369 B CN103985369 B CN 103985369B
- Authority
- CN
- China
- Prior art keywords
- gate driver
- grade
- array unit
- unit
- outfan
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 23
- 239000004973 liquid crystal related substance Substances 0.000 title claims abstract description 14
- 239000010409 thin film Substances 0.000 claims abstract description 177
- 239000010408 film Substances 0.000 claims description 35
- 230000005611 electricity Effects 0.000 description 11
- 230000008054 signal transmission Effects 0.000 description 9
- 238000013461 design Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 5
- 238000000034 method Methods 0.000 description 5
- 239000013078 crystal Substances 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 230000006870 function Effects 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 230000004913 activation Effects 0.000 description 2
- 238000004458 analytical method Methods 0.000 description 2
- 238000003491 array Methods 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 230000002349 favourable effect Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000001413 cellular effect Effects 0.000 description 1
- 230000001808 coupling effect Effects 0.000 description 1
- 238000005034 decoration Methods 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0469—Details of the physics of pixel operation
- G09G2300/0478—Details of the physics of pixel operation related to liquid crystal pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0281—Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0283—Arrangement of drivers for different directions of scanning
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明实施例公开了一种阵列基板行驱动电路及液晶显示装置,该阵列基板行驱动电路中的第n级阵列基板行驱动单元,包括第一信号输入端、第二信号输入端、第三信号输入端、第一输出端、第二输出端、低电平输入端、高频时钟信号输入端以及上拉控制单元,上拉控制单元为一第一薄膜晶体管,分别与第二信号输入端、第一信号输入端以及第二输出端连接,其中,第一信号输入端的信号的峰值电压为第二信号输入端的信号的峰值电压的两倍。本发明避免GOA电路中TFT组件阈值电压漂移,从而提高GOA电路输出的稳定性。
Description
【技术领域】
本发明涉及显示面板技术领域,特别涉及一种阵列基板行驱动电路及液晶显示装置。
【背景技术】
传统的显示面板一般采用窄边框设计的技术方案。
传统的窄边框设计的技术方案一般采用多层金属走线或GOA(Gate driver Onarray)二种技术来实现。其中,多层金属走线的技术方案并不能显着地实现窄边框,相反,其会增加面板短路的几率,使得良率下降以及成本上升。而GOA技术可以使用显示面板的现有制程,将控制水平扫描线的驱动电路制作在面板显示区域周围的基板上,使之替代IC来完成水平扫描线的驱动。GOA技术能简化显示面板的制作工序,降低成本,使显示面板更适合制作窄边框或无边框的显示产品,近年来在平板显示领域受到广泛关注。
在实践中,发明人发现目前大部分的GOA电路也具有一定局限性:比如,组成GOA电路的TFT组件会由于应力阻抗stress效应而出现阈值电压漂移,从而使GOA电路输出的稳定性受到 影响。
因此,需解决现有技术GOA电路中,存在的TFT组件阈值电压漂移,影响GOA电路输出的稳定性的技术问题。
【发明内容】
本发明的目的在于提供一种阵列基板行驱动电路及液晶显示装置,其能避免GOA电路中TFT组件阈值电压漂移,从而提高GOA电路输出的稳定性。
为解决上述问题,本发明实施例的技术方案如下:
一种阵列基板行驱动电路,包括多级连接的阵列基板行驱动单元,其中,对于所述阵列基板行驱动电路中的第n级的阵列基板行驱动单元,包括所述第n级的阵列基板行驱动单元的第一信号输入端、所述第n级的阵列基板行驱动单元的第二信号输入端、所述第n级的阵列基板行驱动单元的第三信号输入端、所述第n级的阵列基板行驱动单元的第一输出端、所述第n级的阵列基板行驱动单元的第二输出端、所述第n级的阵列基板行驱动单元的低电平输入端以及所述第n级的阵列基板行驱动单元的高频时钟信号输入端,n为大于3的正整数;
其中,所述第n级的阵列基板行驱动单元的第一信号输入端与第n-3级的阵列基板行驱动单元的第二输出端相连,用以传递Q(n-3)信号;所述第n级的阵列基板行驱动单元的第二信号输入端与第n-2级的阵列基板行驱动单元的第一输出端相连,用以传递G(n-2)信号;所述第n级的阵列基板行驱动单元的第三 信号输入端与第n+2级的阵列基板行驱动单元的第一输出端相连,用以传递G(n+2)信号;所述第n级的阵列基板行驱动单元的第二输出端与第n+3级的阵列基板行驱动单元的第一信号输入端相连,用以传递Q(n)信号;所述第n级的阵列基板行驱动单元的第一输出端与第n+2级的阵列基板行驱动单元的第二信号输入端相连,且与第n-2级的阵列基板行驱动单元的第三信号输入端相连,用以传递G(n)信号,并用于向显示区域的所述第n级的阵列基板行驱动单元的水平扫描线提供扫描信号;所述各级的阵列基板行驱动单元的低电平输入端共同连结;所述第n级的阵列基板行驱动单元的高频时钟信号输入端,用以传递CK(n)信号;
所述第n级的阵列基板行驱动单元还包括:
上拉控制单元,包括一第一薄膜晶体管,分别与所述第n-2级信号输入端、所述第n级的阵列基板行驱动单元的第一信号输入端,所述第一漏极分别与下拉控制单元电性连接,并与下拉单元及上拉单元共同连接于所述第n级的阵列基板行驱动单元的第二输出端,其中,所述第n级的阵列基板行驱动单元的第一信号输入端的信号的峰值电压为所述第n级的阵列基板行驱动单元的第二信号输入端的信号的峰值电压的两倍,用于上拉所述第n级的阵列基板行驱动单元的第二输出端的电位;
上拉单元,分别与所述所述第n级的阵列基板行驱动单元的高频时钟信号输入端、所述第n级的阵列基板行驱动单元的第一输出端连接,并与所述上拉控制单元共同连接于所述第n级的阵 列基板行驱动单元的第二输出端,用于对所述第n级的阵列基板行驱动单元的第一输出端的信号进行充电,以使所述第n级的阵列基板行驱动单元的第二输出端达到更高的电位;
下拉控制单元,分别与所述第n级的阵列基板行驱动单元的低电平输入端、所述上拉控制单元及所述上拉单元连接,用于在所述第n级的阵列基板行驱动单元的第一输出端的信号处于非充电状态时,控制所述第n级的阵列基板行驱动单元的第二输出端和所述第n级的阵列基板行驱动单元的第一输出端保持低电位;
下拉单元,分别与所述所述第n级的阵列基板行驱动单元的第三信号输入端、所述第n级的阵列基板行驱动单元的低电平输入端、所述下拉控制单元连接,并与所述上拉单元及所述上拉控制单元共同连接于所述第n级的阵列基板行驱动单元的第二输出端,用于下拉所述第n级的阵列基板行驱动单元的第二输出端的电位。
在上述阵列基板行驱动电路中,所述第一薄膜晶体管具有第一栅极、第一源极及第一漏极;
所述第一栅极电性连接至所述第n-3级信号输入端,所述第一源极电性连接至所述第n-2级信号输入端,所述第一漏极分别与所述下拉控制单元电性连接,并与所述下拉单元及所述上拉单元共同连接于所述第二输出端。
在上述阵列基板行驱动电路中,所述上拉单元包括一电容和第二薄膜晶体管,所述第二薄膜晶体管具有第二栅极、第二源极 及第二漏极,所述电容包括第一极板和第二极板;
所述第二栅极通过所述第n级的阵列基板行驱动单元的第二输出端分别与所述上拉控制单元和所述电容的第一极板电性连接,所述第二源极与所述所述第n级的阵列基板行驱动单元的高频时钟信号输入端电性连接,所述第二漏极与所述第n级的阵列基板行驱动单元的第一输出端电性连接。
在上述阵列基板行驱动电路中,所述下拉控制单元包括第一下拉控制子单元;
所述第一下拉控制子单元包括第三薄膜晶体管,所述第三薄膜晶体管具有第三栅极、第三源极及第三漏极;
所述第三栅极与所述第一漏极连接,第三漏极与所述第n级的阵列基板行驱动单元的低电平输入端连接;
所述第一下拉控制子单元还包括第四薄膜晶体管和第五薄膜晶体管,所述第四薄膜晶体管具有第四栅极、第四源极及第四漏极,所述第五薄膜晶体管具有第五栅极、第五源极及第五漏极;
所述第四栅极与所述第五栅极连接至所述第三源极,所述第四源极与第五源极连接至所述电容的第二极板,且与所述第n级的阵列基板行驱动单元的第一输出端连接;所述第四漏极与所述第n级的阵列基板行驱动单元的低电平输入端连接,所述第五漏极与第三栅极连接。
在上述阵列基板行驱动电路中,所述第n级阵列基板行驱动单元还包括低频时钟信号第一输入端和低频时钟信号第二输入端;所述各级的阵列基板行驱动单元的低频时钟信号第一输入 端共同连结;所述各级的阵列基板行驱动单元的低频时钟信号第二输入端共同连结;
所述第一下拉控制子单元还包括第六薄膜晶体管和第七薄膜晶体管,所述第六薄膜晶体管具有第六栅极、第六源极及第六漏极,所述第七薄膜晶体管具有第七栅极、第七源极及第七漏极;
所述第六栅极、第六源极与第七源极连接至所述第n级的阵列基板行驱动单元的低频时钟信号第一输入端,所述第七栅极与所述第n级的阵列基板行驱动单元的低频时钟信号第二输入端连接;第六漏极与第七漏极连接至第四栅极。
在上述阵列基板行驱动电路中,所述第n级阵列基板行驱动单元还包括第二下拉控制子单元;
所述第二下拉控制子单元包括第八薄膜晶体管,所述第八薄膜晶体管具有第八栅极、第八源极及第八漏极;
所述第八栅极与第一漏极连接,所述第八漏极与所述第n级的阵列基板行驱动单元的低电平输入端连接;
所述第二下拉控制子单元还包括第九薄膜晶体管和第十薄膜晶体管,所述第九薄膜晶体管具有第九栅极、第九源极及第九漏极,所述第十薄膜晶体管具有第十栅极、第十源极及第十漏极;
所述第九栅极与所述第十栅极连接至所述第八源极,所述第九源极与第十源极均和所述第四源极与第五源极连接,并连接至所述电容的第二极板,且与第n级的阵列基板行驱动单元的第一输出端连接;所述第九漏极与所述第n级的阵列基板行驱动单元的低电平输入端连接,所述第十漏极与第八栅极连接。
在上述阵列基板行驱动电路中,所述第二下拉控制子单元还包括第十一薄膜晶体管和第十二薄膜晶体管,所述第十一薄膜晶体管具有第十一栅极、第十一源极及第十一漏极;所述第十二薄膜晶体管具有第十二栅极、第十二源极及第十二漏极;
所述第十一栅极、第十一源极与第十二源极连接至所述低频时钟信号第二输入端,所述第十二栅极与所述低频时钟信号第一输入端连接;第十一漏极与第十二漏极连接至第九栅极。
在上述阵列基板行驱动电路中,所述下拉单元为一第十三薄膜晶体管,所述第十三薄膜晶体管具有第十三栅极、第十三源极及第十三漏极;
所述第十三栅极与所述第n级的阵列基板行驱动单元的第三信号输入端连接,所述第十三漏极与所述第n级的阵列基板行驱动单元的低电平输入端连接,所述第十三源极与所述第二栅极连接。
一种液晶显示装置,包括阵列基板行驱动电路,以及与所述阵列基板行驱动电路连接的显示区域,所述阵列基板行驱动电路,包括多级连接的阵列基板行驱动单元;
其中对于所述阵列基板行驱动电路中的第n级的阵列基板行驱动单元,包括:所述第n级的阵列基板行驱动单元的第一信号输入端、所述第n级的阵列基板行驱动单元的第二信号输入端、所述第n级的阵列基板行驱动单元的第三信号输入端、所述第n级的阵列基板行驱动单元的第一输出端、所述第n级的阵列基板行驱动单元的第二输出端、所述第n级的阵列基板行驱 动单元的低电平输入端以及第n级的阵列基板行驱动单元的高频时钟信号输入端,n为大于3的正整数;
其中,所述第n级的阵列基板行驱动单元的第一信号输入端与第n-3级的阵列基板行驱动单元的第二输出端相连,用以传递Q(n-3)信号;所述第n级的阵列基板行驱动单元的第二信号输入端与第n-2级的阵列基板行驱动单元的第一输出端相连,用以传递G(n-2)信号;所述第n级的阵列基板行驱动单元的第三信号输入端与第n+2级的阵列基板行驱动单元的第一输出端相连,用以传递G(n+2)信号;所述第二输出端与第n+3级的阵列基板行驱动单元的第一信号输入端相连,用以传递Q(n)信号;所述第n级的阵列基板行驱动单元的第一输出端与第n+2级的阵列基板行驱动单元的第二信号输入端相连,且与第n-2级的阵列基板行驱动单元的第三信号输入端相连,用以传递G(n)信号,并用于向显示区域的所述第n级的阵列基板行驱动单元的水平扫描线提供扫描信号;
所述第n级的阵列基板行驱动单元还包括:
上拉控制单元,包括一第一薄膜晶体管,所述第一薄膜晶体管具有第一栅极、第一源极及第一漏极,所述第一栅极电性连接至所述第n级的阵列基板行驱动单元的第一信号输入端,所述第一源极电性连接至所述第n级的阵列基板行驱动单元的第二信号输入端,所述第一漏极分别与下拉控制单元电性连接,并与下拉单元及上拉单元共同连接于所述第n级的阵列基板行驱动单元的第二输出端,其中,所述第n级的阵列基板行驱动单元 的第一信号输入端的信号的峰值电压为所述第n级的阵列基板行驱动单元的第二信号输入端的信号的峰值电压的两倍,用于上拉所述第n级的阵列基板行驱动单元的第二输出端的电位;
所述上拉单元,分别与所述所述第n级的阵列基板行驱动单元的高频时钟信号输入端、所述第n级的阵列基板行驱动单元的第一输出端连接,并与所述第n级的阵列基板行驱动单元的上拉控制单元共同连接于所述第n级的阵列基板行驱动单元的第二输出端,用于对所述第一输出端的信号进行充电,以使所述第n级的阵列基板行驱动单元的第二输出端达到更高的电位;
所述下拉控制单元,分别与所述第n级的阵列基板行驱动单元的低电平输入端、所述上拉控制单元及所述上拉单元连接,用于在所述第n级的阵列基板行驱动单元的第一输出端的信号处于非充电状态时,控制所述第n级的阵列基板行驱动单元的第二输出端和所述第n级的阵列基板行驱动单元的第一输出端保持低电位;
所述下拉单元,分别与所述第n级的阵列基板行驱动单元的第三信号输入端、所述第n级的阵列基板行驱动单元的低电平输入端、所述下拉控制单元连接,并与所述上拉单元及所述上拉控制单元共同连接于所述第n级的阵列基板行驱动单元的第二输出端,用于下拉所述第n级的阵列基板行驱动单元的第二输出端的电位。
在上述液晶显示装置中,所述显示区域具有水平扫描线,每条所述水平扫描线的两端各连接一个所述第n级的阵列基板行 驱动单元,所述水平扫描线与所述第n级的阵列基板行驱动单元的第一输出端连接。
相对现有技术,本发明利用一个峰值电压更高的前级信号来控制负责GOA电路的上、下级之间的信号传递的第一薄膜晶体管的接通,使GOA电路上、下级之间的信号传递受TFT组件阈值电压漂移的影响较现有的GOA电路更小,从而使GOA电路的输出受TFT组件阈值电压漂移的影响变小,提高GOA电路输出的稳定性。
【附图说明】
图1为本发明提供的阵列基板行驱动电路的结构示意图;
图2为本发明提供的阵列基板行驱动电路的驱动时序示意图;
图3为本发明提供的阵列基板行驱动电路的另一结构示意图;
图4为本发明提供的液晶显示装置的结构示意图;
图5a至图5c为本发明提供的GOA电路与一现有GOA电路的输出对比示意图。
【具体实施方式】
请参照图式,其中相同的组件符号代表相同的组件,本发明的原理是以实施在一适当的运算环境中来举例说明。以下的说明是基于所例示的本发明具体实施例,其不应被视为限制本发明未 在此详述的其它具体实施例。
参考图1,图1为本发明提供的阵列基板行驱动电路的第一实施例的示意图。
本实施例的阵列基板行驱动电路包括多级连接的阵列基板行驱动单元,其中,对于所述阵列基板行驱动电路中的第n级阵列基板行驱动单元,包括所述第n级的阵列基板行驱动单元的第一信号输入端、所述第n级的阵列基板行驱动单元的第二信号输入端、所述第n级的阵列基板行驱动单元的第三信号输入端、所述第n级的阵列基板行驱动单元的第一输出端、所述第n级的阵列基板行驱动单元的第二输出端、所述第n级的阵列基板行驱动单元的低电平输入端以及所述第n级的阵列基板行驱动单元的高频时钟信号输入端,n为大于3的正整数;
其中,对于所述第n级阵列基板行驱动单元,所述第n级的阵列基板行驱动单元的第一信号输入端与第n-3级的阵列基板行驱动单元的第二输出端相连,用以传递Q(n-3)信号;所述第n级的阵列基板行驱动单元的第二信号输入端与第n-2级的阵列基板行驱动单元的第一输出端相连,用以传递G(n-2)信号;所述第第n级的阵列基板行驱动单元的第三信号输入端与第n+2级的阵列基板行驱动单元的第一输出端相连,用以传递G(n+2)信号;所述第n级的阵列基板行驱动单元的第二输出端与第n+3级的阵列基板行驱动单元的的第一信号输入端相连,用以传递Q(n)信号;所述第n级的阵列基板行驱动单元的第一输出端与第n+2级的阵列基板行驱动单元的第二信号输入端相连, 且与第n-2级的阵列基板行驱动单元的第三信号输入端相连,用以传递G(n)信号,所述第n级的阵列基板行驱动单元的第一输出端用于向显示区域的第n级的阵列基板行驱动单元的水平扫描线提供扫描信号;所述各级的阵列基板行驱动单元的低电平输入端共同连结;所述第n级的阵列基板行驱动单元的高频时钟信号输入端,用以传递CK(n)信号。
可以理解的是,本发明实施例对于第n级阵列基板行驱动单元,所述所述第n级的阵列基板行驱动单元的第一信号输入端的信号为Q(n-3),同时,所述Q(n-3)为第n-3级阵列基板行驱动单元的第二输出端的信号;所述所述第n级的阵列基板行驱动单元的第二信号输入端的信号为G(n-2),同时所述G(n-2)为第n-2级阵列基板行驱动单元的第一输出端的信号;所述所述第n级的阵列基板行驱动单元的第三信号输入端的信号为G(n+2),同时,所述G(n+2)为第n+2级阵列基板行驱动单元的第一输出端的信号;所述第n级的阵列基板行驱动单元的第一输出端的信号为G(n),所述第n级的阵列基板行驱动单元的第二输出端的信号为Q(n),所述第n级的阵列基板行驱动单元的低电平输入端的信号为Vss,所述第n级的阵列基板行驱动单元的高频时钟信号输入端的信号为CK(n)。
所述第n级阵列基板行驱动单元还包括:
上拉控制单元104,包括一第一薄膜晶体管,分别与所述所述第n级的阵列基板行驱动单元的第二信号输入端、所述所述第n级的阵列基板行驱动单元的第一信号输入端以及所述第n 级的阵列基板行驱动单元的第二输出端连接,其中,所述所述第n级的阵列基板行驱动单元的第一信号输入端的信号的峰值电压为所述所述第n级的阵列基板行驱动单元的第二信号输入端的信号的峰值电压的两倍,用于上拉所述第n级的阵列基板行驱动单元的第二输出端的电位;
上拉单元101,分别与所述第n级的阵列基板行驱动单元的高频时钟信号输入端、所述第n级的阵列基板行驱动单元的第一输出端连接,并与所述上拉控制单元104共同连接于所述第n级的阵列基板行驱动单元的第二输出端,用于对所述第n级的阵列基板行驱动单元的第一输出端的信号进行充电,以使所述第n级的阵列基板行驱动单元的第二输出端达到更高的电位;
下拉控制单元103,分别与所述第n级的阵列基板行驱动单元的低电平输入端、所述上拉控制单元104及所述上拉单元101连接,用于在所述第n级的阵列基板行驱动单元的第一输出端的信号处于非充电状态时,控制所述第n级的阵列基板行驱动单元的第二输出端和所述第n级的阵列基板行驱动单元的第一输出端保持低电位;
下拉单元102,分别与所述第n级的阵列基板行驱动单元的第三信号输入端、所述第n级的阵列基板行驱动单元的低电平输入端、所述下拉控制单元103连接,并与所述上拉单元104及所述上拉控制单元104共同连接于所述第n级的阵列基板行驱动单元的第二输出端,用于下拉所述第n级的阵列基板行驱动单元的第二输出端的电位。
可以理解的是第n级的阵列基板行驱动单元中的n若是1,即,第1级,对于第1级阵列基板行驱动单元,所述第1级的阵列基板行驱动单元的第一信号输入端和所述第1级的阵列基板行驱动单元的第三级信号输入端均用于输入一脉冲激活信号,所述第1级的阵列基板行驱动单元的第三信号输入端与第3级的阵列基板行驱动单元的第一输出端相连,所述第1级的阵列基板行驱动单元中的第二输出端与第4级的阵列基板行驱动单元的第一信号输入端相连;所述第1级的阵列基板行驱动单元的第一输出端与第3级的阵列基板行驱动单元的第二信号输入端相连,用于向显示区域第1级的阵列基板行驱动单元的水平扫描线提供扫描信号;同理,对于第2级的阵列基板行驱动单元和第3级的阵列基板行驱动单元可以采用类似的处理,此处不作具体描述。
容易想到的是,对于倒数第1级的阵列基板行驱动单元中,所述倒数第1级的阵列基板行驱动单元的第三信号输入端用于输入一脉冲激活信号,所述倒数第1级的阵列基板行驱动单元的第二输出端可以设置为悬空,同理对于倒数第2级和倒数3级的阵列基板行驱动单元可以采用类似的处理,此处不作具体描述。
以下分别对所述上拉控制单元104、所述上拉单元101、所述下拉控制单元103以及所述下拉单元102的内部连接结构进行具体分析:
所述上拉控制单元104为一第一薄膜晶体管T11,所述第一薄膜晶体管T11具有第一栅极、第一源极及第一漏极;
所述第一栅极电性连接至所述第n级的阵列基板行驱动单元的第一信号输入端,所述第一源极电性连接至所述第n级的阵列基板行驱动单元的第二信号输入端,所述第一漏极分别与所述下拉控制单元103电性连接,并与所述下拉单元102及所述上拉单元101共同连接于所述第n级的阵列基板行驱动单元的第二输出端。
所述上拉单元101包括一电容Cb和第二薄膜晶体管T21,所述第二薄膜晶体管T21具有第二栅极、第二源极及第二漏极,所述电容Cb包括第一极板和第二极板;
所述第二栅极通过第二输出端与上拉控制单元104和电容Cb的第一极板电性连接,所述第二源极与所述第n级的阵列基板行驱动单元的高频时钟信号输入端电性连接,第二漏极与第n级的阵列基板行驱动单元的第一输出端电性连接。
所述下拉控制单元103包括第一下拉控制子单元1031;
所述第一下拉控制子单元1031包括第三薄膜晶体管T52,所述第三薄膜晶体管T52具有第三栅极、第三源极及第三漏极;
所述第三栅极与第一漏极连接,第三漏极与所述低电平输入端连接;
所述第一下拉控制子单元1031还包括第四薄膜晶体管T32和第五薄膜晶体管T42,所述第四薄膜晶体管T32具有第四栅极、第四源极及第四漏极,所述第五薄膜晶体管T42具有第五栅极、第五源极及第五漏极;
所述第四栅极与所述第五栅极连接至所述第三源极,所述第 四源极与第五源极连接至所述电容Cb的第二极板,且与第n级的阵列基板行驱动单元的第一输出端连接;所述第四漏极与所述第n级的阵列基板行驱动单元的低电平输入端连接,所述第五漏极与第三栅极连接。
如图1所示,所述第n级阵列基板行驱动单元还包括第n级的阵列基板行驱动单元的低频时钟信号第一输入端和第n级的阵列基板行驱动单元的低频时钟信号第二输入端;
其中,所述第n级的阵列基板行驱动单元的低频时钟信号第一输入端的信号为LC1,所述第n级的阵列基板行驱动单元的低频时钟信号第二输入端的信号为LC2;
所述第一下拉控制子单元1031还包括第六薄膜晶体管T53和第七薄膜晶体管T54,所述第六薄膜晶体管T53具有第六栅极、第六源极及第六漏极,所述第七薄膜晶体管T54具有第七栅极、第七源极及第七漏极;
所述第六栅极、第六源极与第七源极连接至所述第n级的阵列基板行驱动单元的低频时钟信号第一输入端,所述第七栅极与所述第n级的阵列基板行驱动单元的低频时钟信号第二输入端连接;所述第六漏极与第七漏极连接至所述第四栅极。
所述第n级阵列基板行驱动单元还包括第二下拉控制子单元1032;
所述第二下拉控制子单元1032包括第八薄膜晶体管T62、所述第八薄膜晶体管T62具有第八栅极、第八源极及第八漏极;
所述第八栅极与所述第一漏极连接,所述第八漏极与所述第 n级的阵列基板行驱动单元的低电平输入端连接;
所述第二下拉控制子单元1032还包括第九薄膜晶体管T33和第十薄膜晶体管T43,所述第九薄膜晶体管T33具有第九栅极、第九源极及第九漏极,所述第十薄膜晶体管T43具有第十栅极、第十源极及第十漏极;
所述第九栅极与所述第十栅极连接至所述第八源极,所述第九源极与第十源极均和所述第四源极与第五源极连接,并连接至所述电容Cb的第二极板,且与所述第n级的阵列基板行驱动单元的第一输出端连接;所述第九漏极与所述第n级的阵列基板行驱动单元的低电平输入端连接,所述第十漏极与第八栅极连接。
所述第二下拉控制子单元1032还包括第十一薄膜晶体管T63和第十二薄膜晶体管T64,所述第十一薄膜晶体管T63具有第十一栅极、第十一源极及第十一漏极;所述第十二薄膜晶体管T64具有第十二栅极、第十二源极及第十二漏极;
所述第十一栅极、第十一源极与第十二源极连接至所述第n级的阵列基板行驱动单元的低频时钟信号第二输入端,所述第十二栅极与所述第n级的阵列基板行驱动单元的低频时钟信号第一输入端连接;所述第十一漏极与第十二漏极连接至第九栅极。
所述下拉单元102为一第十三薄膜晶体管T41、所述第十三薄膜晶体管T41具有第十三栅极、第十三源极及第十三漏极;
所述第十三栅极与所述第n级的阵列基板行驱动单元的第三信号输入端连接,所述第十三漏极与所述第n级的阵列基板 行驱动单元的低电平输入端连接,所述第十三源极与所述第二栅极连接。
可以理解的是,各薄膜晶体管的接通或断开分别对应其源极和其漏极之间的电流通道的接通或断开。
进一步的,本发明实施例中,所述第一薄膜晶体管T11、所述第二薄膜晶体管T21、所述第三薄膜晶体管T52、所述第四薄膜晶体管T32、所述第五薄膜晶体管T42、所述第六薄膜晶体管T53、所述第七薄膜晶体管T54、所述第八薄膜晶体管T62、所述第九薄膜晶体管T33、所述第十薄膜晶体管T43、所述第十一薄膜晶体管T63、所述第十二薄膜晶体管T64以及所述第十三薄膜晶体管T41均为N型的薄膜晶体管,显然,上述各薄膜晶体管在其他实施例中还可以为P型的薄膜晶体管,其类型可以根据具体场景进行确定,此处举例不构成对本发明的限定。
为了更好地理解本发明技术方案,以下基于如图1所示的阵列基板行驱动电路(GOA),为本发明GOA电路的单级架构的一个实例,对该单级GOA电路进行简单介绍:
所述单级GOA电路包含控制给显示区域第n级水平扫描线进行充电的第二薄膜晶体管T21(对应图1所示的上拉单元101),其中第一输出端(即G(n)信号输出端)与第n级水平扫描线相连接,第二薄膜晶体管T21的第二源级和第二漏极分别连接第n级的阵列基板行驱动单元的第一输出端和第n级的阵列基板行驱动单元的高频时钟信号输入端(即CK(n)信号输入端),所述第 二薄膜晶体管T21的第二栅极与所述第n级的阵列基板行驱动单元的第二输出端相连,Q(n)的电位可直接影响CK(n)对G(n)充电;GOA电路还包含在G(n)充电结束时对Q(n)进行放电的第十三薄膜晶体管T41(对应图1的下拉单元104)。
进一步地,图1所示的下拉控制单元103为GOA的下拉电路区,可以在非充电时期维持G(n)和Q(n)的低电位。下拉控制单元103中P点和K点交替受第n级的阵列基板行驱动单元的低频时钟信号第一输入端(即LC1信号输入端)和第n级的阵列基板行驱动单元的低频时钟信号第二输入端(即LC2信号输入端)的充电而处于高电位,从而交替控制第四薄膜晶体管T32和第五薄膜晶体管T42,或者,第九薄膜晶体管T33和第十薄膜晶体管T43的打开,以便交替维持G(n)和Q(n)在非充电时期的低电位,从而避免薄膜晶体管长时间受栅极电压应力的影响。
另外,第三薄膜晶体管T52连接P点和第n级的阵列基板行驱动单元的低电平输入端(即Vss信号输入端),第八薄膜晶体管T62连接K点和第n级的阵列基板行驱动单元的低电平输入端,所述第三薄膜晶体管T52和所述第八薄膜晶体管T62可在Q(n)处于高电位时打开而将P点、K点电位拉低以关闭第四薄膜晶体管T32、第五薄膜晶体管T42、第九薄膜晶体管T33、第十薄膜晶体管T43使之不影响G(n)充电。
第一薄膜晶体管T11(对应图1的上拉控制单元104)可以控制将前级GOA电路输出的信号传递给本级GOA电路,使GOA信号可以逐级传递;Q(n)和G(n)之间连接有自举功能的电容Cb, 可在G(n)电位提升时通过Cb的耦合效应使Q(n)电位提升,从而获得更高的Q(n)电位及更小的GOA充电信号。
以下实施例中,各开关管均以N型的薄膜晶体管为例,对如图1所示的单级GOA电路的工作原理进行分析:
可一并参考图2,图2为所述阵列基板行驱动电路的驱动时序示意图;该驱动时序分为三个阶段,其中,t1~t4为G(n)充电前的准备时间,t4~t5为G(n)的充电时间,t5后G(n)被放电。
具体地,t1时,CK(n-3)为高电位,Q(n-3)自举到高电位,其中,Q(n-3)自举的高电位约为两倍G(n-2)的高电位。t1时G(n-2)为低电位,Q(n)未充电,则Q(n)为低电位。
其中,CK(n-3)为第n-3级阵列基板行驱动单元的高频时钟信号,当其为高电位时,对应地Q(n-3)自举到高电位。
t2时,CK(n-2)的电位抬升,G(n-2)也抬升为高电位,Q(n-3)仍维持高的自举电位(仍高于G(n-2)的高电位),第一薄膜晶体管T11接通并给Q(n)充电,则Q(n)电位抬升。
其中,CK(n-2)为第n-2级阵列基板行驱动单元的高频时钟信号。
进一步地,Q(n)电位抬升后,可第三薄膜晶体管T52和第八薄膜晶体管T62接通,从而拉低P、K点电位以关闭第四薄膜晶体管T32、第五薄膜晶体管T42、第九薄膜晶体管T33和第十薄膜晶体管T43,使之不影响G(n)后续充电。
可以理解的是,如果P点或K点是高电位,那么起下拉作用的第四薄膜晶体管T32与第五薄膜晶体管T42的开关组合, 或者,第九薄膜晶体管T33与第十薄膜晶体管T43的开关组合就会打开,就会下拉G(n)和Q(n)的电位而影响充电。
t3时,CK(n-3)的电位开始下降,Q(n-3)的电位也下降,G(n-2)维持高电位,Q(n)电位基本保持不变。
t4时,CK(n)的电位开始抬升,第二薄膜晶体管T21接通,Q(n)自举到更高电位并控制第二薄膜晶体管T21给G(n)充电,G(n)电位抬升。
t5时,CK(n)电位开始下降,Q(n)电位并未立即被拉低,第二薄膜晶体管T21在t5后的短时间内仍保持导通,将G(n)电位拉低。
之后,G(n+2)电位抬升,第十三薄膜晶体管T41接通,以确保Q(n)被拉至低电位;所述第三薄膜晶体管T52和第八薄膜晶体管T62在Q(n)电位拉低后关闭,第四薄膜晶体管T32与第五薄膜晶体管T42的开关组合和第九薄膜晶体管T33与第十薄膜晶体管T43的开关组合可正常交替打开,以维持G(n)和Q(n)在非充电时期的低电位。
可以理解的是,在所述第三薄膜晶体管T52和第八薄膜晶体管T62关闭后,P点和K点的电位可以受第n级的阵列基板行驱动单元的低频信号LC1和LC2的影响。假设,LC1为高电位而LC2为低电位时,第六薄膜晶体管T53打开而第七薄膜晶体管T54关闭,P点可为高电位,P点为高电位就可打开起下拉作用的第四薄膜晶体管T32与第五薄膜晶体管T42;假设,LC2为高电位而LC1为低电位时,第十一薄膜晶体管T63打开而第十 二薄膜晶体管T64关闭,K点可为高电位,K点为高电位就可打开起下拉作用的第九薄膜晶体管T33与第十薄膜晶体管T43。这一设计的目的是避免第四薄膜晶体管T32与第五薄膜晶体管T42,或者第九薄膜晶体管T33与第十薄膜晶体管T43长时间受单一栅极应力的影响,从而可以延长器件的寿命。
需要说明的是,如图1所示本发明GOA电路中负责上、下级间讯号传递的第一薄膜晶体管T11,其第一栅极、第一漏极、第一源极分别连接所述第n级的阵列基板行驱动单元的第一信号输入端(Q(n-3)信号)、所述第n级的阵列基板行驱动单元的第二信号输入端(G(n-2)信号)、所述第n级的阵列基板行驱动单元的第二输出端(Q(n)信号)。根据半导体器件导通原则,如果要使Q(n)接受到来自第一薄膜晶体管T11的充电,第一栅极和第一源极间的电压差Vgs须不小于其阈值电压Vth,即Vgs-Vth≥0。本发明中第一栅极的Q(n-3)信号在自举后的电位约是G(n-2)高电位VG(n-2)的2倍,即2VG(n-2)。因此Q(n)可被第一薄膜晶体管T11充至VG(n-2),Q(n)在自举前可被充至的电位不易受到第一薄膜晶体管T11阈值电压Vth漂移的影响。而对于目前大部分的GOA电路,如上拉控制单元104中第一薄膜晶体管T11的栅极的峰值电位约等于G(n-2)的电位VG(n-2),因此Q(n)可被第一薄膜晶体管T11充至的电位约等于VG(n-2)-Vth,Q(n)在自举前可被充至的电位易受到第一薄膜晶体管T11阈值电压Vth漂移的影响。
综上所述,本发明GOA电路用一个峰值电压更高的Q(n-3) 信号来控制负责GOA电路的上、下级之间信号传递的第一薄膜晶体管T11的接通,使GOA电路上、下级之间的信号传递受TFT组件阈值电压漂移的影响较现有的GOA电路更小,从而使GOA电路的输出受TFT组件阈值电压漂移的影响变小,提高GOA电路输出的稳定性。
为便于更好的实施本发明实施例提供的阵列基板行驱动电路,本发明实施例还提供一种包含阵列基板行驱动电路的液晶显示装置。其中名词的含义与上述阵列基板行驱动电路中相同,具体实现细节可以参考阵列基板行驱动电路实施例中的说明。
本发明实施例提供一种液晶显示装置,包括阵列基板行驱动电路,以及与所述阵列基板行驱动电路连接的显示区域,所述阵列基板行驱动电路,包括多级连接的阵列基板行驱动单元;
其中,对于所述阵列基板行驱动电路中的第n级阵列基板行驱动单元,包括所述第n级的阵列基板行驱动单元的第一信号输入端、所述第n级的阵列基板行驱动单元的第二信号输入端、所述第n级的阵列基板行驱动单元的第三信号输入端、所述第n级的阵列基板行驱动单元的第一输出端、所述第n级的阵列基板行驱动单元的第二输出端、所述第n级的阵列基板行驱动单元的低电平输入端以及高频时钟信号输入端,n为大于3的正整数;
其中,所述第n级的阵列基板行驱动单元的第一信号输入端与第n-3级的阵列基板行驱动单元的第二输出端相连,用以传 递Q(n-3)信号;所述第n级的阵列基板行驱动单元的第二信号输入端与第n-2级的阵列基板行驱动单元的第一输出端相连,用以传递G(n-2)信号;所述第n级的阵列基板行驱动单元的第三信号输入端与第n+2级的阵列基板行驱动单元的第一输出端相连,用以传递G(n+2)信号;所述第n级的阵列基板行驱动单元的第二输出端与第n+3级的阵列基板行驱动单元的第一信号输入端相连,用以传递Q(n)信号;所述第n级的阵列基板行驱动单元的第一输出端与第n+2级的阵列基板行驱动单元的第二信号输入端相连且与第n-2级的阵列基板行驱动单元的第三信号输入端相连,用以传递G(n)信号,并用于向显示区域的第n级的阵列基板行驱动单元的水平扫描线提供扫描信号所述各级的阵列基板行驱动单元的低电平输入端共同连结;所述第n级的阵列基板行驱动单元的高频时钟信号输入端,用以传递CK(n)信号;
可以理解的是,本发明实施例对于第n级的阵列基板行驱动单元的阵列基板行驱动单元,所述第n级的阵列基板行驱动单元的第一信号输入端的信号为Q(n-3),同时,所述Q(n-3)为第n-3级阵列基板行驱动单元的第二输出端的信号;所述第n级的阵列基板行驱动单元的第二信号输入端的信号为G(n-2),同时所述G(n-2)为第n-2级阵列基板行驱动单元的第一输出端的信号;所述第n级的阵列基板行驱动单元的第三信号输入端的信号为G(n+2),同时,所述G(n+2)为第n+2级阵列基板行驱动单元的第一输出端的信号;所述第n级的阵列基板行驱动单元的第一输出端的信号为G(n),所述第n级的阵列基板行 驱动单元的第二输出端的信号为Q(n),所述第n级的阵列基板行驱动单元的低电平输入端的信号为Vss,所述第n级的阵列基板行驱动单元的高频时钟信号输入端的信号为CK(n)。
所述第n级阵列基板行驱动单元还包括:
上拉控制单元104,包括一第一薄膜晶体管,分别与所述第n-2级信号输入端、所述第n级的阵列基板行驱动单元的第一信号输入端以及所述第二输出端连接,其中,所述第n级的阵列基板行驱动单元的第一信号输入端的信号的峰值电压为所述第n级的阵列基板行驱动单元的第二信号输入端的信号的峰值电压的两倍,用于上拉所述第n级的阵列基板行驱动单元的第二输出端的电位;
上拉单元101,分别与所述第n级的阵列基板行驱动单元的高频时钟信号输入端、所述第n级的阵列基板行驱动单元的第一输出端连接,并与所述上拉控制单元104共同连接于所述第n级的阵列基板行驱动单元的第二输出端,用于对所述第n级的阵列基板行驱动单元的第一输出端的信号进行充电,以使所述第n级的阵列基板行驱动单元的第二输出端达到更高的电位;
下拉控制单元103,分别与所述第n级的阵列基板行驱动单元的低电平输入端、所述上拉控制单元104及所述上拉单元101连接,用于在所述第n级的阵列基板行驱动单元的第一输出端的信号处于非充电状态时,控制所述第n级的阵列基板行驱动单元的第二输出端和所述第n级的阵列基板行驱动单元的第一输出端保持低电位;
下拉单元102,分别与所述第n级的阵列基板行驱动单元的第三信号输入端、所述第n级的阵列基板行驱动单元的低电平输入端、所述下拉控制单元103连接,并与所述上拉单元104及所述上拉控制单元104共同连接于所述第n级的阵列基板行驱动单元的第二输出端,用于下拉所述第n级的阵列基板行驱动单元的第二输出端的电位。
可一并参考图3,图3为本发明的GOA电路的一种多级连接结构示意图,所述显示区域具有水平扫描线,每条所述水平扫描线的两端各连接一个所述第n级的阵列基板行驱动单元的阵列基板行驱动单元,所述水平扫描线与所述阵列基板行驱动单元的第一输出端连接。
可以理解的是,GOA电路可以从左右两边分别对水平扫描线gate line进行充电和放电,以获得均匀的充电效果。第n级的阵列基板行驱动单元的低频时钟信号LC1和LC2、直流低电压Vss、以及CK1~CK4的4个高频时钟信号的金属线放置于各级GOA电路的外围。第n级GOA电路分别接受LC1、LC2、Vss、CK1~CK4中的1个CK信号、第n级的阵列基板行驱动单元的第二信号输入端为GOA电路产生的G(n-2)信号、所述第n级的阵列基板行驱动单元的第一信号输入端的信号为GOA电路产生的Q(n-3)信号、第n级的阵列基板行驱动单元的第三信号输入端为GOA电路产生的G(n+2)信号,并产生G(n)信号和Q(n)信号。如图3所示的电路多级连接结构可以保证GOA讯号能逐级传递,并且各级GOA电路可以逐级从左、右两边分别对显示 区域的水平扫描线进行充电和放电。
以下分别对所述上拉控制单元104、所述上拉单元101、所述下拉控制单元103以及所述下拉单元102的结构进行具体分析:
所述上拉控制单元104为一第一薄膜晶体管T11,所述第一薄膜晶体管T11具有第一栅极、第一源极及第一漏极;
所述第一栅极电性连接至所述第n级的阵列基板行驱动单元的第一信号输入端,所述第一源极电性连接至所述第n-2级信号输入端,所述第一漏极分别与所述下拉控制单元103电性连接,并与所述下拉单元102及所述上拉单元101共同连接于所述第n级的阵列基板行驱动单元的第二输出端。
所述上拉单元101包括一电容Cb和第二薄膜晶体管T21,所述第二薄膜晶体管T21具有第二栅极、第二源极及第二漏极,所述电容Cb包括第一极板和第二极板;
所述第二栅极通过第n级的阵列基板行驱动单元的第二输出端与上拉控制单元104和电容Cb的第一极板电性连接,所述第二源极与所述第n级的阵列基板行驱动单元的高频时钟信号输入端电性连接,第二漏极与第n级的阵列基板行驱动单元的第一输出端电性连接。
所述下拉控制单元103包括第一下拉控制子单元1031;
所述第一下拉控制子单元1031包括第三薄膜晶体管T52,所述第三薄膜晶体管T52具有第三栅极、第三源极及第三漏极;
所述第三栅极与第一漏极连接,第三漏极与所述第n级的 阵列基板行驱动单元的低电平输入端连接;
所述第一下拉控制子单元1031还包括第四薄膜晶体管T32和第五薄膜晶体管T42,所述第四薄膜晶体管T32具有第四栅极、第四源极及第四漏极,所述第五薄膜晶体管T42具有第五栅极、第五源极及第五漏极;
所述第四栅极与所述第五栅极连接至所述第三源极,所述第四源极与第五源极连接至所述电容Cb的第二极板,且与第n级的阵列基板行驱动单元的第一输出端连接;所述第四漏极与所述第n级的阵列基板行驱动单元的低电平输入端连接,所述第五漏极与第三栅极连接。
如图1所示,所述第n级阵列基板行驱动单元还包括所述第n级的阵列基板行驱动单元的低频时钟信号第一输入端和所述第n级的阵列基板行驱动单元的低频时钟信号第二输入端;
其中,所述第n级的阵列基板行驱动单元的低频时钟信号第一输入端的信号为LC1,所述第n级的阵列基板行驱动单元的低频时钟信号第二输入端的信号为LC2;
所述第一下拉控制子单元1031还包括第六薄膜晶体管T53和第七薄膜晶体管T54,所述第六薄膜晶体管T53具有第六栅极、第六源极及第六漏极,所述第七薄膜晶体管T54具有第七栅极、第七源极及第七漏极;
所述第六栅极、第六源极与第七源极连接至所第n级的阵列基板行驱动单元的述低频时钟信号第一输入端,所述第七栅极与所述第n级的阵列基板行驱动单元的低频时钟信号第二输入 端连接;所述第六漏极与第七漏极连接至所述第四栅极。
所述第n级阵列基板行驱动单元还包括第二下拉控制子单元1032;
所述第二下拉控制子单元1032包括第八薄膜晶体管T62、所述第八薄膜晶体管T62具有第八栅极、第八源极及第八漏极;
所述第八栅极与所述第一漏极连接,所述第八漏极与所述第n级的阵列基板行驱动单元的低电平输入端连接;
所述第二下拉控制子单元1032还包括第九薄膜晶体管T33和第十薄膜晶体管T43,所述第九薄膜晶体管T33具有第九栅极、第九源极及第九漏极,所述第十薄膜晶体管T43具有第十栅极、第十源极及第十漏极;
所述第九栅极与所述第十栅极连接至所述第八源极,所述第九源极与第十源极均和所述第四源极与第五源极连接,并连接至所述电容Cb的第二极板,且与所述第一输出端连接;所述第九漏极与所述第n级的阵列基板行驱动单元的低电平输入端连接,所述第十漏极与第八栅极连接。
所述第二下拉控制子单元1032还包括第十一薄膜晶体管T63和第十二薄膜晶体管T64,所述第十一薄膜晶体管T63具有第十一栅极、第十一源极及第十一漏极;所述第十二薄膜晶体管T64具有第十二栅极、第十二源极及第十二漏极;
所述第十一栅极、第十一源极与第十二源极连接至所述第n级的阵列基板行驱动单元的低频时钟信号第二输入端,所述第十二栅极与所述第n级的阵列基板行驱动单元的低频时钟信号第 一输入端连接;所述第十一漏极与第十二漏极连接至第九栅极。
所述下拉单元102为一第十三薄膜晶体管T41、所述第十三薄膜晶体管T41具有第十三栅极、第十三源极及第十三漏极;
所述第十三栅极与所述第n级的阵列基板行驱动单元的第三信号输入端连接,所述第十三漏极与所述第n级的阵列基板行驱动单元的低电平输入端连接,所述第十三源极与所述第二栅极连接。
可一并参考图2,其中,t1~t4为G(n)充电前的准备时间,t4~t5为G(n)的充电时间,t5后G(n)被放电;
具体地,t1时,CK(n-3)为高电位,Q(n-3)自举到高电位,其中,Q(n-3)自举的高电位约为两倍G(n-2)的高电位。t1时G(n-2)为低电位,Q(n)未充电,则Q(n)为低电位。
t2时,CK(n-2)的电位抬升,G(n-2)也抬升为高电位,Q(n-3)仍维持高的自举电位(仍高于G(n-2)的高电位),第一薄膜晶体管T11接通并给Q(n)充电,则Q(n)电位抬升。进一步地,Q(n)电位抬升后,可第三薄膜晶体管T52和第八薄膜晶体管T62接通,从而拉低P、K点电位以关闭第四薄膜晶体管T32、第五薄膜晶体管T42、第九薄膜晶体管T33和第十薄膜晶体管T43,使之不影响G(n)后续充电。
t3时,CK(n-3)的电位开始下降,Q(n-3)的电位也下降,G(n-2)维持高电位,Q(n)电位基本保持不变。
t4时,CK(n)的电位开始抬升,第二薄膜晶体管T21接通,Q(n)自举到更高电位并控制第二薄膜晶体管T21给G(n)充电, G(n)电位抬升。
t5时,CK(n)电位开始下降,Q(n)电位并未立即被拉低,第二薄膜晶体管T21在t5后的短时间内仍保持导通,将G(n)电位拉低。
之后,G(n+2)电位抬升,第十三薄膜晶体管T41接通,以确保Q(n)被拉至低电位;所述第三薄膜晶体管T52和第八薄膜晶体管T62在Q(n)电位拉低后关闭,第四薄膜晶体管T32与第五薄膜晶体管T42的开关组合和第九薄膜晶体管T33与第十薄膜晶体管T43的开关组合可正常交替打开,以维持G(n)和Q(n)在非充电时期的低电位。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见上文单级GOA电路的详细描述,此处不再赘述。
可以理解的是,在本实施例中,所述GOA电路用一个峰值电压更高的Q(n-3)信号来控制负责GOA电路的上、下级之间信号传递的第一薄膜晶体管T11的接通;即上级的GOA电路的输出可以用作下级驱动电路的输入,上级的GOA电路的输入为上一行上级的GOA电路的输出,从而使得GOA电路上、下级之间的信号传递受TFT组件阈值电压漂移的影响较现有的GOA电路更小,从而使GOA电路的输出受TFT组件阈值电压漂移的影响变小,提高GOA电路输出的稳定性。
本发明的GOA电路可以利用平板显示面板的原有制程制备在显示面板的基板上,能替代外接IC来完成各级水平扫描线的 驱动,尤其适合制作窄边框或无边框的平板显示产品。可一并参考图4,图4为本发明提供的液晶显示装置的结构示意图。其中,显示基板(即显示区域403)上方的x+c board为显示基板提供驱动和控制讯号,402区域为显示装置外壳,显示基板左边401区域和右边404区域制作GOA电路,可从左、右两个方向驱动显示区域403的水平扫描线。GOA电路接受x+c board的输入讯号并逐级产生水平扫描线的控制讯号,可以控制显示区域403中的pixel逐行打开。
为了更好地理解本发明提供的GOA电路,以下将所述GOA电路与一现有的GOA电路进行对比分析:
可一并参考图5a至图5c为本发明提供的GOA电路与一现有GOA电路的输出对比示意图;比如,一现有的GOA电路,其上拉控制单元104中第一薄膜晶体管T11的栅极的峰值电位约等于G(n-2)的电位VG(n-2),Q(n)可被第一薄膜晶体管T11充至的电位约等于VG(n-2)-Vth;其中,图5a为本发明的GOA电路和现有GOA电路在电路中TFT的阈值电压发生漂移前后的比对,其中虚线为BTS前的示意,实线为BTS后的示意,由图5a可以发现,在BTS(biastemperature stress,偏压温度应力)后,TFT的阈值电压Vth会发生右移。采集BTS前、后TFT的电性参数并将其进行模拟,可参考图5b和图5c,由图5b可以发现现有GOA电路在其TFT阈值电压漂移后其输出Q(n)和G(n)的变化较大,由图5c可以发现本发明的GOA电路在其TFT阈值电压漂移后其输出Q(n)和G(n)的变化较小。
综上所述,本发明GOA电路用一个峰值电压更高的Q(n-3)信号来控制负责GOA电路的上、下级之间信号传递的第一薄膜晶体管T11的接通,使GOA电路上、下级之间的信号传递受TFT组件阈值电压漂移的影响较现有的GOA电路更小,从而使GOA电路的输出受TFT组件阈值电压漂移的影响变小,提高GOA电路输出的稳定性。并且,所述GOA电路可以利用平板显示面板的原有制程制备在显示面板的基板上,能替代外接IC来完成各级水平扫描线的驱动,简化显示面板的制作工序,降低成本,尤其适合制作窄边框或无边框的平板显示产品。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见上文相关的详细描述,此处不再赘述。
本领域技术人员将认识到,本文所使用的词语“优选的”意指用作实例、示例或例证。奉文描述为“优选的”任意方面或设计不必被解释为比其他方面或设计更有利。相反,词语“优选的”的使用旨在以具体方式提出概念。如本申请中所使用的术语“或”旨在意指包含的“或”而非排除的“或”。即,除非另外指定或从上下文中清楚,“X使用101或102”意指自然包括排列的任意一个。即,如果X使用101;X使用102;或X使用101和102二者,则“X使用101或102”在前述任一示例中得到满足。
而且,尽管已经相对于一个或多个实现方式示出并描述了本公开,但是本领域技术人员基于对本说明书和附图的阅读和理解将会想到等价变型和修改。本公开包括所有这样的修改和变型, 并且仅由所附权利要求的范围限制。特别地关于由上述组件(例如组件、资源等)执行的各种功能,用于描述这样的组件的术语旨在对应于执行所述组件的指定功能(例如其在功能上是等价的)的任意组件(除非另外指示),即使在结构上与执行本文所示的本公开的示范性实现方式中的功能的公开结构不等同。此外,尽管本公开的特定特征已经相对于若干实现方式中的仅一个被公开,但是这种特征可以与如可以对给定或特定应用而言是期望和有利的其他实现方式的一个或多个其他特征组合。而且,就术语“包括”、“具有”、“含有”或其变形被用在具体实施方式或权利要求中而言,这样的术语旨在以与术语“包含”相似的方式包括。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。
Claims (9)
1.一种阵列基板行驱动电路,包括多级连接的阵列基板行驱动单元,其特征在于:对于所述阵列基板行驱动电路中的第n级的阵列基板行驱动单元,包括:
第一信号输入端、第二信号输入端、第三信号输入端、第一输出端、第二输出端、低电平输入端以及高频时钟信号输入端,n为大于3的正整数;
其中,所述第n级的阵列基板行驱动单元的第一信号输入端与第n-3级的阵列基板行驱动单元的第二输出端相连,用以传递Q(n-3)信号;所述第n级的阵列基板行驱动单元的第二信号输入端与第n-2级的阵列基板行驱动单元的第一输出端相连,用以传递G(n-2)信号;所述第n级的阵列基板行驱动单元的第三信号输入端与第n+2级的阵列基板行驱动单元的第一输出端相连,用以传递G(n+2)信号;所述第n级的阵列基板行驱动单元的第二输出端与第n+3级的阵列基板行驱动单元的第一信号输入端相连,用以传递Q(n)信号;所述第n级的阵列基板行驱动单元的第一输出端与第n+2级的阵列基板行驱动单元的第二信号输入端相连,且与第n-2级的阵列基板行驱动单元的第三信号输入端相连,用以传递G(n)信号,并用于向显示区域的所述第n级的阵列基板行驱动单元的水平扫描线提供扫描信号;所述各级的阵列基板行驱动单元的低电平输入端共同连结;所述第n级的阵列基板行驱动单元的高频时钟信号输入端,用以传递CK(n)信号;
所述第n级的阵列基板行驱动单元还包括:
上拉控制单元,包括一第一薄膜晶体管,所述第一薄膜晶体管具有第一栅极、第一源极及第一漏极,所述第一栅极电性连接至所述第n级的阵列基板行驱动单元的第一信号输入端,所述第一源极电性连接至所述第n级的阵列基板行驱动单元的第二信号输入端,所述第一漏极分别与下拉控制单元电性连接,并与下拉单元及上拉单元共同连接于所述第n级的阵列基板行驱动单元的第二输出端,其中,所述第n级的阵列基板行驱动单元的第一信号输入端的信号的峰值电压为所述第n级的阵列基板行驱动单元的第二信号输入端的信号的峰值电压的两倍,用于上拉所述第n级的阵列基板行驱动单元的第二输出端的电位;
所述上拉单元,分别与所述第n级的阵列基板行驱动单元的高频时钟信号输入端、所述第n级的阵列基板行驱动单元的第一输出端连接,并与所述上拉控制单元共同连接于所述第n级的阵列基板行驱动单元的第二输出端,用于对所述第n级的阵列基板行驱动单元的第一输出端的信号进行充电,以使所述第n级的阵列基板行驱动单元的第二输出端达到更高的电位;
所述下拉控制单元,分别与所述第n级的阵列基板行驱动单元的低电平输入端、所述上拉控制单元及所述上拉单元连接,用于在所述第n级的阵列基板行驱动单元的第一输出端的信号处于非充电状态时,控制所述第n级的阵列基板行驱动单元的第二输出端和所述第n级的阵列基板行驱动单元的第一输出端保持低电位;
所述下拉单元,分别与所述第n级的阵列基板行驱动单元的第三信号输入端、所述第n级的阵列基板行驱动单元的低电平输入端、所述下拉控制单元连接,并与所述上拉单元及所述上拉控制单元共同连接于所述第n级的阵列基板行驱动单元的第二输出端,用于下拉所述第n级的阵列基板行驱动单元的第二输出端的电位。
2.根据权利要求1所述的阵列基板行驱动电路,其特征在于,所述上拉单元包括一电容和第二薄膜晶体管,所述第二薄膜晶体管具有第二栅极、第二源极及第二漏极,所述电容包括第一极板和第二极板;
所述第二栅极通过所述第n级的阵列基板行驱动单元的第二输出端分别与所述上拉控制单元和所述电容的第一极板电性连接,所述第二源极与所述第n级的阵列基板行驱动单元的高频时钟信号输入端电性连接,所述第二漏极与所述第n级的阵列基板行驱动单元的第一输出端电性连接。
3.根据权利要求1所述的阵列基板行驱动电路,其特征在于,所述下拉控制单元包括第一下拉控制子单元;
所述第一下拉控制子单元包括第三薄膜晶体管,所述第三薄膜晶体管具有第三栅极、第三源极及第三漏极;
所述第三栅极与所述第一漏极连接,第三漏极与所述第n级的阵列基板行驱动单元的低电平输入端连接;
所述第一下拉控制子单元还包括第四薄膜晶体管和第五薄膜晶体管,所述第四薄膜晶体管具有第四栅极、第四源极及第四漏极,所述第五薄膜晶体管具有第五栅极、第五源极及第五漏极;
所述第四栅极与所述第五栅极连接至所述第三源极,所述第四源极与第五源极连接至一电容的第二极板,且与所述第n级的阵列基板行驱动单元的第一输出端连接;所述第四漏极与所述第n级的阵列基板行驱动单元的低电平输入端连接,所述第五漏极与第三栅极连接。
4.根据权利要求3所述的阵列基板行驱动电路,其特征在于,所述第n级的阵列基板行驱动单元还包括低频时钟信号第一输入端和低频时钟信号第二输入端;所述各级的阵列基板行驱动单元的低频时钟信号第一输入端共同连结;所述各级的阵列基板行驱动单元的低频时钟信号第二输入端共同连结;
所述第一下拉控制子单元还包括第六薄膜晶体管和第七薄膜晶体管,所述第六薄膜晶体管具有第六栅极、第六源极及第六漏极,所述第七薄膜晶体管具有第七栅极、第七源极及第七漏极;
所述第六栅极、第六源极与第七源极连接至所述第n级的阵列基板行驱动单元的低频时钟信号第一输入端,所述第七栅极与所述第n级的阵列基板行驱动单元的低频时钟信号第二输入端连接;所述第六漏极与所述第七漏极连接至所述第四栅极。
5.根据权利要求4所述的阵列基板行驱动电路,其特征在于,所述第n级的阵列基板行驱动单元还包括第二下拉控制子单元;
所述第二下拉控制子单元包括第八薄膜晶体管,所述第八薄膜晶体管具有第八栅极、第八源极及第八漏极;
所述第八栅极与所述第一漏极连接,所述第八漏极与所述第n级的阵列基板行驱动单元的低电平输入端连接;
所述第二下拉控制子单元还包括第九薄膜晶体管和第十薄膜晶体管,所述第九薄膜晶体管具有第九栅极、第九源极及第九漏极,所述第十薄膜晶体管具有第十栅极、第十源极及第十漏极;
所述第九栅极与所述第十栅极连接至所述第八源极,所述第九源极与第十源极均与所述第四源极和第五源极连接,并连接至所述电容的第二极板,且与所述第n级的阵列基板行驱动单元的第一输出端连接;所述第九漏极与所述第n级的阵列基板行驱动单元的低电平输入端连接,所述第十漏极与所述第八栅极连接。
6.根据权利要求5所述的阵列基板行驱动电路,其特征在于,所述第二下拉控制子单元还包括第十一薄膜晶体管和第十二薄膜晶体管,所述第十一薄膜晶体管具有第十一栅极、第十一源极及第十一漏极;所述第十二薄膜晶体管具有第十二栅极、第十二源极及第十二漏极;
所述第十一栅极、第十一源极与第十二源极连接至所述第n级的阵列基板行驱动单元的低频时钟信号第二输入端,所述第十二栅极与所述第n级的阵列基板行驱动单元的低频时钟信号第一输入端连接;所述第十一漏极与所述第十二漏极连接至第九栅极。
7.根据权利要求6所述的阵列基板行驱动电路,其特征在于,所述下拉单元为一第十三薄膜晶体管,所述第十三薄膜晶体管具有第十三栅极、第十三源极及第十三漏极;
所述第十三栅极与所述第n级的阵列基板行驱动单元的第三信号输入端连接,所述第十三漏极与所述第n级的阵列基板行驱动单元的低电平输入端连接,所述第十三源极与一第二栅极连接。
8.一种液晶显示装置,包括阵列基板行驱动电路,以及与所述阵列基板行驱动电路连接的显示区域,其特征在于,所述阵列基板行驱动电路,包括多级连接的阵列基板行驱动单元,其中,
对于所述阵列基板行驱动电路中的第n级的阵列基板行驱动单元,包括:第一信号输入端、第二信号输入端、第三信号输入端、第一输出端、第二输出端、低电平输入端以及高频时钟信号输入端,n为大于3的正整数;
其中,所述第n级的阵列基板行驱动单元的第一信号输入端与第n-3级的阵列基板行驱动单元的第二输出端相连,用以传递Q(n-3)信号;所述第n级的阵列基板行驱动单元的第二信号输入端与第n-2级的阵列基板行驱动单元的第一输出端相连,用以传递G(n-2)信号;所述第n级的阵列基板行驱动单元的第三信号输入端与第n+2级的阵列基板行驱动单元的第一输出端相连,用以传递G(n+2)信号;所述第n级的阵列基板行驱动单元的第二输出端与第n+3级的阵列基板行驱动单元的第一信号输入端相连,用以传递Q(n)信号;所述第n级的阵列基板行驱动单元的第一输出端与第n+2级的阵列基板行驱动单元的第二信号输入端相连,且与第n-2级的阵列基板行驱动单元的第三信号输入端相连,用以传递G(n)信号,并用于向显示区域的所述第n级的阵列基板行驱动单元的水平扫描线提供扫描信号;
所述第n级的阵列基板行驱动单元还包括:
上拉控制单元,包括一第一薄膜晶体管,所述第一薄膜晶体管具有第一栅极、第一源极及第一漏极,所述第一栅极电性连接至所述第n级的阵列基板行驱动单元的第一信号输入端,所述第一源极电性连接至所述第n级的阵列基板行驱动单元的第二信号输入端,所述第一漏极分别与下拉控制单元电性连接,并与下拉单元及上拉单元共同连接于所述第n级的阵列基板行驱动单元的第二输出端,其中,所述第n级的阵列基板行驱动单元的第一信号输入端的信号的峰值电压为所述第n级的阵列基板行驱动单元的第二信号输入端的信号的峰值电压的两倍,用于上拉所述第n级的阵列基板行驱动单元的第二输出端的电位;
所述上拉单元,分别与所述第n级的阵列基板行驱动单元的高频时钟信号输入端、所述第n级的阵列基板行驱动单元的第一输出端连接,并与所述上拉控制单元共同连接于所述第n级的阵列基板行驱动单元的第二输出端,用于对所述第n级的阵列基板行驱动单元的第一输出端的信号进行充电,以使所述第n级的阵列基板行驱动单元的第二输出端达到更高的电位;
所述下拉控制单元,分别与所述第n级的阵列基板行驱动单元的低电平输入端、所述上拉控制单元及所述上拉单元连接,用于在所述第n级的阵列基板行驱动单元的第一输出端的信号处于非充电状态时,控制所述第n级的阵列基板行驱动单元的第二输出端和所述第一输出端保持低电位;
所述下拉单元,分别与所述第n级的阵列基板行驱动单元的第三信号输入端、所述第n级的阵列基板行驱动单元的低电平输入端、所述下拉控制单元连接,并与所述上拉单元及所述上拉控制单元共同连接于所述第n级的阵列基板行驱动单元的第二输出端,用于下拉所述第n级的阵列基板行驱动单元的第二输出端的电位。
9.根据权利要求8所述的液晶显示装置,其特征在于,所述显示区域具有水平扫描线,每条所述水平扫描线的两端各连接一个所述第n级的阵列基板行驱动单元,所述水平扫描线与所述第n级的阵列基板行驱动单元的第一输出端连接。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410226117.1A CN103985369B (zh) | 2014-05-26 | 2014-05-26 | 阵列基板行驱动电路及液晶显示装置 |
US14/386,820 US9214124B1 (en) | 2014-05-26 | 2014-06-16 | Row driving circuit for array substrate and liquid crystal display device |
PCT/CN2014/079928 WO2015180214A1 (zh) | 2014-05-26 | 2014-06-16 | 阵列基板行驱动电路及液晶显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410226117.1A CN103985369B (zh) | 2014-05-26 | 2014-05-26 | 阵列基板行驱动电路及液晶显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103985369A CN103985369A (zh) | 2014-08-13 |
CN103985369B true CN103985369B (zh) | 2017-02-15 |
Family
ID=51277316
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410226117.1A Active CN103985369B (zh) | 2014-05-26 | 2014-05-26 | 阵列基板行驱动电路及液晶显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9214124B1 (zh) |
CN (1) | CN103985369B (zh) |
WO (1) | WO2015180214A1 (zh) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104269152B (zh) * | 2014-10-22 | 2017-01-18 | 深圳市华星光电技术有限公司 | 用于氧化物半导体薄膜晶体管的行驱动电路 |
CN104299591B (zh) * | 2014-10-31 | 2017-01-18 | 深圳市华星光电技术有限公司 | 阵列基板行驱动电路及液晶显示装置 |
CN104505033A (zh) * | 2014-12-18 | 2015-04-08 | 深圳市华星光电技术有限公司 | 栅极驱动电路、阵列基板及显示装置 |
CN106297624B (zh) * | 2015-06-11 | 2020-03-17 | 南京瀚宇彩欣科技有限责任公司 | 移位寄存器和显示装置 |
CN106128379B (zh) * | 2016-08-08 | 2019-01-15 | 武汉华星光电技术有限公司 | Goa电路 |
CN107068074B (zh) * | 2016-12-27 | 2019-04-30 | 武汉华星光电技术有限公司 | Goa电路 |
CN106782391B (zh) * | 2016-12-30 | 2020-06-05 | 深圳市华星光电技术有限公司 | 一种阵列基板行驱动电路及其驱动方法 |
CN106601208A (zh) * | 2017-03-01 | 2017-04-26 | 北京京东方光电科技有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
CN107103887B (zh) * | 2017-05-16 | 2020-07-03 | 深圳市华星光电半导体显示技术有限公司 | 一种goa电路以及液晶显示器 |
CN107146589A (zh) * | 2017-07-04 | 2017-09-08 | 深圳市华星光电技术有限公司 | Goa电路及液晶显示装置 |
CN107154245B (zh) * | 2017-07-17 | 2019-06-25 | 深圳市华星光电技术有限公司 | 一种栅极驱动电路及其驱动方法 |
CN109119041B (zh) * | 2018-09-25 | 2020-05-22 | 深圳市华星光电技术有限公司 | Goa电路结构 |
CN109859701B (zh) * | 2018-12-26 | 2020-12-22 | 惠科股份有限公司 | 移位暂存器和栅极驱动电路 |
CN109698006B (zh) * | 2019-02-19 | 2021-01-26 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、级联驱动电路和显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20060097819A (ko) * | 2005-03-07 | 2006-09-18 | 삼성전자주식회사 | 쉬프트 레지스터 및 이를 구비한 표시 장치 |
CN102097074A (zh) * | 2010-11-03 | 2011-06-15 | 友达光电股份有限公司 | 栅极驱动电路 |
CN103310755A (zh) * | 2013-07-03 | 2013-09-18 | 深圳市华星光电技术有限公司 | 阵列基板行驱动电路 |
CN103680388A (zh) * | 2013-12-26 | 2014-03-26 | 深圳市华星光电技术有限公司 | 用于平板显示的可修复的goa电路及显示装置 |
CN103680451A (zh) * | 2013-12-18 | 2014-03-26 | 深圳市华星光电技术有限公司 | 用于液晶显示的goa电路及显示装置 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101115026B1 (ko) * | 2006-01-10 | 2012-03-06 | 삼성전자주식회사 | 게이트 드라이버와 이를 구비한 박막 트랜지스터 기판 및액정 표시 장치 |
JP4912121B2 (ja) * | 2006-02-23 | 2012-04-11 | 三菱電機株式会社 | シフトレジスタ回路 |
TWI398852B (zh) * | 2008-06-06 | 2013-06-11 | Au Optronics Corp | 可降低時脈偶合效應之移位暫存器及移位暫存器單元 |
TWI402814B (zh) * | 2009-01-16 | 2013-07-21 | Chunghwa Picture Tubes Ltd | 可抑制臨界電壓漂移之閘極驅動電路 |
TWI465039B (zh) * | 2009-10-15 | 2014-12-11 | Au Optronics Corp | 移位暫存器電路 |
US8537094B2 (en) * | 2010-03-24 | 2013-09-17 | Au Optronics Corporation | Shift register with low power consumption and liquid crystal display having the same |
KR101633602B1 (ko) * | 2010-03-31 | 2016-06-27 | 엘지디스플레이 주식회사 | 액정 표시장치의 구동장치 |
CN102629463B (zh) * | 2012-03-29 | 2013-10-09 | 京东方科技集团股份有限公司 | 移位寄存器单元、移位寄存器电路、阵列基板及显示器件 |
TWI511459B (zh) * | 2012-10-11 | 2015-12-01 | Au Optronics Corp | 可防止漏電之閘極驅動電路 |
CN102945651B (zh) * | 2012-10-31 | 2015-02-25 | 京东方科技集团股份有限公司 | 一种移位寄存器、栅极驱动电路和显示装置 |
CN103050106B (zh) * | 2012-12-26 | 2015-02-11 | 京东方科技集团股份有限公司 | 栅极驱动电路、显示模组和显示器 |
CN103680386B (zh) * | 2013-12-18 | 2016-03-09 | 深圳市华星光电技术有限公司 | 用于平板显示的goa电路及显示装置 |
-
2014
- 2014-05-26 CN CN201410226117.1A patent/CN103985369B/zh active Active
- 2014-06-16 US US14/386,820 patent/US9214124B1/en active Active
- 2014-06-16 WO PCT/CN2014/079928 patent/WO2015180214A1/zh active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20060097819A (ko) * | 2005-03-07 | 2006-09-18 | 삼성전자주식회사 | 쉬프트 레지스터 및 이를 구비한 표시 장치 |
CN102097074A (zh) * | 2010-11-03 | 2011-06-15 | 友达光电股份有限公司 | 栅极驱动电路 |
CN103310755A (zh) * | 2013-07-03 | 2013-09-18 | 深圳市华星光电技术有限公司 | 阵列基板行驱动电路 |
CN103680451A (zh) * | 2013-12-18 | 2014-03-26 | 深圳市华星光电技术有限公司 | 用于液晶显示的goa电路及显示装置 |
CN103680388A (zh) * | 2013-12-26 | 2014-03-26 | 深圳市华星光电技术有限公司 | 用于平板显示的可修复的goa电路及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US9214124B1 (en) | 2015-12-15 |
WO2015180214A1 (zh) | 2015-12-03 |
CN103985369A (zh) | 2014-08-13 |
US20150348484A1 (en) | 2015-12-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103985369B (zh) | 阵列基板行驱动电路及液晶显示装置 | |
CN105469763B (zh) | 栅极驱动单元、栅极驱动电路及显示装置 | |
CN106601205B (zh) | 栅极驱动电路以及液晶显示装置 | |
CN104091572B (zh) | 双下拉控制模块、移位寄存单元、栅极驱动器和显示面板 | |
CN105405406B (zh) | 栅极驱动电路和使用栅极驱动电路的显示器 | |
CN105185292B (zh) | 栅极驱动电路及显示装置 | |
CN104485079B (zh) | 用于液晶显示装置的goa电路 | |
CN104299591B (zh) | 阵列基板行驱动电路及液晶显示装置 | |
CN105957480B (zh) | 栅极驱动电路及液晶显示装置 | |
CN104409056B (zh) | 一种扫描驱动电路 | |
CN103956146B (zh) | 一种液晶面板驱动电路、液晶显示装置及一种驱动方法 | |
CN109448624A (zh) | Goa电路及显示面板 | |
CN106098002B (zh) | 扫描驱动电路及具有该电路的平面显示装置 | |
CN108877723A (zh) | Goa电路及具有该goa电路的液晶显示装置 | |
CN102867475A (zh) | 移位寄存器单元、栅极驱动电路及显示装置 | |
CN104167191A (zh) | 用于平板显示的互补型goa电路 | |
CN104517577B (zh) | 液晶显示装置及其栅极驱动器 | |
CN107221299B (zh) | 一种goa电路及液晶显示器 | |
CN109285505A (zh) | 一种移位寄存器单元、栅极驱动电路和显示装置 | |
CN106128409A (zh) | 扫描驱动电路及显示装置 | |
CN108492789A (zh) | 一种阵列基板行驱动单元、电路以及液晶显示面板 | |
CN104409102B (zh) | 移位寄存器 | |
CN109036307A (zh) | 包括goa电路的液晶面板及其驱动方法 | |
CN106448606A (zh) | 一种goa驱动电路 | |
CN104376825B (zh) | 一种移位寄存器单元、栅极驱动电路及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address |
Address after: 518132 No. 9-2 Ming Avenue, Guangming New District, Guangdong, Shenzhen Patentee after: TCL China Star Optoelectronics Technology Co.,Ltd. Address before: 518132 No. 9-2 Ming Avenue, Guangming New District, Guangdong, Shenzhen Patentee before: SHENZHEN CHINA STAR OPTOELECTRONICS TECHNOLOGY Co.,Ltd. |
|
CP03 | Change of name, title or address |