CN103268380A - 一种提高布图效率的模拟集成电路版图的设计方法 - Google Patents
一种提高布图效率的模拟集成电路版图的设计方法 Download PDFInfo
- Publication number
- CN103268380A CN103268380A CN201310196954XA CN201310196954A CN103268380A CN 103268380 A CN103268380 A CN 103268380A CN 201310196954X A CN201310196954X A CN 201310196954XA CN 201310196954 A CN201310196954 A CN 201310196954A CN 103268380 A CN103268380 A CN 103268380A
- Authority
- CN
- China
- Prior art keywords
- layout
- full chip
- circuit
- chip
- full
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本发明涉及一种提高布图效率的模拟集成电路版图的设计方法,包括(1)全芯片的物理版图草图生成:引用电路设计的工艺库器件并利用电路顶层原理自动生成电路原理图中各个模块的版图及层次化的全芯片的物理版图草图;(2)全芯片布局设计:优化调整全芯片的物理版图草图中的各模块的版图的位置,并确定数据线及信号线的走向;优化调整各模块的版图中关键器件的位置;(3)全芯片的物理版图设计:完成各个模块的最终版图设计;完成各模块间信号线的连接以完成全芯片的信号线连接,获得全芯片的物理版图。本发明能够提高布图效率,保证在工艺、电路、版图设计过程器件的寄生参数的一致性,既简化了设计流程,又达到了提高电路性能的目的。
Description
技术领域
本发明涉及一种模拟集成电路版图的设计方法。
背景技术
模拟集成电路是指将晶体管、电阻和电容等器件组成的电路集成制造在硅片上来处理模拟信号的集成电路,一般以层次化的电路原理图的形式出现。当电路设计完成后,便可进行版图设计。版图设计是将设计好的原理图转化成具体的物理版图的过程。由于模拟集成电路包含的电路器件尺寸千差万别,模块单元结构千变万化,对器件、模块匹配对称等要求高,版图设计自动化非常困难,因此其版图设计一般采用全手工设计:先设计模块单元版图再进行拼接形成全芯片版图。申请号为02158183.5,名称为“模拟电路和射频电路的物理实现方法”的专利申请公开便是采用此种方法来设计的,该方法的缺点是:模块单元版图设计好之后才进行拼接,存在由于功能模块以及功能模块里的关键信号或关键器件等位置设计不合理,需要对设计好的模块版图反复修改以达到整体电路的性能要求,降低了布图效率,严重制约了整个集成电路产品的上市时间。
发明内容
本发明的目的是提供一种能够提高布图效率的模拟集成电路版图的设计方法。
为达到上述目的,本发明采用的技术方案是:
一种提高布图效率的模拟集成电路版图的设计方法,用于将由若干模块构成的电路原理图转化为具体的全芯片的物理版图,该设计方法包括
(1)全芯片的物理版图草图生成:引用电路设计所使用的工艺库器件并利用电路顶层原理自动生成所述的电路原理图中各个所述的模块的版图,并生成层次化的全芯片的物理版图草图,任一所述的模块的版图包括该所述的模块中所有器件的版图,所述的全芯片的物理版图草图包括各个所述的模块的版图及其位置;
(2)全芯片布局设计:优化调整所述的全芯片的物理版图草图中的各个所述的模块的版图的位置,并确定所述的模块的版图之间的数据线及关键信号线的走向;优化调整各个所述的模块的版图中关键器件的位置,统一考虑非关键器件的位置;完成各个所述的模块和全芯片的电源规划;
(3)全芯片的物理版图设计:完成各个所述的模块的最终版图设计;完成各个所述的模块间信号线的连接以完成全芯片的信号线连接;确定芯片的大小以及确定芯片的管脚的排列分布,获得所述的全芯片的物理版图。
优选的,所述的设计方法还包括
(4)物理验证:对所述的全芯片的物理版图完成几何设计规划检查和电路版图一致性检查。
优选的,在所述的物理验证后,在需要考虑互连线的寄生参数时,对所述的寄生参数进行提取和后仿。
优选的,采用寄生参数提取工具提取所述的寄生参数。
优选的,所述的设计方法还包括
(5)参数提取和后仿:加节点信号,设置提取的所述的寄生参数后生成原理图或网表,然后对其进行仿真;若通过所述的仿真,则所述的全芯片的物理版图满足电路指标;若未通过所述的仿真,则重复步骤(3)-(5)修改所述的全芯片的物理版图,直至通过所述的仿真。
由于上述技术方案运用,本发明与现有技术相比具有下列优点:本发明利用电路顶层原理图生成层次化的版图,它将版图师手工进行器件识别、器件调用的繁琐工作中解脱出来,将主要精力集中在整体的版图布局和模块间的布线设计上;另外在版图设计之初就大致知道了各模块的面积大小以及包含的所有器件,为版图布局设计提供直观性。与传统的设计方法相比,减少了需要对设计好的模块版图由于功能模块、模块里的电阻、电容及电源地等位置设计不合理而需要反复修改设计的现象,大大提高了布图效率;同时电路设计、电路前仿真、版图设计引用相同的工艺库器件,保证了在工艺、电路、版图设计过程器件的寄生参数的一致性,既简化了设计流程,又达到了提高电路性能的目的。
附图说明
附图1为本发明的一种提高布图效率的模拟集成电路版图的设计方法的流程图。
具体实施方式
下面结合附图所示的实施例对本发明作进一步描述。
实施例一:参见附图1所示。一种提高布图效率的模拟集成电路版图的设计方法,用于将由若干模块构成的电路原理图转化为具体的全芯片的物理版图。该设计方法包括如下步骤:
(1)全芯片的物理版图草图生成:
引用电路设计所使用的工艺库器件并利用电路顶层原理自动生成电路原理图中各个模块的版图,并生成层次化的全芯片的物理版图草图,任一模块的版图包括该模块中所有器件的版图,全芯片的物理版图草图包括各个模块的版图及其位置;
(2)全芯片布局设计:
优化调整全芯片的物理版图草图中的各个模块的版图的位置,并确定模块的版图之间的数据线及关键信号线的走向;优化调整各个模块的版图中关键器件的位置,统一考虑非关键器件的位置;完成各个模块和全芯片的电源规划;
(3)全芯片的物理版图设计:
完成各个模块的最终版图设计;完成各个模块间信号线的连接以完成全芯片的信号线连接;确定芯片的大小以及确定芯片的管脚的排列分布,获得全芯片的物理版图;
(4)物理验证:
对全芯片的物理版图完成几何设计规划检查和电路版图一致性检查;
(5)参数提取和后仿:
在物理验证后,如果不考虑互连线的寄生参数,器件版图所包含的寄生参数已在电路前仿真时进行了仿真,可省略电路的后仿真。而在需要考虑互连线的寄生参数时,采用寄生参数提取工具提取寄生参数并进行后仿;
方法为:加节点信号,设置提取的寄生参数后生成原理图或网表,然后对其进行仿真;若通过仿真,则全芯片的物理版图满足电路指标;若未通过仿真,则重复步骤(3)-(5)修改全芯片的物理版图,直至通过仿真。
上述方法利用电路顶层原理图生成层次化的版图,能够将版图师从手工进行器件识别、器件调用的繁琐工作中解脱出来,将主要精力集中在整体的版图布局和模块间的布线设计上;另外在版图设计之初就大致知道了各模块的面积大小以及包含的所有器件,为版图布局设计提供直观性。与传统的设计方法相比,减少了需要对设计好的模块版图由于功能模块、模块里的电阻、电容及电源地等位置设计不合理而需要反复修改设计的现象,大大提高了布图效率;同时电路设计、电路前仿真、版图设计引用相同的工艺库器件,保证了在工艺、电路、版图设计过程器件的寄生参数的一致性,如果不考虑互连线的寄生参数,电路前仿真的结果可认为是包含了器件寄生参数的仿真结果,可省略电路的后仿真,既简化了设计流程,又达到了提高电路性能的目的。
上述实施例只为说明本发明的技术构思及特点,其目的在于让熟悉此项技术的人士能够了解本发明的内容并据以实施,并不能以此限制本发明的保护范围。凡根据本发明精神实质所作的等效变化或修饰,都应涵盖在本发明的保护范围之内。
Claims (5)
1.一种提高布图效率的模拟集成电路版图的设计方法,用于将由若干模块构成的电路原理图转化为具体的全芯片的物理版图,其特征在于:该设计方法包括
(1)全芯片的物理版图草图生成:引用电路设计所使用的工艺库器件并利用电路顶层原理自动生成所述的电路原理图中各个所述的模块的版图,并生成层次化的全芯片的物理版图草图,任一所述的模块的版图包括该所述的模块中所有器件的版图,所述的全芯片的物理版图草图包括各个所述的模块的版图及其位置;
(2)全芯片布局设计:优化调整所述的全芯片的物理版图草图中的各个所述的模块的版图的位置,并确定所述的模块的版图之间的数据线及关键信号线的走向;优化调整各个所述的模块的版图中关键器件的位置,统一考虑非关键器件的位置;完成各个所述的模块和全芯片的电源规划;
(3)全芯片的物理版图设计:完成各个所述的模块的最终版图设计;完成各个所述的模块间信号线的连接以完成全芯片的信号线连接;确定芯片的大小以及确定芯片的管脚的排列分布,获得所述的全芯片的物理版图。
2.根据权利要求1所述的一种提高布图效率的模拟集成电路版图的设计方法,其特征在于:所述的设计方法还包括
(4)物理验证:对所述的全芯片的物理版图完成几何设计规划检查和电路版图一致性检查。
3.根据权利要求2所述的一种提高布图效率的模拟集成电路版图的设计方法,其特征在于:在所述的物理验证后,在需要考虑互连线的寄生参数时,对所述的寄生参数进行提取和后仿。
4.根据权利要求3所述的一种提高布图效率的模拟集成电路版图的设计方法,其特征在于:采用寄生参数提取工具提取所述的寄生参数。
5.根据权利要求3或4所述的一种提高布图效率的模拟集成电路版图的设计方法,其特征在于:所述的设计方法还包括
(5)参数提取和后仿:加节点信号,设置提取的所述的寄生参数后生成原理图或网表,然后对其进行仿真;若通过所述的仿真,则所述的全芯片的物理版图满足电路指标;若未通过所述的仿真,则重复步骤(3)-(5)修改所述的全芯片的物理版图,直至通过所述的仿真。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310196954.XA CN103268380B (zh) | 2013-05-24 | 2013-05-24 | 一种提高布图效率的模拟集成电路版图的设计方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310196954.XA CN103268380B (zh) | 2013-05-24 | 2013-05-24 | 一种提高布图效率的模拟集成电路版图的设计方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103268380A true CN103268380A (zh) | 2013-08-28 |
CN103268380B CN103268380B (zh) | 2016-09-21 |
Family
ID=49012008
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310196954.XA Active CN103268380B (zh) | 2013-05-24 | 2013-05-24 | 一种提高布图效率的模拟集成电路版图的设计方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103268380B (zh) |
Cited By (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103530484A (zh) * | 2013-11-04 | 2014-01-22 | 中国科学院微电子研究所 | 一种集成电路的器件参数优化方法 |
CN105205257A (zh) * | 2015-09-21 | 2015-12-30 | 中国科学院微电子研究所 | 一种验证后仿真提取文件正确性的方法 |
CN105447222A (zh) * | 2014-09-22 | 2016-03-30 | 台湾积体电路制造股份有限公司 | 用于集成电路的工艺变化分析的方法 |
CN105574245A (zh) * | 2015-12-11 | 2016-05-11 | 中国航空工业集团公司西安航空计算技术研究所 | 高效率模拟电路版图设计流程方法 |
CN105631085A (zh) * | 2014-11-24 | 2016-06-01 | 台湾积体电路制造股份有限公司 | 集成电路设计的布局优化 |
CN105787145A (zh) * | 2014-12-24 | 2016-07-20 | 钜泉光电科技(上海)股份有限公司 | 一种提升模拟版图后端验证可靠性的方法 |
CN107480311A (zh) * | 2016-06-07 | 2017-12-15 | 北京同方微电子有限公司 | 一种快速预估模拟电路版图面积的系统和方法 |
CN107679311A (zh) * | 2017-09-26 | 2018-02-09 | 上海华虹宏力半导体制造有限公司 | 存储器ip模块寄生参数的提取方法 |
CN110083973A (zh) * | 2019-05-13 | 2019-08-02 | 北京洪泰智造信息技术有限公司 | 基于大数据的硬件电路自动生成方法、系统和智能终端 |
CN110442983A (zh) * | 2019-08-09 | 2019-11-12 | 慧讯圆成电子科技(南通)有限公司 | 集成电路系统物理版图生成方法、装置、设备及存储介质 |
CN112131830A (zh) * | 2020-09-25 | 2020-12-25 | 成都海光微电子技术有限公司 | 一种寄生参数验证方法、装置、电子设备和存储介质 |
CN112183012A (zh) * | 2020-09-15 | 2021-01-05 | 中国兵器工业集团第二一四研究所苏州研发中心 | 一种激光雷达接收器前端读出集成电路像素单元版图结构 |
CN112949245A (zh) * | 2021-03-30 | 2021-06-11 | 天津飞腾信息技术有限公司 | 芯片设计方法、装置、设备、可读存储介质以及程序产品 |
CN113919259A (zh) * | 2021-12-13 | 2022-01-11 | 深圳市华杰智通科技有限公司 | 集成电路版图设计系统及方法 |
CN115983196A (zh) * | 2023-03-17 | 2023-04-18 | 卓捷创芯科技(深圳)有限公司 | 一种通过lvs检查分析芯片物理版图噪声耦合与屏蔽的方法 |
WO2023155239A1 (zh) * | 2022-02-18 | 2023-08-24 | 长鑫存储技术有限公司 | 版图布局布线方法、电路版图、电子设备以及存储介质 |
CN117272910A (zh) * | 2023-11-22 | 2023-12-22 | 江山季丰电子科技有限公司 | 一种集成电路老化电路板的模块化设计方法及装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080016476A1 (en) * | 2006-07-17 | 2008-01-17 | Shufan Chan | Hierarchical analog layout synthesis and optimization for integrated circuits |
CN102314522A (zh) * | 2010-06-30 | 2012-01-11 | 中国科学院微电子研究所 | 一种模拟集成电路设计优化方法 |
CN102364480A (zh) * | 2011-10-24 | 2012-02-29 | 中国科学院微电子研究所 | 提取寄生参数的方法及系统 |
-
2013
- 2013-05-24 CN CN201310196954.XA patent/CN103268380B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080016476A1 (en) * | 2006-07-17 | 2008-01-17 | Shufan Chan | Hierarchical analog layout synthesis and optimization for integrated circuits |
CN102314522A (zh) * | 2010-06-30 | 2012-01-11 | 中国科学院微电子研究所 | 一种模拟集成电路设计优化方法 |
CN102364480A (zh) * | 2011-10-24 | 2012-02-29 | 中国科学院微电子研究所 | 提取寄生参数的方法及系统 |
Non-Patent Citations (1)
Title |
---|
栾晓琨: "基于QX多核芯片的层次化物理设计", 《中国优秀硕士学位论文全文数据库信息科技辑》 * |
Cited By (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103530484A (zh) * | 2013-11-04 | 2014-01-22 | 中国科学院微电子研究所 | 一种集成电路的器件参数优化方法 |
CN103530484B (zh) * | 2013-11-04 | 2016-05-04 | 中国科学院微电子研究所 | 一种集成电路的器件参数优化方法 |
CN105447222B (zh) * | 2014-09-22 | 2018-09-25 | 台湾积体电路制造股份有限公司 | 用于集成电路的工艺变化分析的方法 |
CN105447222A (zh) * | 2014-09-22 | 2016-03-30 | 台湾积体电路制造股份有限公司 | 用于集成电路的工艺变化分析的方法 |
CN105631085B (zh) * | 2014-11-24 | 2019-04-26 | 台湾积体电路制造股份有限公司 | 集成电路设计的布局优化 |
CN105631085A (zh) * | 2014-11-24 | 2016-06-01 | 台湾积体电路制造股份有限公司 | 集成电路设计的布局优化 |
CN105787145A (zh) * | 2014-12-24 | 2016-07-20 | 钜泉光电科技(上海)股份有限公司 | 一种提升模拟版图后端验证可靠性的方法 |
CN105205257B (zh) * | 2015-09-21 | 2018-08-21 | 中国科学院微电子研究所 | 一种验证后仿真提取文件正确性的方法 |
CN105205257A (zh) * | 2015-09-21 | 2015-12-30 | 中国科学院微电子研究所 | 一种验证后仿真提取文件正确性的方法 |
CN105574245A (zh) * | 2015-12-11 | 2016-05-11 | 中国航空工业集团公司西安航空计算技术研究所 | 高效率模拟电路版图设计流程方法 |
CN107480311A (zh) * | 2016-06-07 | 2017-12-15 | 北京同方微电子有限公司 | 一种快速预估模拟电路版图面积的系统和方法 |
CN107480311B (zh) * | 2016-06-07 | 2022-11-22 | 紫光同芯微电子有限公司 | 一种快速预估模拟电路版图面积的系统和方法 |
CN107679311A (zh) * | 2017-09-26 | 2018-02-09 | 上海华虹宏力半导体制造有限公司 | 存储器ip模块寄生参数的提取方法 |
CN110083973A (zh) * | 2019-05-13 | 2019-08-02 | 北京洪泰智造信息技术有限公司 | 基于大数据的硬件电路自动生成方法、系统和智能终端 |
CN110442983A (zh) * | 2019-08-09 | 2019-11-12 | 慧讯圆成电子科技(南通)有限公司 | 集成电路系统物理版图生成方法、装置、设备及存储介质 |
CN112183012A (zh) * | 2020-09-15 | 2021-01-05 | 中国兵器工业集团第二一四研究所苏州研发中心 | 一种激光雷达接收器前端读出集成电路像素单元版图结构 |
CN112183012B (zh) * | 2020-09-15 | 2023-11-10 | 中国兵器工业集团第二一四研究所苏州研发中心 | 一种激光雷达接收器前端读出集成电路像素单元版图结构 |
CN112131830A (zh) * | 2020-09-25 | 2020-12-25 | 成都海光微电子技术有限公司 | 一种寄生参数验证方法、装置、电子设备和存储介质 |
CN112949245A (zh) * | 2021-03-30 | 2021-06-11 | 天津飞腾信息技术有限公司 | 芯片设计方法、装置、设备、可读存储介质以及程序产品 |
CN112949245B (zh) * | 2021-03-30 | 2022-11-22 | 飞腾信息技术有限公司 | 芯片设计方法、装置、设备、可读存储介质 |
CN113919259A (zh) * | 2021-12-13 | 2022-01-11 | 深圳市华杰智通科技有限公司 | 集成电路版图设计系统及方法 |
WO2023155239A1 (zh) * | 2022-02-18 | 2023-08-24 | 长鑫存储技术有限公司 | 版图布局布线方法、电路版图、电子设备以及存储介质 |
CN115983196A (zh) * | 2023-03-17 | 2023-04-18 | 卓捷创芯科技(深圳)有限公司 | 一种通过lvs检查分析芯片物理版图噪声耦合与屏蔽的方法 |
CN115983196B (zh) * | 2023-03-17 | 2023-06-27 | 卓捷创芯科技(深圳)有限公司 | 一种通过lvs检查分析芯片物理版图噪声耦合与屏蔽的方法 |
CN117272910A (zh) * | 2023-11-22 | 2023-12-22 | 江山季丰电子科技有限公司 | 一种集成电路老化电路板的模块化设计方法及装置 |
CN117272910B (zh) * | 2023-11-22 | 2024-02-23 | 江山季丰电子科技有限公司 | 一种集成电路老化电路板的模块化设计方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
CN103268380B (zh) | 2016-09-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103268380A (zh) | 一种提高布图效率的模拟集成电路版图的设计方法 | |
CN105574245A (zh) | 高效率模拟电路版图设计流程方法 | |
CN109684755A (zh) | 一种数模混合芯片异步电路全定制方法及系统 | |
US8856701B1 (en) | Method of radio-frequency and microwave device generation | |
CN103310030B (zh) | 用于FinFET设计的LVS实现 | |
CN103488840B (zh) | 一种印制电路板级传导电磁干扰建模的系统和方法 | |
CN104331546B (zh) | 一种航天器用数字定制集成电路后端版图设计评估方法 | |
CN105808843A (zh) | 一种混合信号验证平台的构造方法 | |
CN106777439A (zh) | 一种基于ip硬核的数字芯片版图设计方法 | |
CN102609587A (zh) | 使用三维快速电磁场仿真技术设计射频集成电路的方法 | |
CN103150440A (zh) | 一种模块级电路网表仿真方法 | |
CN106682331A (zh) | 集成电路版图的静电保护结构的提取和智能设计验证方法 | |
CN105468837A (zh) | 基于ids的航天器电气仿真模型自动生成方法 | |
CN106055744B (zh) | 一种基于格点的单元级的三维集成电路的电压降分析方法 | |
CN104679628A (zh) | 一种现场可编程门阵列的测试方法 | |
CN1510737A (zh) | 模拟和射频集成电路的物理设计方法 | |
CN103678771A (zh) | 一种3D集成电路中power/groundTSV位置自动布局方法 | |
CN107122562B (zh) | 基于多fpga的有源配电网实时仿真器串行通讯方法 | |
CN106909732B (zh) | 一种基于多fpga的有源配电网实时仿真器同步机制设计方法 | |
CN107491605A (zh) | 一种用于芯片设计的功能验证方法及平台 | |
CN202904427U (zh) | 多功能模式的时钟树生成电路 | |
CN109885850B (zh) | 一种局部寄存器的生成方法及生成系统 | |
CN102722605A (zh) | 电路的验证方法和半导体器件的模拟方法 | |
CN102508974A (zh) | 基于版图变化改变互连延迟参数的集成电路分析方法 | |
CN109508479B (zh) | 基于fpga的有源配电网实时仿真器参数配置通用化方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right |
Effective date of registration: 20180813 Address after: 233030 2016 Tang He road, Bengbu, Anhui Patentee after: Huadong Photoelectric Integrated Device Research Institute Address before: 215163 No. 89 Longshan Road, hi tech Zone, Suzhou, Jiangsu Patentee before: China North Industries Group Corporation No.214 Research Institute Suzhou R&D Center |
|
TR01 | Transfer of patent right |