CN102567257B - 一种控制多通道固态盘数据读写的方法 - Google Patents
一种控制多通道固态盘数据读写的方法 Download PDFInfo
- Publication number
- CN102567257B CN102567257B CN201110444481.1A CN201110444481A CN102567257B CN 102567257 B CN102567257 B CN 102567257B CN 201110444481 A CN201110444481 A CN 201110444481A CN 102567257 B CN102567257 B CN 102567257B
- Authority
- CN
- China
- Prior art keywords
- chip
- state
- ready
- data
- read request
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
Abstract
本发明公开了一种控制多通道固态盘数据读写的方法,包括:(1)建立映射表,以存放固态盘逻辑地址与物理地址之间的映射关系;(2)主机端的待写数据通过DMA传输到通道控制器的缓冲区中;(3)选择一个通道状态为ready的通道;(4)从该状态为ready的通道的读请求队列中,找到一个所在的chip状态为ready的读请求,服务该读请求;(5)如果读请求队列为空,从写请求队列中找到一个所在的chip状态为ready的写请求,将缓冲区的数据写入到该chip的空闲页,然后修改映射表中相应的逻辑地址和物理地址的对应关系,完成写操作。本发明的方法实现了接口数据的快速转移,通道间的并行以及通道内的串行流水操作,并且由于采用令牌环的方式,SSD的所有chip之间磨损也是均匀的。
Description
技术领域
本发明涉及一种固态盘(SSD)的控制技术领域,尤其是涉及一种控制多通道固态盘的数据读写方法。
背景技术
SSD(Solid State Disk)指的是使用NAND Flash组成的固态盘。固态盘与目前的传统硬盘相较,具有读写速度快,低功耗、抗震、稳定性高、耐低温等优点。随着Flash芯片的单片容量越来越大、价格越来越低,基于Flash的固态盘已成为一种主流存储设备。其不仅在消费电子产品中被广泛应用,在企业级应用中也占有一席之地。固态盘的特别之处在于没有机械结构,利用传统的NAND Flash特性,按页写入、按块擦除的方式,其读写的效率依赖读写布局的方法设计。
主机端接口和Flash控制器的速度严重不匹配是影响SSD性能的主要原因。Flash的读写延迟,导致单片Flash读写速度不高,接口带宽受限。由于MLC(Multi-Level Cell)Flash的出现,这个问题变得越来越严重。目前,常用的Flash接口的读写带宽在一般情况下平均可以达到40MB/s和8MB/s,但是,主机互联的逻辑接口如SATA接口可以达到150MB/s,PCI-E接口的速度就更高了,这导致主机端接口和Flash控制器的速度严重不匹配。随着Flash应用技术的逐步提高,用户对设备的读写速度要求也逐渐提高,单颗粒或者单通道的闪存设备接口带宽已经远远不能满足用户的要求。
为了解决闪存芯片接口的带宽瓶颈,采用多通道的设计。采用多通道的设计,主要是为了解决闪存芯片的读写延迟问题。多通道SSD的优点在于能够多通道同时进行操作,可以成倍的提高闪存设备的接口带宽,从而提高SSD的性能。如图1所示的SSD,每个通道都有自己独立的闪存通道控制器,通道间相互独立。主机系统发送的命令和数据,必须经过主机接口,可以采用USB,Fiber Channel,PCIExpress,SATA等形式的接口。因为Flash有较长时间的读写延迟,所以,采用多通道的形式,可以使Flash控制器的性能和主机接口的性能相匹配。SDRAM主要用来存放缓冲的数据和系统的映射表以及一些元数据信息。DMA控制器控制数据在主机接口和SDRAM、主机接口和闪存控制器、SDRAM和闪存控制器之间的数据传输,可以加快数据的流动,减少数据传输的时间。每个通道都有独立Flash控制器,可以独立控制Flash的读写操作,从而不受其他通道的干扰。
发明内容
本发明解决的技术问题是针对现在多通道固态盘数据写入/读出速度低,磨损不均衡等问题,提出一种控制数据写入/读出的方法。
本发明提出的控制数据写入/读出的方法,包括以下处理步骤:
(1)SSD映射关系的建立。映射表是用来存放读写过程中逻辑地址和物理地址的映射关系的。文件系统请求的是逻辑地址,数据写入/读出时,访问的是SSD的物理地址。需要通过映射表,建立逻辑地址和物理地址的映射关系。
(2)通过DMA方式,将数据批量从主机接口或者SDRAM传送给Flash控制器。
(3)选择通道状态为ready的通道。
(4)优先服务读请求。根据步骤(3)选择的通道,从通道的读请求队列上取下一个读请求或者多个读请求,优先服务读请求。具体为:
首先,针对所述读请求队列中的任一读请求,根据该任一读请求的逻辑地址查询所述映射表,得到该读请求的物理地址及所在的chip;
其次,判断chip的状态,如果为ready,则该读请求即为所找到的可服务的读请求,否则,依次判断所述读请求队列中的其他读请求,直到找到所在chip状态为ready的读请求;
然后,根据所述所在chip状态为ready的读请求的物理地址,读取数据;
(5)如果没有可以服务的读请求,从写请求队列上取下一个或多个写请求,在步骤(3)选择的通道上,选择状态为ready的chip,将数据写入到该chip的空闲页,修改映射表。
优选的,所属步骤(1)中的映射表在系统掉电时,映射表需要回写到Flash。映射表数据和普通数据的写入频率是不同的,所以,为了使这两种数据的写入造成的磨损均衡,对映射表数据和普通数据不做区分,将映射表中的数据均匀存放在所述固态盘(SSD)的多个flash中。
优选的,所属步骤(3)中的状态为ready的通道选择步骤如下:初始状态下,令牌由系统随机选择的一个通道所有,选择状态为ready的通道时,从该令牌所有者的下一个通道开始查询通道状态,如果查询到状态为ready的通道,就将令牌传给该通道。如果没有ready的通道,循环查询所有通道,直到状态为ready的通道出现。
优选的,所属步骤(4)中优先服务读请求,原因是Flash读操作比写操作执行时间短,服务读请求比服务写请求需要的时间短。从队首开始,取出读请求队列的逻辑页(LPN)字段,查询映射表,得到物理页(PPN)字段,判断该页所在的chip是否是ready状态,如果是,响应该读请求,如果不是,判断读请求队列的物理页(PPN)字段,直到发现状态为ready的chip,响应该请求。
优选的,所属步骤(5)中服务写请求,每个通道有一个令牌,初始状态下,令牌由随机选择的一个chip所有,选择状态为ready的chip时,从该令牌所有者的下一个chip开始查询chip状态,如果查询到状态为ready的chip,就将令牌传给该chip。如果没有状态为ready的chip,循环查询所有chip,直到状态为ready的chip出现。
综上所述,本发明控制多通道固态盘数据读写的优势在于:实现了接口数据的快速转移,通道间的并行以及通道内的串行流水操作。并且由于采用令牌环的方式,SSD的所有chip之间磨损也是均匀的。
附图说明
图1是本发明的多通道SSD架构示意图。
图2是一种多通道固态盘数据读写流程图。
图3是写请求处理流程图。
图4是读请求处理流程图。
图5是专用chip存放映射表示意图。
图6是各chip的固定位置存放映射表示意图。
图7是各chip不固定位置存放映射表示意图。
图8是读写请求队列示意图。
图9是读写处理过程的通道状态和chip状态示意图。
图10是通道间并行和通道内chip之间interleaving示意图。
具体实施方式
下面结合附图和具体实施例对本发明作进一步详细说明。
如图2所示,图示了本发明实施例的一种多通道固态盘数据读写方法。所述方法包括:
步骤S21,建立映射表信息;
步骤S22,主机端的待写数据,通过DMA方式,传输到缓冲区;
步骤S23,选择状态为ready的通道;
步骤S24,判断读请求队列是否为空。如果为空,执行S25,否则,执行S26;
步骤S25,处理写请求,转到步骤S27;
步骤S26,处理读请求;
步骤S27,判断是否满足数据回写的条件,如接口是否断开,是否断电,如果是,执行S28,否则执行S22;
步骤S28,将映射表回写到Flash。为了防止数据断电丢失,需要利用定时器,每间隔一段时间,定时器就会自动触发映射表的回写。
本实施例中还可以在建立映射表信息的同时建立元数据信息,其中所述元数据包括,坏块表,无效页标记,活动块标记,可用块标记信息等。由于Flash读操作的速度远快于写操作速度,读一页数据的时间大约为写一页数据时间的1/4,所以,根据步骤S24的判断结果,优先服务读请求。同映射表一样,元数据也定期回写到Flash。
如图3所示,图2所述的步骤25具体包括:
步骤S31,判断写请求所在chip状态是否是ready,如果状态为ready,执行步骤S32,否则,执行步骤S33;
步骤S32,从写请求队列摘下一个写请求,响应该写请求;
步骤S33,令牌加1,传递给下一个chip,转到步骤S31;
步骤S34,判断数据传输是否完成,如果完成,执行步骤S35,否则,执行步骤S34;
步骤S35,将通道状态改为ready;
步骤S36,判断写操作中的program是否完成,如果program完成,执行步骤S37,否则,执行步骤S36;
步骤S37,将chip状态改为ready。
如图4所示,图2所述的步骤26具体包括:
步骤S41,读请求队列的指针指向队首;
步骤S42,判断指针所在chip是否是ready状态,如果是,执行步骤S43,否则,执行步骤S44,继续判断指针所在chip是否是ready状态;
步骤S43,从读请求队列摘下该读请求,服务该读请求,转步骤S45;
步骤S44,指针加1,转步骤S42;
步骤S45,判断读操作是否完成,如果完成,执行步骤S46,否则,继续执行步骤S45;
步骤S46,将chip状态,通道状态改为ready。
本实施例中,选择状态为ready的通道通过令牌环实现,具体为:初始状态下,令牌由随机一个通道所有,选择状态为ready的通道时,从该令牌所有者的下一个通道开始查询通道状态,如果查询到状态为ready的通道,就将令牌传给该通道,如果没有ready的通道,循环查询所有通道,直到状态为ready的通道出现。
本实施例中,选择状态为ready的chip通过令牌环实现,具体为:令牌由随机选择的一个chip所有,选择状态为ready的chip时,从该令牌所有者的下一个chip开始查询chip状态,如果查询到状态为ready的chip,就将令牌传给该chip,如果没有状态为ready的chip,循环查询所有chip,直到状态为ready的chip出现。
从主机文件系统接收的读写命令地址为逻辑扇区地址,为了响应这一命令,需要做地址映射,按照一定的映射策略,会产生映射表。映射表存放的是逻辑地址和物理地址的映射关系。一般,映射表在系统上电的时候存放在SDRAM里,掉电的时候存放在Flash里。传统的做法是预留一部分Flash空间,专门用作存放映射表,有两种常用方法。
一种是如图5,预留专门的chip存储映射表。这种方式映射表专用chip和普通数据chip的写入次数是不均衡,会导致某些chip过早结束寿命。由于每个Flash chip的寿命有限,如果某些chip数据过早失效了,整个SSD的性能会变得不稳定。
一种是如图6,在各chip的固定位置存储映射表,一般是每个chip起始的一段连续地址或者是结束的一段连续地址用作存储映射表。假设SSD有N个Flash chip,将映射表的大小分为N份。在系统断电或者是映射表更新的情况下,将映射表回写到这N个Flashchip,其中,每个Flash chip用固定位置存放映射表。由于映射表数据和普通数据的数据特性不同,映射表在每次系统上电、掉电的过程都会被更新,或每隔一段时间更新或在系统负载较轻的情况下更新。由于Flash每块擦写次数有限,一般SLC NAND Flash为百万次,MLCNand Flash为十万次。如果磨损不均衡,会导致在大多数Flash块磨损较轻的情况下,某些Flash块磨穿,提前结束整个Flash的寿命。映射表的更新频率大于普通数据,将映射表存放在每个Flash chip的固定位置,会导致存放Flash映射表的区域提前磨穿,从而结束整个SSD寿命。
本实施例中采用如图7的方法,将映射表均匀的回写在每个Flash块。映射表数据和普通数据不作区分,均匀分布在Flash chip上。Flash块的磨损是均匀的,会延长整个SSD的寿命。
SDRAM的一部分预留为映射表专用,一部分用作数据buffer。所以,读写请求不直接响应,分别存储在不同的请求队列上。主机发送的命令按照命令类型以及到达的先后顺序,分离成读请求队列和写请求队列。如图8,各个通道之间共享写请求队列,每个通道独享读请求队列。
读写请求的处理都分为两个步骤,数据传输和数据写入操作。数据传输是指:写请求数据经过总线传输至寄存器,读请求数据从寄存器传输至总线。数据写入操作是指:写请求数据从寄存器写入闪存介质(这一过程也称为program),读请求数据从介质写入寄存器。
按照图1的SSD架构,各个通道有独立的总线,通道上的chip共用该通道的总线。chip指的是有独立片选的闪存操作单元。在读写请求的处理过程中,通道状态和chip状态如图9所示。数据传输和数据写入时,该chip状态一直为chip busy。由于每个通道的所有chip共用数据总线,所以,数据传输时,通道状态为channel busy,而数据写入时,通道状态为channel ready。
一个写操作包含三个阶段,命令阶段、数据阶段和编程阶段。命令和地址是在命令阶段传输的。数据阶段执行数据的传输。编程阶段,数据写入到Flash单元,这一过程由硬件自动完成,且编程时间比前两个阶段的时间长。
由于各个通道之间是完全独立的,而CPU只有一个,如果使用CPU执行大量的数据阶段的数据传输操作,将大量占用系统总线,影响通道间的读写性能。由于有DMA控制器,CPU仅执行写入命令和地址的操作,而由DMA配合闪存控制器,完成数据的传输。而CPU写命令和地址占用的时间比较短,对于具体的读写操作来说是非常小的,所以从总体上看,通道间是并行工作的。
DMA控制器控制数据在主机接口逻辑和闪存控制器、SDRAM和闪存控制器之间的数据传输。主机端的数据传输要快于闪存控制器端的数据传输,所以,增加通道数量可以并行访问不同通道间的Flashchip,通道的带宽和通道数是成比例的。
如图10,每个通道都有Flash执行编程操作。从图上可以明显看出,两个Flash在相当长的时间里重叠了chip busy时间,所以,interleaving技术通过使多个写操作重叠,有效的隐藏了编程阶段较长的延时,大大减少了系统的编程总时间开销。在如图1所示的多通道架构下,读操作也可以通过多通道并行和通道间interleaving提升性能。
Claims (6)
1.一种控制多通道固态盘数据读写的方法,具体包括如下步骤:
(1)建立映射表,用以存放固态盘(SSD)逻辑地址与物理地址之间的映射关系;
(2)主机端的待写数据通过DMA方式,传输到通道控制器的缓冲区中;
(3)选择一个通道状态为ready的通道;
(4)从该状态为ready的通道的读请求队列中,找到一个所在的chip状态为ready的读请求,服务该读请求,读取数据,具体为:
首先,针对所述读请求队列中的任一读请求,根据该任一读请求的逻辑地址查询所述映射表,得到该读请求的物理地址及所在的chip;
其次,判断chip的状态,如果为ready,则该读请求即为所找到的可服务的读请求,否则,依次判断所述读请求队列中的其他读请求,直到找到所在chip状态为ready的读请求;
然后,根据所述所在chip状态为ready的读请求的物理地址,读取数据;
(5)如果读请求队列为空,则从写请求队列中找到一个所在的chip状态为ready的写请求,将所述缓冲区的数据写入到该chip的空闲页,然后根据该chip和空闲页,修改映射表中相应的逻辑地址和物理地址的对应关系,完成写操作;
其中,所述步骤(1)中,所述映射表中的数据和普通数据不做区分,将映射表中的数据均匀存放在所述固态盘(SSD)的多个flash中;
所述步骤(3)中选择状态为ready的通道通过令牌环实现,具体为:
初始状态下,令牌由随机一个通道所有,选择状态为ready的通道时,从该令牌所有者的下一个通道开始查询通道状态,如果查询到状态为ready的通道,就将令牌传给该通道,如果没有ready的通道,循环查询所有通道,直到状态为ready的通道出现。
2.根据权利要求1所述的方法,其特征在于,所述映射表中的数据均匀存放在所述固态盘(SSD)的多个闪存中。
3.根据权利要求1或2所述的方法,其特征在于,所述选择状态为ready的chip通过令牌环实现,具体为:
令牌由随机选择的一个chip所有,选择状态为ready的chip时,从该令牌所有者的下一个chip开始查询chip状态,如果查询到状态为ready的chip,就将令牌传给该chip,如果没有状态为ready的chip,循环查询所有chip,直到状态为ready的chip出现。
4.根据权利要求1或2所述的方法,其特征在于,所述多通道固态盘的每个通道均有一个读请求队列。
5.根据权利要求1或2所述的方法,其特征在于,所述写请求队列只有一个,由固态盘的所有通道共享。
6.根据权利要求1或2所述的方法,其特征在于,所述映射表每间隔一定时间回写到flash,以防止数据断电丢失。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110444481.1A CN102567257B (zh) | 2011-12-26 | 2011-12-26 | 一种控制多通道固态盘数据读写的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110444481.1A CN102567257B (zh) | 2011-12-26 | 2011-12-26 | 一种控制多通道固态盘数据读写的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102567257A CN102567257A (zh) | 2012-07-11 |
CN102567257B true CN102567257B (zh) | 2014-08-27 |
Family
ID=46412707
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110444481.1A Active CN102567257B (zh) | 2011-12-26 | 2011-12-26 | 一种控制多通道固态盘数据读写的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102567257B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3367251A4 (en) * | 2016-12-29 | 2019-04-10 | Huawei Technologies Co., Ltd. | STORAGE SYSTEM AND SOLID STATE |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI440044B (zh) * | 2010-03-01 | 2014-06-01 | Phison Electronics Corp | 記憶體管理與寫入方法、記憶體控制器與記憶體儲存系統 |
CN103135945B (zh) * | 2013-03-25 | 2014-11-26 | 中国人民解放军国防科学技术大学 | 用于ssd的多通道动态读写调度方法 |
CN104125461B (zh) * | 2013-04-27 | 2017-06-23 | 深圳市振华微电子有限公司 | 一种大尺寸的图像压缩处理系统及方法 |
CN103777905B (zh) * | 2014-02-14 | 2017-04-12 | 华中科技大学 | 一种软件定义的固态盘融合存储方法 |
CN104090847B (zh) * | 2014-06-25 | 2017-01-11 | 华中科技大学 | 一种固态存储设备的地址分配方法 |
CN105204786B (zh) * | 2015-10-22 | 2016-10-12 | 湖南国科微电子股份有限公司 | 一种pcie ssd阵列的数据写方法及系统 |
CN105786406A (zh) * | 2016-02-26 | 2016-07-20 | 湖南国科微电子股份有限公司 | 支持多通道主控并发的CE NAND Flash的页模型构建方法及页模型 |
WO2018040038A1 (zh) | 2016-08-31 | 2018-03-08 | 华为技术有限公司 | 一种闪存介质的访问方法及控制器 |
CN106843747A (zh) * | 2016-11-24 | 2017-06-13 | 天津津航计算技术研究所 | 双接口数据实时共享固态硬盘 |
CN107092445B (zh) * | 2017-05-31 | 2020-05-29 | 郑州云海信息技术有限公司 | 一种多通道ssd固态盘io调度方法及装置 |
CN108121503B (zh) * | 2017-08-08 | 2021-03-05 | 鸿秦(北京)科技有限公司 | 一种NandFlash地址映射及块管理方法 |
CN108021515A (zh) * | 2017-12-29 | 2018-05-11 | 苏州大学 | Mlc nand闪存关键数据的存储方法、固态硬盘和计算机 |
CN108132760B (zh) * | 2018-01-19 | 2021-03-12 | 湖南国科微电子股份有限公司 | 一种提升ssd读性能的方法及系统 |
CN108563399B (zh) * | 2018-03-13 | 2020-02-14 | 中山市江波龙电子有限公司 | 存储设备的数据读取方法、装置、终端设备和存储介质 |
CN108536623A (zh) * | 2018-04-19 | 2018-09-14 | 深圳市得微电子有限责任公司 | 多通道NAND Flash控制器及移动存储设备 |
CN108829613B (zh) * | 2018-05-24 | 2020-12-29 | 中山市江波龙电子有限公司 | 数据存储方法及存储设备 |
CN110895445B (zh) * | 2018-09-12 | 2021-09-14 | 华为技术有限公司 | 数据处理方法和系统 |
CN109491601B (zh) * | 2018-10-26 | 2021-11-26 | 深圳市硅格半导体有限公司 | 固态硬盘数据的并行处理方法、装置及可读存储介质 |
CN110502190B (zh) * | 2019-08-28 | 2023-03-17 | 上海航天电子通讯设备研究所 | 文件读写方法 |
CN111367832A (zh) * | 2020-03-02 | 2020-07-03 | 杭州迪普信息技术有限公司 | 基于存储器的统计方法、装置以及存储设备 |
CN111273888B (zh) * | 2020-03-06 | 2022-03-11 | 中国人民解放军国防科技大学 | 一种地址相关读写队列维序的方法及装置 |
CN112817533A (zh) * | 2021-01-29 | 2021-05-18 | 深圳忆联信息系统有限公司 | Ssd管理方法、装置计算机设备及存储介质 |
CN113268204B (zh) * | 2021-05-26 | 2022-10-18 | 绿芯半导体(厦门)有限公司 | 一种提高ssd多通道并发数据读写效率的方法 |
CN116661684B (zh) * | 2023-05-10 | 2024-02-23 | 珠海妙存科技有限公司 | 一种闪存数据的读取方法、系统、设备及介质 |
CN117149085B (zh) * | 2023-09-07 | 2024-03-15 | 武汉麓谷科技有限公司 | 一种基于zns固态硬盘的快速寻址方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101923512A (zh) * | 2009-05-29 | 2010-12-22 | 晶天电子(深圳)有限公司 | 两层、三层闪存装置、智能存储开关和两层、三层控制器 |
CN102081576A (zh) * | 2011-03-01 | 2011-06-01 | 华中科技大学 | 一种闪存的磨损平衡方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7523228B2 (en) * | 2006-09-18 | 2009-04-21 | International Business Machines Corporation | Method for performing a direct memory access block move in a direct memory access device |
US8578084B2 (en) * | 2009-04-08 | 2013-11-05 | Google Inc. | Data storage device having multiple removable memory boards |
-
2011
- 2011-12-26 CN CN201110444481.1A patent/CN102567257B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101923512A (zh) * | 2009-05-29 | 2010-12-22 | 晶天电子(深圳)有限公司 | 两层、三层闪存装置、智能存储开关和两层、三层控制器 |
CN102081576A (zh) * | 2011-03-01 | 2011-06-01 | 华中科技大学 | 一种闪存的磨损平衡方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3367251A4 (en) * | 2016-12-29 | 2019-04-10 | Huawei Technologies Co., Ltd. | STORAGE SYSTEM AND SOLID STATE |
Also Published As
Publication number | Publication date |
---|---|
CN102567257A (zh) | 2012-07-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102567257B (zh) | 一种控制多通道固态盘数据读写的方法 | |
CN109508152B (zh) | 一种用于逻辑存储管理的多级方案 | |
US8316176B1 (en) | Non-volatile semiconductor memory segregating sequential data during garbage collection to reduce write amplification | |
CN103049397B (zh) | 一种基于相变存储器的固态硬盘内部缓存管理方法及系统 | |
US7127549B2 (en) | Disk acceleration using first and second storage devices | |
US6751155B2 (en) | Non-volatile memory control | |
CN108121503B (zh) | 一种NandFlash地址映射及块管理方法 | |
CN105867840B (zh) | 闪存组件及非易失性半导体存储器组件 | |
CN101727293B (zh) | 一种固态硬盘ssd存储的设置方法、装置和系统 | |
CN104115109A (zh) | 具有多个非易失性半导体存储单元的存储装置及其用于在具有较高残留寿命长度的存储单元中放置热数据而在具有较低残留寿命长度的存储单元中放置冷数据的控制方法 | |
US20100287333A1 (en) | Data storage device and related method of operation | |
US8738866B2 (en) | Storage system and control method therefor | |
US8060669B2 (en) | Memory controller with automatic command processing unit and memory system including the same | |
KR20160004469A (ko) | 불휘발성 메모리 및 메모리 컨트롤러를 포함하는 스토리지 장치 및 스토리지 장치의 동작 방법 | |
CN101727295A (zh) | 一种基于虚拟块闪存地址映射的数据写入及读出方法 | |
JP2012523612A (ja) | いくつかのコマンドを処理するためのメモリコントローラ、メモリシステム、ソリッドステートドライブ、および方法 | |
CN103902475B (zh) | 一种基于队列管理机制的固态硬盘并行访问方法及装置 | |
TWI698749B (zh) | 資料儲存裝置與資料處理方法 | |
WO2017107162A1 (zh) | 一种异构混合内存组件、系统及存储方法 | |
CN111813703A (zh) | 数据储存装置及逻辑至物理地址映射表的更新方法 | |
CN101324899B (zh) | 一种快速写nand型flash的方法 | |
CN102236625A (zh) | 一种可同时进行读写操作的多通道NANDflash控制器 | |
CN102063271B (zh) | 一种磁盘外置Cache基于状态机的写回方法 | |
US9996456B2 (en) | Solid-state disk, and user system comprising same | |
CN107632788A (zh) | 一种多控存储系统io调度的方法及多控存储系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |