CN101072136B - 检测通信网元内部通道故障的方法、装置和系统 - Google Patents
检测通信网元内部通道故障的方法、装置和系统 Download PDFInfo
- Publication number
- CN101072136B CN101072136B CN200710123362XA CN200710123362A CN101072136B CN 101072136 B CN101072136 B CN 101072136B CN 200710123362X A CN200710123362X A CN 200710123362XA CN 200710123362 A CN200710123362 A CN 200710123362A CN 101072136 B CN101072136 B CN 101072136B
- Authority
- CN
- China
- Prior art keywords
- chip
- passage
- network element
- detects
- communication network
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Data Exchanges In Wide-Area Networks (AREA)
- Maintenance And Management Of Digital Transmission (AREA)
Abstract
本发明公开了一种检测通信网元内部通道故障的方法、装置和系统,属于网络通信领域。所述方法包括:在第一芯片和第二芯片增加通道检测模块;第一芯片的通道检测模块向第二芯片发送通道检测数字序列或通道检测正常数字序列;第二芯片的通道检测模块检测是否正确地收到了通道检测数字序列或通道检测正常数字序列,如果没有正确地收到,则第二芯片提示通信网元内部通道出现故障。所述装置包括:发送模块和接收检测模块。所述系统包括:本端和对端;本端包括本端发送模块和本端接收检测模块,对端包括对端发送模块和对端接收检测模块。本发明可以实时地检测到通信网元内部通道的故障。
Description
技术领域
本发明涉及网络通信领域,特别涉及一种检测通信网元内部通道故障的方法、装置和系统。
背景技术
在通信系统中,中继芯片作为通信网元的对外接口单元有着非常重要的作用,它主要完成模拟线路信号和HW(Highway-高速串行数字通信的方式)信号的转换:在发送方向完成网元内部HW信号到模拟线路信号的转换;在接收方向完成模拟线路信号到网元内部HW信号的转换。一般中继芯片内部由LIU(Line Interface Unit-线路接口单元)与E1/T1Framer(帧处理器)两大逻辑结构组成。在发送方向中继芯片根据HW信号、时钟信号以及帧同步信号生成模拟线路信号,在接收方向中继芯片从模拟线路信号中提取出HW信号并且恢复出时钟信号。HW信号在网元内部传输、交换时,一般采用整个网元统一的同步时钟信号完成数据在内部系统的发送和接收。在通信系统内部HW信号的传输途径如图1所示:中继芯片a/中继芯片b将收到的模拟线路信号转换为HW信号,并将HW信号发送给内部处理芯片;内部处理芯片将收到的HW信号进行处理后,发送给对端中继芯片b/对端中继芯片a;中继芯片b/中继芯片a将收到的HW信号转换为模拟线路信号,并发送该模拟线路信号。由于中继线路容易收到外界的干扰,所以为了保证信息在中继线路的正确传递,中继芯片在模拟线路信号侧提供了数据同步检测、数据CRC校验等功能。当数据帧同步丢失或者CRC校验出错时,都会产生相应的告警信息。
中继芯片主要完成模拟线路信号和HW信号的相互转换,由于模拟线路信号在传输过程中容易受到外界的干扰,所以在中继芯片的接收端通过检测模拟线路信号的帧头来确定信号接收是否正常,如果不能检测到帧头就会产生相应的告警信息。通过这种方法可以及时地检测到中继芯片的外部传输通道是否正常。但是这种检测方法只在模拟线路侧进行了帧头检测,由于网元内部有统一的时隙同步机制,所以中继芯片一般在内部HW接口并不提供数据同步检测以及数据CRC校验等功能,这样从模拟信号恢复的HW信号在网元内部传输时并没有进行通道检测,如果网元内部存在硬件故障或者焊接存在问题,这种通道故障并不能及时地被中继芯片检测出来。同时在通信系统中,中继芯片和内部处理芯片通过内部连接实现Hw数据的传递,内部连接可能包括单板和母板的连接、内部电缆连接、内部光纤连接等,其中任何一个部分的故障或者芯片焊接或者印制板出现问题都会导致中继芯片和交换芯片之间的通信中断,对于纯语音业务来说可能就是单通或双不通,对于其它应用会造成业务中断,而且这种故障一般都无法直接检测出来。
发明内容
为了解决通信网元内部通道故障检测的问题,本发明实施例提供了一种检测通信网元内部通道故障的方法,所述方法为在第一芯片和第二芯片增加通道检测模块,并执行以下步骤:
所述本端中继芯片的通道检测模块向所述对端中继芯片发送通道检测数字序列或通道检测正常数字序列;所述通道检测数字序列或通道检测正常数字序列占用的是高速串行数字通信信号中未使用的检测时隙T;
所述对端中继芯片的高速串行数字通信接口的通道检测模块检测是否正确地收到了所述通道检测数字序列或通道检测正常数字序列,如果没有正确地收到,则所述对端中继芯片提示通信网元内部通道出现故障,并通过所述通道检测模块向所述本端中继芯片的通道检测模块发送通道检测数字序列。
本发明实施例的有益效果:本发明实施例通过在第一芯片和第二芯片增加通道检测模块,可以完成整个通信网元内部通道的故障检测,达到了通信网元内部通道故障检测的及时有效性,减小了通信网元内部通道故障检测对通信系统正常工作的影响。
附图说明
图1是现有技术中通信系统内部HW信号的传输途径示意图;
图2是本发明实施例提供的在本端中继芯片和对端中继芯片增加通道检测模块检测通信网元内部通道故障的传输示意图;
图3是本发明实施例提供的第一种检测通信网元内部通道故障的方法流程图;
图4是本发明实施例提供的在中继芯片和内部处理芯片增加通道检测模块检测通信网元内部通道故障的传输示意图;
图5是本发明实施例提供的第二种检测通信网元内部通道故障的方法流程图;
图6是本发明实施例提供的检测通信网元内部通道故障的装置的结构图;
图7是本发明实施例提供的检测通信网元内部通道故障的系统的结构图。
具体实施方式
下面结合附图和具体实施例对本发明作进一步说明,但不作为对本发明的限定。
本发明实施例在第一芯片和第二芯片增加通道检测模块,第一芯片的通道检测模块可以向第二芯片的通道检测模块发送通道检测数字序列A或通道检测正常数字序列B,同时也可以接收第二芯片的通道检测模块发送的通道检测数字序列A或通道检测正常数字序列B。如果第一芯片的通道检测模块正确地接收到第二芯片的通道检测模块发送的通道检测数字序列A或通道检测正常数字序列B,则第一芯片显示通信网元内部通道正常的信息,并且通过通道检测模块向第二芯片的通道检测模块发送通道检测正常数字序列B;如果第一芯片的通道检测模块没有正确地接收到第二芯片的通道检测模块发送的通道检测数字序列A或通道检测正常数字序列B,则第一芯片产生接收告警信息,向第二芯片指示本端检测到通信网元内部通道故障,并且通过通道检测模块向第二芯片的通道检测模块发送通道检测数字序列A。下面分别以第一芯片为本端中继芯片、第二芯片为对端中继芯片,以及第一芯片为内部处理芯片、第二芯片为中继芯片为例来阐述本发明实施例提供的检测通信网元内部通道故障的方法。
当第一芯片为本端中继芯片、第二芯片为对端中继芯片时,本发明实施例提供的检测通信网元内部通道故障的方法,具体包括以下步骤,参见图2和图3:
步骤101:本端中继芯片a初始化;
步骤102:本端中继芯片a通过通道检测模块向对端中继芯片b发送通道检测数字序列A,并且设置本端接收告警信息;
通道检测数字序列A可以是字符串组合、数字组合或数字加字符串组合等,但不限于这些组合;
步骤103:对端中继芯片b检测通道检测模块是否正确地收到了通道检测数字序列A,如果是,则执行步骤104,否则执行步骤105;
步骤104:对端中继芯片b显示通信网元内部通道正常的信息,并且通过通道检测模块向本端中继芯片a发送通道检测正常数字序列B,执行步骤106;
通道检测正常数字序列B是不同于通道检测数字序列A的数字序列,可以是字符串组合、数字组合或数字加字符串组合等,但不限于这些组合;
步骤105:对端中继芯片b产生接收告警信息,向本端中继芯片a指示本端检测到通信网元内部通道故障,并且通过通道检测模块向本端中继芯片a发送通道检测数字序列A,执行步骤106;
步骤106:本端中继芯片a检测通道检测模块是否正确地收到了通道检测数字序列A或通道检测正常数字序列B,如果是,则执行步骤107,否则执行步骤108;
步骤107:清除本端中继芯片a的接收告警信息,本端中继芯片a显示通信网元内部通道正常的信息,并且通过通道检测模块向对端中继芯片b发送通道检测正常数字序列B,执行步骤109;
步骤108:本端中继芯片a通过通道检测模块向对端中继芯片b发送通道检测数字序列A,执行步骤109;
步骤109:对端中继芯片b检测通道检测模块是否正确地收到了通道检测数字序列A或通道检测正常数字序列B,如果是,则执行步骤110,否则执行步骤105;
步骤110:清除对端中继芯片b的接收告警信息,对端中继芯片b显示通信网元内部通道正常的信息,并且通过通道检测模块向本端中继芯片a发送通道检测正常数字序列B,执行步骤106。
在实际的应用中,每个2M的HW信号由32个64Kbps的时隙组成,每条模拟线路信号恢复的HW数据占用32个64Kbps的时隙中的一部分,其它时隙在通信系统内部没有使用,本端中继芯片和对端中继芯片的通道检测模块发送的通道检测数字序列A或通道检测正常数字序列B占用2M的HW信号中这些没有使用的时隙,这些时隙被称为检测时隙T。
本实施例通过在本端中继芯片和对端中继芯片的HW接口部分增加通道检测模块,可以完成本端中继芯片到对端中继芯片整个通信网元内部通道的故障检测,达到了通信网元内部通道故障检测的及时有效性,减小了通信网元内部通道故障检测对通信系统正常工作的影响。
当第一芯片为内部处理芯片、第二芯片为中继芯片时,本发明实施例提供的检测通信网元内部通道故障的方法,具体包括以下步骤,参见图4和图5:
步骤201:内部处理芯片初始化;
步骤202:内部处理芯片通过通道检测模块向中继芯片a发送通道检测数字序列A,并且设置本端接收告警信息;
通道检测数字序列A可以是字符串组合、数字组合或数字加字符串组合等,但不限于这些组合;
步骤203:中继芯片a检测通道检测模块是否正确地收到了通道检测数字序列A,如果是,则执行步骤204,否则执行步骤205;
步骤204:中继芯片a显示通信网元内部通道正常的信息,并且通过通道检测模块向内部处理芯片发送通道检测正常数字序列B,执行步骤206;
通道检测正常数字序列B是不同于通道检测数字序列A的数字序列,可以是字符串组合、数字组合或数字加字符串组合等,但不限于这些组合;
步骤205:中继芯片a产生接收告警信息,向内部处理芯片指示本端检测到通信网元内部通道故障,并且通过通道检测模块向内部处理芯片发送通道检测数字序列A,执行步骤206;
步骤206:内部处理芯片检测通道检测模块是否正确地收到了通道检测数字序列A或通道检测正常数字序列B,如果是,则执行步骤207,否则执行步骤208;
步骤207:清除内部处理芯片的接收告警信息,内部处理芯片显示通信网元内部通道正常的信息,并且通过通道检测模块向中继芯片a发送通道检测正常数字序列B,执行步骤209;
步骤208:内部处理芯片通过通道检测模块向中继芯片a发送通道检测数字序列A,执行步骤209;
步骤209:中继芯片a检测通道检测模块是否正确地收到了通道检测数字序列A或通道检测正常数字序列B,如果是,则执行步骤210,否则执行步骤205;
步骤210:清除中继芯片a的接收告警信息,中继芯片a显示通信网元内部通道正常的信息,并且通过通道检测模块向内部处理芯片发送通道检测正常数字序列B,执行步骤206。
本实施例通过在中继芯片的HW接口部分和内部处理芯片增加通道检测模块,可以完成内部处理芯片到中继芯片整个通信网元内部传输通道的故障检测,达到了通信网元内部通道故障检测的及时有效性,减小了通信网元内部通道故障检测对通信系统正常工作的影响。
参见图6,本发明实施例提供了一种检测通信网元内部通道故障的装置,该装置包括发送模块和接收检测模块;
发送模块用于向接收检测模块发送通道检测数字序列或通道检测正常数字序列;
接收检测模块用于检测是否正确地收到了发送模块发送的通道检测数字序列或通道检测正常数字序列,如果没有正确地收到,则接收检测模块提示通信网元内部通道出现故障。
接收检测模块包括检测单元和告警信息产生单元;
检测单元用于检测是否正确地收到了发送模块发送的通道检测数字序列或通道检测正常数字序列,并将检测结果发送给告警信息产生单元;
告警信息产生单元用于接收检测单元发送的表示没有正确地收到发送模块发送的通道检测数字序列或通道检测正常数字序列的检测结果,并根据该检测结果产生接收告警信息,指示检测到通信网元内部通道故障。
本实施例通过发送模块向接收检测模块发送通道检测数字序列或通道检测正常数字序列,可以对通信网元内部通道故障进行实时性地检测,减小了通信网元内部通道故障检测对通信系统正常工作的影响。
参见图7,本发明实施例提供了一种检测通信网元内部通道故障的系统,该系统包括本端和对端,本端包括本端发送模块和本端接收检测模块,对端包括对端发送模块和对端接收检测模块;
本端发送模块用于向对端接收检测模块发送通道检测数字序列或通道检测正常数字序列;
对端接收检测模块用于检测是否正确地收到了本端发送模块发送的通道检测数字序列或通道检测正常数字序列,如果没有正确地接收到通道检测数字序列或通道检测正常数字序列,则对端接收检测模块提示通信网元内部通道出现故障,并向对端发送模块发送通道故障消息;
对端发送模块用于接收到对端接收检测模块发送的通道故障消息后,向本端接收检测模块发送通道检测数字序列;
本端接收检测模块用于检测是否正确地收到了对端发送模块发送的通道检测数字序列,如果没有正确地收到通道检测数字序列,则本端接收检测模块提示通信网元内部通道出现故障,并向本端发送模块发送通道故障消息。
对端接收检测模块包括检测单元和告警信息产生单元;
检测单元用于检测是否正确地收到了本端发送模块发送的通道检测数字序列或通道检测正常数字序列,并将检测结果发送给告警信息产生单元;
告警信息产生单元用于接收检测单元发送的表示没有正确地收到本端发送模块发送的通道检测数字序列或通道检测正常数字序列的检测结果,并根据该检测结果产生接收告警信息,指示检测到通信网元内部通道故障,向对端发送模块发送通道故障消息。
本端接收检测模块包括检测单元和告警信息产生单元;
检测单元用于检测是否正确地收到了对端发送模块发送的通道检测数字序列,并将检测结果发送给告警信息产生单元;
告警信息产生单元用于接收检测单元发送的表示没有正确地收到对端发送模块发送的通道检测数字序列的检测结果,并根据该检测结果产生接收告警信息,指示检测到通信网元内部通道故障,向本端发送模块发送通道故障消息。
本实施例提供的检测通信网元内部通道故障的系统的工作原理为:本端发送模块向对端接收检测模块发送通道检测数字序列或通道检测正常数字序列;对端接收检测模块检测是否正确地收到了通道检测数字序列或通道检测正常数字序列,如果没有正确地接收到通道检测数字序列或通道检测正常数字序列,则对端接收检测模块提示通信网元内部通道出现故障,并向对端发送模块发送通道故障消息;对端发送模块接收到通道故障消息后,向本端接收检测模块发送通道检测数字序列;本端接收检测模块检测是否正确地收到了通道检测数字序列,如果没有正确地收到通道检测数字序列,则本端接收检测模块提示通信网元内部通道出现故障,并向本端发送模块发送通道故障消息。
本实施例通过本端发送模块和对端接收检测模块的配合,以及对端发送模块和本端接收检测模块的配合,可以完成对通信网元内部通道故障进行实时性地检测,一旦通信网元内部通道出现故障,就可以及时地检测出来,并产生故障告警信息通知上层系统进行故障处理,保证了整个通信系统的正常运行。
本发明实施例通过在本端中继芯片和对端中继芯片的Hw接口部分增加通道检测模块,以及在中继芯片的HW接口部分和内部处理芯片增加通道检测模块,可以完成本端中继芯片到对端中继芯片,以及内部处理芯片到中继芯片整个通信网元内部通道的故障检测,达到了通信网元内部通道故障检测的及时有效性,减小了通信网元内部通道故障检测对通信系统正常工作的影响。
以上所述的实施例只是本发明较优选的具体实施方式,本领域的技术人员在本发明技术方案范围内进行的通常变化和替换都应包含在本发明的保护范围内。
Claims (2)
1.一种检测通信网元内部通道故障的方法,其特征在于,在本端中继芯片和对端中继芯片的高速串行数字通信接口部分增加通道检测模块,并执行以下步骤:
所述本端中继芯片的通道检测模块向所述对端中继芯片发送通道检测数字序列或通道检测正常数字序列;所述通道检测数字序列或通道检测正常数字序列占用的是高速串行数字通信信号中未使用的检测时隙T;
所述对端中继芯片的高速串行数字通信接口的通道检测模块检测是否正确地收到了所述通道检测数字序列或通道检测正常数字序列,如果没有正确地收到,则所述对端中继芯片提示通信网元内部通道出现故障,并通过所述通道检测模块向所述本端中继芯片的通道检测模块发送通道检测数字序列。
2.如权利要求1所述的检测通信网元内部通道故障的方法,其特征在于,所述对端中继芯片提示通信网元内部通道出现故障具体包括:所述对端中继芯片产生接收告警信息,向所述本端中继芯片指示检测到通信网元内部通道故障。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200710123362XA CN101072136B (zh) | 2007-06-25 | 2007-06-25 | 检测通信网元内部通道故障的方法、装置和系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200710123362XA CN101072136B (zh) | 2007-06-25 | 2007-06-25 | 检测通信网元内部通道故障的方法、装置和系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101072136A CN101072136A (zh) | 2007-11-14 |
CN101072136B true CN101072136B (zh) | 2011-05-04 |
Family
ID=38899137
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200710123362XA Expired - Fee Related CN101072136B (zh) | 2007-06-25 | 2007-06-25 | 检测通信网元内部通道故障的方法、装置和系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101072136B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6359914B2 (ja) * | 2014-08-13 | 2018-07-18 | APRESIA Systems株式会社 | 中継システムおよび中継装置 |
CN109936518B (zh) * | 2017-12-18 | 2022-02-11 | 迈普通信技术股份有限公司 | 交换芯片通道故障的检测方法和分布式机架交换机 |
CN109859448A (zh) * | 2019-01-28 | 2019-06-07 | 武汉恒泰通技术有限公司 | 一种通讯链路故障处理系统及方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1310531A (zh) * | 2000-02-23 | 2001-08-29 | 华为技术有限公司 | 高速数据传输中的差错检测方法 |
US6321361B1 (en) * | 1997-06-26 | 2001-11-20 | Bull S.A. | Process for detecting errors in a serial link of an integrated circuit and device for implementing the process |
US7216269B2 (en) * | 2002-01-09 | 2007-05-08 | Renesas Technology Corporation | Signal transmit-receive device, circuit, and loopback test method |
-
2007
- 2007-06-25 CN CN200710123362XA patent/CN101072136B/zh not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6321361B1 (en) * | 1997-06-26 | 2001-11-20 | Bull S.A. | Process for detecting errors in a serial link of an integrated circuit and device for implementing the process |
CN1310531A (zh) * | 2000-02-23 | 2001-08-29 | 华为技术有限公司 | 高速数据传输中的差错检测方法 |
US7216269B2 (en) * | 2002-01-09 | 2007-05-08 | Renesas Technology Corporation | Signal transmit-receive device, circuit, and loopback test method |
Also Published As
Publication number | Publication date |
---|---|
CN101072136A (zh) | 2007-11-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103825696B (zh) | 一种基于fpga实现光纤高速实时通信的装置 | |
CN101814953B (zh) | 一种实现传输设备自动保护倒换的方法和系统 | |
CN103051414B (zh) | 一种串行通信纠错方法和系统 | |
CN108259127B (zh) | Pcie双冗余万兆网ip核 | |
CN101197634B (zh) | 主备板的自动保护倒换实现方法、系统及单板装置 | |
CN103312411A (zh) | 光纤链路故障检测方法及装置 | |
CN101667864A (zh) | 一种下行物理链路故障诊断的方法、系统及装置 | |
CN102801467A (zh) | 一种基于onu实现双光纤保护倒换的装置及方法 | |
CN101072136B (zh) | 检测通信网元内部通道故障的方法、装置和系统 | |
CN108322483A (zh) | 一种基于jesd204b协议的接收端电路的实现方法 | |
CN102006158A (zh) | 时钟传输方法、同步方法及系统、发送及接收装置 | |
CN101217331B (zh) | 一种定位和恢复嵌入控制通道通讯故障的装置和方法 | |
CN109217900B (zh) | 一种用于就地化元件保护双向冗余环网通信测试的损伤仪及其实现方法 | |
CN101902769A (zh) | 单板的无线调试方法和装置 | |
CN101541028B (zh) | 高速信息通道的检测方法与装置 | |
CN101626320A (zh) | 一种通道环回检测方法及装置 | |
CN106100941A (zh) | 基于分布式系统测试板卡间通信可靠性的方法及装置 | |
CN102868444A (zh) | 无源光网络的通信数据提取装置和提取方法 | |
CN202512908U (zh) | 一种核电站dcs系统数据采集的安全隔离装置 | |
JPH04507485A (ja) | カプラー検証用試験回路 | |
CN213072692U (zh) | 一种集成诊断和多路复用的串行通讯主站管理装置 | |
CN104468255A (zh) | 通道检测及管理信息传递的冗余数据交互系统 | |
CN102711163A (zh) | 一种ip-ran设备快速检测告警链路故障的方法 | |
CN201887561U (zh) | 电网监控系统的安全通信系统 | |
CN101902369A (zh) | 背板交叉系统的故障定位方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20110504 Termination date: 20130625 |