CN107871526B - 用于管理环形振荡器的操作的方法和系统 - Google Patents
用于管理环形振荡器的操作的方法和系统 Download PDFInfo
- Publication number
- CN107871526B CN107871526B CN201710150432.4A CN201710150432A CN107871526B CN 107871526 B CN107871526 B CN 107871526B CN 201710150432 A CN201710150432 A CN 201710150432A CN 107871526 B CN107871526 B CN 107871526B
- Authority
- CN
- China
- Prior art keywords
- circuit
- oscillator circuit
- ring oscillator
- osc
- current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 12
- 230000010355 oscillation Effects 0.000 claims abstract description 39
- 101100001471 Schizosaccharomyces pombe (strain 972 / ATCC 24843) alm1 gene Proteins 0.000 claims abstract description 12
- 230000004044 response Effects 0.000 claims description 7
- 239000003990 capacitor Substances 0.000 claims description 6
- 230000001105 regulatory effect Effects 0.000 claims description 4
- 238000004519 manufacturing process Methods 0.000 description 5
- 230000001276 controlling effect Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 1
- 238000005265 energy consumption Methods 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000003362 replicative effect Effects 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/03—Astable circuits
- H03K3/0315—Ring oscillators
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/01—Details
- H03K3/011—Modifications of generator to compensate for variations in physical values, e.g. voltage, temperature
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is DC
- G05F3/10—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/26—Current mirrors
- G05F3/262—Current mirrors using field-effect transistors only
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/145—Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
- G11C7/062—Differential amplifiers of non-latching type, e.g. comparators, long-tailed pairs
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L1/00—Stabilisation of generator output against variations of physical values, e.g. power supply
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L5/00—Automatic control of voltage, current, or power
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
- H03L7/0995—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electromagnetism (AREA)
- Radar, Positioning & Navigation (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Automation & Control Theory (AREA)
- Power Engineering (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Dram (AREA)
- Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
- Oscillators With Electromechanical Resonators (AREA)
Abstract
本申请涉及用于管理环形振荡器的操作的方法和系统。用于管理至少一个环形振荡器电路(OSC)的操作的设备(DIS)包括:主振荡器电路(OSCM),该主振荡器电路在结构上与该至少一个环形振荡器电路(OSC)相同;第一电流源电路和至少一个第二电流源电路(ALM1,ALM2),被配置成用于分别为该主振荡器电路(OSCM)和该至少一个环形振荡器电路(OSC)供电。该主振荡器电路(OSCM)生成与此主振荡器电路的稳定振荡速率相关联的主电源电压,电容电路(C)加载以源自该第一主电源电压的负载电压,并且该至少一个环形振荡器电路(OSC)的电流供给(I2)由该电容电路(C)递送的该电压控制,其方式为使得该电流供给为该至少一个环形振荡器电路(OSC)提供稳定振荡速率。
Description
技术领域
本发明的实施例涉及电子电路,具体地涉及对特别用于非易失性存储器读出放大器的环形振荡器的操作的管理。
背景技术
非易失性存储器通常包括配备有能够储存数据的存储器单元的存储器平面。
对储存在存储器平面中的数据的读出由读出放大器以通常由模拟振荡器电路生成的时钟信号的速率进行操作。
存储器越来越密集,工作频率增加并且能量损耗被最小化。
因此,时钟信号的生成受到日益严格的可靠性、精确度以及性能约束。
此外,还存在不同类型的振荡器电路,如例如,环形振荡器电路。
尽管环形振荡器通常易于实现,但是其通常很少用于生成时钟信号。事实上,环形振荡器是相对不稳定的,例如,响应于制造方法引起的变化。
此外,在提供稳定的振荡信号之前,环形振荡器通常需要稳定时间,从而延迟振荡信号的启动、重新启动或同步。
发明内容
根据实施例,提出了一种用于管理至少一个环形振荡器电路的操作的方法和设备,以生成可靠的、精确的、有效的以及节能的时钟信号。
根据一个方面,提出了一种用于管理至少一个环形振荡器电路的操作的方法,该方法包括:
-初始化步骤,该初始化步骤包括:
由被供以电流并且在结构上与该至少一个环形振荡器相同的主振荡器电路生成此主振荡器电路的与此主振荡器电路的稳定振荡速率相关联的主电源电压,以及
为电容电路加载源自该主电源电压的负载电压,以及
-操作步骤,该操作步骤包括:响应于控制信号,为该至少一个环形振荡器电路提供由该电容电路递送的电压控制的电流,其方式为向该至少一个环形振荡器电路提供稳定振荡速率。
主振荡器电路被供以电流,在其电源端子上,“假想的”主电源电压将是明显的,并且由于该振荡器电路的相同的结构,因此与主振荡器电路的稳定振荡速率相关联的此电压将给至少一个环形振荡器提供此稳定振荡速率。
电容电路允许储存从主振荡器电路的稳定化而获得的负载电压,该电压控制为该至少一个环形振荡器提供稳定振荡速率的电流的递送。
因此,响应于控制信号,例如启动、重新启动或同步信号,该至少一个环形振荡器电路立即被为其提供稳定振荡速率的电流馈给。因此,该至少一个环形振荡器电路的启动、重新启动以及同步无需要通常需要的且不方便的稳定时间。
直到达到主电源电压为止,初始化步骤有利地包括调节主振荡器电路的电流供给以及该至少一个环形振荡器电路的电流供给,该至少一个环形振荡器电路的电流供给由该主振荡器电路的电流源电压控制。
例如,这具体地补偿了由生产方法中的波动造成的不稳定性,从而使得主电源电压为该至少一个环形振荡器电路提供期望的稳定振荡速率。
根据一个实施例,有利地,当该至少一个环形振荡器处于操作中时,初始化步骤周期性地再现。
根据不同方面,提出了一种用于管理至少一个环形振荡器电路的操作的设备,该设备包括:
-主振荡器电路,该主振荡器电路在结构上与该至少一个环形振荡器电路相同,
-第一可控电流源电路和至少一个第二可控可控电流源电路,该第一可控电流源电路和该至少一个第二可控可控电流源电路被配置成分别为该主振荡器电路和该至少一个环形振荡器电路供电,
-可控电容电路,该可控电容电路具有第一配置,在该第一配置中,该可控电容电路被配置为加载有源自主振荡器电路的与此主振荡器电路的稳定振荡速率相关联的主电源电压的负载电压;以及第二配置,在该第二配置中,该可控电容电路被配置成用于与第一电源电路断开连接并递送电压,以及
-控制装置,该控制装置被配置为使得:
在初始化步骤期间,它们将该第一电流源电路置于向该主振荡器电路提供电流的配置中直到该主振荡器电路生成该主电源电压为止,以及
它们将该电容电路置于该电容电路的第一配置中,以及
在操作步骤期间,它们将该电容电路置于该电容电路的第二配置中,并且将该至少一个第二电流源电路置于以下配置中:借助于由电容电路递送的电压控制的电流来馈给该至少一个环形振荡器电路,其方式为向该至少一个环形振荡器电路提供稳定振荡速率。
根据一个实施例,控制装置包括控制电路以及由控制电路控制的负载开关,并且该电容电路包括经由负载开关连接在冷点与连接至该第一电流源电路的二极管的阳极之间的电容器,该控制电路被配置成用于在初始化步骤中闭合负载开关,然后电容电路处于其第一配置中,并且该控制电路被配置成用于在操作步骤中打开负载开关,然后电容电路处于其第二配置中。
在该电容电路的第二配置中,电容电路与设备的电压源电隔离,从而具体地限制对负载电压的外部影响(如,例如,晶体管导电端子上的电流漏泄),以及保持负载电压在提供稳定振荡速率的某个值。
该控制装置被有利地配置为使得:在操作步骤期间,该控制装置将电容电路交替地置于其第一配置中和其第二配置中,其方式为使得该电容电路刷新该负载电压的值。
根据在补偿特别是由制造方法造成的设备的操作波动方面有利的一个实施例,控制装置包括控制电路和第一电源开关,该第一电流源电路包括电压源和电流镜组件,该电流镜组件具有被配置成用于复制相同的参考电流并且经由对应第一电源开关连接至电压源的多个并联的第一复制晶体管,并且控制电路被配置为使得:在该初始化步骤期间,其闭合该第一电源开关中的至少一些,其方式为调节馈给该主振荡器电路的电流来为其提供该稳定振荡速率。
另外,根据在补偿设备的操作波动方面有利的一个实施例,控制装置包括控制电路和第二电源开关,该第二电流源电路包括电压源和电流镜组件,该电流镜组件具有多个并联的第二复制晶体管,该第二复制晶体管在其控制端子上连接至电容电路并且经由对应第二电源开关连接至电压源,并且控制电路被配置为使得:在初始化步骤期间并且直到达到与稳定速率相关联的主电源电压时,其闭合第二电源开关,其方式为调节该至少一个环形振荡器电路的电流供给。
根据一个实施例,有利地,当该至少一个环形振荡器处于操作中时,控制装置被配置成用于周期性地控制初始化步骤的实施。
具体地包括读出放大器以及被配置成用于为读出放大器提供时钟信号的至少一个环形振荡器的集成非易失性存储器系统可以有利地包括如以上所定义的用于管理该至少一个环形振荡器电路的操作的设备。
电子装置(如车辆的车载计算机、移动电话或个人计算机)可以有利地包括这种类型的非易失性存储器系统。
附图说明
通过非限制性实施例以及附图的详细检查,本发明的其它优点和特征将变得显而易见,在这些附图中:
-图1示出了环形振荡器电路的示例;
-图2示意性地示出了包括根据本发明的设备的装置;
-图3至图7示出了用于在不同的配置中管理至少一个环形振荡器电路的操作的设备。
具体实施方式
图1示出了环形振荡器电路OSC的示例,该环形振荡器电路通常包括在闭合回路中串联的奇数个逆变器P1至P5,这些逆变器被供给有电源端子ALM上的电压,其操作由信号ON控制。
振荡在这些逆变器的输出A至E上产生,并且源自逆变器P1至P5的开关时间,并且因此源自呈现在该电源端子ALM上的电压。
例如,该振荡可以用于例如由协调电子器件(如集成电路)的不同时钟信号的状态机生成时钟信号。
图2示意性地示出了包括非易失性存储器系统SYS的电子装置APP,如车辆的车载计算机、移动电话或个人计算机。
该系统SYS具体地包括存储器平面PM、读出放大器AMP、环形振荡器电路OSC、用于管理该环形振荡器电路OSC的操作的设备DIS,以及控制装置MCM。
环形振荡器电路OSC通常经由状态机ME向读出放大器AMP提供为在读出放大器AMP的存储器平面PM中读取数据的操作定时的规则时钟信号clk。
振荡器电路OSC由设备DIS控制。
控制装置MCM包括控制电路CCM,该控制电路被配置成用于生成控制信号,尤其是用于设备DIS以及振荡器电路OSC的控制信号。
控制电路CCM例如由可编程逻辑电路实施。
控制信号可以例如用于控制形成控制装置MCM的一部分的可控开关的闭合和打开,或者可以例如为控制关于图1所描述的类型的振荡器电路的操作的信号ON。
图3示出了用于管理例如关于图1所描述的类型的环形振荡器电路OSC的操作的设备DIS。
设备DIS包括具有与环形振荡器电路OSC相同结构的主振荡器OSCM。
主振荡器电路OSCM由在主振荡器电路OSCM的电源端子ALMM上供应第一电流I1的第一电流源电路ALM1馈给。
此处第一电流I1源自电流镜组件,该电流镜组件具有复制由第一不变电流源SC1生成的同一个参考电流I参考的N个并联的复制晶体管TC1中的多个复制晶体管。
例如,N为10和30之间的整数。
N个复制晶体管TC1经由同样数目的对应可控第一电源开关SW1连接至电压源VDD。
第一电源开关SW1形成包括在控制装置MCM中的控制元件并由控制电路CCM生成的信号控制。
因此,由第一电源电路ALM1生成的电流I1具有强度N*I参考-D1,D1与源自由控制电路CCM闭合或打开的第一开关SW1的数量的差分相对应。
第一开关SW1的闭合或打开通过调节差分D1的值来具体补偿例如由制造方法中的波动造成的不稳定性,并且因此电流I1馈入主振荡器电路OSCM。
根据设备的使用条件,有利地选择打开第一开关SW1的数量。
此外,设备DIS包括向该环形振荡器电路OSC提供第二电流I2的第二电流生成电路ALM2。
第二电流I2由N个并联的电流镜组件中的多个电流镜组件生成。
更确切地,N个并联的复制晶体管TC2复制通过N个二极管连接并且并联的晶体管TD2的电流。
二极管连接晶体管TD2在第一电源电路ALM1与主振荡器电路OSCM的电源端子ALMM之间连接并且携带电流I1。
N个复制晶体管TC2还在导电端子上经由同样数目的由控制电路CCM生成的信号控制的对应第二可控电源开关SW2连接至电压源VDD。
第二电源开关SW2也形成包括在控制装置MCM中的控制元件。
因此,该电流I2的值等于N*I参考-D2,D2与源自差分D1以及源自由控制电路CCM闭合或打开的第二开关SW2的数量的差分相对应。
第二开关SW2的闭合或打开还通过调节差分D2的值以及因此调节馈入环形振荡器电路OSC的电流I2的值来具体补偿例如由制造方法中的波动造成的不稳定性。
类似地,根据设备的使用条件,有利地选择打开第二开关SW2的数量。
此外,包括电容器C的电容电路在冷点(例如接地端子)与位于N个复制晶体管TC2的栅极与N个二极管连接晶体管TD2的栅极之间的节点NCAP之间连接。
由控制电路CCM生成的信号控制的可控负载开关SWC将节点NCAP电连接至该N个二极管连接晶体管TD2的栅极或连接至等效二极管的阳极、或将其与他们隔离。
类似地,负载开关SWC形成包括在控制装置MCM中的控制元件。
此外,电流源SC2汲取在环形振荡器电路OSC的电源端子ALM上的参考电流I参考。
而且,电源端子ALM连接至晶体管T1的导电端子,其另一个导电端子连接至电压源VDD,其控制端子连接至节点NCAP。
下面将关于附图描述用于管理环形振荡器电路OSC的操作的设备DIS的此实施例的方法的不同有利实施方式。
图3示出了设备DIS的初始化步骤,在该步骤期间,将生成与主振荡器电路的稳定振荡速率相关联的主电源电压。
在此步骤期间,电流源电路ALM1和ALM2在主振荡器电路OSCM和环形振荡器电路OSC的对应电压源端子ALMM、ALM上生成对应电流I1和I2。
闭合开关SWC。因此,呈现在节点NCAP上的负载电势处于呈现在N个二极管连接并且并联的晶体管TD2的栅极上的电流电势中。
此电流电势与呈现在增加了等效二极管TD2的阈值电压的主振荡器电路OSCM的电源端子ALMM上的电流电势相等。
因此,负载电压由呈现在主振荡器电路OSCM的电源端子ALMM上的电流电压确定。
主振荡器电路OSCM在结构上被配置成提供有电压,对电源端子ALMM上的电流的应用,使得涉及主振荡器电路OSCM的部件的电压和电流平衡,从而在电源端子ALMM上生成主电源电压。
由于其电流镜配置以及两个振荡器具有相同的电压/电流特征的事实,因此第二电流生成电路ALM2在环形振荡器电路OSC的电源端子ALM上传递与该电流I1相等的电流I2。
类似于主振荡器电路OSCM,对环形振荡器电路OSC的电源端子上的电流的应用,使得涉及电路的电压和电流平衡,从而在环形振荡器电路OSC的电源端子ALM上生成电源电压。
由于电流I1和I2的性质完全相同且主振荡器电路OSCM与环形振荡器电路OSC的结构完全相同,因此呈现在该环形振荡器电路的电源端子ALM上的电压与该主电源电压相同。
因此,当主振荡器电路OSCM实现稳定振荡速率时,则通过生成该电流I2,与主振荡器电路的该稳定振荡速率相关联的主电源电压直接出现在环形振荡器电路OSC的电源端子ALM上,以便为环形振荡器电路OSC提供稳定振荡速率。
此外,在初始化步骤期间,第一和第二电源开关SW1、SW2允许将振荡器电路OSCM、OSC的振荡速率调节至例如给定频率并且补偿前面介绍的不同的物理波动。
图4示出了在与操作步骤相对应的配置中用于管理环形振荡器的操作的设备DIS的实施例。
在达到与稳定振荡速率相关联的主电源电压之后,初始化步骤接下来是操作步骤。
如之前所描述的,该主电源电压确定呈现在控制由第二电源电路ALM2生成的电流供给I2的节点NCAP上的负载电压。
电源开关SWC在初始化步骤期间被闭合,电容器C已被加载到源自与稳定振荡速率相关联的主电源电压的负载电压上。
更确切地,负载电压为与由电流I2的电流镜控制生成的电压相同的电压,该电流I2复制流入具有稳定振荡速率的主振荡器电路OSCM的电流I1。
因此,电容器C在节点NCAP上传递该负载电压,该负载电压控制立即向环形振荡器电路OSC提供稳定振荡速率的电流I2的流量。
在操作步骤中,所有第一电流生成电路ALM1的第一电源开关SW1被打开,从而显著地节省能量。
此外,负载开关SWC被打开并且因此连接至电容器C的电极以及连接至第二电流生成电路ALM2的复制晶体管的栅极的节点NCAP与固定电压源(如热点(例如端子VDD)和设备DIS的冷点)电隔离。
因而,节点NCAP被设置至具有该负载电压的值的浮动电势。
这种配置有利地避免了泄露风险以及电压源的影响并且因而尽可能久地(例如在一百微秒的持续时间内)保持节点NCAP上的负载电压。
环形振荡器电路OSC进而由为其提供稳定振荡速率的电流I2以正常方式馈给,响应于控制电路CCM发出的控制信号,闭合第二开关SW2。
控制信号可以是例如环形振荡器电路OSC的启动、重新启动或同步信号。
总的来说,例如,响应于启动、重新启动或同步信号,特别是由于在节点NCAP上的具体控制电流的负载电压的储存,设备向环形振荡器电路供应为其立即提供稳定振荡速率的电流。
图5和图6示出了与稳定振荡速率相关联的针对主负载电压的负载电压的更新。
在这些附图中,第二电流生成电路ALM2被去激活,所有第二开关SW2被打开。
然而,在该更新期间,环形振荡器电路OSC可以是或可以不是可操作的(即第二电流生成电路ALM2可以或可以不向环形振荡器电路供应电流)。
以类似于初始化步骤的方式,主振荡器电路OSCM由调节的电流I1馈给,在其电源端子ALMM上生成主电源电压。
负载开关SWC保持打开直到主振荡器电路OSCM实现稳定振荡速率为止。
如图6中所示出的,当主振荡器电路OSCM获得稳定振荡速率时,开关SWC被闭合,并且节点NCAP上呈现的负载电压充当二极管连接晶体管TD2的阳极上呈现的电压值。
呈现在二极管连接晶体管TD2的阳极上的电压通过第二电流生成电路的电流镜与控制为环形振荡器电路OSC提供稳定振荡速率的电流流量的电压相对应,该电流。
然后重新打开负载开关SWC,将节点NCAP设置到具有该负载电压的值的浮动电势。
因此,第二电流生成电路在允许其生成具有为环形振荡器电路OSC提供稳定振荡速率的电流I2的配置中。
如果在操作步骤期间进行该更新,则第二电流生成电路ALM2继续供应为环形振荡器电路OSC提供稳定的振荡速率的电流I2。
如果在环形振荡器电路OSC未处于操作中时进行该更新,即当所有第二电源开关SW2被打开时,则响应于控制电路发出的下一个控制信号,第二电流生成电路ALM2在准备好为环形振荡器电路OSC供应为其立即提供稳定振荡速率的电流I2的配置中。
图7示出了其他配置,其中,两个电流生成电路ALM1、ALM2被去激活,所有电源开关SW1、SW2被打开。
当第二电流生成电路ALM2被去激活时,汲取环形振荡器电路OSC的电源端子ALM上的参考电压I参考的第二电流源SC2允许呈现在此电源端子ALM上的电势不保持浮置。
因此,环形振荡器电路的下一个供应将不会被端子ALM上的寄生浮动电势所中断。
此外,无论其实施步骤如何,晶体管T1允许该参考电流I参考从电压源VDD处流动,而不破坏设备DIS的电流的平衡。
参考电流I参考在该区域中具有例如一百纳安的强度,用于管理环形振荡器电路的操作的设备DIS在静止时消耗很少的能量并且可以瞬间重新启动稳定振荡速率。
通过实施与环形振荡器电路一样多的将被馈给的第二电流生成电路,之前所描述的实施例可以明显地被应用于多于一个的环形振荡器电路。
Claims (13)
1.一种用于管理至少一个环形振荡器电路(OSC)的操作的方法,所述方法包括:
-初始化步骤,所述初始化步骤包括:
由被供以电流(I1)并且在结构上与所述至少一个环形振荡器电路(OSC)相同的主振荡器电路(OSCM)生成此主振荡器电路的与此主振荡器电路的稳定振荡速率相关联的主电源电压,以及
为电容电路(C)加载源自所述主电源电压的负载电压,以及
-操作步骤,所述操作步骤包括:响应于控制信号,为所述至少一个环形振荡器电路(OSC)提供由所述电容电路(C)递送的所述电压控制的电流(I2),其方式为向所述至少一个环形振荡器电路(OSC)提供稳定振荡速率。
2.根据权利要求1所述的方法,其中,直到达到所述主电源电压,所述初始化步骤有利地包括调节所述主振荡器电路(OSCM)和所述至少一个环形振荡器电路(OSC)的所述电流(I1)供给,所述至少一个环形振荡器电路(OSC)的所述电流供给由所述主振荡器电路的电流源电压控制。
3.根据权利要求1或2中任一项所述的方法,其中,所述初始化步骤周期性地再现。
4.根据权利要求1或2中任一项所述的方法,其中,当所述至少一个环形振荡器电路(OSC)处于操作中时,所述初始化步骤周期性地再现。
5.一种用于管理至少一个环形振荡器电路(OSC)的操作的设备,所述设备包括:
-主振荡器电路(OSCM),所述主振荡器电路(OSCM)在结构上与所述至少一个环形振荡器电路(OSC)相同,
-第一可控电流源电路(ALM1)和至少一个第二可控电流源电路(ALM2),所述第一可控电流源电路和所述至少一个第二可控电流源电路被配置成用于分别为所述主振荡器电路(OSCM)和所述至少一个环形振荡器电路(OSC)供电,
-可控电容电路(C),所述可控电容电路(C)具有第一配置,在所述第一配置中,所述可控电容电路被配置成在源自所述主振荡器电路(OSCM)的与此主振荡器电路的稳定振荡速率相关联的主电源电压的负载电压上被加载;以及第二配置,在所述第二配置中,所述可控电容电路被配置成用于与所述第一可控电流源电路(ALM1)断开连接并递送电压,以及
-控制装置(MCM),所述控制装置被配置为使得:
在初始化步骤期间,它们将所述第一可控电流源电路(ALM1)置于向所述主振荡器电路(OSCM)提供电流的配置中直到所述主振荡器电路生成所述主电源电压为止,并且
它们将所述电容电路(C)置于所述电容电路的第一配置中,并且
在操作步骤期间,它们将所述电容电路(C)置于所述电容电路的第二配置中,并且将所述至少一个第二可控电流源电路(ALM2)置于以下配置中:借助于由所述电容电路(C)递送的所述电压控制的电流来馈给所述至少一个环形振荡器电路(OSC),其方式为向所述至少一个环形振荡器电路(OSC)提供稳定振荡速率。
6.根据权利要求5所述的设备,其中,所述控制装置(MCM)包括控制电路(CCM)以及由所述控制电路(CCM)控制的负载开关(SWC),并且所述电容电路(C)包括经由所述负载开关(SWC)连接在冷点与连接至所述第一可控电流源电路(ALM1)的二极管(TD2)的阳极之间的电容器(C),所述控制电路(CCM)被配置成用于在所述初始化步骤中闭合所述负载开关(SWC),然后所述电容电路(C)处于其第一配置中,并且所述控制电路被配置成用于在所述操作步骤中打开所述负载开关(SWC),然后所述电容电路(C)处于其第二配置中。
7.根据权利要求6所述的设备,其中,所述控制装置(MCM)被有利地配置为使得:在所述操作步骤期间,所述控制装置将所述电容电路(C)交替地置于其第一配置和其第二配置中,其方式为使得所述电容电路刷新所述负载电压的值。
8.根据权利要求5至7中任一项所述的设备,其中,所述控制装置(MCM)包括控制电路(CCM)和第一电源开关(SW1),所述第一可控电流源电路(ALM1)包括电压源(VDD)和电流镜组件,所述电流镜组件具有被配置成用于复制相同的参考电流(I参考)并且经由对应的所述第一电源开关(SW1)连接至所述电压源(VDD)的多个并联的第一复制晶体管(TC1),并且所述控制电路(CCM)被配置为使得:在所述初始化步骤期间,其闭合所述第一电源开关(SW1)中的至少一些,其方式为调节馈给所述主振荡器电路(OSCM)的所述电流(I1)来为其提供所述稳定振荡速率。
9.根据权利要求5至7中任一项所述的设备,其中,所述控制装置(MCM)包括控制电路(CCM)和第二电源开关(SW2),所述第二可控电流源电路(ALM2)包括电压源(VDD)和电流镜组件,所述电流镜组件具有多个并联的第二复制晶体管(TC2),所述第二复制晶体管在其控制端子上连接至所述电容电路(C)并且经由对应的所述第二电源开关(SW2)连接至所述电压源(VDD),并且所述控制电路(CCM)被配置为使得:在所述初始化步骤期间并且直到达到与所述稳定速率相关联的所述主电源电压时,所述控制电路闭合所述第二电源开关(SW2)中的至少一些,其方式为调节所述至少一个环形振荡器电路(OSC)的所述电流供给。
10.根据权利要求5至7中任一项所述的设备,其中,所述控制装置(MCM)被配置成用于周期性地控制所述初始化步骤的实施。
11.根据权利要求5至7中任一项所述的设备,其中,当所述至少一个环形振荡器电路(OSC)处于操作中时,所述控制装置(MCM)被配置成用于周期性地控制所述初始化步骤的实施。
12.一种集成非易失性存储器系统(SYS),所述集成非易失性存储器系统具体地包括:读出放大器(AMP)、被配置成用于为所述读出放大器(AMP)提供时钟信号(clk)的至少一个环形振荡器(OSC)、以及根据权利要求5至11中任一项所述的用于管理所述至少一个环形振荡器电路(OSC)的操作的设备(DIS)。
13.一种电子装置(APP),如车辆的车载计算机、移动电话或个人计算机,所述电子装置包括根据权利要求12所述的非易失性存储器系统(SYS)。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR1658937A FR3056861B1 (fr) | 2016-09-23 | 2016-09-23 | Procede et systeme de gestion du fonctionnement d'oscillateurs en anneau |
FR1658937 | 2016-09-23 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107871526A CN107871526A (zh) | 2018-04-03 |
CN107871526B true CN107871526B (zh) | 2021-02-05 |
Family
ID=57796460
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710150432.4A Active CN107871526B (zh) | 2016-09-23 | 2017-03-14 | 用于管理环形振荡器的操作的方法和系统 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10218336B2 (zh) |
CN (1) | CN107871526B (zh) |
FR (1) | FR3056861B1 (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10003326B1 (en) * | 2017-05-15 | 2018-06-19 | Shanghai Zhaoxin Semiconductor Co., Ltd. | Ring oscillator |
KR101954523B1 (ko) * | 2017-08-01 | 2019-03-05 | 연세대학교 산학협력단 | 이중 환경 에너지원을 이용한 에너지 하베스팅 장치 및 방법 |
US10826467B1 (en) * | 2019-07-09 | 2020-11-03 | Nxp B.V. | High-accuracy dual-mode free running oscillator |
JP2022154908A (ja) * | 2021-03-30 | 2022-10-13 | ラピステクノロジー株式会社 | リングオシレータ、およびリングオシレータの起動方法 |
FR3133458A1 (fr) | 2022-03-14 | 2023-09-15 | STMicroelectronics (Alps) SAS | Circuit de génération de séquence temporelle |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101202505A (zh) * | 2006-12-12 | 2008-06-18 | 罗姆股份有限公司 | 开关调节器的控制电路、方法以及电源装置、电子设备 |
US8093958B2 (en) * | 2007-12-05 | 2012-01-10 | Integrated Device Technology, Inc. | Clock, frequency reference, and other reference signal generator with a controlled quality factor |
US8174329B2 (en) * | 2006-09-12 | 2012-05-08 | International Business Machines Corporation | Power management architecture and method of modulating oscillator frequency based on voltage supply |
CN103944512A (zh) * | 2014-04-17 | 2014-07-23 | 重庆西南集成电路设计有限责任公司 | 具有高频率稳定度的振荡器电路及负温系数电流源电路 |
CN105391424A (zh) * | 2014-08-30 | 2016-03-09 | 意法半导体国际有限公司 | 对于过程、温度和电压变化而具有稳定频率的cmos振荡器 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6788161B2 (en) * | 2002-11-12 | 2004-09-07 | Nokia Corporation | Integrated oscillator circuit that inhibits noise generated by biasing circuitry |
US7852168B1 (en) * | 2006-08-17 | 2010-12-14 | Marvell International Ltd. | Power-efficient biasing circuit |
US8362848B2 (en) * | 2011-04-07 | 2013-01-29 | Qualcomm Incorporated | Supply-regulated VCO architecture |
US8508304B2 (en) * | 2011-10-17 | 2013-08-13 | Texas Instruments Incorporated | Serdes VCO with phased outputs driving frequency to voltage converter |
US9973079B2 (en) * | 2013-02-26 | 2018-05-15 | Linear Technology Corporation | Synchronized charge pump-driven input buffer and method |
US10345157B2 (en) * | 2014-04-16 | 2019-07-09 | Silicon Integrated Systems Corp. | On-chip temperature sensing device |
-
2016
- 2016-09-23 FR FR1658937A patent/FR3056861B1/fr not_active Expired - Fee Related
-
2017
- 2017-02-19 US US15/436,817 patent/US10218336B2/en active Active
- 2017-03-14 CN CN201710150432.4A patent/CN107871526B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8174329B2 (en) * | 2006-09-12 | 2012-05-08 | International Business Machines Corporation | Power management architecture and method of modulating oscillator frequency based on voltage supply |
CN101202505A (zh) * | 2006-12-12 | 2008-06-18 | 罗姆股份有限公司 | 开关调节器的控制电路、方法以及电源装置、电子设备 |
US8093958B2 (en) * | 2007-12-05 | 2012-01-10 | Integrated Device Technology, Inc. | Clock, frequency reference, and other reference signal generator with a controlled quality factor |
CN103944512A (zh) * | 2014-04-17 | 2014-07-23 | 重庆西南集成电路设计有限责任公司 | 具有高频率稳定度的振荡器电路及负温系数电流源电路 |
CN105391424A (zh) * | 2014-08-30 | 2016-03-09 | 意法半导体国际有限公司 | 对于过程、温度和电压变化而具有稳定频率的cmos振荡器 |
Also Published As
Publication number | Publication date |
---|---|
CN107871526A (zh) | 2018-04-03 |
US20180091094A1 (en) | 2018-03-29 |
FR3056861A1 (fr) | 2018-03-30 |
FR3056861B1 (fr) | 2018-11-23 |
US10218336B2 (en) | 2019-02-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107871526B (zh) | 用于管理环形振荡器的操作的方法和系统 | |
US7667529B2 (en) | Charge pump warm-up current reduction | |
KR100381832B1 (ko) | 내부 전압 발생기 | |
US7598807B2 (en) | Differential amplifier circuit, voltage regulator using the differential amplifier circuit, and method for controlling the differential amplifier circuit | |
US8120412B2 (en) | Voltage boosting system with slew rate control and method thereof | |
US6300820B1 (en) | Voltage regulated charge pump | |
US8975776B2 (en) | Fast start-up voltage regulator | |
US6333670B1 (en) | Semiconductor device capable of stably generating internal voltage with low supply voltage | |
JP2004133800A (ja) | 半導体集積回路装置 | |
JP2002032988A (ja) | 内部電圧発生回路 | |
US20060119421A1 (en) | Regulator circuit | |
US20070170979A1 (en) | Charge pump systems and methods | |
US8415939B2 (en) | Circuit and method for operating a circuit | |
US6828848B2 (en) | Integrated circuit device capable of optimizing operating performance according to consumed power | |
US6642804B2 (en) | Oscillator circuit | |
US20110242920A1 (en) | Voltage sensing circuit capable of controlling a pump voltage stably generated in a low voltage environment | |
US6559709B2 (en) | Low-consumption charge pump for a nonvolatile memory | |
CN106843348B (zh) | 电压调节器和包括该电压调节器的移动设备 | |
US11188111B2 (en) | Voltage monitoring system for a negative supply voltage | |
CN115549465A (zh) | 一种电荷泵电路 | |
US10476384B1 (en) | Regulated high voltage reference | |
CN110120699B (zh) | 用于对集成电路电源预充电的方法和对应的集成电路 | |
US10509428B1 (en) | Circuit with multiple voltage scaling power switches | |
US12026028B2 (en) | Preventing reverse-current flow when an integrated circuit operates using power supplies of different magnitudes | |
US11836001B2 (en) | Circuit device and real-time clock device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |