CN107342050A - 一种显示基板及显示装置 - Google Patents
一种显示基板及显示装置 Download PDFInfo
- Publication number
- CN107342050A CN107342050A CN201710765959.8A CN201710765959A CN107342050A CN 107342050 A CN107342050 A CN 107342050A CN 201710765959 A CN201710765959 A CN 201710765959A CN 107342050 A CN107342050 A CN 107342050A
- Authority
- CN
- China
- Prior art keywords
- transistor
- driving transistor
- driving
- pole
- electrically connects
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 claims abstract description 37
- 239000013078 crystal Substances 0.000 claims description 7
- 230000007423 decrease Effects 0.000 claims description 3
- 230000001965 increasing effect Effects 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 12
- 239000012535 impurity Substances 0.000 description 6
- 230000006870 function Effects 0.000 description 5
- 230000005611 electricity Effects 0.000 description 3
- 238000005401 electroluminescence Methods 0.000 description 3
- 239000007943 implant Substances 0.000 description 3
- 230000009467 reduction Effects 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 239000002019 doping agent Substances 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 230000002035 prolonged effect Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of El Displays (AREA)
Abstract
本发明公开了一种显示基板及显示装置,显示基板包括基板;位于基板上的多个像素电路,每个像素电路包括:驱动模块和有机发光结构,驱动模块包括n个串联的驱动晶体管,n个串联的驱动晶体管的栅极电连接,驱动模块用于通过n个串联的驱动晶体管向有机发光结构提供驱动电流,有机发光结构用于响应驱动电流发光;数据写入模块,数据写入模块用于将数据信号写入n个串联的驱动晶体管的栅极;存储模块,存储模块与n个串联的驱动晶体管的栅极电连接,用于维持n个串联的驱动晶体管在发光阶段的栅极电压;其中,n为大于1的整数。通过本发明的技术方案,减小了每个驱动晶体管的源极和漏极之间的电压大小,改善了显示装置存在的显示不均匀的问题。
Description
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种显示基板及显示装置。
背景技术
有机发光显示装置一般包含有若干个像素,每个像素包括像素电路。现有技术采用的结构最简单的像素电路为2T1C结构,即像素电路中包括两个晶体管和一个存储电容,其中一个晶体管为开关晶体管,另一个晶体管为驱动像素中的有机发光结构发光的驱动晶体管,但是驱动晶体管产生的驱动有机发光结构发光的驱动电流与驱动晶体管的阈值电压相关,当驱动晶体管的阈值电压长时间偏压发生漂移后,影响驱动晶体管产生的驱动电流的大小,造成有机发光显示面板存在显示不均匀。
针对上述问题,目前可以采用nT1C的结构实现对驱动晶体管阈值电压的补偿,使得驱动晶体管产生的驱动电流与驱动晶体管的阈值电压无关。驱动晶体管均对应一转移特性曲线,即驱动晶体管的栅极与源极之间的电压和驱动晶体管产生的驱动电流的关系曲线,在显示面板中的有机发光结构处于发光阶段时,像素电路中的驱动晶体管一直处于偏置状态以向有机发光结构提供驱动电流,长时间的偏压状态使得驱动晶体管的转移特性曲线发生漂移,通过nT1C结构的像素电路虽然能够补偿驱动晶体管的阈值电压,但是驱动晶体管补偿后的特性曲线的扭曲部分仍无法与原始转移特性曲线重合,驱动晶体管的栅极与源极之间的电压相同时,驱动晶体管产生的驱动有机发光结构的驱动电流的大小不同,导致有机发光显示面板存在显示不均匀的问题。
发明内容
有鉴于此,本发明提供一种显示基板及显示装置,通过设置像素电路中的驱动模块包含有多个串联的驱动晶体管,驱动模块能够通过多个串联的驱动晶体管向有机发光结构提供驱动电流,在不影响像素电路中驱动模块工作的同时,增加了驱动模块中驱动晶体管的个数,相对于现有技术减小了每个驱动晶体管的源极和漏极之间电压的大小,提高了驱动晶体管补偿后的转移特性曲线与原始转移特性曲线扭曲部分的重合度,改善了显示装置存在的显示不均匀的问题。
第一方面,本发明实施例提供了一种显示基板,包括:
基板;
位于所述基板上的多个像素电路,每个所述像素电路包括:
驱动模块和有机发光结构,所述驱动模块包括n个串联的驱动晶体管,所述n个串联的驱动晶体管的栅极电连接,所述驱动模块用于通过所述n个串联的驱动晶体管向所述有机发光结构提供驱动电流,所述有机发光结构用于响应所述驱动电流发光;
数据写入模块,所述数据写入模块用于将数据信号写入所述n个串联的驱动晶体管的栅极;
存储模块,所述存储模块与所述n个串联的驱动晶体管的栅极电连接,用于维持所述n个串联的驱动晶体管在发光阶段的栅极电压;
其中,n为大于1的整数。
第二方面,本发明实施例还提供了一种显示装置,包括第一方面所述的显示面板。
本发明实施例提供了一种显示基板及显示装置,通过设置像素电路中的驱动模块包含有多个串联的驱动晶体管,设置驱动模块中的多个驱动晶体管的栅极电连接,驱动模块可以根据驱动晶体管的栅极输入的电信号,通过串联的驱动晶体管向有机发光结构提供驱动电流,在不影响像素电路中驱动模块对有机发光结构驱动功能的前提下,相对于现有技术增加了驱动模块中的驱动晶体管的个数,减小了每个驱动晶体管的源极和漏极之间的电压,晶体管补偿后的转移特性曲线与原始转移特性曲线扭曲部分的重合度随着晶体管的源极和漏极之间的电压的减小而提高,因此设置驱动模块包含有多个串联的驱动晶体管提高了驱动晶体管补偿后的转移特性曲线与原始转移特性曲线扭曲部分的重合度,改善了显示装置存在的显示不均匀的问题。
附图说明
通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显:
图1为本发明实施例提供的一种显示基板的俯视结构示意图;
图2为本发明实施例提供的一种像素电路的电路结构示意图;
图3为图2所示像素电路对应的具体电路结构示意图;
图4为本发明实施例提供的一种像素电路的驱动时序图;
图5为本发明实施例提供的一种驱动模块的俯视结构示意图;
图6为沿图5中AA’方向的剖面结构示意图;
图7为本发明实施例提供的另一种驱动模块的俯视结构示意图;
图8为本发明实施例提供的另一种驱动模块的俯视结构示意图;
图9为本发明实施例提供的另一种驱动模块的俯视结构示意图;
图10为本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。贯穿本说明书中,相同或相似的附图标号代表相同或相似的结构、元件或流程。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
本发明实施例提供了一种显示基板,包括基板和位于基板上的多个像素电路,每个像素电路包括驱动模块、数据写入模块、存储模块和有机发光结构,驱动模块包括n个串联的驱动晶体管,n个串联的驱动晶体管的栅极电连接,驱动模块通过n个串联的驱动晶体管向有机发光结构提供驱动电流,有机发光结构响应驱动电流发光,数据写入模块将数据信号写入n个串联的驱动晶体管的栅极,存储模块与n个串联的驱动晶体管的栅极电连接,维持n个串联的驱动晶体管在发光阶段的栅极电压,其中,n为大于1的整数。
有机发光显示装置一般包含有若干个像素,每个像素包括像素电路,每个像素驱电路中一般均包括一驱动晶体管,为了使驱动晶体管产生的驱动电流与驱动晶体管的阈值电压无关,均需要对像素电路中的驱动晶体管的阈值电压进行补偿。驱动晶体管均对应一转移特性曲线,即晶体管的栅极与源极之间的电压和驱动晶体管产生的驱动电流的关系曲线。
显示面板中的有机发光结构处于发光阶段时,像素电路中的驱动晶体管一直处于偏置状态以向有机发光结构提供驱动电流,长时间的偏压状态使得驱动晶体管的转移特性曲线发生漂移,即使像素驱动电路能够补偿驱动晶体管的阈值电压,补偿后的特性曲线的扭曲部分仍无法与原始转移特性曲线重合,驱动晶体管的栅极和源极之间的电压相同时,驱动晶体管产生的驱动电流的大小不同,导致有机发光显示面板存在显示不均匀的问题。
本发明实施例提通过设置像素电路中的驱动模块包含有多个串联的驱动晶体管,设置驱动模块中的多个驱动晶体管的栅极电连接,驱动模块可以根据驱动晶体管的栅极输入的电信号,通过串联的驱动晶体管向有机发光结构提供驱动电流,在不影响像素电路中驱动模块对有机发光结构驱动功能的前提下,相对于现有技术增加了驱动模块中的驱动晶体管的个数,减小了每个驱动晶体管的源极和漏极之间的电压,晶体管补偿后的转移特性曲线与原始转移特性曲线扭曲部分的重合度随着晶体管的源极和漏极之间的电压的减小而提高,因此设置驱动模块包含有多个串联的驱动晶体管提高了驱动晶体管补偿后的转移特性曲线与原始转移特性曲线扭曲部分的重合度,改善了显示装置存在的显示不均匀的问题。
以上是本发明的核心思想,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本发明保护的范围。
图1为本发明实施例提供的一种显示基板的俯视结构示意图。如图1所示,显示基板包括基板10以及位于基板10上的多个像素电路11,显示基板还可以包括位于基板10上的多条扫描信号线12和多条数据信号线13,像素电路11可以设置于扫描信号线12与数据信号线13交叉设置形成的空间内,像素电路11可以在与之电连接的扫描信号线12输入的扫描信号的作用下,连通与之对应电连接的数据信号线13,数据信号线13向对应的像素电路11传输数据信号,依此实现显示装置的显示功能。
图2为本发明实施例提供的一种像素电路的电路结构示意图。如图2所示,像素电路11包括驱动模块15、数据写入模块16和存储模块17,驱动模块15包括n个串联的驱动晶体管T7,示例性地设置n等于3,三个串联的驱动晶体管T7的栅极b1电连接,驱动模块15可以根据3个串联的驱动晶体管T7的栅极b1输入的电信号,通过三个串联的驱动晶体管T7向有机发光结构14提供驱动电流Id,有机发光结构14响应驱动电流Id发光,数据写入模块16可以将数据信号写入n个串联的驱动晶体管T7的栅极b1,存储模块17与n个串联的驱动晶体管T7的栅极b1电连接,以维持n个串联的驱动晶体管T7在发光阶段的栅极b1的电压。
需要说明的是,图2只是示例性地设置驱动模块15中包括三个驱动晶体管T7,也可以设置驱动模块15中包括两个驱动晶体管T7,本发明实施例对n的具体数值不作限定,只要保证驱动模块15中包括至少两个驱动晶体管T7,相对于现有技术即可以减小每个驱动晶体管T7的源极和漏极之间的电压大小,提高驱动晶体管T7补偿后的转移特性曲线与原始转移特性曲线扭曲部分的重合度,改善显示装置存在的显示不均匀的问题。
可选的,如图2所示,显示基板中的像素电路11还可以包括阈值电压补偿模块18、第一发光控制模块19和第二发光控制模块20,驱动模块15可以包括依次串联的第一个驱动晶体管至第n个驱动晶体管,示例性地设置n等于3,即驱动模块15包括依次串联的第一个驱动晶体管T71、第二个驱动晶体管T72和第三个驱动晶体管T73。驱动模块15可以根据数据写入模块16的连通状态接收数据信号输入端Vdata输入的数据信号,以实现向有机发光结构14提供驱动电流Id。
数据写入模块16的控制端a1与第一扫描信号输入端Sn电连接,第一端a2与数据信号输入端Vdata电连接,第二端a3与第一个驱动晶体管T71的第一端b2电连接,数据写入模块16可以根据第一扫描信号输入端Sn输入的扫描信号控制其第一端a2与第二端a3连通,将数据信号输入端Vdata输入的数据信号传输至第一个驱动晶体管T71的第一端b2。
阈值电压补偿模块18的控制端a1与第一扫描信号输入端Sn电连接,第一端a2与第三个驱动晶体管T73的第二端b3电连接,第二端a3分别与三个串联的驱动晶体管T7的控制端(栅极)b1电连接,阈值电压补偿模块18可以根据第一扫描信号输入端Sn输入的扫描信号控制其第一端a2与第二端a3连通,使三个驱动晶体管T7的控制端b1与第三个驱动晶体管T73的第二端b3电连接,即阈值电压补偿模块18的第一端a2与第二端a3导通使得驱动模块15形成类似二极管的连接结构。
第一发光控制模块19的控制端a1与使能信号输入端En电连接,第一端a2与第一电源信号输入端Vdd1电连接,第二端a3与第一个驱动晶体管T71的第一端b2电连接,第二发光控制模块20的控制端a1与使能信号输入端En电连接,第一端a2与第三个驱动晶体管T73的第二端b3电连接,第二端a3与有机发光结构14的第一电极141电连接。第一发光控制模块19和第二发光控制模块20可以在使能信号输入端En输入的使能信号的作用下分别控制各自的第一端a2与第二端a3连通,使得第一电源信号输入端Vdd1输入的电源信号通过类似二极管连接的驱动模块15以及第二发光控制模块20传输至有机发光结构14的第一电极141。
有机发光结构14的第二电极142与第二电源信号输入端Vdd2电连接,存储模块17的第一端d1与三个串联的驱动晶体管T7的控制端a1电连接,第二端d2与第一电源信号输入端Vdd1电连接。
可选的,如图2所示,显示基板中的像素电路11还可以包括节点复位模块21和旁路模块22,节点复位模块21的控制端a1与第二扫描信号输入端Sn-1电连接,第一端a2与参考电压信号输入端Vinit电连接,第二端a3与存储模块17的第一端d1电连接,即第二端a3与驱动模块15中的三个驱动晶体管T7的栅极b1电连接,节点复位模块21可以在第二扫描信号输入端Sn-1输入的扫描信号的作用下控制其第一端a2与第二端a3连通,使得参考电压信号输入端Vinit输入的参考电压信号传输至三个驱动晶体管T7的栅极b1,实现对驱动模块15中驱动晶体管T7的栅极b1电位的初始化操作。旁路模块22的控制端a1与第二扫描信号输入端Sn-1电连接,第一端a2与有机发光结构14的第一电极141电连接,第二端a3与参考电压信号输入端Vinit电连接。
图3为图2所示像素电路对应的具体电路结构示意图。结合图2和图3,节点复位模块21可以包括第一晶体管T1,旁路模块22可以包括第二晶体管T2,数据写入模块16可以包括第三晶体管T3,阈值电压补偿模块18可以包括第四晶体管T4,第一发光控制模块19可以包括第五晶体管T5,第二发光控制模块20可以包括第六晶体管T6,存储模块17可以包括第一电容C1。
第一晶体管T1的栅极b1与第二扫描信号输入端Sn-1电连接,第一极b2与参考电压信号输入端Vinit电连接,第二极b3与第一电容C1的第一极e1电连接;第二晶体管T2的栅极b1与第二扫描信号输入端Sn-1电连接,第一极b2与参考电压信号输入端Vinit电连接,第二极b3与有机发光结构14的第一电极141电连接;第三晶体管T3的栅极b1与第一扫描信号输入端Sn电连接,第一极b2与数据信号输入端Vdata电连接,第二极b3与第一个驱动晶体管T71的第一极b2电连接;第四晶体管T4的栅极b1与第一扫描信号输入端Sn电连接,第一极b2与第三个驱动晶体管T73的第二极b3电连接,第二极b3与3个串联的驱动晶体管T7的栅极b1电连接;第五晶体管T5的栅极b1与使能信号输入端En电连接,第一极b2与第一电源信号输入端Vdd1电连接,第二极b3与第一个驱动晶体管T71的第一极b2电连接;第六晶体管T6的栅极b1与使能信号输入端En电连接,第一极b2与第三个驱动晶体管T73的第二极b3电连接,第二极b3与有机发光结构14的第一电极141电连接;第一电容C1的第一极e1与三个串联的驱动晶体管T7的栅极b1电连接,第二极e2与第一电源信号输入端Vdd1电连接。
图4为本发明实施例提供的一种像素电路的驱动时序图。可以设置第一晶体管T1至第六晶体管T6均如图4所示为P型晶体管,也可以设置第一晶体管T1至第六晶体管T6均为N型晶体管,本发明实施例对此不作限定,下面结合图2、3和4对显示基板中像素电路的工作原理进行具体说明:
在t1(初始化)时间段,第一晶体管T1和第二晶体管T2在第二扫描信号输入端Sn-1输入的低电平的作用下,各自对应的第一极b2与第二极b3之间连通,第三晶体管T3至第六晶体管T6在各自的栅极b1输入的控制信号的作用下,各自对应的第一极b2与第二极b3之间关断。
在这种情况下,参考电压信号输入端Vinit输入的参考电压信号通过第一晶体管T1传输至驱动模块15中的各个驱动晶体管T7的栅极b1,驱动晶体管T7被参考电压信号初始化。同样的,参考电压信号输入端Vinit输入的参考电压信号通过第二晶体管T2传输至有机发光结构14的第一电极141,有机发光结构14被参考电压信号初始化。
在t2(数据写入)时间段,第一晶体管T1和第二晶体管T2在第二扫描信号输入端Sn-1输入的高电平的作用下,各自对应的第一极b2与第二极b3之间关断,第三晶体管T3和第四晶体管T4在第一扫描信号输入端Sn输入的低电平的作用下,各自对应的第一极b2与第二极b3之间连通。
在这种情况下,驱动模块15中的各个驱动晶体管T7通过第四晶体管T4等效成二极管且正向偏置。与第三晶体管T3的第一极b2电连接的数据信号输入端Vdata输入的数据信号的电压减去驱动晶体管T7的阈值电压后获得的补偿电压被施加至驱动晶体管T7的栅极b1,此时第一电容C1的第一极e1上的电压值等于补偿电压,第一电容C1的第二极e2上的电压值等于第一电源信号输入端Vdd1输入的电源信号的电压值Vdd,第一电容C1的第一极e1与第二极e2之间的电压差对应的电荷存储在第一电容C1中。
在t3(发光)时间段,第一晶体管T1和第二晶体管T2在第二扫描信号输入端Sn-1输入的高电平的作用下,各自对应的第一极b2与第二极b3之间关断,第三晶体管T3和第四晶体管T4在第一扫描信号输入端Sn输入的高电平的作用下,各自对应的第一极b2与第二极b3之间关断,第五晶体管T5和第六晶体管T6在使能信号输入端En输入的低电平的作用下,各自对应的第一极b2与第二极b3之间连通。
在这种情况下,第一电源信号输入端Vdd1输入的电源信号通过第五晶体管T5传输至驱动模块15中的第一个驱动晶体管T71的第一极b2,驱动晶体管T7的栅极b1电压与第一电源信号输入端Vdd1的输入的电源信号的电压值Vdd之间的电压差产生的驱动电流Id经过第六晶体管T6流向有机发光结构14,有机发光结构14响应驱动电流Id发光。
在t3时间段,驱动晶体管T7的栅极b1与源极(第一极b2)之间的电压Vgs通过第一电容C1保持或者基本上保持(Vdata+Vth)-Vdd,根据驱动晶体管T7的驱动电流Id与栅极b1和源极(第一极b2)之间电压差的对应关系,驱动晶体管T7的驱动电流Id和栅极b1与源极(第一极b2)之间的电压Vgs减去驱动晶体管的阈值电压Vth的平方(Vdata-Vdd)2成比例,因此驱动晶体管T7的驱动电流Id与驱动晶体管T7的阈值电压Vth无关,则第一电容C1即存储模块17抓取到了三个串联的驱动晶体管T7的阈值电压,并补偿了三个串联的驱动晶体管T7的阈值电压,使得在t3(发光)时间段流经有机发光结构14的驱动电流与三个串联的驱动晶体管T7的阈值电压无关。
另外,在t3时间段,第二晶体管T2在第二扫描信号输入端Sn-1输入的高电平的作用下其第一极b2与第二极b3之间关断,从第六晶体管T6传输来的驱动电流Id的一部分作为旁路电流通过第二晶体管T2实现分流。当显示装置显示黑画面时,即使驱动晶体管T7处于截止状态产生的最小电流流经有机发光结构14,也无法保证显示装置正确显示黑画面。第二晶体管T2的设置能够使得驱动晶体管T7产生的最小电流的一部分作为旁路电流被分配除了有机发光结构14所在电流路径之外的电流路径,使得显示装置能够更准确地显示黑画面,以改善显示装置的对比度。
需要说明的是,上述实施例中提到的高电平与低电平均为相对概念,本发明实施例对高电平与低电平所包含的具体电平值的大小不作限定。另外,本发明实施例对像素电路中晶体管的数量和电容的数量不作限定,可以根据实际生产需求对像素电路中晶体管的数量和电容的数量进行具体的设定。
图5为本发明实施例提供的一种驱动模块的俯视结构示意图。如图5所示,驱动晶体管T7包括有源层结构231和栅极结构241,驱动模块15中的所有驱动晶体管T7的有源层结构231构成第一连续结构23,栅极结构241构成第二连续结构24,沿垂直于基板10的方向,第一连续结构23与第二连续结构24存在不交叠区域A。
可选的,第二连续结构可以包括m个通孔结构,通孔结构在基板上的垂直投影覆盖对应该通孔结构处的第一连续结构在基板上的垂直投影,且通孔结构在基板上的投影面积大于对应该通孔结构处的第一连续结构在基板上的投影面积,其中,m为大于0的整数,且m=n-1。
具体的,如图5所示,可以设置驱动模块15中包括两个驱动晶体管T7,即设置n等于2,则可以设置第二连续结构24包括一个通孔结构242,即m等于1,该通孔结构242在基板10上的垂直投影覆盖对应该通孔结构242处第一连续结构23在基板10上的垂直投影,且设置通孔结构242在基板10上的投影面积大于对应该通孔结构242处的第一连续结构23在基板10上的投影面积,这样使得栅极结构241形成的第二连续结构24存在两部分与有源层结构231形成的第一连续结构23的交叠部分B和C,交叠部分B构成驱动模块15的第一个驱动晶体管T71,交叠部分C构成同一驱动模块15中的第二个驱动晶体管T72。
具体的,图6为沿图5中AA’方向的剖面结构示意图。有源层结构231构成的第一连续结构23可以包括掺杂有N型杂质或P型杂质的沟道2311以及形成在沟道2311两侧并掺杂有更多N型杂质或P型杂质的源极掺杂单元2312和漏极掺杂单元2313,一沟道2311两侧的源极掺杂单元2312和漏极掺杂单2313对应驱动模块15中的第一个驱动晶体管T71的源极和漏极,另一沟道2311两侧的源极掺杂单元2312和漏极掺杂单2313分别对应驱动模块15中的第二个驱动晶体管T72的源极和漏极,不同的驱动晶体管T7的源极与漏极之间的区域2314同样有掺杂有N型杂质或P型杂质,进而实现二者之间的电连接,也就实现了驱动模块15中驱动晶体管T7的串联关系。
可选的,第二连续结构可以包括m个凹槽结构,凹槽结构在基板上的垂直投影覆盖对应该凹槽结构处的第一连续结构在基板上的垂直投影,且凹槽结构在基板上的投影面积大于对应该凹槽结构处的第一连续结构在基板10上的投影面积,其中,m为大于0的整数,且m=n-1。
图7为本发明实施例提供的另一种驱动模块的俯视结构示意图。如图7所示,可以设置驱动模块15中包括两个驱动晶体管T7,即设置n等于2,则可以设置第二连续结构24包括一个凹槽结构242,即m等于1,该凹槽结构242在基板10上的垂直投影覆盖对应该凹槽结构242处第一连续结构23在基板10上的垂直投影,且设置凹槽结构242在基板10上的投影面积大于对应该凹槽结构242处的第一连续结构23在基板10上的投影面积,这样使得栅极结构241形成的第二连续结构24存在两部分与有源层结构231形成的第一连续结构23的交叠部分D和E,交叠部分D构成驱动模块15的第一个驱动晶体管T71,交叠部分E构成同一驱动模块15中的第二个驱动晶体管T72。
示例性的,也可以设置n等于3。如图8所示,设置第二连续结构24包括两个凹槽结构242,即m等于1,栅极结构241形成的第二连续结构24存在三部分与有源层结构231形成的第一连续结构23的交叠部分F、G和H,交叠部分F构成驱动模块15的第一个驱动晶体管T71,交叠部分G构成同一驱动模块15中的第二个驱动晶体管T72,交叠部分H构成驱动模块15的第一个驱动晶体管T73。
需要说明的是,图5只是示例性地设置第一连续结构与第二连续结构未交叠部分为通孔结构,图7只是示例性地设置第一连续结构与第二连续结构未交叠部分为凹槽结构,也可以采用图9所示的结构构成驱动模块15中的三个驱动晶体管T71和T72,本发明实施例对第一连续结构与第二连续结构未交叠部分的形状不作限定。
需要说明的是,本发明实施例对通孔结构或凹槽结构的个数不作限定,可以根据驱动模块中驱动晶体管的数量对通孔结构或凹槽结构的数量进行设定。通过在栅极结构构成的第二连续结构上设置通孔结构或凹槽结构,在不改变原驱动模块膜层结构的基础上,增加了驱动模块中驱动晶体管的数量,且实现了多个驱动晶体管的串联,驱动模块可以通过串联的驱动晶体管向有机发光结构提供驱动电流,在不影响像素电路中驱动模块对有机发光结构驱动功能的前提下,相对于现有技术减小了每个驱动晶体管的源极和漏极之间的电压大小,提高了驱动晶体管补偿后的转移特性曲线与原始转移特性曲线扭曲部分的重合度,改善了显示装置存在的显示不均匀的问题。
可选的,驱动模块中n个串联的驱动晶体管的沟道宽长比可以按照驱动晶体管的串联顺序依次增加或减小。如图7所示,有源层结构231构成的第一连续结构23中与栅极结构241构成的第二连续结构24交叠部分K1为第一个驱动晶体管T71的沟道2311,有源层结构231构成的第一连续结构23中与栅极结构241构成的第二连续结构24交叠部分K2为第二个驱动晶体管T72的沟道2311,沟道2311沿第一连续结构23的延伸方向的长度为沟道2311的长L,与长所在方向垂直方向的长度为沟道的宽W。
可以设置第一个驱动晶体管T71的沟道宽长比大于第二个驱动晶体管T72的沟道宽长比或者设置第二个驱动晶体管T72的沟道宽长比大于第一个驱动晶体管T71的沟道宽长比示例性的,可以设置两个串联的驱动晶体管T7的沟道宽长比的比值等于3:1,例如可以设置第一个驱动晶体管T71的宽长比等于第二个驱动晶体管T72的宽长比的3倍。如果设置第一个驱动晶体管T71的沟道宽长比等于第二个驱动晶体管T72的沟道宽长则每个驱动晶体管的源极与漏极之间的电压减小为现有技术中驱动晶体管的源极与漏极之间的电压的二分之一,而设置第一个驱动晶体管T71的宽长比等于第二个驱动晶体管T72的宽长比的3倍,则第二个驱动晶体管T72的源极与漏极之间的电压减小为现有技术中驱动晶体管的源极与漏极之间的电压的四分之一,类似于最小水流原理,设置第一个驱动晶体管T71与第二个驱动晶体管T72的沟道宽长不同,能够最大程度上减小驱动晶体管的源极和漏极之间的电压大小,进一步提高驱动晶体管补偿后的转移特性曲线与原始转移特性曲线扭曲部分的重合度,改善显示装置存在的显示不均匀的问题。
也可以如图2所示,设置驱动模块15包含有3个驱动晶体管T7,则按照驱动晶体管T7的串联顺序,即图中Id方向,可以设置驱动晶体管T7的沟道宽长比依次增加或减小,同样能够最大程度上减小驱动晶体管T7的源极和漏极之间的电压大小,进一步提高驱动晶体管补偿后的转移特性曲线与原始转移特性曲线扭曲部分的重合度,改善显示装置存在的显示不均匀的问题。
需要说明的是,本发明实施例示附图只是示例性的表示各元件以及各膜层的大小,并不代表显示面板中各元件以及各膜层的实际尺寸。
本发明实施例提通过设置像素电路中的驱动模块包含有多个串联的驱动晶体管,设置驱动模块中的多个驱动晶体管的栅极电连接,驱动模块可以根据驱动晶体管的栅极输入的电信号,通过串联的驱动晶体管向有机发光结构提供驱动电流,在不影响像素电路中驱动模块对有机发光结构驱动功能的前提下,相对于现有技术增加了驱动模块中的驱动晶体管的个数,减小了每个驱动晶体管的源极和漏极之间的电压,晶体管补偿后的转移特性曲线与原始转移特性曲线扭曲部分的重合度随着晶体管的源极和漏极之间的电压的减小而提高,因此设置驱动模块包含有多个串联的驱动晶体管提高了驱动晶体管补偿后的转移特性曲线与原始转移特性曲线扭曲部分的重合度,改善了显示装置存在的显示不均匀的问题。
本发明实施例还提供了一种显示装置,图10为本发明实施例提供的一种显示装置的结构示意图。如图10所示,显示装置27包括上述实施例中的显示面板26,因此本发明实施例提供的显示装置27也具备上述实施例所描述的有益效果,此处不再赘述。示例性的,显示装置27可以是手机、电脑或电视等电子显示设备。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (12)
1.一种显示基板,其特征在在于,包括:
基板;
位于所述基板上的多个像素电路,每个所述像素电路包括:
驱动模块和有机发光结构,所述驱动模块包括n个串联的驱动晶体管,所述n个串联的驱动晶体管的栅极电连接,所述驱动模块用于通过所述n个串联的驱动晶体管向所述有机发光结构提供驱动电流,所述有机发光结构用于响应所述驱动电流发光;
数据写入模块,所述数据写入模块用于将数据信号写入所述n个串联的驱动晶体管的栅极;
存储模块,所述存储模块与所述n个串联的驱动晶体管的栅极电连接,用于维持所述n个串联的驱动晶体管在发光阶段的栅极电压;
其中,n为大于1的整数。
2.根据权利要求1所述的显示基板,其特征在于,n等于2或3。
3.根据权利要求1所述的显示基板,其特征在于,所述n个串联的驱动晶体管的沟道宽长比按照所述驱动晶体管的串联顺序依次增加或减小。
4.根据权利要求1所述的显示基板,其特征在于,n等于2;两个串联的所述驱动晶体管的沟道宽长比的比值等于3:1。
5.根据权利要求1所述的显示基板,其特征在于,所述驱动晶体管包括有源层结构和栅极结构;
每个所述驱动模块中的所有驱动晶体管的有源层结构构成第一连续结构,栅极结构构成第二连续结构;
沿垂直于所述基板的方向,所述第一连续结构与所述第二连续结构存在不交叠区域。
6.根据权利要求5所述的显示基板,其特征在于,所述第二连续结构包括m个通孔结构;
所述通孔结构在所述基板上的垂直投影覆盖对应该通孔结构处的所述第一连续结构在所述基板上的垂直投影,且所述通孔结构在所述基板上的投影面积大于对应该通孔结构处的所述第一连续结构在所述基板上的投影面积;
其中,m为大于0的整数,且m=n-1。
7.根据权利要求5所述的显示基板,其特征在于,所述第二连续结构包括m个凹槽结构;
所述凹槽结构在所述基板上的垂直投影覆盖对应该凹槽结构处的所述第一连续结构在所述基板上的垂直投影,且所述凹槽结构在所述基板上的投影面积大于对应该凹槽结构处的所述第一连续结构在所述基板上的投影面积;
其中,m为大于0的整数,且m=n-1。
8.根据权利要求1所述的显示基板,其特征在于,所述像素电路还包括:
阈值电压补偿模块、第一发光控制模块和第二发光控制模块;所述驱动模块包括依次串联的第一个驱动晶体管至第n个驱动晶体管;
所述数据写入模块的控制端与第一扫描信号输入端电连接,第一端与数据信号输入端电连接,第二端与所述第一个驱动晶体管的第一端电连接;
所述阈值电压补偿模块的控制端与所述第一扫描信号输入端电连接,第一端与所述第n个驱动晶体管的第二端电连接,第二端分别与所述n个串联的驱动晶体管的控制端电连接;
所述第一发光控制模块的控制端与使能信号输入端电连接,第一端与第一电源信号输入端电连接,第二端与所述第一个驱动晶体管的第一端电连接;
所述第二发光控制模块的控制端与所述使能信号输入端电连接,第一端与所述第n个驱动晶体管的第二端电连接,第二端与所述有机发光结构的第一电极电连接;
所述有机发光结构的第二电极与第二电源信号输入端电连接;
所述存储模块的第一端与所述n个串联的驱动晶体管的控制端电连接,第二端与所述第一电源信号输入端电连接,用于抓取所述n个串联的驱动晶体管的阈值电压,并补偿所述n个串联的驱动晶体管的阈值电压,使在发光阶段流经所述有机发光结构的所述驱动电流与所述n个串联的驱动晶体管的阈值电压无关。
9.根据权利要求8所述的显示基板,其特征在于,所述像素电路还包括:
节点复位模块和旁路模块;
所述节点复位模块的控制端与第二扫描信号输入端电连接,第一端与参考电压信号输入端电连接,第二端与所述存储模块的第一端电连接;
所述旁路模块的控制端与所述第二扫描信号输入端电连接,第一端与所述有机发光结构的第一电极电连接,第二端与所述参考电压信号输入端电连接。
10.根据权利要求9所述的显示基板,其特征在于,所述节点复位模块包括第一晶体管,所述旁路模块包括第二晶体管,所述数据写入模块包括第三晶体管,所述阈值电压补偿模块包括第四晶体管,所述第一发光控制模块包括第五晶体管,所述第二发光控制模块包括第六晶体管,所述存储模块包括第一电容;
所述第一晶体管的栅极与所述第二扫描信号输入端电连接,第一极与所述参考电压信号输入端电连接,第二极与所述第一电容的第一极电连接;
所述第二晶体管的栅极与所述第二扫描信号输入端电连接,第一极与所述参考电压信号输入端电连接,第二极与所述有机发光结构的第一电极电连接;
所述第三晶体管的栅极与所述第一扫描信号输入端电连接,第一极与所述数据信号输入端电连接,第二极与所述第一个驱动晶体管的第一极电连接;
所述第四晶体管的栅极与所述第一扫描信号输入端电连接,第一极与所述第n个驱动晶体管的第二极电连接,第二极与所述n个串联的驱动晶体管的栅极电连接;
所述第五晶体管的栅极与所述使能信号输入端电连接,第一极与所述第一电源信号输入端电连接,第二极与所述第一个驱动晶体管的第一极电连接;
所述第六晶体管的栅极与所述使能信号输入端电连接,第一极与所述第n个驱动晶体管的第二极电连接,第二极与所述有机发光结构的第一电极电连接;
所述第一电容的第一极与所述n个串联的驱动晶体管的栅极电连接,第二极与所述第一电源信号输入端电连接。
11.根据权利要求10所述的显示基板,其特征在于,所述第一至第六晶体管以及所述驱动晶体管均为P型晶体管;或者
所述第一至第六晶体管以及所述驱动晶体管均为N型晶体管。
12.一种显示装置,其特征在于,包括权利要求1-11任一项所述的显示基板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710765959.8A CN107342050B (zh) | 2017-08-30 | 2017-08-30 | 一种显示基板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710765959.8A CN107342050B (zh) | 2017-08-30 | 2017-08-30 | 一种显示基板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107342050A true CN107342050A (zh) | 2017-11-10 |
CN107342050B CN107342050B (zh) | 2019-08-30 |
Family
ID=60214169
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710765959.8A Active CN107342050B (zh) | 2017-08-30 | 2017-08-30 | 一种显示基板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN107342050B (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109599064A (zh) * | 2018-12-29 | 2019-04-09 | 昆山国显光电有限公司 | 一种像素驱动电路、显示装置及像素驱动电路的驱动方法 |
CN110021275A (zh) * | 2018-01-10 | 2019-07-16 | 京东方科技集团股份有限公司 | 像素驱动电路、像素驱动方法、像素电路和显示装置 |
CN110164365A (zh) * | 2019-01-28 | 2019-08-23 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示装置 |
CN111292687A (zh) * | 2020-02-20 | 2020-06-16 | 京东方科技集团股份有限公司 | 像素驱动电路、像素结构及显示面板 |
CN114265524A (zh) * | 2021-12-17 | 2022-04-01 | 武汉华星光电半导体显示技术有限公司 | 一种显示面板 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1490778A (zh) * | 2002-09-26 | 2004-04-21 | 精工爱普生株式会社 | 电子电路、电子装置和电子仪器 |
CN104851392A (zh) * | 2015-06-03 | 2015-08-19 | 京东方科技集团股份有限公司 | 一种像素驱动电路及方法、阵列基板和显示装置 |
CN105427807A (zh) * | 2016-01-04 | 2016-03-23 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板以及显示器 |
CN105655405A (zh) * | 2015-12-24 | 2016-06-08 | 友达光电股份有限公司 | 像素结构、其制作方法与薄膜晶体管 |
CN105702210A (zh) * | 2016-04-25 | 2016-06-22 | 上海天马微电子有限公司 | 有机发光像素驱动电路及其驱动方法 |
CN106409233A (zh) * | 2016-11-28 | 2017-02-15 | 上海天马有机发光显示技术有限公司 | 一种像素电路、其驱动方法及有机发光显示面板 |
CN106547405A (zh) * | 2016-11-04 | 2017-03-29 | 上海天马微电子有限公司 | 一种有机发光显示面板、装置及制作方法 |
-
2017
- 2017-08-30 CN CN201710765959.8A patent/CN107342050B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1490778A (zh) * | 2002-09-26 | 2004-04-21 | 精工爱普生株式会社 | 电子电路、电子装置和电子仪器 |
CN104851392A (zh) * | 2015-06-03 | 2015-08-19 | 京东方科技集团股份有限公司 | 一种像素驱动电路及方法、阵列基板和显示装置 |
CN105655405A (zh) * | 2015-12-24 | 2016-06-08 | 友达光电股份有限公司 | 像素结构、其制作方法与薄膜晶体管 |
CN105427807A (zh) * | 2016-01-04 | 2016-03-23 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板以及显示器 |
CN105702210A (zh) * | 2016-04-25 | 2016-06-22 | 上海天马微电子有限公司 | 有机发光像素驱动电路及其驱动方法 |
CN106547405A (zh) * | 2016-11-04 | 2017-03-29 | 上海天马微电子有限公司 | 一种有机发光显示面板、装置及制作方法 |
CN106409233A (zh) * | 2016-11-28 | 2017-02-15 | 上海天马有机发光显示技术有限公司 | 一种像素电路、其驱动方法及有机发光显示面板 |
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110021275B (zh) * | 2018-01-10 | 2020-07-31 | 京东方科技集团股份有限公司 | 像素驱动电路、像素驱动方法、像素电路和显示装置 |
CN110021275A (zh) * | 2018-01-10 | 2019-07-16 | 京东方科技集团股份有限公司 | 像素驱动电路、像素驱动方法、像素电路和显示装置 |
WO2019136898A1 (en) * | 2018-01-10 | 2019-07-18 | Boe Technology Group Co., Ltd. | Pixel driving circuit with wide range input voltage |
US11468834B2 (en) | 2018-01-10 | 2022-10-11 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Pixel driving circuit with wide range input voltage |
CN109599064B (zh) * | 2018-12-29 | 2020-08-25 | 昆山国显光电有限公司 | 一种像素驱动电路、显示装置及像素驱动电路的驱动方法 |
CN109599064A (zh) * | 2018-12-29 | 2019-04-09 | 昆山国显光电有限公司 | 一种像素驱动电路、显示装置及像素驱动电路的驱动方法 |
CN110164365B (zh) * | 2019-01-28 | 2021-01-15 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示装置 |
CN110164365A (zh) * | 2019-01-28 | 2019-08-23 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示装置 |
US11508299B2 (en) | 2019-01-28 | 2022-11-22 | Chongqing Boe Optoelectronics Technology Co., Ltd. | Pixel driving circuit, driving method thereof, and display device |
CN111292687A (zh) * | 2020-02-20 | 2020-06-16 | 京东方科技集团股份有限公司 | 像素驱动电路、像素结构及显示面板 |
US11869424B2 (en) | 2020-02-20 | 2024-01-09 | Boe Technology Group Co., Ltd. | Pixel driving circuit, pixel structure, and display panel |
CN114265524A (zh) * | 2021-12-17 | 2022-04-01 | 武汉华星光电半导体显示技术有限公司 | 一种显示面板 |
CN114265524B (zh) * | 2021-12-17 | 2023-08-22 | 武汉华星光电半导体显示技术有限公司 | 一种显示面板 |
Also Published As
Publication number | Publication date |
---|---|
CN107342050B (zh) | 2019-08-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107481668B (zh) | 一种显示面板及显示装置 | |
CN106910468B (zh) | 显示面板、显示装置及像素电路的驱动方法 | |
US9262966B2 (en) | Pixel circuit, display panel and display apparatus | |
CN103971640B (zh) | 一种像素驱动电路及其驱动方法和显示装置 | |
CN106782301B (zh) | 一种阵列基板、显示面板及显示面板的驱动方法 | |
CN107342050B (zh) | 一种显示基板及显示装置 | |
CN107068057B (zh) | 一种像素驱动电路、其驱动方法及显示面板 | |
CN109509433A (zh) | 像素电路、显示装置和像素驱动方法 | |
CN103295524B (zh) | 像素电路及其驱动方法 | |
JP6942816B2 (ja) | 表示パネル、画素駆動回路およびその駆動方法 | |
CN103578424B (zh) | 显示面板、显示装置和电子系统 | |
CN107452331A (zh) | 一种像素电路及其驱动方法、显示装置 | |
US20170330511A1 (en) | Pixel Circuit And Driving Method Thereof, Array Substrate, Display Panel And Display Device | |
CN107564478A (zh) | 一种显示面板及其显示方法、显示装置 | |
US20150028762A1 (en) | Pixel circuit and method for driving the same, display panel and display apparatus | |
CN106128360A (zh) | 像素电路、显示面板、显示设备及驱动方法 | |
CN110728946A (zh) | 像素电路及其驱动方法、显示面板 | |
CN106991964A (zh) | 像素电路及其驱动方法、显示装置 | |
CN104867456A (zh) | 像素电路及其驱动方法、显示装置 | |
CN107025883A (zh) | 显示面板、像素驱动电路及其驱动方法 | |
CN110288950B (zh) | 像素阵列、阵列基板及显示装置 | |
CN106910460A (zh) | 像素驱动电路和显示面板 | |
CN105096818B (zh) | 显示装置及其像素电路、驱动方法 | |
WO2016155161A1 (zh) | Oeld像素电路、显示装置及控制方法 | |
CN109903720A (zh) | 发光显示设备及其驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right |
Effective date of registration: 20211102 Address after: No.8, liufangyuan Henglu, Donghu New Technology Development Zone, Wuhan City, Hubei Province Patentee after: WUHAN TIANMA MICROELECTRONICS Co.,Ltd. Patentee after: Wuhan Tianma Microelectronics Co.,Ltd. Shanghai Branch Address before: Room 509, building 1, No. 6111, Longdong Avenue, Pudong New Area, Shanghai, 200120 Patentee before: SHANGHAI TIANMA AM-OLED Co.,Ltd. |
|
TR01 | Transfer of patent right |