CN106374926B - 高速多相位斜坡式模数转换器 - Google Patents
高速多相位斜坡式模数转换器 Download PDFInfo
- Publication number
- CN106374926B CN106374926B CN201610752976.3A CN201610752976A CN106374926B CN 106374926 B CN106374926 B CN 106374926B CN 201610752976 A CN201610752976 A CN 201610752976A CN 106374926 B CN106374926 B CN 106374926B
- Authority
- CN
- China
- Prior art keywords
- output
- phase
- bus
- clock signal
- clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
本发明涉及一种高速多相位斜坡式模数转换器,该转换器的斜坡信号和电压信号分别作为比较器的两个输入,比较器的输出和标准时钟信号分别作为与门的两个输入,与门的输出连接到计数器的输入端;多相位时钟产生模块根据标准时钟信号产生N=2n个彼此之间有相位差的时钟信号,相位检测模块根据比较器输出信号和多个时钟信号检测到与比较器翻转时刻最接近的时钟信号有效沿,并将该状态锁存在总线锁存器中,译码器对相位检测模块输出的状态数据进行译码;数据处理模块对计数器输出的计数值和译码器的译码结果数据进行处理得到最终计数值。本发明提出的N=2n个相位检测,时间分辨率更小,可以在相同模数转换时间下将模数转换精度提升N倍。
Description
技术领域
本发明属于模数转换器技术领域,涉及一种高速多相位斜坡式模数转换器。
背景技术
传统的斜坡式模数转换器(ADC)具有结构简单、功耗低、一致性好等优点,被广泛的应用于图像传感器中。但是,随着技术的发展,目前图像传感器对速度、动态范围、噪声的要求越来越高。传统斜坡式模数转换器(ADC)结构往往不能满足高精度、高速成像需求。
如图1、2所示,传统的斜坡式ADC的各个信号解释如下:
VRAMP为斜坡信号,该信号电压在一个转换周期内随时间线性增大,用于比较ADC输入电压值VIN_ADC。以图像传感器像素输出信号为例,VRST-VSIG为ADC输入电压值,其中VRST为像素复位电平信号,VSIG为像素结束曝光后输出的电平信号,VRST-VSIG为相关双采样后的电压信号,可被放大器放大后输入至ADC作为ADC输入电压值VIN_ADC。ADC_CLK为ADC的输入时钟,用于记录转换开始后,斜坡信号与ADC输入电压值相等所需的时间。CNT_PULSE为记录的有效时钟ADC_CLK的个数。
传统斜坡式模数转换器(ADC)由比较器、与门、计数器构成。其原理可以简述为:当模数转换开始后,如果VIN_ADC>VRAMP,则计数器一直在计数,直到VIN_ADC<=VRAMP,计数结束。
由图2可知,提升ADC转换速度的关键在于提高有效时钟ADC_CLK的频率。但是,时钟频率往往存在物理极限,例如半导体的寄生效应、电导率,金属互连线的延时等。并且,使用高频计数时钟会使时钟产生模块、计数器等模块会消耗更高的电流,从而增加功耗和产生更多的热量。对于CMOS图像传感器而言,往往采用列并行处理的方式,即每个像素列下方都有一个ADC单元,这样单个ADC的功耗就显得尤为重要。
发明内容
本发明要解决的技术问题是提供一种在不改变时钟频率的前提下,能够提高时间上的分辨率,从而提高模数转换精度的高速多相位斜坡式模数转换器。
为了解决上述技术问题,本发明的高速多相位斜坡式模数转换器包括比较器,与门,计数器;斜坡信号和电压信号分别作为比较器的两个输入,比较器的输出和标准时钟信号分别作为与门的两个输入,与门的输出连接到计数器的输入端;其特征在于还包括多相位时钟产生模块,相位检测模块,译码器,数字处理模块;所述多相位时钟产生模块根据标准时钟信号产生N=2n个彼此之间有相位差的时钟信号,n是自然数;相位检测模块包括N个检测单元,检测单元由触发器、锁相开关、静态逻辑电路、总线及总线锁存器组成,比较器的输出连接到各触发器的数据输入端,多相位时钟产生模块的N个时钟信号分别连接到各触发器的时钟引脚;锁相开关的一端连接电源,另一端连接到总线;总线与总线锁存器连接,同时触发器的反向输出端和总线连接到静态逻辑电路的两个输入端,静态逻辑电路的输出端连接触发器的复位端;触发器的输出作为锁相开关的输出端和控制端,当比较器输出发生电平翻转时,最靠近电平翻转时刻时钟信号对应的触发器输出为1,同时通过总线、锁相开关和静态逻辑电路将其他触发器输出置0。
所述多相位时钟产生模块产生a相时钟信号和b相时钟信号;a相时钟信号和b相时钟信号与标准时钟信号之间的相位差分别为0°和180°;相位检测模块包括2个检测单元,a相时钟信号和b相时钟信号分别连接到两个检测单元中触发器的时钟引脚。
所述多相位时钟产生模块产生A相、B相、C相、D相四个时钟信号,四个时钟信号与标准时钟信号之间的相位差分别为0°、90°、180°、270°;相位检测模块包括4个检测单元,四个时钟信号分别连接到4个检测单元中触发器的时钟引脚。
进一步,总线锁存器由第一、第二非门组成;总线同时连接到第一非门的输入和第二非门的输出,并且第一非门的输出连接第二非门的输入。
进一步,本发明还包括相位纠错模块;相位检测模块的输出连接到相位纠错模块的输入,相位纠错模块的输出连接到译码器的输入。
所述检测单元中,触发器为D触发器,静态逻辑电路采用与非门;比较器的输出连接到各D触发器的D端,多相位时钟产生模块的N个输出分别连接到各D触发器的CLK引脚;D触发器的Q端作为输出端和锁相开关的控制端,锁相开关的一端连接正电压电源,另一端连接到总线;总线与总线锁存器连接,同时总线和D触发器的端同时连接到与非门的两个输入端,与非门的输出连接到D触发器的复位端CDN;各D触发器的Q端经过纠错模块连接到译码器的输入,译码器的输出和计数器的输出端连接到数字处理模块的输入。
所述检测单元中,触发器为RS触发器,静态逻辑电路采用与门,总线锁存器的一端通过锁相开关连接到电源地GND;比较器的输出连接到各触发器的S端并经非门连接触发器的R端,多相位时钟产生模块的N个输出分别连接到各RS触发器的CLK引脚;RS触发器的端作为输出端和锁相开关的控制端,锁相开关的一端连接电源地,另一端连接总线;总线与总线锁存器连接;总线和RS触发器的Q端同时连接到与门的两个输入端,与门的输出连接到RS触发器的复位端;各RS触发器的Q端经过纠错模块连接到译码器的输入,译码器的输出和计数器的输出端连接到数字处理模块的输入。
本发明的多相位斜坡转换模数转换器,利用多相位时钟产生模块产生N=2n个彼此存在相位差的时钟信号,相位检测模块根据比较器输出信号和多个时钟信号检测到与比较器翻转时刻最接近的时钟信号有效沿,并将该状态锁存在总线锁存器中,译码器对相位检测模块输出的状态数据进行译码;数据处理模块对计数器输出的计数值和译码器的译码结果数据进行处理得到最终计数值。
相比较传统斜坡计数方式,采用本发明提出的N=2n个相位检测,时间分辨率更小,可以在相同模数转换时间下将ADC精度提升N倍。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细说明。
图1是传统斜坡式模数转换器结构图。
图2是传统斜坡式模数转换器工作波形图。
图3是本发明的高速多相位斜坡式模数转换器的结构示意图。
图4a、图4b是比较器翻转时刻多相位时钟有效沿位置示意图。
图5是多相位时钟采样原理图。
图6a、图6b分别是实施例1、实施例3的相位检测模块结构示意图。
图7a、图7b是实施例1、实施例2多相位时钟采样状态判断原理图。
具体实施方式
实施例1
下面以4相位斜坡式模数转换器为例对本发明作详细说明。
如图3所示,本发明的高速多相位斜坡式模数转换器比较器,与门,计数器,多相位时钟产生模块,相位检测模块,相位纠错模块,译码器,数字处理模块;斜坡信号VRAMP和电压信号VIN_ADC分别作为比较器的两个输入,比较器的输出和标准时钟信号ADC_CLK分别作为与门的两个输入,与门的输出CNT_PULSE连接到计数器的输出端;标准时钟信号ADC_CLK同时输入到多相位时钟产生模块;多相位时钟产生模块的输入连接到相位检测模块的输入,相位检测模块的输出通过相位纠错模块连接到译码器的输入;计数器和译码器的输出连接到数字处理模块。
多相位时钟产生模块可以采用相位锁定环路(PLL)或延时锁定环路(DLL)等时钟产生电路实现多相位的产生。如图4a、图5所示,多相位时钟产生模块根据标准时钟信号ADC_CLK产生A相、B相、C相、D相4个时钟信号,A相时钟信号ADC_CLK<0>、B相时钟信号ADC_CLK<1>、C相时钟信号ADC_CLK<2>、D相时钟信号ADC_CLK<3>与标准时钟信号ADC_CLK之间的相位差分别为0、90°、180°、270°。在不改变时钟的频率的前提下,提高了时间上的分辨率,从而提高ADC的精度。举例说明:如果时钟工作在600MHz,12bit模数转换时间约为212*(1/600M)=7us。如采用4相时钟判断,则可以实现等效600MHz*4=2.4GHz的效果。12bit模数转换时间为1.75us。
如图6a所示,相位检测模块包括4个检测单元和一个总线锁存器;检测单元由D触发器11、锁相开关12、静态逻辑电路(与非门13)组成,比较器的输出COMP_OUT连接到各D触发器11的D端,多相位时钟产生模块的A相时钟信号ADC_CLK<0>、B相时钟信号ADC_CLK<1>、C相时钟信号ADC_CLK<2>、D相时钟信号ADC_CLK<3>分别连接到4个D触发器11的CLK引脚;D触发器11的Q端作为输出端和锁相开关12的控制端,锁相开关12的一端连接正电压电源VDD,另一端连接到总线16;总线16与D触发器11的端同时连接到与非门13的两个输入,与非门13的输出连接到D触发器12的CDN端;各D触发器11的Q输出端连接到译码器的输入,译码器的输出和计数器的输出端连接到数字处理模块的输入;总线锁存器由第一、第二非门14、15组成;总线16同时连接到与第一非门14的输入和第二非门15的输出,并且第一非门14的输出连接第二非门15的输入。
当比较器输出COMP_OUT发生电平翻转时(即VIN_ADC=VRAMP时刻),最靠近电平翻转时刻时钟信号对应的D触发器的Q端输出为1,同时Q输出控制锁相开关闭合,将其他D触发器置0。相位检测模块模块可能的输出为1000、0100、0010、0001),这四个状态可由译码器译成2bit即00、01、10、11。
如图7a所示,对应比较器电平翻转时刻与4个相位可能的四种对应关系。根据之前的分析,4相位斜坡模数转换器(ADC)可以提高时间分辨率,在相同模数转换时间下将ADC精度提升N倍(N为相位个数)。例如传统斜坡式ADC输出位数为12bit,如果采用4相位检测,可以提升至14bit(即提升2bit的精度,即4倍精度)。额外的两个bit由相位检测模块产生。例如根据翻转时刻不同,译码结果可能为00、01、10、11,则计数器输出的12bit计数值与译码器输出的2bit译码结果经数字处理模块处理后得到14bit的计数值,其14bit计数值的产生方式为:
传统ADC产生12bit计数值x xxxxxxxxxxx,相位检测模块产生2bit计数值
y y;即4相位模数转换器产生14bit计数值x xxxxxxxxxxx y y。
需要注意的是本发明的核心思想为利用多相位提高精度(或相同精度下提高速度)。但是由于ADC的具体实现方式不同,例如双斜坡ADC等,该算法有不同的实现方式。
如图6a所示,相位检测模块能够判断出哪一相位时钟采样结果首先发生变化,并将状态锁存在总线锁存器之中。例如在图7a中(时钟有效沿为下降沿),理想状态下,若A相位时钟采样结果首先发生变化(即比较器输出电平翻转之后首先检测到A相位时钟有效沿),则输出结果为1000,该状态由译码器译成00(对应图7a中第三种情况)。若B相位时钟采样结果首先发生变化,则输出结果为0100,该状态由译码器译成01(对应图7a中第四种情况)。若C相位时钟采样结果首先发生变化,则输出结果为0010,该状态由译码器译成10(对应图7a中第一种情况)。若D相位时钟采样结果首先发生变化,则输出结果为0001,该状态由译码器译成11(对应图7a中第二种情况)。
但是由于多相位的时间分辨率增加,例如600MHz ADC时钟,4相位每个相位间延时仅约tphase=400ps。对图6a中锁存的状态建立时间的要求为小于400ps,这限制了本发明提出的方法在更小相位延时时间(即高频时钟情况或更多相位情况)条件下的应用。
例如C相位时钟采样结果首先发生变化,总线17未能及时将其他D触发器关闭,则D相位时钟采样结果也会发生变化,输出结果从理想的0010变为0011,若总线的状态建立时间进一步增加,输出结果甚至从0010变为1011。若建立时间更长,输出结果变为1111,该模数转化器则不能正常工作。
基于以上存在的实际情况,本发明采用相位纠错模块对相位检测模块的输出结果进行纠正,纠正方法如下:
逻辑功能表述(X为0或1)
如相位检测输出结果为XX01,则纠错模块输出0001
如相位检测输出结果为X01X,则纠错模块输出0010
如相位检测输出结果为01XX,则纠错模块输出0100
如相位检测输出结果为1XX0,则纠错模块输出1000
相位纠错模块采用逻辑电路实现。以上具有N相位纠错的译码逻辑,可以将锁存器的状态建立时间的要求,从tphase放宽至(N-1)*tphase。
实施例2
本实施例与实施例1不同的是,多相位时钟产生模块采用相位锁定环路(PLL)或延时锁定环路(DLL)产生2个时钟信号,如图4b所示,2个时钟信号与标准时钟信号ADC_CLK之间的相位差分别为0、180°,在不改变时钟的频率的前提下,能够将时间上的分辨率提高2倍。此时,相位检测模块可以仅包括2个检测单元和总线锁存器。
在图7b中(时钟有效沿为下降沿),理想状态下,若a位时钟采样结果首先发生变化(即比较器输出电平翻转之后首先检测到a相位时钟有效沿),则输出结果为10,该状态由译码器译成0(对应图7b中第二种情况)。若b相位时钟采样结果首先发生变化,则输出结果为01,该状态由译码器译成-1(对应图7b中第一种情况)。当标准时钟信号频率不变,两个相位延时时间不会太短导致两个时钟但信号采样结果产生错误,因此可以省略相位纠错模块,相位检测模块的输出直接连接到译码器的输入。
实施例3
如图6b所示,本实施例与实施例1不同之处在于,所述检测单元中,触发器为RS触发器21,静态逻辑电路采用与门21,总线锁存器的一端通过锁相开关连接到电源地GND;比较器的输出连接到各RS触发器的S端并经非门27连接RS触发器的R端,多相位时钟产生模块的N个输出分别连接到各RS触发器的CLK引脚;RS触发器的Q端作为输出端和锁相开关22的控制端,锁相开关22的一端连接电源地GND,另一端连接总线26;总线26与总线锁存器连接;总线26和RS触发器的端同时连接到与门21的两个输入,与门21的输出连接到RS触发器的复位端(CDN端);各RS触发器的Q端连接到译码器的输入,译码器的输出和计数器的输出端连接到数字处理模块的输入。
本发明不限于上述实施例,在标准时钟频率较低条件下,对于4相位斜坡模数转换器,各相位延时时间不会太短导致时钟信号采样结果产生错误,此时可以省略相位纠错模块。
所述多相位时钟产生模块根据标准时钟信号产生N=2n个彼此之间有相位差的时钟信号,其中n为ADC精度提升的倍数,其数值没有严格的限制,例如在传统ADC的基础上,本发明可利用N个彼此间有相位差的时钟信号将传统ADC的精度提升n倍。因此在标准时钟频率较低条件下,本发明的多相位斜坡模数转换器还可以是8相位或更多位的斜坡模数转换器。
Claims (7)
1.一种高速多相位斜坡式模数转换器,包括比较器,与门,计数器;斜坡信号和电压信号分别作为比较器的两个输入,比较器的输出和标准时钟信号分别作为与门的两个输入,与门的输出连接到计数器的输入端;其特征在于还包括多相位时钟产生模块,相位检测模块,译码器,数字处理模块;所述多相位时钟产生模块根据标准时钟信号产生N=2n个彼此之间有相位差的时钟信号,n是自然数;相位检测模块包括N个检测单元,检测单元由触发器、锁相开关、静态逻辑电路、总线及总线锁存器组成,比较器的输出连接到各触发器的数据输入端,多相位时钟产生模块的N个时钟信号分别连接到各触发器的时钟引脚;锁相开关的一端连接电源,另一端连接到总线;总线与总线锁存器连接,同时触发器的反向输出端和总线连接到静态逻辑电路的两个输入端,静态逻辑电路的输出端连接触发器的复位端;触发器的输出作为锁相开关的输出端和控制端,当比较器输出发生电平翻转时,最靠近电平翻转时刻时钟信号对应的触发器输出为1,同时通过总线、锁相开关和静态逻辑电路将其他触发器输出置0。
2.根据权利要求1所述的高速多相位斜坡式模数转换器,其特征在于所述多相位时钟产生模块产生a相时钟信号和b相时钟信号;a相时钟信号和b相时钟信号与标准时钟信号之间的相位差分别为0°和180°;相位检测模块包括2个检测单元,a相时钟信号和b相时钟信号分别连接到两个检测单元中触发器的时钟引脚。
3.根据权利要求1所述的高速多相位斜坡式模数转换器,其特征在于所述多相位时钟产生模块产生A相、B相、C相、D相四个时钟信号,四个时钟信号与标准时钟信号之间的相位差分别为0°、90°、180°、270°;相位检测模块包括4个检测单元,四个时钟信号分别连接到4个检测单元中触发器的时钟引脚。
4.根据权利要求1所述的高速多相位斜坡式模数转换器,其特征在于总线锁存器由第一、第二非门组成;总线同时连接到第一非门的输入和第二非门的输出,并且第一非门的输出连接第二非门的输入。
5.根据权利要求3所述的高速多相位斜坡式模数转换器,其特征在于还包括相位纠错模块;相位检测模块的输出连接到相位纠错模块的输入,相位纠错模块的输出连接到译码器的输入。
6.根据权利要求1所述的高速多相位斜坡式模数转换器,其特征在于所述检测单元中,触发器为D触发器,静态逻辑电路采用与非门;比较器的输出连接到各D触发器的D端,多相位时钟产生模块的N个输出分别连接到各D触发器的CLK引脚;D触发器的Q端作为输出端和锁相开关的控制端,锁相开关的一端连接正电压电源,另一端连接到总线;总线与总线锁存器连接,同时总线和D触发器的端同时连接到与非门的两个输入端,与非门的输出连接到D触发器的复位端CDN;各D触发器的Q端经过纠错模块连接到译码器的输入,译码器的输出和计数器的输出端连接到数字处理模块的输入。
7.根据权利要求1所述的高速多相位斜坡式模数转换器,其特征在于所述检测单元中,触发器为RS触发器,静态逻辑电路采用与门,总线锁存器的一端通过锁相开关连接到电源地GND;比较器的输出连接到各触发器的S端并经非门连接触发器的R端,多相位时钟产生模块的N个输出分别连接到各RS触发器的CLK引脚;RS触发器的端作为输出端和锁相开关的控制端,锁相开关的一端连接电源地,另一端连接总线;总线与总线锁存器连接;总线和RS触发器的Q端同时连接到与门的两个输入端,与门的输出连接到RS触发器的复位端;各RS触发器的Q端经过纠错模块连接到译码器的输入,译码器的输出和计数器的输出端连接到数字处理模块的输入。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610752976.3A CN106374926B (zh) | 2016-08-29 | 2016-08-29 | 高速多相位斜坡式模数转换器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610752976.3A CN106374926B (zh) | 2016-08-29 | 2016-08-29 | 高速多相位斜坡式模数转换器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106374926A CN106374926A (zh) | 2017-02-01 |
CN106374926B true CN106374926B (zh) | 2019-04-23 |
Family
ID=57904043
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610752976.3A Active CN106374926B (zh) | 2016-08-29 | 2016-08-29 | 高速多相位斜坡式模数转换器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106374926B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108055040B (zh) * | 2017-12-19 | 2021-08-31 | 上海集成电路研发中心有限公司 | 一种基于多相位时钟的adc结构及其模数转换方法 |
CN108184081B (zh) * | 2018-01-15 | 2021-01-08 | 北京时代民芯科技有限公司 | 一种用于cmos图像传感器中的中高速数据传输读出电路及读出通道 |
CN109088641B (zh) * | 2018-07-04 | 2020-04-28 | 华南理工大学 | 一种基于fpga的数字接收机系统及射频模数转换方法 |
CN114826267B (zh) * | 2022-05-05 | 2024-04-05 | 合肥工业大学 | 一种高能效相位量化的adc系统 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8039781B2 (en) * | 2007-07-25 | 2011-10-18 | Panasonic Corporation | Physical quantity detecting apparatus and method for driving the same |
CN103944568A (zh) * | 2014-04-08 | 2014-07-23 | 北京时代民芯科技有限公司 | 一种用于多通道时间交织模数转换器的采样时钟产生电路 |
EP2757776A2 (en) * | 2013-01-21 | 2014-07-23 | Cmosis Bvba | Analog-to-digital conversion in pixel arrays |
CN103997612A (zh) * | 2013-02-19 | 2014-08-20 | 索尼公司 | 固态成像装置及其驱动方法 |
CN105830434A (zh) * | 2013-11-27 | 2016-08-03 | 索尼公司 | 具有基于相位插值器的多相位时钟生成单元的a/d转换装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5977634B2 (ja) * | 2012-09-24 | 2016-08-24 | オリンパス株式会社 | データ処理回路および固体撮像装置 |
-
2016
- 2016-08-29 CN CN201610752976.3A patent/CN106374926B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8039781B2 (en) * | 2007-07-25 | 2011-10-18 | Panasonic Corporation | Physical quantity detecting apparatus and method for driving the same |
EP2757776A2 (en) * | 2013-01-21 | 2014-07-23 | Cmosis Bvba | Analog-to-digital conversion in pixel arrays |
CN103997612A (zh) * | 2013-02-19 | 2014-08-20 | 索尼公司 | 固态成像装置及其驱动方法 |
CN105830434A (zh) * | 2013-11-27 | 2016-08-03 | 索尼公司 | 具有基于相位插值器的多相位时钟生成单元的a/d转换装置 |
CN103944568A (zh) * | 2014-04-08 | 2014-07-23 | 北京时代民芯科技有限公司 | 一种用于多通道时间交织模数转换器的采样时钟产生电路 |
Non-Patent Citations (2)
Title |
---|
A CMOS image sensor with non-memory capacitor two-step single slope ADC for high frame rate;Junan Lee et.al;《2015 International SoC Design Conference (ISOCC)》;20151231;第333-334页 |
高速列并行10位模数转换电路的设计;高静等;《天津大学学报》;20100630;第489-494页 |
Also Published As
Publication number | Publication date |
---|---|
CN106374926A (zh) | 2017-02-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Agnes et al. | A 9.4-ENOB 1V 3.8 μW 100kS/s SAR ADC with time-domain comparator | |
CN106374926B (zh) | 高速多相位斜坡式模数转换器 | |
CN109687872B (zh) | 用于sar_adc的高速数字逻辑电路及采样调节方法 | |
Hong et al. | A 7b 1GS/s 7.2 mW nonbinary 2b/cycle SAR ADC with register-to-DAC direct control | |
CN105141313B (zh) | 一种采用低分辨率dac电容阵列的sar adc及其使用方法 | |
CN103532553B (zh) | 基于循环时间数字转换器的时域adc | |
CN109861691A (zh) | 基于延迟锁相环的两步式混合结构sar tdc的模数转换器电路 | |
CN102082573A (zh) | 模数转换电路和方法 | |
Bashir et al. | Analog-to-digital converters: A comparative study and performance analysis | |
CN110401443B (zh) | 同步时钟adc电路的亚稳态的检测消除电路 | |
CN103532557A (zh) | 一种基于压控振荡器的比较器的全并行模数转换器 | |
CN104242934B (zh) | 带冗余位全异步sar adc亚稳态消除电路与方法 | |
CN104253613A (zh) | 一种sar adc的低压超低功耗高精度比较器 | |
CN113014258A (zh) | 应用于图像传感器领域的高速单斜坡模数转换器 | |
CN109644002B (zh) | 可扩展的随机逐次逼近寄存器模数转换器 | |
CN105897268A (zh) | 亚稳态消除电路及其设备 | |
CN104135291B (zh) | 一种以脉冲充电形式实现的连续接近式寄存器模数转换器 | |
US11159171B1 (en) | Digital slope analog to digital converter device and signal conversion method | |
CN103532559B (zh) | 循环时间数字转换器 | |
CN110855293B (zh) | 一种sar adc | |
Malass et al. | 10-ps Resolution hybrid time to digital converter in a 0.18 μm CMOS technology | |
CN111929522B (zh) | 状态检测电路及控制检测方法 | |
Tong et al. | A 0.6-V 12-bit 13.2-fJ/conversion-step SAR ADC with time-domain VCDL-based comparator and metastability immunity technique | |
CN203608185U (zh) | 循环时间数字转换器 | |
CN114629497A (zh) | 用于列并行单斜坡模数转换器的比较器失调电压消除电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address | ||
CP03 | Change of name, title or address |
Address after: Office Buildings 1 and 5, Phase I, Optoelectronic Information Industry Park, No. 7691 Ziyou Road, Changchun Economic and Technological Development Zone, Jilin Province, 130000 Patentee after: Changchun Changguang Chenxin Microelectronics Co.,Ltd. Address before: No. 588, Yingkou Road, Jingkai District, Changchun City, Jilin Province, 130033 Patentee before: Changchun Changguangchenxin Optoelectronics Technology Co.,Ltd. |