CN105023938B - 一种soi横向功率器件耐压结构及其制备方法 - Google Patents
一种soi横向功率器件耐压结构及其制备方法 Download PDFInfo
- Publication number
- CN105023938B CN105023938B CN201510527397.4A CN201510527397A CN105023938B CN 105023938 B CN105023938 B CN 105023938B CN 201510527397 A CN201510527397 A CN 201510527397A CN 105023938 B CN105023938 B CN 105023938B
- Authority
- CN
- China
- Prior art keywords
- layer
- withstand voltage
- substrate
- oxide layer
- buried oxide
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000002360 preparation method Methods 0.000 title 1
- 239000000758 substrate Substances 0.000 claims abstract description 34
- 230000007423 decrease Effects 0.000 claims abstract description 7
- 238000000034 method Methods 0.000 claims description 9
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 7
- 229910052710 silicon Inorganic materials 0.000 claims description 7
- 239000010703 silicon Substances 0.000 claims description 7
- 238000005192 partition Methods 0.000 claims description 5
- 238000005468 ion implantation Methods 0.000 claims description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical group O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims 2
- 229910052681 coesite Inorganic materials 0.000 claims 1
- 229910052906 cristobalite Inorganic materials 0.000 claims 1
- 239000000377 silicon dioxide Substances 0.000 claims 1
- 235000012239 silicon dioxide Nutrition 0.000 claims 1
- 239000002210 silicon-based material Substances 0.000 claims 1
- 229910052682 stishovite Inorganic materials 0.000 claims 1
- 229910052905 tridymite Inorganic materials 0.000 claims 1
- 230000005684 electric field Effects 0.000 description 6
- 239000004065 semiconductor Substances 0.000 description 3
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000007812 deficiency Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/411—Insulated-gate bipolar transistors [IGBT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/65—Lateral DMOS [LDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/50—PIN diodes
Landscapes
- Thin Film Transistor (AREA)
Abstract
本发明公开了一种SOI横向功率器件耐压结构,包括衬底层、埋氧层、有源层,埋氧层设置于衬底层与有源层之间,在埋氧层和衬底层之间设有浓度从源到漏减小的P型掺杂层。本发明所公开的耐压结构有效提高器件动态耐压,降低比导通电阻和开关功耗以及器件工作温度,在高压、高频智能功率集成电路等领域具有广泛的适用性。
Description
技术领域
本发明涉及一种半导体功率器件,特别涉及一种横向SOI耐压功率器件。
背景技术
SOI横向功率器件具有高速、低功耗、抗辐照等优点,在智能功率集成电路中得以广泛应用。但较低的纵向耐压,限制了其在高压功率集成电路领域的应用。
针对上述问题,本领域提供了诸多解决方案,其核心思路是基于下述物理学发现:硅厚度小于0.5微米时,硅的纵向临界击穿电场会随硅厚度减小而迅速增加。利用这一原理,超薄SOI器件结合漂移区线性变掺杂技术能大大提高器件静态耐压。此类解决方案的缺点在于靠近源端的漂移区掺杂浓度过低,导致比导通电阻过大,而且如果按动态耐压优化掺杂浓度,还会进一步增加比导通电阻。已有的工艺实现证明,这种改进方案在器件处于开态时,靠近源端的高阻会引起高温,使器件的性能、可靠性降低;并且整个工艺成本很高,难于加工生产。
针对上述问题,本领域还提出过另一类解决方案,是利用深耗尽效应提高动态耐压,从而改善SOI功率器件在开关状态下的可靠性。但此种技术方案在使用中显示对纵向耐压有明显提高,但对横向耐压没有提高。
发明内容
针对现有技术的不足,本发明公开了一种SOI横向功率器件耐压结构,通过在埋氧层与衬底之间引入阶梯或线性变掺杂P型层,显著改善了SOI横向功率器件的动态耐压,降低功率器件的比导通电阻、开关功耗和工作温度,实现了耐压与比导通电阻的良好平衡,适合于高压、高频智能功率集成电路等需要高可靠性的应用环境。
具体地说,本发明是通过如下技术方案实现的:
一种SOI横向功率器件耐压结构,包括衬底层、埋氧层、有源层,埋氧层设置于衬底层与有源层之间,在埋氧层和衬底层之间设有浓度从源到漏减小的P型掺杂层(以下简称变掺杂层)。
通过使用浓度渐变的衬底变掺杂层。当SOI横向功率器件工作在开关状态下,衬底变掺杂层将对漂移区电场调制,使器件横向表面电场均匀分布。使得漂移区可采用高均匀掺杂,同时能获得耐压与比导通电阻的平衡。
其中,掺杂层的厚度为0.5-1um,浓度变化范围为2×1017-4×1014cm-3之间,上述的参数可以根据需要调整。
本发明的耐压结构可以广泛适用于各种横向功率器件,例如基于SOI技术的IGBT、PiN二极管、LDMOS等,优选埋氧层为SiO2介质,衬底层为P型衬底,掺杂层为P型衬底变掺杂层。
在本发明中,所用的有源层可以是各种有源半导体层,包括但不限于Si、SiC等半导体材料。
作为本发明的一种具体工艺实现,本发明的耐压结构,在有源层上还设有n+漏区、n+源区、p阱、n-漂移区,n+漏区上方为漏电极,p阱和n-漂移区上方为栅氧化层,栅氧化层上方为栅电极,n+源区上方为源电极,衬底变掺杂层自n+源区到n+漏区方向浓度依次降低。
上述的浓度变化方式并不受到特别限定。根据动态耐压需求,可将其处理为阶梯变掺杂或线性变掺杂。当对动态耐压要求较低时,阶梯掺杂分区数较少,工艺实现容易;当对动态耐压要求较高时,增加分区数目至其线性分布。通常的,如果漂移区长度不变,如50um,分区数大于100可视为是线性变掺杂,此时器件能获得最高动态耐压。
相应的,本发明还公开了所述SOI横向功率器件耐压结构的制备方法,包括在衬底层上,分区进行离子注入,形成一层掺杂层的步骤,其余工艺采用常规SOI器件加工工艺即可。
附图说明
图1为本发明的SOI横向功率器件耐压结构剖面示意图;
图2为采用本发明结构的SOI横向功率器件等势线分布图。
具体实施方式
在如下实施中,申请人结合附图对本发明的具体实现进行了详细描述,如下所提供的实施仅为示意性的,并不对本发明构成特别限制。本领域的技术人员在不脱离本发明的精神和范围基础上可以对本发明进行各种改动和变型,依旧属于本发明的保护范围。
参考图1,本发明的SOI横向功率器件耐压结构,包括衬底1、埋氧层2、有源层3,埋氧层2位于衬底层1与有源层3之间,在埋氧层2与衬底1之间具有浓度单向渐变的掺杂层4。
其中,埋氧层为SiO2介质,衬底为P型衬底,掺杂层为P型衬底变掺杂层。
其中,有源层上设有n+漏区、n+源区、p阱、n-漂移区,n+漏区上方为漏电极,p阱和n-漂移区上方为栅氧化层,栅氧化层上方为栅电极,n+源区上方为源电极,变掺杂层自n+源区到n+漏区方向浓度依次降低,即从1区到n区方向浓度逐渐降低;在P型衬底下方为衬底电极。
参考图2,显示了本发明的功率器件在开关状态下的等势线分布。当器件由开态转为关态,漏压迅速升高,埋氧层下面电子反型层来不及形成,因此在衬底中形成深耗尽层。
与此同时,衬底变掺杂层被耗尽,形成了不同浓度的负电荷区。这些不同负电荷区域对漂移区中的横向电场进行调制,有效地提高了横向耐压,而漂移区可以采用高浓度的均匀掺杂。
在纵向上,由于SOI硅层很薄,硅的临界击穿电场被大大提高,加上衬底深耗尽层也能承受漏压,因此纵向耐压也大大提高。从图2的器件二维等势线分布图可以看出,器件横向表面等势线分布均匀。从纵向看,埋氧层中等势线很密,衬底中也有很多等势线分布,表明了埋氧层、衬底都承担了当然多的漏电压,故而器件能获得很高的耐压。
申请人进行的研究显示,在多种结构参数下,如漂移区长度40um,漂移区厚度0.2um,埋氧层厚度1um,衬底厚度大于30um时,动态耐压可达600V以上,比常规结构高出约6倍。由于衬底变掺杂层对漂移区横向电场的调制,使得漂移区掺杂浓度增加,有效地降低了器件的比导通电阻和温度。
Claims (6)
1.一种SOI横向功率器件耐压结构,用于改善SOI横向功率器件的动态耐压,其特征在于包括衬底层、埋氧层、有源层,埋氧层设置于衬底层与有源层之间,在埋氧层和衬底层之间设有浓度从源到漏减小的P型掺杂层,在源漏之间的漂移区采用均匀掺杂。
2.根据权利要求1所述的耐压结构,其特征在于P型掺杂层的厚度为0.5‐1um,P型掺杂层浓度变化范围为2×1017‐4×1014cm‐3之间。
3.根据权利要求1所述的耐压结构,其特征在于埋氧层为SiO2介质,衬底层为P型硅衬底,P型掺杂层为P型硅衬底变掺杂层。
4.根据权利要求1所述的耐压结构,其特征在于有源层为硅材料。
5.根据权利要求1所述的耐压结构,其特征在于还设置有n+漏区、n+源区、p阱、n‐漂移区,n+漏区上方为漏电极,p阱和n‐漂移区上方为栅氧化层,栅氧化层上方为栅电极,n+源区上方为源电极,P型掺杂层自n+源区到n+漏区方向浓度依次降低。
6.权利要求1所述的SOI横向功率器件耐压结构的制备方法,其特征在于包括在衬底层上,分区进行离子注入,形成一层P型掺杂层的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510527397.4A CN105023938B (zh) | 2015-08-25 | 2015-08-25 | 一种soi横向功率器件耐压结构及其制备方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510527397.4A CN105023938B (zh) | 2015-08-25 | 2015-08-25 | 一种soi横向功率器件耐压结构及其制备方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105023938A CN105023938A (zh) | 2015-11-04 |
CN105023938B true CN105023938B (zh) | 2018-08-24 |
Family
ID=54413771
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510527397.4A Expired - Fee Related CN105023938B (zh) | 2015-08-25 | 2015-08-25 | 一种soi横向功率器件耐压结构及其制备方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105023938B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111293163B (zh) * | 2018-12-06 | 2023-11-10 | 上海新微技术研发中心有限公司 | 横向扩散金属氧化物半导体场效应晶体管 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102005044165A1 (de) * | 2005-09-15 | 2007-03-29 | Infineon Technologies Ag | Halbleiterbauelement mit einem pn-Übergang und Verfahren zum Herstellen desselben |
CN104009089A (zh) * | 2014-05-29 | 2014-08-27 | 西安电子科技大学 | 一种psoi横向双扩散金属氧化物半导体场效应管 |
CN204905261U (zh) * | 2015-08-25 | 2015-12-23 | 西华大学 | 一种soi横向功率器件耐压结构 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102004006002B3 (de) * | 2004-02-06 | 2005-10-06 | eupec Europäische Gesellschaft für Leistungshalbleiter mbH | Soi-Halbleiterbauelement mit erhöhter Spannungsfestigkeit |
US8524548B2 (en) * | 2011-04-26 | 2013-09-03 | National Semiconductor Corporation | DMOS Transistor with a cavity that lies below the drift region |
-
2015
- 2015-08-25 CN CN201510527397.4A patent/CN105023938B/zh not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102005044165A1 (de) * | 2005-09-15 | 2007-03-29 | Infineon Technologies Ag | Halbleiterbauelement mit einem pn-Übergang und Verfahren zum Herstellen desselben |
CN104009089A (zh) * | 2014-05-29 | 2014-08-27 | 西安电子科技大学 | 一种psoi横向双扩散金属氧化物半导体场效应管 |
CN204905261U (zh) * | 2015-08-25 | 2015-12-23 | 西华大学 | 一种soi横向功率器件耐压结构 |
Also Published As
Publication number | Publication date |
---|---|
CN105023938A (zh) | 2015-11-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103268890B (zh) | 一种具有结型场板的功率ldmos器件 | |
WO2014094362A1 (zh) | 使用高介电常数槽结构的低比导通电阻的横向功率器件及其制备方法 | |
CN103594517A (zh) | 一种多栅soi-ldmos器件结构 | |
CN103219386A (zh) | 一种具有高k绝缘区的横向功率器件 | |
CN104103522A (zh) | 一种高耐压超结终端结构的制备方法 | |
CN104009089B (zh) | 一种psoi横向双扩散金属氧化物半导体场效应管 | |
CN104851915B (zh) | 槽栅型化合物半导体功率vdmos器件及提高其击穿电压的方法 | |
CN102945799B (zh) | 纵向功率半导体器件的制造方法 | |
KR101685572B1 (ko) | 바닥 산화막의 전계를 감소시키는 실리콘 카바이드 모스펫 소자 및 그의 제조 방법 | |
CN204905261U (zh) | 一种soi横向功率器件耐压结构 | |
CN103594503A (zh) | 具有浮结结构的igbt | |
CN105097921A (zh) | 一种vdmos晶体管结构及其制作方法 | |
CN105023938B (zh) | 一种soi横向功率器件耐压结构及其制备方法 | |
CN106129116B (zh) | 一种具有变k介质折叠横向双扩散金属氧化物半导体场效应管 | |
CN104269441B (zh) | 等间距固定电荷区soi耐压结构及soi功率器件 | |
CN110010693B (zh) | 一种高压深沟槽型超结mosfet的结构及其制作方法 | |
CN108063158A (zh) | 一种具有槽型氧化层和横向超结的ldmos器件 | |
CN107785414A (zh) | 具有混合导电模式的横向功率器件及其制备方法 | |
CN204102902U (zh) | 线性间距分布固定电荷岛soi耐压结构及功率器件 | |
CN103560148B (zh) | 一种超结器件的结终端结构及其制造方法 | |
CN108054194B (zh) | 一种具有三维横向变掺杂的半导体器件耐压层 | |
CN105070758B (zh) | 一种半导体功率器件结构的制备方法及结构 | |
CN204179089U (zh) | 等间距固定电荷区soi耐压结构及soi功率器件 | |
CN205752182U (zh) | 一种半导体功率器件结构 | |
CN103545350B (zh) | 一种横向高压器件漂移区的制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20180824 Termination date: 20200825 |